SU1112557A1 - Channel switching device with variable operation cycle - Google Patents

Channel switching device with variable operation cycle Download PDF

Info

Publication number
SU1112557A1
SU1112557A1 SU833610722A SU3610722A SU1112557A1 SU 1112557 A1 SU1112557 A1 SU 1112557A1 SU 833610722 A SU833610722 A SU 833610722A SU 3610722 A SU3610722 A SU 3610722A SU 1112557 A1 SU1112557 A1 SU 1112557A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
group
output
channel
channels
Prior art date
Application number
SU833610722A
Other languages
Russian (ru)
Inventor
Сергей Васильевич Полозов
Original Assignee
Специальное Конструкторское Бюро Вычислительной Техники Со Ан Ссср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Специальное Конструкторское Бюро Вычислительной Техники Со Ан Ссср filed Critical Специальное Конструкторское Бюро Вычислительной Техники Со Ан Ссср
Priority to SU833610722A priority Critical patent/SU1112557A1/en
Application granted granted Critical
Publication of SU1112557A1 publication Critical patent/SU1112557A1/en

Links

Landscapes

  • Electronic Switches (AREA)

Abstract

КОММУТАТОР КАНАЛОВ С ПЕРЕМЕННЫМ ЦИКЛОМ РАБОТЫ, содержащий генератор тактовых импульсов и (л групп по tc каналов в каждой группе, причем каждый канал содержит коммутирующий элемент, и -триггер и элемент И-НЕ, выход которого  вл етс  выходом устройства и соединен с С-входом D-триггера, О -вход которого соединен с общей шиной, отличающийс  тем, что, с целью повышени  быстродействи  коммутатора, пр мой выход 1 -триггера соединен с первым входом элемента И-НЕ, второй вход которого соединен с выходом генератора тактовых импульсов, а третий вход - с первым входом элемента И канала и с выходом элемента И предыдущего канала дл  всех каналов группы, кроме первого, в первом канеше группы третий вход элемента И-НЕ и первый вход элемента И соединены с выходом элемента И последнего канала предыдущей группы и первым входом элемента И-НЕ последнего канала группы, инверсный выход 3 -триггера соединен с вторым входом элемента И, остальные входаа элемента И последнего канала группы соединены с инверсными выходами т -триггеров всех каналов группы, выход элемента И последнего канала последней группы через соответствующие коммутирующие элементы соединен с S -входами : -триггеров, причем в первом канале первой группы первый вход элемента И соединен через реэистор с шиной : питани .CHANNELS SWITCH WITH A VARIABLE WORK CYCLE, containing a clock pulse generator and (l groups of tc channels in each group, each channel contains a switching element, and a trigger and an NAND element whose output is the output of the device and is connected to the C input D-flip-flop, the O-input of which is connected to a common bus, characterized in that, in order to increase the speed of the switch, the direct output of the 1-trigger is connected to the first input of the NAND element, the second input of which is connected to the output of the clock generator, and third in d - with the first input of the element AND channel and with the output of the element AND of the previous channel for all channels of the group, except the first, in the first group cache, the third input of the element AND-NOT and the first input of the element AND are connected to the output of the element AND of the last channel of the previous group and the first input the I-NE element of the last channel of the group, the inverse output of the 3-trigger is connected to the second input of the AND element, the remaining inputs of the element AND of the last channel of the group are connected to the inverse outputs of t-triggers of all channels of the group, the output of the And source of the last channel Lednov group through the respective switching elements connected to the S -Log: -triggerov, wherein the first group in a first channel a first input AND gate is connected via a bus reeistor: power.

Description

Изобретение относитс  к электрон ной коммутационной технике, а частности к переключател м каналов, и может быть использовано в автоматике и вычислительной технике в устройствах ввода и вывода информации. Известен коммутатор с переменным . циклом работы, содержащий генератор тактовых импульсов, триггеры и элементы И Cl . Недостатком этого коммутатора  вл етс  невысокое быстродействие. Наиболее близким по технической сущности к изобретению  вл етс  ком мутатор каналов с переменным циклом работы, содержащий генератор тактовых импульсов и п групп по li, каналов в каждой группе, причем каждый кана содержит коммутирующий элемент, D-триггер и элемент И-НЕ, выход которого  вл етс  выходом устройства и соединен с С-выходом D -триггера, D-вход которого соединен с общей ши ной t23. Недостатком известного переключа тел   вл етс  невысокое быстродействие , так как задержка включени  . канала возрастает с ростом номера канала. Цель изобретени  - повышение быстродействи  коммутатора. Поставленна  цель достигаетс  тем, что в коммутаторе каналов с переменным циклом работы, содержаще генератор тактовых импульсов и п групп по k; каналов в каждой группе, причем каждый канал содержит коммутирующий элемент, ) -триггер и элемент И-НЕ, выход которого  вл етс  выходом устройства и соединен с С-входом D-триггера, D-вход которого соединен с общей шиной, пр мой выход. J-триггера соединен с первым входом элемента И-НЕ, второй вход которого соединен с выходом генератора тактовых импульсов, а третий вход - с первым входом элемента И канала и с выходом элемента И предыдущего канала дл  всех каналов группы, кроме первого, в первом канале группы третий вход элемента И-НЕ и первый вход элемента И соединены с выходом элемента И последнего канала предыдущей группы и первым входом элемента И-НЕ последнего кана ла группы, инверсный выход D-тригге ра соединен с вторым входом элемента И, остальные входы элемента И послед него канала группы соединены с инверсными выходами 1) -триггеров всех каналов группы, выход элемента И пос леднего канала последней группы через соответствующие коммутирующие элементы соединен с S -входами J)-триггеров, причем в первом канале первой группы первый вход элемента И соединен через резистор с шиной питани . На фиг, 1 представлена функциональна  схема устройства; на фиг.2 временные диаграммы его работы. Коммутатор каналов с переменным циклом работы содержит генератор 1 тактовых импульсов, п групп 2 каналов , каждый из которых.содержит элементы И-НЕ 3, И 4, коммутирующий элемент 5 и 1) -триггер 6, а также резистор 7. Выход элемента И-НЕ 3  вл етс  выходом устройства и соединен с С-входом Р-триггера 6, -вход которого соединен с общей шиной. Пр мой выход т -триггера 6 соединен с первым входом элемента И-НЕ 3, второй вход которого соединен с выходом генератора 1 тактовых импульсов , а третий Ьход - с первым входом элемента И 4 канала и с выходом элемента И 4 предыдущего канала дл  всех каналов группы 2, кроме первого, в первом канале группы 2 третий вход элемента И-НЕ 3 и первый вход элемента И 4 соединены с выходом элемента И 4 последнего канала предыдущей группы 2 и первым входом элемента И-НЕ 3 последнего канала группы 2, инверсный выход D-триггера б соединен с вторым входом элемента И 4, остальные входы элемента И 4 последнего канала группы соединены с инверсными выходами р -триггеров 6 всех каналов группы 2, выход элемента И 4 последнего канала последней группы 2 через соответствующие коммутирующие элементы 5 соединен с S -входами 5-триггеров 6, причем в первом канале первой группы 2 первый вход элемента И соединен через резистор 7 с шиной питани . Коммутатор работает следующим об- разом. Генератор 1 тактовых импульсов выдает импульсы, длительность которых определ ет врем  включени  выбранных в цикл коммутации каналов, период следовани  - быстродействие коммутатора. В исходном состо нии в единичное состо ние установлены 3)-триггеры 6 каналов, выбранных в цикл коммутации, остальные сброшены. На третьем входе элемента И-НЕ 3 и первом входе элемента И 4 имеетс  разрешающий потенциал. Дл  первого канала коммутатора этот разрешающий потенциал подаетс  напр жением Е, соответствующим уровню логической Ч, через резистор. На первый вход элементов И-НЕ поступает разрешающий потенциал с единичного выхода Ъ-триггера 6. С приходом тактового импульса на выходе элемента И-НЕ 3 по вл етс  сигнал управлени  к -го канала По окончании тактового импульса исчезает сигнал управлени  на К -м выходе устройства и сбрасываетс  в нулевое состо ние и -тригrep б, при этом по вл етс  высокий потенциал на его инверсном выходе и разрешающий потенциал распростран етс  через элементы И 4 до следующего выбранного в цикл опроса канала , мину  невыбранные каналы, которые уже имеют высокий потенциал на инверсном выходе. С приходом следующего тактового импульса процедура коммутации повтор етс  дл  следующего выбранного канала. После того, как скоммутированы все каналы в группе 2 (или если они все не выбраны ) , по вл етс  разрешающий потенциал на выходе элемента И 4 последнего канала группы 2 и передаетс  на следующую группу. По окончании циклаThe invention relates to electronic switching technology, and in particular to channel switches, and can be used in automation and computer technology in information input and output devices. Known switch with variable. cycle of operation, containing a clock pulse generator, triggers and elements AND Cl. The disadvantage of this switch is low speed. The closest in technical essence to the invention is a switch of channels with a variable cycle of operation, which contains a generator of clock pulses and n groups of li channels in each group, each channel containing a switching element, a D-flip-flop and an NAND element, the output of which is the output of the device and is connected to the C-output of the D-trigger, the D-input of which is connected to the common bus t23. A disadvantage of the known body switching is the low speed, since the switch-on delay. channel increases with the channel number. The purpose of the invention is to increase the speed of the switch. The goal is achieved by the fact that in a switch of channels with a variable cycle of operation, containing a clock pulse generator and n groups in k; channels in each group, each channel contains a switching element, a trigger, and an NAND element, the output of which is the output of the device and is connected to the C input of a D-flip-flop, whose D input is connected to a common bus, direct output. J-flip-flop is connected to the first input of the NAND element, the second input of which is connected to the output of the clock pulse generator, and the third input to the first input of the channel AND element and the output of the previous channel's AND element for all channels of the group except the first one in the first channel the third input element of the NAND and the first input of the AND element are connected to the output of the AND element of the last channel of the previous group and the first input of the NAND element of the last channel of the group, the inverse output of the D-trigger is connected to the second input of the AND element, the remaining inputs of the AND element by the group channel's ice is connected to inverse outputs 1) -triggers of all channels of the group, output of the element And the last channel of the last group through the corresponding switching elements connected to S-inputs J) -triggers, and in the first channel of the first group the first input of the element I is connected through busbar resistor. Fig, 1 shows a functional diagram of the device; figure 2 timing diagrams of his work. The switch of channels with a variable cycle of operation contains a generator of 1 clock pulses, n groups of 2 channels, each of which contains the elements AND-HE 3, AND 4, the switching element 5 and 1) and the trigger 6, as well as the resistor 7. The output of the element I- HE 3 is the output of the device and is connected to the C input of a P-flip-flop 6, the input of which is connected to the common bus. The direct output of the t-trigger 6 is connected to the first input of the NAND element 3, the second input of which is connected to the output of the 1 clock pulse generator, and the third input to the first input of the AND 4 channel element and to the output of the AND 4 element of the previous channel for all channels group 2, except for the first, in the first channel of group 2, the third input of the element AND-NOT 3 and the first input of the element AND 4 are connected to the output of the element And 4 of the last channel of the previous group 2 and the first input of the element AND-NOT 3 of the last channel of group 2, the inverse output D-flip-flop b is connected to the second input element And 4, the remaining inputs of the And 4 element of the last channel of the group are connected to the inverse outputs of the p-triggers 6 of all channels of group 2, the output of the And 4 element of the last channel of the last group 2 through the corresponding switching elements 5 is connected to the S inputs of 5 triggers 6, and in the first channel groups 2, the first input of the element I is connected via a resistor 7 to the power bus. The switch works as follows. The clock pulse generator 1 generates pulses, the duration of which determines the switching time of the channels selected in the switching cycle, the follow-up period — the speed of the switch. In the initial state, 3) triggers of 6 channels selected in the switching cycle are set to one, the rest are reset. At the third input of the element AND-NO 3 and the first input of the element 4 there is a resolving potential. For the first channel of the switch, this resolution potential is supplied by a voltage E, corresponding to a logic level H, through a resistor. At the first input of the NAND elements, the resolving potential from the single output b of the flip-flop 6 arrives. With the arrival of a clock pulse, the control signal for the kth channel appears at the output of the HAND element 3. At the end of the clock pulse, the control signal at the Kth output disappears device and is reset to the zero state and -rigrig b, a high potential appears at its inverse output and the resolving potential propagates through the AND 4 elements to the next channel selected in the polling cycle, the unselected channels that you already have soy potential at inverse output. With the arrival of the next clock pulse, the switching procedure is repeated for the next selected channel. After all the channels in group 2 are connected (or if all of them are not selected), the resolving potential appears at the output of the And 4 element of the last channel of group 2 and is transmitted to the next group. At the end of the cycle

коммутации разрешающий потенцигш с выхода элемента И 4 последнего канала поступает через коммутирующие элементы 5 на S -входы 3 -триггеров 6, устанавлива  в единичное состо ние лишь те из них, которые выбраны в цикл коммутации.The switching potential of the output of the And 4 element of the last channel goes through the switching elements 5 to the S inputs of 3 triggers 6, and only those of them selected in the switching cycle are set to one.

Технический эффект от использовани  предложенного коммутатора кансшов с переменным циклом работы заключаетс  в быстродействи  за счет сокращени  числа элементов, через которые проходит коммутируемый сигнгш от ге-. нератора тактовых импульсов до выхода устройства, и которое  вл етс  одинаковым дл  всех каналов коммутатора .The technical effect of using the proposed variable-cycle Kanshov switch is to speed up by reducing the number of elements through which the switched signaling from ge- passes. clock clock to the output of the device, and which is the same for all channels of the switch.

8ь/Х. 8b / x.

Вых. 6f(Out 6f (

Claims (1)

КОММУТАТОР КАНАЛОВ С ПЕРЕМЕННЫМ ЦИКЛОМ РАБОТЫ, содержащий генератор тактовых импульсов и гл групп по к каналов в каждой группе, причем каждый канал содержит коммутирующий элемент, U -триггер и элемент И-НЕ, выход которого является выходом устройства и соединен с С-входомCHANNEL SWITCH WITH A VARIABLE WORK CYCLE, containing a clock generator and h groups of k channels in each group, each channel containing a switching element, a U trigger and an NAND element, the output of which is the output of the device and connected to the C input U-триггера, П -вход которого соединен с общей шиной, отличающийся тем, что, с целью повышения быстродействия коммутатора, прямой выход D -триггера соединен с первым входом элемента И-НЕ, второй вход которого соединен с выходом генератора тактовых импульсов, а третий вход - с первым входом элемента И канала и с выходом элемента И предыдущего канала для всех каналов группы, кроме первого, в первом канале группы третий вход элемента И-НЕ и первый вход элемента И соединены с выходом элемента И последнего канала предыдущей группы и первым входом элемента И-НЕ последнего канала группы, инверсный выход $-триггера соединен с вторым входом элемента И, остальные входа элемента И последнего канала группы соединены с инверсными выходами Т> -триггеров всех каналов группы, выход элемента И последнего канала последней группы через соответствующие коммутирующие элементы соединен с S -входами D-триггеров, причем в первом канале первой группы первый вход элемента И соединен через резистор с шиной : питания.U-flip-flop, the P-input of which is connected to a common bus, characterized in that, in order to improve the speed of the switch, the direct output of the D-flip-flop is connected to the first input of the NAND element, the second input of which is connected to the output of the clock generator, and the third input - with the first input of the AND element of the channel and with the output of the AND element of the previous channel for all channels of the group, except the first, in the first channel of the group, the third input of the AND element and the first input of the AND element are connected to the output of the AND element of the last channel of the previous group and the first input ele And the NOT channel of the last channel of the group, the inverse output of the $ -trigger is connected to the second input of the And element, the remaining inputs of the element And of the last channel of the group are connected to the inverse outputs of the T> triggers of all the channels of the group, the output of the And element of the last channel of the last group through the corresponding switching elements connected to the S-inputs of the D-flip-flops, and in the first channel of the first group, the first input of the element And is connected through a resistor to the bus: power. £1Ь.И12 сл£ 1b. And 12 cl СП мSP m
SU833610722A 1983-06-24 1983-06-24 Channel switching device with variable operation cycle SU1112557A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU833610722A SU1112557A1 (en) 1983-06-24 1983-06-24 Channel switching device with variable operation cycle

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU833610722A SU1112557A1 (en) 1983-06-24 1983-06-24 Channel switching device with variable operation cycle

Publications (1)

Publication Number Publication Date
SU1112557A1 true SU1112557A1 (en) 1984-09-07

Family

ID=21070347

Family Applications (1)

Application Number Title Priority Date Filing Date
SU833610722A SU1112557A1 (en) 1983-06-24 1983-06-24 Channel switching device with variable operation cycle

Country Status (1)

Country Link
SU (1) SU1112557A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1.Авторское свидетельство СССР 466618, кл. Н 03 К 17/04,21.04.71. 2.Авторское свидетельство СССР 741464, кл. Н 03 К 17/04,08.07.75 (прототип). *

Similar Documents

Publication Publication Date Title
SU1112557A1 (en) Channel switching device with variable operation cycle
SU1076950A1 (en) Shift register
SU1197068A1 (en) Controlled delay line
SU766015A1 (en) Level distributing device
SU1182632A1 (en) Flip-flop device
SU680172A1 (en) Pulse distributor
SU1069138A1 (en) Flip-flop device
SU832715A1 (en) Pulse monitoring device
SU1200401A1 (en) Device for time separation of pulse signals
SU1415432A1 (en) Ternary computing device
SU734647A1 (en) Information input device
SU1050114A1 (en) Pulse distributor
SU544121A1 (en) Device control pulse sequences
SU364964A1 (en) ALL-UNION PAT? 111110-1 SHYAP?
SU1152037A1 (en) Reversible shift register
SU1058072A2 (en) Pulse repetition frequency divider
SU972653A1 (en) Device for comparing frequencies of pulse signals
SU373885A1 (en) COUNTER OF PULSES ON POTENTIAL ELEMENTS
SU1187267A1 (en) Counting device
RU2012146C1 (en) Device for transmitting and receiving digital signals
SU387524A1 (en) PULSE DISTRIBUTOR
SU1636997A1 (en) Staircase voltage generator
SU790304A1 (en) Switching device
SU1381599A1 (en) Pulse shifter
SU1145471A1 (en) Clock synchronization device