SU1040593A1 - Amplifier - Google Patents

Amplifier Download PDF

Info

Publication number
SU1040593A1
SU1040593A1 SU813326484A SU3326484A SU1040593A1 SU 1040593 A1 SU1040593 A1 SU 1040593A1 SU 813326484 A SU813326484 A SU 813326484A SU 3326484 A SU3326484 A SU 3326484A SU 1040593 A1 SU1040593 A1 SU 1040593A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
amplifier
output
current
stage
Prior art date
Application number
SU813326484A
Other languages
Russian (ru)
Inventor
Виктор Иванович Проскурня
Александр Борисович Шермеревич
Игорь Георгиевич Булычев
Виталий Алексеевич Литвиненко
Original Assignee
Севастопольский Приборостроительный Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Севастопольский Приборостроительный Институт filed Critical Севастопольский Приборостроительный Институт
Priority to SU813326484A priority Critical patent/SU1040593A1/en
Application granted granted Critical
Publication of SU1040593A1 publication Critical patent/SU1040593A1/en

Links

Landscapes

  • Amplifiers (AREA)

Description

Изобретение относится к радиотехнике и может использоваться ' в высококачествен^ ной звуковоспроизводящей аппаратуре.The invention relates to radio engineering and can be used in high-quality sound reproducing equipment.

Известен усилитель низкой частоты, содержащий последовательно соединенные 5 входной дифференциальный каскад с транзисторами отражателя тока в нагрузочных цепях, каскад усиления по напряжению и. выходной каскад усиления по току[1].Known low-frequency amplifier, containing a series-connected 5 input differential stage with transistors of the current reflector in the load circuits, the voltage amplification cascade and. current amplification output stage [1].

Недостатками указанного устройства to являются большое время установления выходного напряжения при быстрых изменениях входного напряжения и значительные искажения сигнала во время переходных процессов. 15The disadvantages of the indicated device to are the large time to establish the output voltage with rapid changes in the input voltage and significant signal distortion during transients. fifteen

Наиболее близким к предлагаемому по технической сущности является усилитель с источником питания со средней точкой, содержащий входной дифференциальный каскад с динамической нагрузкой 20 на отражателе тока, выход которого соединен с входом каскада усиления по напряжению, в нагрузочной цепи которого вклю- „ чен генератор тока, а выход является выходом усилителя и через цепь обрат- 25 ной связи соединено нейнвёнтируюшим входом входногодифференциального каскада,соединенного через резистор с общей шиной И·Closest to the proposed technical essence is an amplifier with a midpoint power supply, containing an input differential stage with a dynamic load of 20 on the current reflector, the output of which is connected to the input of the voltage amplification stage, in the load circuit of which the current generator is switched on, and the output is the output of the amplifier and is connected through the feedback circuit 25 to the non-inverting input of the input differential cascade connected via a resistor to a common bus AND

Недостатком известного устройства являются значительные искажения сигнала во время переходных процессов,A disadvantage of the known device is significant signal distortion during transients,

Цель изобретения - повышение быстро^ действия путем снижения искажений при переходных процессах.The purpose of the invention is to increase the fast ^ action by reducing distortion during transients.

Поставленная цель достигается тем, что в усилителе с источником питания со ^5 средней точкой, содержащем входной дифференциальный каскад, с динамической нагрузкой на отражателе тока, выход которо· го соединен с входом каскдца усиления по напряжению, в нагрузочной цепи которого 40 включен генератор тока, а выход является выходом усилителя и через цепь обратной связи соединен с неинвентирующим входом входного дифференциального каскада, соединенного через резистор с общей 45 шиной, между выходом, усилителя и входом каскада усиления по напряжению включен первый дополнительный резистор, а между входом отражателя тока и общей шиной включен второй дополнительный резистор,50This goal is achieved by the fact that in an amplifier with a power source with ^ 5 a midpoint containing an input differential stage, with a dynamic load on a current reflector, the output of which is connected to the input of the voltage amplification stage, in the load circuit of which 40 a current generator is connected, and the output is the amplifier output and is connected through a feedback circuit to a non-inverting input of the input differential stage connected via a resistor to a common 45 bus between the output of the amplifier and the input of the voltage amplification stage NIJ included first additional resistor, and a second additional resistor is included between the input current of the reflector and the common bus 50

На чертеже представлена принципиальная электрическая схема усилителя.The drawing shows a circuit diagram of an amplifier.

Усилитель содержит входной дифференциальный каскад 1, отражатель 2 тока, 55 каскад 3 усиления по напряжению, генеВНИИПИ Заказ 9646/57 рагор 4 тока,цепь 5 обратной связи,резистор 6,первыйи второй дополнительные резистояры 7и 8,источник Эпитания, нагрузку 10.The amplifier contains an input differential stage 1, a current reflector 2, 55 a voltage amplification stage 3, GENEVNIPI Order 9646/57 current rage 4, feedback circuit 5, resistor 6, first and second additional resistors 7 and 8, power supply, load 10.

Усилитель работает следующим образом, Предлагаемый усилитель работает ана. логично! известным', поэтому целесообразно рассмотреть влияние первого и второго дополнительных резисторов 7 и 8 .на снижение искажений при переходных процессах. Известно, что основной причиной искажений усиливаемого сигнала при быстрых переходных процессах (динамических искажений),' является запаздывание сигнала обратной связи относительно входного сигнала в усилителях охваченных глубокой обшей отрицательной обратной' связью. Причем чем больше глубина общей обратной связи, тем сильнее проявляются эти искажения. Общей рекомендапи|ёй снижения динамических искажений является линеаризация каскадов усиления и снижение глубины общей обратной связи. Первый дополнительный резистор 7, включенный между выходом усилителя и входом каскада 3 усиления по напряже,нию, линеаризует каскад 3 усиления по напряжению, что позволяет значительно снизить глубину общей отрицательной обратной связи при сохранении коэффициента нелинейных искажений, а второй дополнительный резистор 8, включенный между общей шиной и входом отражателя 2 тока, позволяет сохранить (и даже несколько уменьшить) уровень пульсаций напряжения питания в усилителе. При идентичности транзисторов, входящих в состав · отражателя 2 тока и входного дифференциального каскада 1, номиналы первого и второго дополнительных резисторов 7 и 8 равны. Таким образом, только введение двух указанных резисторов позволяет снизить искажение сигнала при быстрых переходных процессах при сохранении всех положительных свойств известного устройства (при прочих равных с известным устройством условиях).The amplifier works as follows, the proposed amplifier works ana. logical ! known ', therefore, it is advisable to consider the effect of the first and second additional resistors 7 and 8. on the reduction of distortion during transients. It is known that the main reason for distortions of the amplified signal during fast transients (dynamic distortions) is the delay of the feedback signal relative to the input signal in amplifiers covered by deep general negative feedback. Moreover, the greater the depth of the overall feedback, the more these distortions appear. A general recommendation to reduce dynamic distortion is to linearize the gain stages and reduce the depth of the overall feedback. The first additional resistor 7, connected between the output of the amplifier and the input of the voltage amplification cascade 3, linearizes the voltage amplification cascade 3, which can significantly reduce the depth of the overall negative feedback while maintaining the non-linear distortion coefficient, and the second additional resistor 8, connected between the common bus and the input of the reflector 2 current, allows you to save (and even slightly reduce) the level of ripple of the supply voltage in the amplifier. When the transistors that make up the · current reflector 2 and the input differential stage 1 are identical, the values of the first and second additional resistors 7 and 8 are equal. Thus, only the introduction of the two indicated resistors can reduce signal distortion during fast transients while maintaining all the positive properties of the known device (ceteris paribus with the known device conditions).

Положительный эффект проявляется при использовании во входном дифференциальном каскаде 1 не только биполярных, но и полевых транзисторов, а также при использовании специальных типов полевых транзисторов в отражателе 2 тока.A positive effect is manifested when using not only bipolar, but also field-effect transistors in the input differential stage 1, as well as using special types of field-effect transistors in the current reflector 2.

Таким образом, использование предлагаемого усилителя позволяет снизить искажение сигнала при переходных процессах и тем самым повысить качество звуковоспроизводящей аппаратуры.Thus, the use of the proposed amplifier can reduce signal distortion during transients and thereby improve the quality of sound reproducing equipment.

936936

Тираж 936___ПодписноеCirculation 936 ___ Subscription

Филиал ППП Патент, г. Ужгород, ул. Проектная, 4Branch of PPP Patent, Uzhhorod, st. Project, 4

Claims (1)

УСИЛИТЕЛЬ с источником питания со .средней точкой, содержащий входной дифференциальный каскад с динамической нагрузкой на отражателе тока, _JAMPLIFIER with a power supply with a midpoint containing an input differential stage with dynamic load on the current reflector, _J
выход которого соединен с входом каскада усиления по напряжению, в нагрузоч* ной цепи которого включен генератор тока, а выход является выходом усилителя и через цепь обратной связи соединен с неинвентирующим входом входного дифференциального каскада, соединенного через резистор с общей шиной, отличающийс я тем, что, с целью повышения быстродействия путем снижения искажений при переходных процессах, между выходом усилителя и входом каскада усиления по напряжению включен первый дополнительный резистор, а между входом отражателя тока и общей шиной включен второй дополнительный резистор.the output of which is connected to the input of the voltage amplification stage, in the load circuit of which the current generator is switched on, and the output is the amplifier output and, through the feedback circuit, is connected to the non-inverting input of the input differential stage connected via a resistor to a common bus, characterized in that , in order to improve performance by reducing distortion during transients, between the output of the amplifier and the input of the voltage amplification stage, the first additional resistor is connected, and between the input of the current reflector and A second additional resistor is included in the busbar. 0
SU813326484A 1981-08-05 1981-08-05 Amplifier SU1040593A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU813326484A SU1040593A1 (en) 1981-08-05 1981-08-05 Amplifier

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU813326484A SU1040593A1 (en) 1981-08-05 1981-08-05 Amplifier

Publications (1)

Publication Number Publication Date
SU1040593A1 true SU1040593A1 (en) 1983-09-07

Family

ID=20972537

Family Applications (1)

Application Number Title Priority Date Filing Date
SU813326484A SU1040593A1 (en) 1981-08-05 1981-08-05 Amplifier

Country Status (1)

Country Link
SU (1) SU1040593A1 (en)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
I. Радио, 1978, № И, с. 36. 2. За вка DE № 3003955, кл. Н ОЗ 1/00, опублик. О1.08.80 , (прототип)., *

Similar Documents

Publication Publication Date Title
GB1055061A (en) Transistor circuits
US3725583A (en) Volume and tone control for multi-channel audio systems
GB1493721A (en) Current mirror
SE8103355L (en) INTEGRATED AMPLIFIER CONNECTION
GB1075436A (en) Transistor amplifier
SU1040593A1 (en) Amplifier
ES475714A1 (en) Amplifier comprising a first and a second amplifier element
US3732373A (en) Tone control circuits
US8139786B2 (en) Plop noise avoidance for an amplifier
US3761832A (en) Preamplifier for music and voice
SU1185569A1 (en) Two-step power amplifier
SU1141564A1 (en) Differential amplifier
SU1193770A1 (en) Power amplifier
CA1078930A (en) Amplifier
US3562658A (en) Power amplifiers with complementary pair driver stages
SU1450076A1 (en) Amplification cascade
SU416821A1 (en)
SU1073879A1 (en) Low-frequency power amplifier
SU905982A1 (en) Power amplifier
SU1160529A1 (en) Amplifier
KR840001334Y1 (en) Phase shifting circuit
JPS5974714A (en) Mos amplifier
KR890000059Y1 (en) Sound width mapping circuit
SU1095353A1 (en) Two-step amplifier
SU1092700A1 (en) Power amplifier