RU2709664C1 - Threshold module - Google Patents

Threshold module Download PDF

Info

Publication number
RU2709664C1
RU2709664C1 RU2019108390A RU2019108390A RU2709664C1 RU 2709664 C1 RU2709664 C1 RU 2709664C1 RU 2019108390 A RU2019108390 A RU 2019108390A RU 2019108390 A RU2019108390 A RU 2019108390A RU 2709664 C1 RU2709664 C1 RU 2709664C1
Authority
RU
Russia
Prior art keywords
elements
inputs
threshold
outputs
input
Prior art date
Application number
RU2019108390A
Other languages
Russian (ru)
Inventor
Дмитрий Васильевич Андреев
Original Assignee
федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" filed Critical федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет"
Priority to RU2019108390A priority Critical patent/RU2709664C1/en
Application granted granted Critical
Publication of RU2709664C1 publication Critical patent/RU2709664C1/en

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • Mathematical Physics (AREA)
  • General Physics & Mathematics (AREA)
  • Logic Circuits (AREA)

Abstract

FIELD: computer equipment.
SUBSTANCE: invention relates to computer engineering. Technical result is achieved by a threshold module comprising five OR elements, six AND elements and a sixth OR element, wherein the first and second inputs of the sixth and first, second inputs i
Figure 00000015
of the AND elements are respectively connected to outputs of the fourth, third and first, second inputs i-th OR elements, first inputs of third, fourth and first, second, third inputs of sixth OR elements are respectively connected to outputs of second, first AND elements and outputs of first, second and fourth AND elements, the second inputs of the fourth and fifth OR elements and the first input of the fifth AND element are respectively connected to the outputs of the third, sixth AND elements and the output of the sixth OR element, and first, second inputs of j-th
Figure 00000016
and second input of third AND elements are respectively connected to (2×j-1)-th, (2×j)-th and fifth inputs of threshold module, first, second outputs of which are connected to outputs of fifth elements AND, OR.
EFFECT: technical result consists in providing the possibility of implementing a threshold function with a threshold of two and a threshold function with a threshold of three, depending on five arguments.
1 cl, 1 dwg

Description

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др.The invention relates to computer technology and can be used to build automation, functional units of control systems, etc.

Известны пороговые модули (см., например, рис. 3-6 на стр. 70 в книге Доманицкий С.М. Построение надежных логических устройств. М.: Энергия, 1971 г.), которые реализуют пороговую функцию с единичными весами аргументов и порогом два, зависящую от пяти аргументов - входных двоичных сигналов.Threshold modules are known (see, for example, Fig. 3-6 on page 70 in the book by S. M. Domanitsky. Building reliable logic devices. M.: Energia, 1971) that implement a threshold function with unit argument weights and a threshold two, depending on five arguments - input binary signals.

К причине, препятствующей достижению указанного ниже технического результата при использовании известных пороговых модулей, относятся ограниченные функциональные возможности, обусловленные тем, что не выполняется реализация пороговой функции с единичными весами аргументов и порогом три, зависящей от пяти аргументов - входных двоичных сигналов.The reason that impedes the achievement of the technical result indicated below when using known threshold modules is limited functionality due to the fact that the implementation of the threshold function with unit argument weights and a threshold of three, which depends on five arguments — binary input signals, is not performed.

Наиболее близким устройством того же назначения к заявленному изобретению по совокупности признаков является принятый за прототип пороговый модуль (патент РФ 52287, кл. H03K 19/23, 2006 г.), который содержит элементы И, элементы ИЛИ и реализует пороговую функцию с единичными весами аргументов и порогом три, зависящую от пяти аргументов - входных двоичных сигналов.The closest device of the same purpose to the claimed invention in terms of features is the threshold module adopted for the prototype (RF patent 52287, CL H03K 19/23, 2006), which contains AND elements, OR elements, and implements a threshold function with unit argument weights and a threshold of three, depending on five arguments - input binary signals.

К причине, препятствующей достижению указанного ниже технического результата при использовании прототипа, относятся ограниченные функциональные возможности, обусловленные тем, что не выполняется реализация пороговой функции с единичными весами аргументов и порогом два, зависящей от пяти аргументов - входных двоичных сигналов.The reason that impedes the achievement of the technical result indicated below when using the prototype is limited functionality due to the fact that the implementation of the threshold function with unit argument weights and a threshold of two, which does not depend on five arguments - binary input signals, is not performed.

Техническим результатом изобретения является расширение функциональных возможностей за счет обеспечения реализации пороговой функции с единичными весами аргументов и порогом два, а также пороговой функции с единичными весами аргументов и порогом три, каждая из которых зависит от пяти общих аргументов - входных двоичных сигналов, при сохранении элементного базиса прототипа.The technical result of the invention is the expansion of functionality by providing the implementation of a threshold function with unit argument weights and a threshold of two, as well as a threshold function with unit argument weights and a threshold of three, each of which depends on five common arguments - input binary signals, while maintaining the element basis prototype.

Указанный технический результат при осуществлении изобретения достигается тем, что в пороговом модуле, содержащем пять элементов ИЛИ и шесть элементов И, особенность заключается в том, что в него введен шестой элемент ИЛИ, причем первый, второй входы шестого и первый, второй входы i-го

Figure 00000001
элементов И соединены соответственно с выходами четвертого, третьего и первым, вторым входами i-го элементов ИЛИ, первые входы третьего, четвертого и первый, второй, третий входы шестого элементов ИЛИ подключены соответственно к выходам второго, первого элементов ИЛИ и выходам первого, второго, четвертого элементов И, вторые входы четвертого, пятого элементов ИЛИ и первый вход пятого элемента И соединены соответственно с выходами третьего, шестого элементов И и выходом шестого элемента ИЛИ, а первый, второй входы j-го
Figure 00000002
и второй вход третьего элементов И подключены соответственно к (2×j-1)-му, (2×j)-му и пятому входам порогового модуля, первый, второй выходы которого соединены соответственно с выходами пятых элементов И, ИЛИ.The specified technical result in the implementation of the invention is achieved by the fact that in the threshold module containing five OR elements and six AND elements, the peculiarity lies in the fact that the sixth OR element is introduced into it, the first, second inputs of the sixth and the first, second inputs of the i-th
Figure 00000001
AND elements are connected respectively to the outputs of the fourth, third and first, second inputs of the i-th OR element, the first inputs of the third, fourth and first, second, third inputs of the sixth OR element are connected respectively to the outputs of the second, first OR elements and the outputs of the first, second, of the fourth AND element, the second inputs of the fourth, fifth OR element and the first input of the fifth AND element are connected respectively to the outputs of the third, sixth AND element and the output of the sixth OR element, and the first, second inputs of the jth
Figure 00000002
and the second input of the third AND elements are connected respectively to the (2 × j-1) th, (2 × j) and fifth inputs of the threshold module, the first, second outputs of which are connected respectively to the outputs of the fifth AND, OR elements.

На чертеже представлена схема предлагаемого порогового модуля. Пороговый модуль содержит элементы ИЛИ 11, …, 16 и элементы И 21, …, 26, причем первый, второй входы элемента 26 и первый, второй входы элемента

Figure 00000003
соединены соответственно с выходами элементов 14, 13 и первым, вторым входами элемента 1i, первые входы элементов 13, 14 и первый, второй, третий входы элемента 16 подключены соответственно к выходам элементов 12, 11 и 21, 22, 24, вторые входы элементов 14, 15 и первый вход элемента 25 соединены соответственно с выходами элементов 23, 26 и 16, а первый, второй входы элемента
Figure 00000004
и второй вход элемента 23 подключены соответственно к (2×j-1)-му, (2×j)-му и пятому входам порогового модуля, первый, второй выходы которого соединены соответственно с выходами элементов 25, 15.The drawing shows a diagram of the proposed threshold module. The threshold module contains the elements OR 1 1 , ..., 1 6 and the elements AND 2 1 , ..., 2 6 , and the first, second inputs of the element 2 6 and the first, second inputs of the element
Figure 00000003
connected respectively to the outputs of the elements 1 4 , 1 3 and the first, second inputs of the element 1 i , the first inputs of the elements 1 3 , 1 4 and the first, second, third inputs of the element 1 6 are connected respectively to the outputs of the elements 1 2 , 1 1 and 2 1 , 2 2 , 2 4 , the second inputs of the elements 1 4 , 1 5 and the first input of the element 2 5 are connected respectively to the outputs of the elements 2 3 , 2 6 and 1 6 , and the first, second inputs of the element
Figure 00000004
and the second input of element 2 3 are connected respectively to the (2 × j-1) th, (2 × j) th and fifth inputs of the threshold module, the first, second outputs of which are connected respectively to the outputs of elements 2 5 , 1 5 .

Работа предлагаемого порогового модуля осуществляется следующим образом. На его первый, …, пятый входы подаются соответственно двоичные сигналы xl, …, x5 ∈{0,l}. На выходах предлагаемого модуля получимThe work of the proposed threshold module is as follows. The binary signals x l , ..., x 5 ∈ {0, l} are respectively supplied to its first, ..., fifth inputs. At the outputs of the proposed module we get

Figure 00000005
Figure 00000005

Figure 00000006
Figure 00000006

где ∨,⋅есть символы операций ИЛИ, И;

Figure 00000007
Figure 00000008
есть пороговые функции с единичными весами аргументов х1, …, х5 и порогом два, порогом три соответственно.where ∨, ⋅ are symbols of operations OR, AND;
Figure 00000007
Figure 00000008
there are threshold functions with unit weights of arguments x 1 , ..., x 5 and a threshold of two, a threshold of three, respectively.

Вышеизложенные сведения позволяют сделать вывод, что предлагаемый пороговый модуль построен в элементном базисе прототипа и обладает более широкими по сравнению с прототипом функциональными возможностями, поскольку реализует пороговую функцию с единичными весами аргументов и порогом два, а также пороговую функцию с единичными весами аргументов и порогом три, каждая из которых зависит от пяти общих аргументов - входных двоичных сигналов.The above information allows us to conclude that the proposed threshold module is built in the elemental basis of the prototype and has wider functionality compared to the prototype, since it implements a threshold function with unit argument weights and threshold two, as well as a threshold function with unit argument weights and threshold three. each of which depends on five common arguments - input binary signals.

Claims (1)

Пороговый модуль, содержащий пять элементов ИЛИ и шесть элементов И, отличающийся тем, что в него введен шестой элемент ИЛИ, причем первый, второй входы шестого и первый, второй входы i-го
Figure 00000009
элементов И соединены соответственно с выходами четвертого, третьего и первым, вторым входами i-го элементов ИЛИ, первые входы третьего, четвертого и первый, второй, третий входы шестого элементов ИЛИ подключены соответственно к выходам второго, первого элементов ИЛИ и выходам первого, второго, четвертого элементов И, вторые входы четвертого, пятого элементов ИЛИ и первый вход пятого элемента И соединены соответственно с выходами третьего, шестого элементов И и выходом шестого элемента ИЛИ, а первый, второй входы j-го
Figure 00000010
и второй вход третьего элементов И подключены соответственно к (2×j-1)-му, (2×j)-му и пятому входам порогового модуля, первый, второй выходы которого соединены соответственно с выходами пятых элементов И, ИЛИ.
A threshold module containing five OR elements and six AND elements, characterized in that the sixth OR element is introduced into it, the first, second inputs of the sixth and the first, second inputs of the i-th
Figure 00000009
AND elements are connected respectively to the outputs of the fourth, third and first, second inputs of the i-th OR element, the first inputs of the third, fourth and first, second, third inputs of the sixth OR element are connected respectively to the outputs of the second, first OR elements and the outputs of the first, second, of the fourth AND element, the second inputs of the fourth, fifth OR element and the first input of the fifth AND element are connected respectively to the outputs of the third, sixth AND element and the output of the sixth OR element, and the first, second inputs of the jth
Figure 00000010
and the second input of the third AND elements are connected respectively to the (2 × j-1) th, (2 × j) and fifth inputs of the threshold module, the first, second outputs of which are connected respectively to the outputs of the fifth AND, OR elements.
RU2019108390A 2019-03-22 2019-03-22 Threshold module RU2709664C1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU2019108390A RU2709664C1 (en) 2019-03-22 2019-03-22 Threshold module

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU2019108390A RU2709664C1 (en) 2019-03-22 2019-03-22 Threshold module

Publications (1)

Publication Number Publication Date
RU2709664C1 true RU2709664C1 (en) 2019-12-19

Family

ID=69007086

Family Applications (1)

Application Number Title Priority Date Filing Date
RU2019108390A RU2709664C1 (en) 2019-03-22 2019-03-22 Threshold module

Country Status (1)

Country Link
RU (1) RU2709664C1 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2758800C1 (en) * 2020-10-28 2021-11-02 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Threshold module
RU2787336C1 (en) * 2022-03-18 2023-01-09 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Threshold module

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2234798C1 (en) * 2003-01-20 2004-08-20 Российский Федеральный Ядерный Центр - Всероссийский Научно-Исследовательский Институт Экспериментальной Физики Pulse generator
RU52287U1 (en) * 2005-10-10 2006-03-10 Государственное образовательное учреждение высшего профессионального образования "Петербургский государственный университет путей сообщения" MAJORITY ELEMENT "THREE OF FIVE"
RU2506696C1 (en) * 2012-09-10 2014-02-10 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС") Majority decision element with multidigit internal signal presentation
US20160254803A1 (en) * 2013-10-16 2016-09-01 Hitachi, Ltd. Semiconductor Device
RU2607934C2 (en) * 2015-10-05 2017-01-11 Гарри Романович Аванесян Device with feedback for clipping alternating-sign signals (versions)

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2234798C1 (en) * 2003-01-20 2004-08-20 Российский Федеральный Ядерный Центр - Всероссийский Научно-Исследовательский Институт Экспериментальной Физики Pulse generator
RU52287U1 (en) * 2005-10-10 2006-03-10 Государственное образовательное учреждение высшего профессионального образования "Петербургский государственный университет путей сообщения" MAJORITY ELEMENT "THREE OF FIVE"
RU2506696C1 (en) * 2012-09-10 2014-02-10 Федеральное государственное бюджетное образовательное учреждение высшего профессионального образования "Южно-Российский государственный университет экономики и сервиса" (ФГБОУ ВПО "ЮРГУЭС") Majority decision element with multidigit internal signal presentation
US20160254803A1 (en) * 2013-10-16 2016-09-01 Hitachi, Ltd. Semiconductor Device
RU2607934C2 (en) * 2015-10-05 2017-01-11 Гарри Романович Аванесян Device with feedback for clipping alternating-sign signals (versions)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2758800C1 (en) * 2020-10-28 2021-11-02 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Threshold module
RU2787336C1 (en) * 2022-03-18 2023-01-09 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Threshold module
RU2812272C1 (en) * 2023-07-06 2024-01-29 федеральное государственное бюджетное образовательное учреждение высшего образования "Ульяновский государственный технический университет" Threshold module

Similar Documents

Publication Publication Date Title
RU2281545C1 (en) Logical transformer
RU2647639C1 (en) Logic converter
RU2701461C1 (en) Majority module
RU2621281C1 (en) Logic converter
RU2472209C1 (en) Logic module
RU2417404C1 (en) Logic converter
RU2709664C1 (en) Threshold module
RU2580799C1 (en) Logic transducer
RU2704735C1 (en) Threshold module
RU2641454C2 (en) Logic converter
RU2629451C1 (en) Logic converter
RU2703675C1 (en) Logic converter
RU2701464C1 (en) Logic converter
RU2714216C1 (en) Threshold module
RU2610678C1 (en) Universal logic module
RU2697727C2 (en) Majority module
RU2700556C1 (en) Logic converter
RU2630394C2 (en) Logic module
RU2634229C1 (en) Logical converter
RU2621376C1 (en) Logic module
RU2549151C1 (en) Logic converter
RU2629452C1 (en) Logic converter
RU2676888C1 (en) Logical module
RU2621280C1 (en) Binary number comparator
RU2718209C1 (en) Logic module

Legal Events

Date Code Title Description
MM4A The patent is invalid due to non-payment of fees

Effective date: 20210323