RU2048681C1 - Цифровой адаптивный обнаружитель - Google Patents

Цифровой адаптивный обнаружитель Download PDF

Info

Publication number
RU2048681C1
RU2048681C1 RU93002638A RU93002638A RU2048681C1 RU 2048681 C1 RU2048681 C1 RU 2048681C1 RU 93002638 A RU93002638 A RU 93002638A RU 93002638 A RU93002638 A RU 93002638A RU 2048681 C1 RU2048681 C1 RU 2048681C1
Authority
RU
Russia
Prior art keywords
input
output
detector
adder
subtractor
Prior art date
Application number
RU93002638A
Other languages
English (en)
Other versions
RU93002638A (ru
Inventor
Георгий Михайлович Межлумов
Original Assignee
Георгий Михайлович Межлумов
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Георгий Михайлович Межлумов filed Critical Георгий Михайлович Межлумов
Priority to RU93002638A priority Critical patent/RU2048681C1/ru
Publication of RU93002638A publication Critical patent/RU93002638A/ru
Application granted granted Critical
Publication of RU2048681C1 publication Critical patent/RU2048681C1/ru

Links

Landscapes

  • Radar Systems Or Details Thereof (AREA)

Abstract

Использование: обнаружение квазидетерминированных сигналов. Сущность изобретения: обнаружитель содержит квадраторы 1 3, цифровые линии задержки 4 6, N-входовые сумматоры 7 9, делители 10 13, перемножители 14 16, вычитатели 17 20, сумматор 21, N-входовый перемножитель 22, запоминающее устройство 23, пороговое устройство 24. 6-9-2-10-17-13-24, 5-22-7-15-18-19-21-20-13, 1-4-8-17, 23-16-12-20, 23-11-3-14-19, 7-11-15, 23-22, 8-18, 23-10. 1 ил.

Description

Изобретение относится к локационным устройствам и может использоваться в системах обнаружения квазидетерминированных сигналов.
Известно адаптивное устройство, в котором для повышения вероятности обнаружения цели в присутствии протяжëнных помех используется устройство обработки сигналов с адаптивным плавающим порогом. Замкнутое кольцо обратной связи функционирует так, чтобы достигалось поддерживание постоянного среднего значения вероятности ложной тревоги в пределах трëх интервалов дальности.
Недостатком устройства является то, что получить точную оценку требуемой вероятности на текущий момент времени не представляется возможным и поэтому является высокой вероятность пропуска полезного сигнала.
Наиболее близким по технической сущности и достигаемому положительному эффекту к предлагаемому обнаружителю является оптимальный обнаружитель сигнала, который содержит генератор сигнала, перемножитель, первый и второй квадраторы, первый и второй интеграторы, вычитатель, делитель, реле, при этом вход обнаружителя соединен с входом первого квадратора и первым входом перемножителя, второй вход которого соединен с выходом генератора сигнала, а выход соединен с входом первого интегратора, выход которого соединен с входом квадратора, выход первого квадратора соединен с входом второго интегратора, выход которого соединен с первыми входами делителя и вычитателя, второй вход вычитателя соединен с выходом второго квадратора, а выход вычитателя соединен с вторым входом делителя, выход которого соединен с входом реле, выход которого является выходом обнаружителя.
Этот обнаружитель является оптимальным в условиях обнаружения квазидетерминированных сигналов с неизвестной амплитудой в шуме с неизвестной интенсивностью. Однако в условиях наличия мешающих детерминированных протяженных сигналов условия оптимальности данного обнаружителя нарушаются, теряется качество обнаружения, не обеспечивается стабилизация уровня ложных тревог. В реальных ситуациях такие условия встречаются достаточно часто, например обнаружение в оптическом диапазоне при наличии фона подсветки.
Таким образом, недостатком прототипа является слабая помехозащищенность обнаружителя в условиях наличия протяженных мешающих детерминированных сигналов.
Это достигается тем, что в обнаружитель сигнала, содержащий первый квадратор, выход которого соединен с входом первой цифровой линии задержки с N выходами, а вход соединен с входом обнаружителя и входом второй цифровой линии задержки с N выходами, выходы которой параллельно соединены с первой группой N входов N-входового перемножителя, вторая группа N входов которого параллельно соединена с группой N выходов цифрового запоминающего устройства, а N выходов N-входового перемножителя параллельно соединены с N входами первого N-входового сумматора, N выходов первой цифровой линии задержки параллельно соединены с N входами второго N-входового сумматора введены третья цифровая линия задержки с N-выходами, второй и третий квадраторы, первый, второй, третий и четвертый делители, первый, второй, третий перемножители, первый, второй, третий, четвертый вычитатели, сумматор, пороговое устройство, при этом вход третьей цифровой линии задержки соединен с входом обнаружителя, N выходов которой параллельно соединены с N входами третьего N-входового сумматора, выход которого соединен с входом второго квадратора, выход которого соединен с первым входом первого делителя, второй вход которого соединен с N + 4 выходом запоминающего устройства, а выход соединен с вторым входом первого вычитателя и первым входом сумматора, первый вход первого вычитателя соединен с выходом второго N-входового сумматора и вторым входом второго вычитателя, N + 1 выход запоминающего устройства соединен с вторым входом второго делителя, первый вход которого соединен с выходом первого N-входового сумматора и первым входом второго перемножителя, второй вход которого соединен с выходом второго делителя и входом третьего квадратора, выход которого соединен с первыми входами первого и третьего перемножителей, вторые входы которых соответственно соединены с N + 2 и N + 3 выходами запоминающего устройства, выход первого перемножителя соединен с вторым входом третьего вычитателя, первый вход которого соединен с выходом второго вычитателя, вход которого соединен с выходом второго перемножителя, выход третьего вычитателя соединен с вторым входом сумматора, выход которого соединен с первым входом четвертого вычитателя, второй вход которого соединен с выходом третьего делителя, первый вход которого соединен с выходом третьего перемножителя, а второй вход соединен с N + 4 выходом запоминающего устройства, выход четвертого вычитателя соединен с вторым входом четвертого делителя, первый вход которого соединен с выходом первого вычитателя, а выход соединен с входом порогового устройства, выход которого является выходом обнаружителя.
На чертеже представлена структурная схема предлагаемого цифрового адаптивного обнаружителя.
Цифровой адаптивный обнаружитель содержит первый 1, второй 2, третий 3 квадраторы, первую 4, вторую 5, третью 6 цифровые линии задержки с N выходами, первый 7, второй 8, третий 9 N-входовые сумматоры, первый 10, второй 11, третий 12, четвертый 13 делители, первый 14, второй 15, третий 16 перемножители, первый 17, второй 18, третий 19, четвертый 20 вычитатели, сумматор 21, N-входовый перемножитель 22, запоминающее устройство 23, пороговое устройство 24.
Цифровой адаптивный обнаружитель работает следующим образом.
На вход обнаружителя поступают цифровые отсчеты принимаемой реализации xi. Временная дискретизация принимаемой реализации предполагается такой, чтобы смежные отсчеты были между собой не коррелированы. Полученный сигнал предполагается импульсным, узкополосным, с неизвестной амплитудой b и известной огибающей
Figure 00000002
. Флюктуационные шумы ζ предполагаются гауссовскими, не коррелированными, неизвестной интенсивности. Наряду с флюктуационными шумами предполагается возможность присутствия протяженного, детерминированного фонового сигнала Uф с неизвестной амплитудой. Интенсивность протяженного сигнала может изменяться случайным образом в зависимости от пространственных координат. Текущее "окно" обработки обнаружителя выбрано так, чтобы внутри интервала обработки обеспечивались условия стационарности случайных процессов, подлежащих обработке. С целью более полного обеспечения этого требования время обработки обнаружителя относится на середину текущего интервала обработки. Данный обнаружитель представляет собой цифровой процессор, синтезированный в соответствии с методикой синтеза оптимальных информационных систем в условиях параметрической априорной неопределенности на основе адаптивного байесового подхода. Предлагаемый обнаружитель является оптимальным для приведенных условий параметрической неопределенности. Также он является адаптивным, так как при синтезе, согласно исходным условиям, большинство параметров входной реализации полагаются неизвестными и оцениваются в процессе обработки. Вследствие того, что при синтезе была использована определенная версия адаптивного байесова подхода, оценивание неизвестных параметров осуществляется не явно, а косвенно и это позволило упростить обнаружитель в технической реализации, уменьшить ошибки счета. Функцию плотности вероятности выборки отсчетов
Figure 00000003
для приведенных условий обнаружения при гипотезах отсутствия полезного сигнала и при его наличии соответственно можно представить в виде:
Pп(
Figure 00000004
)
Figure 00000005
e
Figure 00000006
Figure 00000007
Figure 00000008

Pсп(
Figure 00000009
)
Figure 00000010
e
Figure 00000011
Figure 00000012
Figure 00000013
(1) где λф; λсф интенсивность фона при гипотезах отсутствия и наличия полезного сигнала соответственно.
Основываясь на данных выражениях, синтезированное оптимальное решающее правило имеет вид
B/A ≥ C, где B
Figure 00000014
x 2 i
Figure 00000015
; (2)
A 2b
Figure 00000016
xiS -
Figure 00000017
x 2 i - b
Figure 00000018
S 2 i +
Figure 00000019
Figure 00000020
x
Figure 00000021
-
Figure 00000022
b
Figure 00000023
S
Figure 00000024

b
Figure 00000025

С пороговый уровень Const.
Предлагаемый обнаружитель функционирует в соответствии с данным оптимальным решающим правилом. Первая 4, вторая 5 и третья 6 цифровые линии задержки служат для организации обработки в текущем интервале времени ("окне"). Размер выборки цифровых отсчетов N соответствует данному временному интервалу и равен количеству отводов каждой линии задержки. Запоминающее устройство 23, перемножитель 22 и сумматор 7 представляют собой цифровой коррелятор, в котором осуществляется корреляционная обработка приходящих отсчетов xi с соответствующими весовыми коэффициентами Si, которые определяют огибающую сигнала и хранятся наряду с другими константами в запоминающем устройстве 23. Многоотводные цифровые линии задержки 4 и 6 с соответствующими сумматорами 8 и 9 служат для нахождения оценок интенсивностей фона при соответствующих гипотезах. Цифровые отсчеты на выходе делителя 13, выработанные в соответствии с решающим правилом, сравниваются в пороговом устройстве 24 с постоянным пороговым уровнем, который определяется исходя из заданных рабочих характеристик. В данном обнаружителе осуществляется стабилизация уровня ложных тревог при изменениях интенсивности фона на временных интервалах, превышающих интервал обработки.
Использование специализированного процессора, построенного в соответствии с предлагаемым техническим решением в системах обработки сигнальной информации, позволит организовать процесс обнаружения оптимальным образом в условиях повышенной априорной параметрической неопределенности, осуществить стабилизацию уровня ложных тревог, организовать обработку в реальном масштабе времени.

Claims (1)

  1. ЦИФРОВОЙ АДАПТИВНЫЙ ОБНАРУЖИТЕЛЬ квазидетеминированных сигналов, содержащий первый квадратор, выход которого соединен с входом первой цифровой линии задержки с N выходами, а вход является входом обнаружителя и соединен с входом второй цифровой линии задержки с N выходами, выходы которой соединены с первой группой N входов N-входового перемножителя, вторая группа N входов которого соединена с группой N выходов цифрового запоминающего устройства, N выходов N-выходового перемножителя соединены с N входами первого N-входового сумматора, N выходов первой цифровой линии задержки соединены с N входами второго N-входового сумматора, отличающийся тем, что введены третья цифровая линия задержки с N выходами, третий N-входовый сумматор, второй и третий квадраторы, первый, второй, третий и четвертый делители, первый, второй, третий перемножители, первый, второй, третий и четвертый вычитатели, сумматор, пороговое устройство, вход третьей цифровой линии задержки объединен с входом обнаружителя, а N выходов соединены с N входами третьего N-входового сумматора, выход которого соединен с входом второго квадратора, выход которого соединен с первым входом первого делителя, второй вход которого соединен с (N + 4)-м выходом цифрового запоминающего устройства, а выход соединен с вторым входом первого вычислителя и первым входом сумматора, первый вход первого вычитателя соединен с выходом второго N-входового сумматора и вторым входом второго вычитателя, (N + 1)-й выход цифрового запоминающего устройства соединен с вторым входом второго делителя, первый вход которого соединен с выходом первого N-входового сумматора и первым входом второго перемножителя, второй вход которого соединен с выходом второго делителя и входом третьего квадратора, выход которого соединен с первыми входами первого и третьего перемножителей, вторые входы которых соответственно соединены с (N + 2)-м и (N + 3)-м выходами цифрового заполнителя устройства, выход первого перемножителя соединен с вторым входом третьего вычитателя, первый вход которого соединен с выходом второго вычитателя, первый вход которого соединен с выходом второго перемножителя, выход третьего вычитателя соединен с вторым входом сумматора, выход которого соединен с первым входом четвертого вычитателя, второй вход которого соединен с выходом третьего делителя, первый вход которого соединен с выходом третьего перемножителя, а второй вход соединен с (N + 4)-м выходом цифрового запоминающего устройства, выход четвертого вычитателя соединен с вторым входом четвертого делителя, первый вход которого соединен с выходом первого вычислителя, а выход соединен с входом порогового устройства, выход которого является выходом обнаружителя.
RU93002638A 1993-01-13 1993-01-13 Цифровой адаптивный обнаружитель RU2048681C1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
RU93002638A RU2048681C1 (ru) 1993-01-13 1993-01-13 Цифровой адаптивный обнаружитель

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
RU93002638A RU2048681C1 (ru) 1993-01-13 1993-01-13 Цифровой адаптивный обнаружитель

Publications (2)

Publication Number Publication Date
RU93002638A RU93002638A (ru) 1995-04-20
RU2048681C1 true RU2048681C1 (ru) 1995-11-20

Family

ID=20135722

Family Applications (1)

Application Number Title Priority Date Filing Date
RU93002638A RU2048681C1 (ru) 1993-01-13 1993-01-13 Цифровой адаптивный обнаружитель

Country Status (1)

Country Link
RU (1) RU2048681C1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2497144C1 (ru) * 2012-06-15 2013-10-27 Георгий Михайлович Межлумов Цифровой адаптивный обнаружитель

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
Патент США N 3884422, кл. G 01S 13/52, 1974. *
Репин В. Г. и Тарковский Г. П. Статистический синтез при априорной неопределенности и адаптации информационных систем. М.: Сов. радио, 1977, с.284 рис. 12. 7. *

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2497144C1 (ru) * 2012-06-15 2013-10-27 Георгий Михайлович Межлумов Цифровой адаптивный обнаружитель

Similar Documents

Publication Publication Date Title
Abraham et al. Active sonar detection in shallow water using the Page test
US3946382A (en) Search radar adaptive video processor
Richmond Mean-squared error and threshold SNR prediction of maximum-likelihood signal parameter estimation with estimated colored noise covariances
US3778822A (en) Sum-rank normalized detection apparatus
EP0149981A2 (en) Adaptive radar signal processor for the detection of the useful echo and the cancellation of clutter
JPH09145829A (ja) レーダ信号処理装置
EP0557660A2 (en) Signal processor
Inggs et al. Ship target recognition using low resolution radar and neural networks
GB2265462A (en) Three-dimensional maximum a posteriori (map) tracking
JPH0529875B2 (ru)
US4093948A (en) Target detection in a medium pulse repetition frequency pulse doppler radar
CN111090089B (zh) 一种基于两类辅助数据的空时自适应检测方法
RU2048681C1 (ru) Цифровой адаптивный обнаружитель
EP0651263B1 (fr) Procédé de détermination du rang d'ambiguité en distance d'échos radar
JPH05203728A (ja) Cfar処理方式
Waters et al. Frequency-agile radar signal processing
Delaney et al. Performance analysis of the incoherent and skewness matched filter detectors in multipath environments
Jiang et al. Automatic censoring CFAR detector based on ordered data difference with noncoherent integration
RU2212041C2 (ru) Приемное устройство
US7280624B2 (en) Method and apparatus for noise threshold calculation in wireless communication
KR970003698B1 (ko) 다중 표적 환경에서의 검파기 및 그 방법
Woods et al. Image detection and estimation
US6473029B1 (en) System for recognizing signal of interest within noise
JPH1130661A (ja) 受信装置
Petrov et al. Filtering of the reflected probing PM signals with the rayleigh amplitude in the formation of high-resolution radar images