NL8301573A - Inrichting in de vorm van een vermenigvuldigingsketen voor een horizontale aftastfrequentie. - Google Patents

Inrichting in de vorm van een vermenigvuldigingsketen voor een horizontale aftastfrequentie. Download PDF

Info

Publication number
NL8301573A
NL8301573A NL8301573A NL8301573A NL8301573A NL 8301573 A NL8301573 A NL 8301573A NL 8301573 A NL8301573 A NL 8301573A NL 8301573 A NL8301573 A NL 8301573A NL 8301573 A NL8301573 A NL 8301573A
Authority
NL
Netherlands
Prior art keywords
signal
output
counter
frequency
horizontal
Prior art date
Application number
NL8301573A
Other languages
English (en)
Original Assignee
Victor Company Of Japan
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Victor Company Of Japan filed Critical Victor Company Of Japan
Publication of NL8301573A publication Critical patent/NL8301573A/nl

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • H04N5/06Generation of synchronising signals
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10527Audio or video recording; Data buffering arrangements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B27/00Editing; Indexing; Addressing; Timing or synchronising; Monitoring; Measuring tape travel
    • G11B27/10Indexing; Addressing; Timing or synchronising; Measuring tape travel
    • G11B27/19Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier
    • G11B27/28Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier by using information signals recorded by the same method as the main recording
    • G11B27/30Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier by using information signals recorded by the same method as the main recording on the same track as the main recording
    • G11B27/3027Indexing; Addressing; Timing or synchronising; Measuring tape travel by using information detectable on the record carrier by using information signals recorded by the same method as the main recording on the same track as the main recording used signal is digitally coded
    • G11B27/3036Time code signal
    • G11B27/3054Vertical Interval Time code [VITC]
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/0807Details of the phase-locked loop concerning mainly a recovery circuit for the reference signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/91Television signal processing therefor
    • H04N5/93Regeneration of the television signal or of selected parts thereof
    • H04N5/932Regeneration of analogue synchronisation signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Synchronizing For Television (AREA)
  • Television Signal Processing For Recording (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

r V i * * r
Inrichting in de vorm van een vermenigvuldigingsketen voor een horizontale aftastfrequentie.
De uitvinding heeft in het algemeen betrekking op een inrichting in de vorm van een vermenigvuldigingsketen voor een horizontale aftastfrequentie, en in het bijzonder op een dergelijke inrichting die in synchronisatie is met de fase van een 5 horizontaal synchronisatiesignaal dat aanwezig is in een samengesteld synchronisatie-ingangssignaal, om zo een signaal te verkrijgen dat een frequentie heeft die een veelvoud is van een horizontale aftastfrequentie zelfs in het geval er in een gedeelte van het samengestelde synchronisatie-ingangssignaal sprake is van uitval, waar-10 bij de inrichting een constructie heeft die het gemakkelijk maakt deze in de vorm van een geintegreerde schakeling (IC) te vervaardigen.
In het algemeen wordt bij het registreren van een adres-signaal met een indeling passend bij een pulscode-gemodu-15 leerd signaal (PCM-signaal), op een ronddraaiend registratiemedium samen met een videosignaal, dit adres-signaal geregistreerd in een horizontale onderdrukkingstijd met een vooraf bepaald ranggetal (vooraf bepaalde plaatsbetrekking) te rekenen vanaf een startplaats in elk veld van het videosignaal. Bovendien wordt bij het omroepen 20 van een signaal waarin bijvoorbeeld een signaal voor het weergeven van tekens met het videosignaal in multiplex is gebracht, het PCM-signaal dat de tekens beschrijft, ingevoegd in de horizontale onderdrukkingstijd van het videosignaal. Bij het registreren, en het afspelen of het uitzenden van het videosignaal waarin de hierboven 25 bedoelde soort PCM-signaal is ingevoegd, wordt het noodzakelijk een signaal te verkrijgen met een frequentie die een veelvoud is van de horizontale aftastfrequentie. Dus wordt gebruik gemaakt van een vermenigvuldigingsketen voor een horizontale aftastfrequentie.
De bekende vermenigvuldigingsketen voor een 30 horizontale aftastfrequentie heeft de volgende opbouw. Een samengesteld synchronisatiesignaal wordt toegevoerd aan een eerste mono-stabiele multivibrator waarin het samengestelde synchronisatiesignaal 8301573 ï -7*' 2 wordt geconverteerd in een pulsreeks met een pulsbreedte die overeenkomt met een afstand tussen een oplopende flank (of een neergaande flank) in het horizontale synchronisatiesignaal dat behoort tot het samengestelde synchronisatiesignaal, en een plaats die ongeveer 5 3 H/4 (H stelt voor één enkele horizontale aftasttijd) verwijderd van deze flank in het horizontale synchronisatiesignaal, en met een herhalingsfrequentie die gelijk is aan de horizontale aftastfrequen-tie. Deze aldus verkregen pulsreeks wordt toegevoerd aan een tweede monostabiele multivibrator waaruit een tweede pulsreeks met een hori- 10 zontale aftastfrequentie f wordt verkregen. Deze uit de tweede 9 monostabiele multivibrator verkregen pulsreeks reageert niet op een egalisatie-puls of een vertikaal synchronisatiesignaal die behoren tot het samengestelde synchronisatie-ingangssignaal, en reageert alleen op het horizontale synchronisatiesignaal. De pulsreeks met de 15 frequentie f wordt toegevoerd aan een fase-vergrendelde lus (PLL).
H
De PLL omvat een spanning bestuurde oscillator (VCO) die oscilleert met een frequentie Nf (N is ee- geheel getal), een frequentiedeler voor het delen van de frequentie van een uitgangssignaal van de VCO door 1/N, en een fasevergelijkingsorgaan voor het vergelijken 20 van de fasen van het uitgangssignaal van de tweede monostabiele . multivibrator en een uitgangssignaal van de frequentiedeler en het leveren van een foutuitgangssignaal aan de VCO voor het regelen van de werkfrequentie van de VCO. Een signaal met een frequentie
Nf' die N maal de horizontale aftastfrequentie f is, wordt op deze H 9 25 wijze uit de VCO verkregen.
Echter omvat de monostabiele multivibrator in het algemeen een condensator en een variabele tijdsbepalingsweer-stand voor het fijn instellen van zijn tijdconstante. Indien dus de hiervoor beschreven bekende keten als een geheel wordt vervaardigd 30 in de vorm van een geïntegreerde schakeling, moeten deze condensator en variabele weerstand buiten de geïntegreerde schakeling worden aangebracht. Dit betekent dat het aantal pennen van de geïntegreerde schakeling dienovereenkomstig groot moet zijn. De bekende vermenig-vuldigingsketen voor de horizontale aftastfrequentie heeft dus het 35 bezwaar dat hij niet geschikt is· om te worden vervaardigd in de vorm 8301573 . ·) * 3 van een geïntegreerde schakeling. Voorts wordt de produktiviteit van de vervaardiging nadelig beïnvloed door de fijninstelling van de tijdconstante die tijdens de vervaardiging moet worden uitgevoerd.
5 De uitvinder stelt daarom een vermenigvuldigings- keten voor de horizontale aftastfrequentie voor waarin de bezwaren van de hiervoor beschreven bekende keten zijn geelimineerd.
Indien echter het samengestelde synchronisatie-signaal een signaal is dat wordt afgespeeld van een registratiemedium 10 zoals een magneetband en een videoplaat, kan een gedeelte van het af gespeelde signaal ontbreken als gevolg van uitval en dergelijke.
In zodanig geval wordt de werking van de vermenigvuldigingsketen voor de horizontale aftastfrequentie onstabiel en doemt het probleem op dat een uitgangssignaal van de frequentieverm nigvuldiger niet 15 positief tot stand kan worden gebracht.
Het is daarom in het algemeen doel van de uitvinding een nieuwe en nuttige vermenigvuldigingsketen voor een horizontale aftastfrequentie te verschaffen waarin de hierboven beschreven problemen zijn geelimineerd.
20 Een tweede en meer specifiek doel van de uitvin ding is het verschaffen van een vermenigvuldigingsketen voor een horizontale aftastfrequentie die uitsluitend bestaat uit een flip-flop, een teller, een fase-vergrendelde lus, een logische optelketen en een instelketen voor een teluitkomst, en die synchroon loopt met de fase 25 van een horizontaal synchronisatiesignaal dat aanwezig is in een samengesteld synchronisatiesignaal teneinde een signaal te verkrijgen met een frequentie die een veelvoud is van de horizontale aftastfrequentie. Volgens de uitvinding kan de vermenigvuldigingsketen voor een horizontale aftastfrequentie gemakkelijk worden vervaardigd 30 in de vorm van een geïntegreerde schakeling omdat geen gebruik wordt gemaakt van een monostabiele multivibrator zoals wel het geval is in de bekende keten. Bovendien is de produktiviteit groot aangezien tijdens de vervaardiging geen fijninstelling van een tijdconstante van de monostabiele multivibrator behoeft te worden uitgevoerd.
35 Voorts is het mogelijk, zelfs indien een deel van het samengestelde 8301573 ί * 4 synchronisatiesignaal als gevolg van uitval ontbreekt, voor een dergelijke uitval een praktisch complete compensatie te verschaffen en kan zo een frequentie-vermenigvuldigd signaal op stabiele en positieve wijze worden verkregen zonder uitval.
5 Andere doelen en verdere kenmerken van de uitvin ding zullen duidelijk worden uit de hierna volgende beschrijving in bijzonderheden van uitvoeringsvoorbeelden van de uitvinding, welke beschrijving verwijst naar een tekening.
Fig. 1 is een systematisch blokschema dat een 10 uitvoeringsvoorbeeld voorstelt van een vermenigvuldigingsketen voor een horizontale aftastfrequentie volgens de uitvinding.
Fig. 2A en fig. 2B zijn grafische voorstellingen die respectievelijk de vorm laten zien van een ingangssignaal en van een uitgangssignaal van een -flip-flop in het blokschema volgens 15 fig. 1.
Fig. 3 is een schema dat een voorbeeld toont van een keten die deel uitmaakt van het blokschema volgens fig. 1.
Fig. 4 is een'systematisch blokschema van een uitvoeringsvoorbeeld van een detectieketen voor een horizontale 20 aftasttijd, toegepast op een vermenigvuldigingsketen voor een horizontale aftastfrequentie volgens de uitvinding.
Fig. 5A tot en met fig. 5F zijn grafische voorstellingen die respectievelijk signaalvormen voorstellen ter toelichting van de werking van het blokschema dat in fig. 4 is weer-25 gegeven.
In fig. 1 wordt een samengesteld synchronisatiesignaal a als voorgesteld in fig. 2A, toegevoerd aan een ingangsklem 10 en vandaar naar de ene ingangsklem van een OF-poort 11. Dit samengestelde synchronisatiesignaal a is een samengesteld synchronisatie-30 signaal dat is afgezonderd van een samengesteld videosignaal dat is afgespeeld van een registratiemedium, zoals een magneetband. Zoals aangegeven in fig. 2A omvat het samengestelde synchronisatiesignaal a een horizontaal synchronisatiesignaal HS, een egalisatiepuls EQ en een vertikaal synchronisatiesignaal VS. Fig. 2A toont een vertikale 35 onderdrukkingstijd en een gedeelte in de nabijheid van de vertikale » 8301573 » » < 5 onderdrukkingstijd van het samengestelde synchronisatiesignaal a.
Een uitgangssignaal van een teluitkomst-instellingsketen 21 die hierna zal worden beschreven, wordt toegevoerd aan de andere ingangsklem van de OF-poort 11 en zo wordt een 5 logische som van dit uitgangssignaal en het samengestelde synchronisatiesignaal a verkregen. Een uitgangssignaal van de OF-poort 11 wordt toegevoerd aan een instelaansluitklem S van een terugstelen -instel (R-S) flip-flop 12 en aan een terugstelaansluitklem R van een teller 20. De flip-flop 12 wordt ingesteld door middel van 10 een oplopende flank in het horizontale synchronisatiesignaal dat aanwezig is in het samengestelde synchronisatiesignaal dat wordt toegevoerd aan de instelaansluitklem S van de flip-flop.
Een Q-uitgangssignaal van de flip-flop 12 wordt toegevoerd aan een terugstelaansluitklem R van een teller 13. Wanneer 15 de flip-flop 12 zich in een teruggestelde toestand bevindt, is het niveau van het Q-uitgangssignaal van de flip-flop 12 hoog en stopt de teller 13 met tellen. De teluitkomst in de teller 13 is in deze toestand nul. De teller 13 begint dus een telling vanuit nul wanneer het horizontale synchronisatiesignaal wordt aangeboden aan de ingangs-20 klem 10. Een signaal met een frequentie Nf (N is een geheel getal
groter dan 1, f is de horizontale aftastfrequentie en bijvoorbeeld H
geldt N = 455 in het hier beschreven uitvoeringsvoorbeeld) welke frequentie wordt verkregen uit een spanning bestuurde oscillator (VCO) 17 die is opgenomen in een fase-vergrendelde lus (PLL) 14, 25 wordt aangeboden aan een kloksignaalingangsklem CLK van de teller 13.
De teller 13 telt dit signaal met de frequentie
Nf dat wordt toegevoerd aan de kloksignaalingangsklem CLK van de 5 teller, en levert een teluitkomst na verloop van een telinterval van Tl seconden. De aldus uit de teller 13 verkregen teluitkomst wordt 30 toegevoerd aan de terugstelaansluitklem R van de flip-flop 12 om de flip-flop 12 terug te stellen. Wanneer de flip-flop 12 is teruggesteld wordt ook de teller 13 teruggesteld door het Q-uitgangssignaal van de flip-flop 12 en stopt de teller 13 dus met tellen. Het telinterval Tl van de teller 13 wordt ingesteld op een waarde die ligt in 35 een traject, beschreven door H/2 ^ Tl ^ Η (H staat voor één hori- 8301573 6 - * * zontale aftasttijd), zodat er geen effect is als gevolg van de egali-satiepuls EQ en-het vertikale synchronisatiesignaal VS.
De flip-flop 12 wordt ingesteld en teruggesteld op de hiervoor beschreven wijze om zo een signaal b te leveren 5 vanuit zijn Q-uitgang als getoond in fig. 2B. Dit signaal b is een pulsreeks met een pulsbreedte Tl en een herhalingsfrequentie die gelijk is aan de horizontale aftastfrequentie f . Het signaal b is fase-synchroon met het horizontale synchronisatiesignaal HS en is een pulsreeks die geen betrekking heeft met de egalisatiepuls EQ of 10 het vertikale synchronisatiesignaal VS.
Het uitgangspulsreeks-signaal b van de flip-flop 12 wordt toegevoerd aan een fasevergelijkingsorgaan 15 die is opgenomen in de PLL 14. De fasen van het signaal b en een uitgangssignaal van een frequentiedeler 18 voor deling door N worden vergeleken in 15 het fasevergelijkingsorgaan 15. Het uitgangssignaal van de VCO 17 met de frequentie Nf wordt aan frequentiedeling door N onderworpen in de frequentiedeler 18 en toegevoerd aan het fasevergelijkingsorgaan 15 als een signaal met de frequentie f . Een foutuitgangs-
H
signaal van het fasevergelijkingsorgaan 15 wordt toegevoerd aan de 20 VCO 17 via een laagdoorlaatfilter 16 om zo de trillingsfrequentie van de VCO 17 te regelen. Zo wordt een uitgangssignaal verkregen dat in fase synchroon is met het horizontale synchronisatiesignaal HS dat zich bevindt in het samengestelde synchronisatie-ingangssignaal A en dat een frequentie Nf_ heeft die N maal de horizontale aftastfrequen- s 25 tie f is, en wel uit een uitgangsaansluitklem 19.
Teneinde niet te worden beinvloed door het vertikale synchronisatiesignaal VS, de egalisatiepuls EQ en ruis dat is vermengd binnen een interval waarin het horizontale synchronisatiesignaal HS niet wordt verkregen, is het wenselijk het telinterval 30 Tl van de teller 13 te stellen op een waarde die zo dicht mogelijk bij 1H ligt. Indien daarentegen het samengestelde synchronisatie-ingangssignaal a een signaal is dat is afgezonderd van een videosignaal dat is afgespeeld van een registratiemedium, zoals een magneetband en een plaat, bevat het samengestelde synchronisatiesignaal a 35 een jitter-component. Indien dus vooraf bekend is dat het horizontale 8301573 % • < 7 synchronisatiesignaal i^t zal afwijken als gevolg van de jitter-component, is het wenselijk het telinterval Tl te stellen op een waarde die iets kleiner is dan Η - Δ t. Door dit in overweging te nemen is het dus wenselijk het telinterval Tl te stellen op een 5 waarde in het traject H/2 <. Tl < H, en zo dicht mogelijk bij de waarde 1H zonder nadelig te worden beïnvloed door de j itter-component.
Het uitgangssignaal met de frequentie Nf dat 5 wordt verkregen uit de VC017 die is opgenomen in de PLL17, wordt tevens aangeboden aan een kloksignaalingangsklem CLK van de teller 20. 10 De teller 20 wordt teruggesteld door het uitgangssignaal van de 0F-poort 11 en telt het uitgangssignaal van de VCQ17. Een teluitkomst van de teller 20 wordt toegevoerd aan een teluitkomst-instelketen 21.
Het uitgangsniveau van de teluitkomst-instelketen 21 ten opzichte van de OF-poort 11 is normaal gesproken laag. Het 15 uitgangssignaal van de teluitkomst-instelketen 21 komt op een hoog niveau wanneer daaraan het uitgangssignaal van de teller 20 wordt toegevoerd in een geval dat de teller 20 telt gedurende een interval dat een vooraf bepaald telinterval T2 (waarvoor H C T2 (. 2H) overtreft na te zijn teruggesteld.
20 In fig. 3 is een uitvoeringsvoorbeeld weergegeven van de teluitkomst-instelketen 21. De teller 20 wordt gevoed met het signaal uit de VC017 aan zijn kloksignaalingangsklem CLK via een kloksignaalingangsklem 31, en tevens met het uitgangssignaal vein de OF-poort 11 aan zijn terugstelaansluitklem R via een aansluitklem 32.
25 Uitgangssignalen die worden verkregen aan uitgangspoorten die overeenkomen met telkens een cijferplaats van de teller 20, worden hetzij rechtstreeks of via omkeerorganen 33a tot en met 33d toegevoerd aan een EN-poort 34 met een groot aantal ingangen die de teluitkomst-instelketen 21 vormt. Indien de teluitkomsten van de teller 20 na 30 telling gedurende een interval dat overeenkomt met het hiervoor genoemde vooraf bepaalde telinterval T2 bijvoorbeeld "110100101" bedragen, worden de omkeerorganen 33a tot en met-33d aangesloten aan de uitgangspoorten van de teller 20 die in deze teluitkomsten de uit-gangscijfers "0" leveren. Wanneer dus de teller 20 doorgaat met tel-35 len gedurende het vooraf bepaalde telinterval T2 en de teluitkomsten 8301573 .* > - 8 nemen de genoemde specifieke waarden aan, worden de teluitkomsten "1" toegevoerd aan de EN-poort 34 zoals zij zijn, terwijl de teluitkomsten "0" worden omgekeerd door de omkeerorganen 33a tot en met 33d en vervolgens toegevoerd aan de EN-poort 34. Alle aan de EN-5 poort 34 toegevoerde uitkomsten zijn derhalve "1". Dus is tot dat tijdstip tenminste één ingangssignaal naar de EN-poort 34 "0" en is het uitgangsniveau van de EN-poort 34 "0" of laag, terwijl daarentegen wanneer het ingangsniveau van alle ingangssignalen naar de EN-poort 34 "1" wordt, het uitgangsniveau van de EN-poort 34 "1" wordt. 10 Dit uitgangssignaal op hoog niveau van de EN-poort 34 wordt toegevoerd aan de OF-poort 11 via een aansluitklem 35.
In een normaal geval waarbij er in het samengestelde synchronisatie-ingangssignaal a, verkregen via de ingangsklem 10 geen uitval voorkomt, wordt dus de teller 20 teruggesteld voor • 15 iedere horizontale aftastperiode H door de oplopende flank in het horizontale synchronisatiesignaal van het signaal a die door de OF-poort 11 is gegaan, en zal geen enkel telinterval van de teller 20 het vooraf bepaalde telinterval T2 overtreffen. Om deze reden zal de teluitkomst van de teller 20 een vooraf bepaalde teluitkomst niet 20 overtreffen en zal het uitgangsniveau van de teluitkomst-instelketen 21 laag blijven.
Wanneer echter in het samengestelde synchronisatie-ingangssignaal a. uitval optreedt en een horizontaal synchronisatie-signaal al, aangegeven door middel van een streeplijn in fig. 2A, 25 die oorspronkelijk aanwezig is, ontbreekt als gevolg van uitval, gaat de teller 20 door met tellen omdat de teller 20 niet wordt teruggesteld door het horizontale synchronisatiesignaal al dat oorspronkelijk aanwezig moest zijn. Bovendien wordt de flip-flop 12 niet ingesteld. Het gevolg is dat het Q-uitgangssignaal b van de flip-flop 12 30 het lage niveau blijft aannemen zoals aangegeven door een streeplijn in fig. 2B nadat de flip-flop 12 door de teller 13 is teruggesteld. Wanneer de teller 20 doorgaat met tellen en het telinterval het vooraf bepaalde telinterval T2 bereikt terwijl de teluitkomst de vooraf bepaalde waarde bereikt, neemt het uitgangssignaal van de teluitkomst-35 instelketen 21 toe tot het hoge niveau uitgaande van het lage niveau.
8301573 '? % 9
Dit uitgangssignaal op hoog niveau van de teluitkomst-instelketen 21 wordt toegevoerd aan de instelaansluitklem S van de flip-flop 12 via de OF-poort 11 teneinde de flip-flop 12-in te stellen, en tegelijkertijd aan de terugstelaansluitklem R van de teller 20 om zo de 5 teller 20 terug te stellen.
Zelfs indien het horizontale synchronisatie-signaal al van het samengestelde synchronisatie-ingangssignaal a als getoond in fig. 2a, als gevolg van uitval ontbreekt, wordt dus de flip-flop 12 ingesteld na verloop van het vooraf bepaalde telinterval 10 T2, en stijgt het Q-uitgangssignaal b van de flip-flop 12 op de wijze als aangeduid door bl in fig. 2B. Het punt bl waar het signaal b toeneemt, ligt verschoven in fase ten opzichte van de oorspronkelijke plaats van toename die door een getrokken lijn in fig. 2B is aangegeven, dat wil zeggen de toename in het geval dat het horizontale 15 synchronisatiesignaal al als gevolg van uitval ontbreekt. Echter zal de PLL14 gesynchroniseerd blijven zelfs indien een faseverschuiving in zodanige mate zich voordoet, en zal de PLL op positieve wijze het signaal leveren met de vermenigvuldigde frequentie Nf . Zelfs in-
H
dien er in het horizontale synchronisatiesignaal uitval optreedt, 20 zal er dus geen effect zijn als gevolg van een dergelijke uitval en is het mogelijk op stabiele wijze een signaal te verkrijgen met de vermenigvuldigde frequentie.
Vervolgens zal een beschrijving worden gegeven van het gebruik van de vermenigvuldigingsketen voor een horizontale 25 aftastfrequentie volgens de uitvinding. De keten volgens de uitvinding kan worden gébruikt voor verschillende toepassingen zoals het verkrijgen van een tijdsafpassing in een geval dat een kleurensalvosig-naal of dergelijke moet worden ingevoegd op een vooraf bepaalde plaats zelfs bij het optreden van jitter wanneer een signaalgenerator 30 wordt gesynchroniseerd met een video-uitgangssignaal dat is afgespeeld van een registratiemedium om zo een tekensignaal in te voegen, of bij het coderen van het afgespeelde video-uitgangssignaal tot een kleurenvideosignaal in overeenstemming met een bepaald kleurentelevi-siestelsel. Echter zal als uitvoeringsvoorbeeld van een dergelijke 35 toepassing een beschrijving worden gegeven van het geval dat de keten 8301573 * 10 <* volgens de uitvinding wordt toegepast op een detectieketen voor een horizontale aftasttijd, en wel onder verwijzing naar fig. 4.
In fig. 4 is een vermenigvuldigketen 40 voor een horizontale aftastfrequentie met een opbouw die althans nagenoeg de-5 zelfde is als die van de in fig. 1 getoonde vermenigvuldigketen voorgesteld en de onderdelen die dezelfde zijn als overeenkomstige onderdelen in fig. 1, zijn aangeduid met dezelfde verwijzingscijfers en een beschrijving daarvan zal achterwege blijven. In de PLL14 van de vermenigvuldigketen 40 is een serieschakeling die bestaat uit een 10 M/N-frequentiedeler 41 en een 1/M-frequentiedeler 42 aanwezig in plaats van de 1/N-frequentiedeler 18 die in fig. 1 is getekend. De uitgangsfrequentie Nf van de VC017 wordt gedeeld door N/M door de £1 frequentiedeler 41 en gevormd tot een signaal met een frequentie Mf n (waarin M een natuurlijk getal is dat voldoet aan twee kleiner of ge- 15 lijk aan M < N). De uitgangsfrequentie Mf van de frequentiedeler 41 wordt verder toegevoerd aan de 1/M-frequentiedeler 42 en gedeeld door M en zo gevormd tot een signaal met de frequentie f . Dit uit- gangssignaal van de frequentiedeler 42 met de frequentie f wordt toe-
H
gevoerd aan het fasevergelijkingsorgaan 15.. Het uitgangssignaal van 20 de frequentiedeler 41 wordt verder toegevoerd aan een integrerende keten 43 en aan een vertragingsketen 44. Het uitgangssignaal van de frequentiedeler 42 wordt nog toegevoerd aan de ene ingangsklem van de EN-poort 47.
Het aan de ingangsklem 10 toegevoerde samengestel-25 de synohronisatie-ingangssignaal wordt toegevoerd aan de OP-poort 11, de integrerende keten 43 en de vertragingsketen 44 van de vermenig-vuldigingsketen 40 voor een horizontale aftastfrequentie. Dit samengestelde synchronisatie-ingangssignaal dat wordt toegevoerd aan de ingangsklem 10, is hetzelfde als het samengestelde synchronisatiesig-30 naai a dat is getekend in fig. 2A, hoewel nauwkeuriger gezegd het samengestelde synchronisatiesignaal een samengesteld synchronisatie-signaal p is als getekend in fig. 5A voor een oneven veld, en een samengesteld synchronisatiesignaal q, getekend in fig. 5D voor een even veld. In fig. 5A en fig. 5D verwijzen de boven de signaalvormen 35 vermelde getallen naar aftastlijnnummers van een televisiesignaal met 8301573 * • 11 525 -aftastlijnen.
De integrerende keten 43 zondert een vertikale synchronisatiepuls af van de samengestelde synchronisatie-ingangs-signalen p en q en levert vertikale synchronisatiesignalen r en s 5 die zijn weergegeven in fig. 5B en fig. 5E. Deze vertikale synchronisatiesignalen r en s worden toegevoerd aan een gegevensinvoeraan-sluitklem D van een flip-flop 45 via een OF-poort 46.
De vertragingsketen 44 brengt een pulsreeks tot stand met een herhalingsfrequentie f die wordt ingevoerd op een
H
10 punt dat overeen vooraf bepaald interval t is vertraagd te rekenen vanaf het begin van elke horizontale aftasttijd van de samengestelde synchronisatie-ingangssignalen p en q, en levert deze pulsreeks aan een kloksignaalingangsaansluitklem van de flip-flop 45. Signalen u en v die zijn getekend in fig. 5G en fig. 5F worden verkregen uit 15 een Q-uitgang van de flip-flop 45. Het Q-uitgangssignaal van de flipflop 45 wordt toegevoerd aan de andere ingangsklem van de EN-poort 47. Een logische som van dit Q-uitgangssignaal van de flip-flop 45 en het signaal met de horizontale aftastfrequentie f dat in fase syn- s chroon is met het horizontale synchronisatiesignaal dat aanwezig is 20 in de samengestelde synchronisatie-ingangssignalen p en q, wordt aan de EN-poort 47 verkregen en vervolgens toegevoerd aan een kloksignaalingangsaansluitklem CLK van een teller 48 en daarin geteld. Bovendien wordt het Q-uitgangssignaal van de flip-flop 45 toegevoerd aan de gegevensinvoeraansluitklem D van de flip-flop 45 via de 0F-25 poort 46. Een Q-uitgangssignaal van de flip-flop 45 wordt toegevoerd aan een terugstelaansluitklem R van de teller 48.
De teller 48 voert de telling uit in termen van velden en start het tellen van het signaal met de horizontale aftast-periode die wordt verkregen uit de EN-poort 47 vanaf een punt waar 30 de ingangssignalen u en v het niveau "1" aannemen. Wanneer de teluitkomst in de teller 48 gelijk wordt aan "13", om een voorbeeld te noemen, detecteert een detectieketen 49 met een ketenopbouw die vergelijkbaar is met die van de teluitkomst-instelketen 21 die is weergegeven in fig. 1 en fig. 3, dat de teluitkomst in de teller 48 "13" is en 35 levert hij een detectiesignaal van de horizontale aftasttijd. Dit 8301573 o 12 <* detectiesignaal van de horizontale aftasttijd wordt verkregen via een uitgangsklem 50. Voorts detecteert wanneer de teluitkomst in de teller 48 gelijk wordt aan bijvoorbeeld "18" de detectieketen 49 dat de teluitkomst "18" is en levert hij een detectiesignaal aan een terug-5 stelaansluitklem R van de flip-flop 45 om de flip-flop 45 terug te stellen. De teller 48 wordt teruggesteld door het Q-uitgangssignaal van de flip-flop 45 bij het terugstellen van de flip-flop 45.
In fig. 5C en fig. 5F verwijzen omcirkelde getallen respectievelijk naar teluitkomsten in de teller 48. Overeen-10 komstig het detectiesignaal voor de horizontale aftastperiode dat wordt opgewekt wanneer de teluitkomst in de teller 48 dezelfde teluitkomst "13" is voor de oneven en even velden, is het mogelijk aftast-lijngetallen "17" en "280" te detecteren, dat wil zeggen een bepaalde horizontale aftasttijd (aangegeven door arceringen in fig. 5A en 5D) 15 vanaf een punt waar het achtste horizontale synchronisatiesignaal wordt verkregen na de egalisatiepuls die volgt op de vertikale syn-chronisatiepuls in zowel het oneven als het even veld.
Door gebruik te maken van de vermenigvuldigings-keten 40 voor een horizontale aftastfrequentie volgens de uitvinding 20 is het dus mogelijk een detectiesignaal voor een horizontale aftasttijd te verkrijgen voor het onttrekken van verschillende bijkomende gegevens, zoals een audlosignaal, een tekensignaal een stilstaand beeldsignaal en een signaal voor het detecteren van een plaats op een registratiemedium die binnen vooraf bepaalde horizontale aftast-25 tijden (intervallen die overeenkomen met de aftastlijn-nummers "17" en "280" in het hiervoor beschreven voorbeeld) in zowel het oneven als het even veld binnen de vertikale onderdrukkingstijd van het bestaande televisiesignaal.
De uitvinding is niet beperkt tot de beschreven 30 uitvoeringsvoorbeelden. Verschillende varianten en wijzigingen kunnen worden uitgevoerd zonder te treden buiten de strekking van de uitvinding.
8301573

Claims (5)

1. Inrichting in de vorm van een vermenigvul- digketen voor een horizontale aftastfrequentie, omvattende een flip-flop, gevoed met een horizontaal synchronisatie-ingangssignaal 5 met een horizontaale aftastfrequenti f van een televisiesignaal H die door dit horizontale synchronisatie-ingangssignaal wordt ingesteld, een fase-vergrendelde lus waartoe behoren een spanningbe-stuurde oscillator voor het leveren van een signaal met een frequentie Nf_ die N maal de horizontale aftastfrequentie f_ is, waarbij 10 N een geheel getal is groter dan 1, een frequentiedeler voor het delen van de frequentie van een uitgangssignaal van de spanningbestuurde oscillator, en een fasevergelijkingsorgaan die wordt gevoed met het ene uitgangssignaal van de flip-flop en een uitgangssignaal van de frequentiedeler om fasen van deze signalen te vergelijken en een 15 foutuitgangssignaal toe te voeren aan de spanningbestuurde oscillator teneinde de trillingsfrequentie van de spanningbestuurde oscillator te regelen, waarbij de fase-vergrendelde lus het signaal met de frequentie Nf levert via zijn spanningbe stuurde oscillator, en H een eerste teller die wordt gevoed met en wordt teruggesteld door 20 het andere uitgangssignaal van de flip-flop, en die wordt gevoed met het uitgangssignaal van de spanningbestuurde oscillator in de fase-vergrendelde lus als kloksignaal voor het leveren van een teluitkomst telkens wanneer het kloksignaal gedurende een vooraf bepaald tel-interval Tl is geteld, en deze teluitkomst levert aan de flip-flop 25 om de flip-flop terug te stellen, met het kenmerk,' dat aanwezif zijn: een tweede teller (20) die wordt gevoed met het horizontale synchronisatie-ingangssignaal en die wordt teruggesteld door het horizontale synchronisatie-ingangssignaal, en die wordt gevoed met het uitgangssignaal van de spanning bestuurde oscillator die behoort tot de fase-30 vergrendelde lus, als een kloksignaal voor het tellen van dit kloksignaal; een teluitkomst-instelorgaan (21) voor het leveren van een uitgangssignaal op hoog niveau overeenkomstig een uitgangssignaal van de tweede teller wanneer de tweede teller gedurende een vooraf bepaald telinterval T2 heeft geteld, waarbij T2 ^ Tl; en een OP-poort (11) 35 die wordt gevoed met het horizontale synchronisatie-ingangssignaal en 8301573 ° 14 Λ met een uitgangssignaal van het teluitkomst-instelorgaan teneinde een logische som te verkrijgen van de toegevoerde signalen, waarbij de OF-poort zijn uitgangssignaal levert aan de flip-flop teneinde de flip-flop in. te stellen en verder aan de tweede teller teneinde de 5 tweede teller terug te stellen.
2. Inrichting volgens conclusie 1, met het kenmerk, dat voor het telinterval Tl een duur wordt gekozen die voldoet aan H/2 ^ Tl 4. H, waarbij H een horizontale aftasttijd aangeeft, en voor het telinterval T2 een. waarde wordt gekozen die vol-10 doet aan Η < T2 < 2H.
3. Inrichting volgens conclusie 1, met het kenmerk, dat het teluitkomst-instelorgaan omvat omkeerorga-nen (33a - 33d) die zijn aangesloten aan uitgangspoorten van de tweede teller overeenkomend met cijferplaatsen vanwaaruit door "0" aan-15 gegeven uitgangsniveaus worden verkregen onder de uitgangspoorten van de tweede teller, overeenkomend met cijferplaatsen vanwaaruit uitgangsniveaus "1" en "0" worden verkregen wanneer de tweede teller gedurende het vooraf bepaalde telinterval T2 telt, en een van een groot aantal ingangen voorziene EN-poort (34) waaraan de uitgangssignalen 20 van de cijferplaatsen in de tweede teller rechtstreeks en onrechtstreeks via de omkeerorganen worden toegevoerd, en de niveaus van de ingangssignalen naar de EN-poort alle "1" worden en de EN-poort het uitgangssignaal van hoog niveau levert wanneer de tweede teller telt gedurende het vooraf, bepaalde telinterval T2.
4. Inrichting volgens conclusie 1, toegepast op een detectieketen voor een horizontale aftasttijd, met het kenmerk, dat de vermenigvuldigketen voor een horizontale aftastfrequentie verder omvat een orgaan (10) voor het toevoeren van een samengesteld synchronisatiesignaal waarin aanwezig het horizontale synchronisatie-30 ingangssignaal en een vertikaal synchronisatiesignaal in oneven en even velden van het televisiesignaal, de OF-poort wordt gevoed met het samengestelde synchronisatiesignaal als het horizontale synchro-nisatie-ingangssignaal, de frequentiedeler in de fase-vergrendelde lus een eerste frequentiedeler (41) bevat die deelt door N/M en die 35 wordt gevoed met het uitgangssignaal van de spanning bestuurde oscil- 8301573 Jh ^ w 15 l'v lator om een uitgangssignaal te leveren met een frequentie Mf , waarbij M een natuurlijk getal is dat voldoet aan 2 = M ^N, en een tweede frequentiedeler (42) die deelt door M en die wordt gevoed met een uitgangssignaal van de eerste frequentiedeler om een uit-5 gangssignaal te leveren met een frequentie aan het fasevergelij-kingsorgaan, en de detectieketen voor een horizontale aftasttijd omvat een integrerende keten (43) die wordt gevoed met het samengestelde synchronisatiesignaal en het uitgangssignaal van de eerste frequentiedeler om het vertikale synchronisatiesignaal in het samen-10 gestelde synchronisatiesignaal te verkrijgen, een vertragingsketen (44) die wordt gevoed met het samengestelde synchronisatiesignaal en het uitgangssignaal van de eerste frequentiedeler om een tijdaf-passingspuls te genereren die vertraagd is over een tijdsinterval dat overeenkomt met een som van een interval dat 1/4 bedraagt van de 15 horizontale aftasttijd vanaf respectievelijke beginpunten van het horizontale synchronisatiesignaal in het samengestelde synchronisatiesignaal en een vertragingstijd die nodig is voor het detecteren van het vertikale synchronisatiesignaal door de integrerende keten, een tweede flip-flop (45) voor het bemonsteren van het vertikale syn-20 chronisatiesignaal dat wordt toegevoerd vanuit de integrerende keten door de tijdafpassingspuls die wordt toegevoerd vanuit de vertragingsketen en die een bemonsterde waarde vasthoudt, een EN-poort (47) voor het verkrijgen van een logische som van een uitgangssignaal van de tweede flip-flop en het uitgangssignaal van de tweede frequentiedeler, 25 een derde teller (48-) die wordt gevoed met een uitgangssignaal van de EN-poort om het uitgangssignaal te tellen van de EN-poort, en een detectieketen (49) voor het leveren van een detectie-uitgangs-signaal binnen vooraf bepaalde horizontale aftasttijden die respectievelijk overeenkomen met het even en het oneven veld wanneer een 30 teluitkomst in de derde teller een vooraf bepaalde waarde aanneemt.
5. Inrichting volgens conclusie 1, met het kenmerk, dat het horizontale synchronisatiesignaal een horizontaal synchronisatiesignaal is dat behoort tot een samengesteld synchronisatiesignaal dat is afgezonderd uit een samengesteld video-35 signaal dat is afgespeeld van een registratiemedium en dat een 8301573 P3 jitter-component bevat, en dat voor het telinterval Tl van de eerste teller een waarde wordt gekozen die zo dicht mogelijk bij 1H ligt zonder nadelig te worden beïnvloed door de jitter-component in het samengestelde synchronisatiesignaal. 8301573
NL8301573A 1982-05-06 1983-05-04 Inrichting in de vorm van een vermenigvuldigingsketen voor een horizontale aftastfrequentie. NL8301573A (nl)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP7578482 1982-05-06
JP57075784A JPS58191573A (ja) 1982-05-06 1982-05-06 水平走査周波数逓倍回路

Publications (1)

Publication Number Publication Date
NL8301573A true NL8301573A (nl) 1983-12-01

Family

ID=13586180

Family Applications (1)

Application Number Title Priority Date Filing Date
NL8301573A NL8301573A (nl) 1982-05-06 1983-05-04 Inrichting in de vorm van een vermenigvuldigingsketen voor een horizontale aftastfrequentie.

Country Status (7)

Country Link
US (1) US4520394A (nl)
JP (1) JPS58191573A (nl)
KR (1) KR860000089B1 (nl)
DE (1) DE3316192C2 (nl)
FR (1) FR2526619B1 (nl)
GB (1) GB2120479B (nl)
NL (1) NL8301573A (nl)

Families Citing this family (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2556903B1 (fr) * 1983-12-15 1986-04-11 Telediffusion Fse Procede et circuits de regeneration d'instants significatifs d'un signal periodique
JPH0644818B2 (ja) * 1984-04-13 1994-06-08 日本電信電話株式会社 表示装置
JPS60237778A (ja) * 1984-05-10 1985-11-26 Mitsubishi Electric Corp 磁気記録再生装置
JPS61206995U (nl) * 1985-06-17 1986-12-27
JPS6229272A (ja) * 1985-07-29 1987-02-07 Fuji Photo Film Co Ltd 自動周波数引込回路
US4709268A (en) * 1985-07-29 1987-11-24 Fuji Photo Film Co., Ltd. Automatic frequency pulling circuit
JPH0636562B2 (ja) * 1985-07-29 1994-05-11 富士写真フイルム株式会社 自動周波数引込回路
FR2608873B1 (fr) * 1986-12-23 1989-03-24 Radiotechnique Compelec Dispositif de reception de donnees numeriques comportant un circuit de reconnaissance de debut de paquet
DE3700507A1 (de) * 1987-01-09 1988-08-04 Thomson Brandt Gmbh Verfahren zur uebertragung eines signals
JPH0793709B2 (ja) * 1987-09-30 1995-10-09 株式会社日立製作所 テレビジョン受像機
JP2635667B2 (ja) * 1988-03-31 1997-07-30 株式会社東芝 自動周波数制御回路
US4905085A (en) * 1988-09-29 1990-02-27 E. I. Du Pont De Nemours And Company Synchronous sampling system
JPH02108480U (nl) * 1989-02-15 1990-08-29
US5223931A (en) * 1990-03-26 1993-06-29 Thomson Consumer Electronics, Inc. Synchronized scanning at horizontal frequency
US5329367A (en) * 1990-03-26 1994-07-12 Thomson Consumer Electronics, Inc. Horizontal blanking
JPH04183074A (ja) * 1990-11-16 1992-06-30 Matsushita Electric Ind Co Ltd 水平同期検出装置
JPH05207327A (ja) * 1992-01-27 1993-08-13 Mitsubishi Electric Corp 水平同期回路
JPH0832833A (ja) * 1994-07-13 1996-02-02 Rohm Co Ltd ビデオシステムパルス生成回路
US6310922B1 (en) * 1995-12-12 2001-10-30 Thomson Consumer Electronics, Inc. Method and apparatus for generating variable rate synchronization signals
US5815694A (en) * 1995-12-21 1998-09-29 International Business Machines Corporation Apparatus and method to change a processor clock frequency
TW486909B (en) * 2000-11-06 2002-05-11 Benq Corp Signal converting apparatus

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3532810A (en) * 1967-09-07 1970-10-06 Rca Corp Digital logic circuit for deriving synchronizing signals from a composite signal
CH566089A5 (nl) * 1973-12-20 1975-08-29 Hasler Ag
AU507872B2 (en) * 1977-05-16 1980-02-28 Matsushita Electric Industrial Co., Ltd. Circuitry for lira recognition ofa television signal
JPS5923496B2 (ja) * 1977-08-25 1984-06-02 富士通株式会社 タイミング抽出方式
JPS5577279A (en) * 1978-12-06 1980-06-10 Sony Corp Forming circuit for control signal
GB2064273B (en) * 1979-11-23 1983-10-19 Marconi Co Ltd Data transmission clock pulse recovery
JPS5935218B2 (ja) * 1979-12-29 1984-08-27 クラリオン株式会社 Pll回路
JPS6051312B2 (ja) * 1981-03-20 1985-11-13 日本ビクター株式会社 水平走査周波数逓倍回路

Also Published As

Publication number Publication date
JPS58191573A (ja) 1983-11-08
GB8312266D0 (en) 1983-06-08
KR840005000A (ko) 1984-10-31
KR860000089B1 (ko) 1986-02-18
GB2120479B (en) 1986-01-08
JPS6337550B2 (nl) 1988-07-26
FR2526619B1 (fr) 1989-01-13
DE3316192A1 (de) 1983-11-17
US4520394A (en) 1985-05-28
GB2120479A (en) 1983-11-30
DE3316192C2 (de) 1985-04-11
FR2526619A1 (fr) 1983-11-10

Similar Documents

Publication Publication Date Title
NL8301573A (nl) Inrichting in de vorm van een vermenigvuldigingsketen voor een horizontale aftastfrequentie.
US4542351A (en) PLL for regenerating a synchronizing signal from magnetic storage
US4780889A (en) Device for relocking one or a number of identical or submultiple binary data signal trains on a synchronous reference clock signal
US4769704A (en) Synchronization signal generator
JPS5914948B2 (ja) カラ−テレビジヨン信号処理方式
US4679005A (en) Phase locked loop with frequency offset
JPS6051312B2 (ja) 水平走査周波数逓倍回路
CA1278833C (en) Synchronizing clock signal generator
US5786953A (en) Arrangement for reproducing n digital signals having n phase-locked loops each including a phase shifter, controlled by an integrating element, arranged between a VCO output and a phase detector
US5459765A (en) Phase comparator for biphase coded signal including preamble with code violation
US5465277A (en) Device for the synchronization of digital data bursts and read apparatus comprising the device
US4580100A (en) Phase locked loop clock recovery circuit for data reproducing apparatus
KR0184916B1 (ko) 완전한 2차 디지탈 위상 동기 루프 및 그것을 이용한 디스터핑 회로
JPS648952B2 (nl)
US20040088619A1 (en) Method and apparatus for enabling fast clock phase locking in a phase-locked loop
US4354164A (en) Digital phase lock loop for TIM frequency
US4424536A (en) Data exchange circuit for a magnetic memory apparatus
JPH08154090A (ja) 同期信号発生装置
US5206768A (en) Method and apparatus for writing video signal in memory
US4540947A (en) FM Signal demodulating apparatus
RU1774497C (ru) Устройство фазовой автоподстройки частоты
KR0145006B1 (ko) 위상차 검출기
JPH0763148B2 (ja) 位相同期回路
JPS5912048B2 (ja) 標本化パルス発生回路
JPS6174464A (ja) 垂直同期信号作成回路

Legal Events

Date Code Title Description
A85 Still pending on 85-01-01
BA A request for search or an international-type search has been filed
BB A search report has been drawn up
BC A request for examination has been filed
BV The patent application has lapsed