MXPA00007414A - Dispositivo de visualizacion de imagen fuera de rango y metodo de monitoreo. - Google Patents

Dispositivo de visualizacion de imagen fuera de rango y metodo de monitoreo.

Info

Publication number
MXPA00007414A
MXPA00007414A MXPA00007414A MXPA00007414A MXPA00007414A MX PA00007414 A MXPA00007414 A MX PA00007414A MX PA00007414 A MXPA00007414 A MX PA00007414A MX PA00007414 A MXPA00007414 A MX PA00007414A MX PA00007414 A MXPA00007414 A MX PA00007414A
Authority
MX
Mexico
Prior art keywords
input
pixels
image signals
signal
sampling clock
Prior art date
Application number
MXPA00007414A
Other languages
English (en)
Inventor
Gyu Kim Woong
Original Assignee
Lg Electronics Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Lg Electronics Inc filed Critical Lg Electronics Inc
Publication of MXPA00007414A publication Critical patent/MXPA00007414A/es

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/005Adapting incoming signals to the display format of the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Transforming Electric Information Into Light Information (AREA)

Abstract

Se proporciona un dispositivo de visualizacion de imagen asi como un metodo de monitor, que puede ofrecer una de visualizacion normal, aun cuando la resolucion de las senales de imagen de entrada rebasa la resolucion soportada en el monitor. El dispositivo de visualizacion incluye un convertidor A/D para convertir senales de imagen analogicas en senales de imagen digitales compuestas de pixeles pares, pixeles impares y pixeles pares/impares de conformidad con un reloj de muestreo establecido por una senal de control; un retardador para retardar una senal de sincronizacion horizontal durante un tiempo predeterminado; un conmutador para seleccionar una de la senal de sincronizacion horizontal retardada durante el tiempo predeterminado por el retardador y una senal de sincronizacion horizontal normal con el objeto de generar el reloj de muestreo del convertidor A/D de conformidad con una senal de conmutacion; una memoria para almacenar temporalmente las senales de imagen digitales en una unidad de cuadros; un escalador de video para a1macenar las senales de imagen digitales de pixeles pares e impares enviadas a partir del convertidor A/D en la memoria de tal manera que se construya un cuadro y para transmitir la salida almacenada para que corresponda con una temporizacion de entrada de senal de un modulo de visualizacion; y una microcomputadora para enviar una senal de conmutacion para conmutar el conmutador en sincronia con la senal de sincronizacion vertical, si la resolucion de imagen de entrada es mayor que la resolucion soportada en el monitor, y para enviar al mismo tiempo una senal de control para ajustar el reloj de muestreo del convertidor A/D a la mitad de un reloj de muestreo normal.

Description

DISPOSITIVO DE VISUALIZAC ON DE IMAGEN FUERA DE RANGO Y MÉTODO DE MONITOREO. ANTECEDENTES DE LA INVENCIÓN 1. CAMPO DE LA INVENCIÓN La presente invención se refiere a un monitor y más particularmente a un dispositivo de visualización de imagen fuera de rango y método de monitoreo. 2. ANTECEDENTES DE LA TÉCNICA RELACIONADA Un monitor ejecuta típicamente una serie de operaciones de procesamiento de señales como, por ejemplo, muestreo digital, cambio de escala y similares para señales de imagen de un formato predeterminado transmitidas a partir de una fuente, por ejemplo, una tarjeta de video de una computadora personal conectada al monitor. El monitor visualiza después las señales de imagen procesadas en una pantalla. Dispositivos de visualización grandes están hoy en dia en desarrollo los cuales emplean la tecnología actual. Por consiguiente, el monitor ha progresado desde un pequeño monitor que emplea un tubo de rayos catódicos hacia un sistema digital que emplea un despliegue de cristal liquido (LCD) como dispositivo de visualización plano representativo adecuado para el gran monitor. El desempeño de visualización de imagen del monitor es determinado por su resolución, que se divide en SVGA (800x600), XGA (1024x768) y SXGA (1280x1024).
Como se muestra en la figura 1, un dispositivo de procesamiento de imagen de un monitor en la técnica relacionada incluye un convertidor A/D para convertir señales de imágenes R, G y B analógicas transmitidas a partir de una tarjeta de video en señales de imágenes R, G y B digitales de 8 bitios de conformidad con un reloj de muestreo predeterminado que es sincronizado con una señal de sincronización horizontal H-cinc controlada por una señal de control de una microcomputadora . Una memoria intermedia 2 se proporciona adicionalmente para almacenar temporalmente las. señales de imágenes R, G y B digitales en una unidad de cuadros, y un dispositivo de cambio de escala de video 3 convierte las señales de imágenes R, G y B digitales producidas a partir del convertidor A/D 1 en las señales en una unidad de cuadros que puede visualizarse en módulos LCD. Las señales de imágenes convertidas son almacenadas en la memoria intermedia de cuadros 2 y transmitidas para corresponder a una señal de sincronización de entrada del módulo LCD. Finalmente, una microcomputadora 4 reconoce un formato de imagen de entrada de conformidad con señales de sincronización horizontales y verticales H-sinc y V-sinc transmitidas a partir de la tarjeta de video, y envía la señal de control tanto al convertidor A/D 1 como al dispositivo de cambio de escala de video 3 para que la visualización corresponda con el formato correspondiente.
En operación, si las señales de imágenes R, G y B analógicas y las señales de sincronización verticales y horizontales son ingresadas a partir de la tarjeta de video, la micro computadora 4 reconoce primero la resolución de las señales de imágenes ingresadas, es decir, SVGA, XGA y SXGA mediante el uso de señales de sincronización horizontales/verticales. Después, la microcomputadora 4 aplica la señal de control para ajustar el reloj de muestreo del convertidor A/D 1 para la conversión digital. El reloj de muestreo se ajusta para corresponder a la resolución establecida por un usuario, en el caso en el cual la resolución de las señales de imágenes de entradas sea inferior a la resolución soportada en el monitor, por ejemplo, cuando la resolución del monitor es XGA (1024 x 768) y la resolución de las señales de imagen de entrada es XGA o VGA. En respuesta a la señal de control, el convertidor A/D 1 genera el reloj de muestreo de 95 MHz para muestrear las señales de imagen XGA para corresponder con la te porización de señal de sincronización horizontal. Ejecuta también el muestreo digital para las señales de imágenes de entrada y envía las señales de imágenes R, G y B digitales de 8 bitios. Al mismo tiempo, el convertidor A/D 1 envía un Reloj de Puntos para reconocer la señal del dispositivo de cambio de escala de video 3. El dispositivo de cambio de escala de video 3 almacena después la salida del convertidor A/D 1 en una unidad de cuadros, correspondiendo a la resolución XGA en la memoria intermedia de cuadros 2, y envía la salida almacenada al módulo LCD, de conformidad con la señal de control de la 5 microcomputadora 4. El módulo LCD reconoce las señales de imágenes R, G y B digitales de 8 bitios enviadas a partir del dispositivo de cambio de escala de video 3 de conformidad con una señal de validación de datos D/E y un reloj externo, y visualiza las 10 señales de imagen para que correspondan con las señales de • sincronización horizontales/verticales . Sin embargo, cuando la resolución del monitor es XGA y la resolución de las señales de imagen de entrada es SXGA, rebasando así el desempeño de visualización del monitor, se 15 requiere de una velocidad de reloj de muestreo de 135 MHZ para convertir las señales de imagen SXGA en las señales digitales. Cuando el monitor tiene una resolución XGA, puede generar solamente una velocidad de reloj de muestreo máxima de 100 20 MHZ. Por consiguiente no puede visualizar las señales de imagen de entrada en la pantalla, y despliega el "fuera de rango" en la pantalla (OSD) . Puesto que el monitor de la técnica relacionada no puede visualizar la imagen ingresada cuando las señales de imagen 25 ingresada se encuentran fuera del rango del monitor, surge un problema en la medida en que el monitor debe ser reemplazado por un nuevo monitor que soporta el modo de imagen de entrada para que un usuario pueda ver la imagen correspondiente. Las referencias anteriores se incorporan aquí por referencia en donde es apropiado para las enseñanzas de detalles, características y/o técnicas alternativas o adicionales. COMPENDIO DE LA INVENCIÓN Un objeto de la presente invención es resolver al menos los problemas y/o las desventajas antes mencionadas para proporcionar al menos las ventajes descritas a continuación. Otro objeto de la presente invención es ofrecer un dispositivo de visualización de imagen fuera de rango y un método para un monitor capaz de lograr una visualización normal aún cuando la resolución de las señales de imagen de entrada rebasa la resolución soportada en el monitor. Otro objeto de la presente invención es ofrecer un dispositivo y método para visualizar datos de video que tienen un primer formato en un monitor que tiene un segundo formato . Para lograr estos objetos y otras ventajas en su totalidad o parcialmente, se proporciona un dispositivo de visualización de imagen fuera de rango de monitor, que incluye un convertidor A/D para convertir señales de imágenes analógicas en señales de imágenes digitales compuestas de pixeles pares, pixeles impares, y pixeles pares/impares de conformidad con un reloj de muestreo establecido por una señal de control. Un retardador para retardar un señal de sincronización horizontal durante un tiempo predeterminado; un conmutador para seleccionar una de la señal de sincronización horizontal retardada por el tiempo predeterminado por el retardador y una señal de sincronización horizontal normal con el objeto de generar el reloj de muestreo del convertidor A/D de conformidad con una señal de conmutación; una memoria para almacenar temporalmente las señales de imágenes digitales en una unidad de cuadros; un dispositivo de cambio de escala de video para almacenar los pixeles pares e impares de señales de imágenes digitales producidas a partir del convertidor A/D en la memoria con el objeto de construir de esta forma un cuadro y transmitir la salida almacenada para corresponder con una temporización de entrada de señal de un módulo de visualización; y una microcomputadora para producir la señal de conmutación para conmutar el conmutador en sincronía con la señal de sincronización vertical, si la resolución de la imagen de entrada es superior a la resolución soportada en el monitor y enviando al mismo tiempo la señal de control par ajustar el reloj de muestreo del convertidor A/D a la mitad de un reloj de muestreo normal. Para lograr estos objetos y otras ventajas en su totalidad o parcialmente, se proporciona adicionalmente un método de visualización de imagen fuera de rango de un monitor, que incluye la determinación de si las señales de imágenes de entrada externas se encuentran fuera del rango del monitor; si la resolución de la imagen de entrada externa se encuentra fuera del rango del monitor, se muestrean pixeles pares o 5 impares para cada una de las señales de imagen ingresadas antes y después déla entrada de una señal de sincronización vertical; y formar cada cuadro con los pixeles pares e impares muestreados en las señales de imagen ingresadas antes y después de la entrada de la señal de sincronización 10 vertical y visualizar el cuadro. Para lograr los objetos antes descritos de la presente invención en su totalidad o en parte, se ofrece un dispositivo de visualización de imagen que incluye un convertidor A/D para convertir señales de imagen de un primer 15 formato en señales de imagen de un segundo formato, un conmutador de pixeles que divide la señal de imagen digital # en una pluralidad de primeros pixeles y una pluralidad de segundos pixeles, un circuito de retardo para retardar una señal de sincronización horizontal durante un periodo 20 prescrito de tiempo, un conmutador para seleccionar una de la señal de sincronización horizontal y una señal de sincronización horizontal retardada de conformidad con una señal de conmutación, un dispositivo de cambio de escala de video que conforma un cuadro a partir de al menos uno del 25 primer píxel y segundo píxel de las señales de imágenes digitales enviadas a partir del conmutador de pixeles. Para lograr los objetos arriba descritos de la presente invención en su totalidad o parcialmente, se ofrece un método para desplegar imágenes en un monitor que incluye la determinación de sí la resolución de señales de imágenes de entrada externas rebasan la resolución del monitor, ajustar un reloj de muestra, muestrear pixeles par o impar para cada una de las señales de imagen ingresadas antes y después de la entrada de una señal de sincronización vertical, y construir cada cuadro mediante el empleo de al menos uno de los pixeles pares e impares muestreados en las señales de imagen ingresadas antes y después de la entrada de la señal de sincronización vertical y visualizar el cuadro. Ventajas, objetos y características adicionales de la invención se presentarán en parte en la descripción siguiente en parte serán aparentes a los tienen un conocimiento ordinario de la técnica al examinar el presente documento o bien pueden aprenderse con la practica de la invención. Los objetos y ventajas de la invención pueden lograrse como se indica particularmente en las reivindicaciones anexas. BREVE DESCRIPCIÓN DE LOS DIBUJOS La invención se describirá con detalles con referencia a los siguientes dibujos en los cuales números de referencias similares se refieren a elementos similares, donde: la figura 1 es un diagrama de bloques que ilustra la configuración de un dispositivo de procesamiento de imagen de un monitor en la técnica relacionada; la figura 2 es un diagrama de bloques que ilustra la configuración de un dispositivo de visualización de imagen fuera de rango de un monitor de conformidad con una modalidad preferida de la presente invención; la figura 3 es un diagrama de flujo que ilustra un método de visualización de imagen fuera de rango de un monitor de conformidad con una modalidad preferida de la presente invención; la figura 4 es un diagrama de temporización que ilustra las formas de onda de la señal de sincronización horizontal y el reloj de muestreo de conformidad con una modalidad preferida de la invención. DESCRIPCIÓN DETALLADA DE MODALIDADES PREFERIDAS La configuración y operación de un dispositivo de visualización de imagen fuera de rango y método de un monitor de conformidad con lo integrado y descrito ampliamente según la presente invención se describirán a continuación con referencia a las figuras 2, 3 y 4. Con referencia a la figura 2, un dispositivo de visualización de imagen fuera de rango de un monitor de conformidad con la modalidad preferida incluye un convertidor A/D 11 para convertir señales de imágenes R, G y B analógicas transmitidas a partir de una tarjeta de video en señales de imágenes R, G, y B digitales de 8 bitios . Las señales de imágenes R, G, y B digitales se componen de preferencia de pixeles pares, pixeles impares, y pixeles pares/impares de % conformidad con un reloj de muestreo ajustado por una señal 5 de control de un circuito de control 17, como por ejemplo una microcomputadora . Después, un circuito de retardo 12 retarda una señal de sincronización horizontal durante un periodo prescrito de tiempo, y un conmutador 13 selecciona una de las señal de • 10 sincronización horizontal retardada y la señal de sincronización horizontal normal. El conmutador 13 transmite la señal seleccionada como una señal de temporización para generar el reloj de muestreo del convertidor A/D 11 de conformidad con una señal de control en la microcomputadora 15 17. Un conmutador de pixeles 14 se proporciona además para producir los pixeles pares y pixeles impares de las señales de imágenes R, G, y B digitales de 8 bitios que son enviadas secuencialmente a partir del convertidor A/D 11, a cada 20 trayectoria de conformidad con una señal de control de la microcomputadora 17. Un dispositivo de cambio de escala de video 16 almacena los pixeles pares e impares de señales de imágenes R, G, y B digitales de 8 bitios enviados a cada trayectoria a través del conmutador de pixeles 14 para 25 constituir un cuadro en la memoria intermedia de cuadros 15, la cual almacena temporalmente las señales de imágenes R, G y B digitales en una unidad de cuadros. El dispositivo de cambio de escala de video 16 transmite después las señales de imágenes almacenadas para corresponder con una temporización 5 de entrada de señal de módulo LCD. La microcomputadora 17 reconoce la resolución de la imagen ingresada de conformidad con las señales de sincronización horizontales y verticales transmitidas a partir de la tarjeta de video, y si la resolución de la imagen ingresada es mayor 10 que la resolución soportada en el monitor, envía la señal de % control para conmutar el conmutador 13 y el conmutador de pixeles 14 en sincronización con la señal de sincronización vertical. Al mismo tiempo, envía una señal de control para ajustar el reloj de muestreo del convertidor A/D 11 a la 15 mitad de un reloj de muestreo normal. A continuación se describirá bajo el esquema de la construcción anterior un método de visualización de imagen fuera de rango de un monitor de conformidad con una modalidad preferida de la presente invención. 20 Con referencia a la figura 3, si las señales de imágenes R, G, y B analógicas y las señales de sincronización horizontales y verticales son ingresadas a partir de la tarjeta de video, la microcomputadora 17 reconoce la resolución de las señales de imágenes de entrada, es decir, 25 SVGA, XGA o SXGA mediante el uso de señales de sincronización horizontales/verticales (paso S31). Después, la microcomputadora 17 determina si la resolución de las señales de imágenes de entrada es más lata que la % resolución soportada en el monitor (paso S32) . 5 Sí se determina que la resolución de las señales de imagen de entrada es más alta que la resolución soportada en el monitor, por ejemplo, si la resolución de monitor es XGA (1024 x 768) y la resolución de las señales de imagen de entrada es SXGA (1280 x 1024), la microcomputadora 17 envía 10 la señal de control al convertidor A/d 11 y ajusta el reloj • de muestreo a la mitad de un reloj de muestreo normal de 135 MHz que se requiere para convertir la imagen SXGA en las señales digitales, es decir, en el reloj de 67.5 MHz (paso S33) . 15 Después, el convertidor A/D 11 muestrea los pixeles pares de la imagen de entrada para conformar un primer cuadro, de conformidad con el reloj de muestreo de 67.5 MHz, sincronizado con la señal de sincronización horizontal en un estado original, como se muestra en " (a) " en la figura 4 y 20 convierte las señales de imagen ingresada en las señales de imágenes R' , G' , y B' digitales de 8 bitios. Sí la señal de sincronización vertical es ingresada, el convertidor A/D 11 ejecuta el muestreo para los pixeles impares de la imagen ingresada con el objeto de formar un 25 segundo cuadro, de conformidad con reloj de muestreo de 67.5 MHz sincronizado con la señal de sincronización horizontal retardad durante un tiempo establecido, como se muestra en "(b)" en la figura 4 y convierte las señales de imagen ingresada en las señales de imagen R", G" y B" digitales de 8 5 bitios (paso S34) . En este momento, si las señales de imagen para construir el primer cuadro son ingresadas, la microcomputadora 17 controla el conmutador 13 bajo la salida de la señal de conmutación e ingresa la señal de sincronización horizontal en el estado original al 10 convertidor A/D 11. • Sí la señal de sincronización vertical es ingresada y las señales de imagen para construir el segundo cuadro son ingresadas después, la microcomputadora 17 controla el conmutador 13 bajo la salida de señal de conmutación e 15 ingresa al convertidor A/D 11 la señal de sincronización horizontal retardada que es retarda en el retardador 12 durante el tiempo prescrito requerido para muestrear los pixeles impares, por ejemplo, durante el semiperiodo de reloj de muestreo de 67.5 MHz. 20 Puesto que el conmutador de pixeles 14 y el conmutador 13 conmutan de conformidad con la misma señal de conmutación, el conmutador de pixeles 14 transmite las señales de imagen R' , G' , y B' , y las señales de imagen R", G", y B" al dispositivo de cambio de escala de video 16 a través de cada trayectoria 25 de la señal de imagen. El dispositivo de cambio de escala de video 16 almacena las señales de imagen R' , G' y B' en la memoria que corresponde a los pixeles pares en la memoria intermedia de cuadros 15 y las señales de imagen R", G" y B" en la memoria que corresponde a los pixeles impares en la memoria intermedia de cuadros 15, de tal manera que se forme un cuadro, y envía el cuadro formado al módulo LCD. Visualiza por consiguiente la salida (paso S35) . En otras palabras, para un despliegue normal, el muestreo solamente para los pixeles pares en la imagen que corresponde al primer cuadro de la imagen que corresponde a dos cuadros y solamente para los pixeles impares en la imagen que corresponde al segundo cuadro se lleva a cabo para formar un cuadro, visualizando así el cuadro. Los dos cuadros son después sintetizados en el proceso de visualización normal para formar el cuadro, pero un usuario que esta viendo no puede detectar el estado anormal de la pantalla debido al efecto de persistencia luminosa de la pantalla LCD, como aparece en un despliegue normal. Por otra parte, si la resolución de las señales de imagen de entrada se encuentra por debajo de la resolución soportada en el monitor, por ejemplo, si la resolución de las señales de imagen de entrada es XGA (1024 x 768), entonces el convertidor A/D 11 ejecuta el muestreo para la imagen de entrada con el reloj de muestreo de 95 MHz que corresponde a la resolución y convierte la imagen de entrada en las señales de imágenes digitales de 8 bitios (paso S36) . La microcomputadora 17 ajusta después el reloj de muestreo del convertidor A/D 11 a 95 MHz de conformidad con las señal de control, y controla el conmutador 13 de conformidad con la salida de la señal de conmutación. La señal de sincronización horizontal es ingresada de esta forma en el estado original al convertidor A/D 11, independientemente de la entrada y de la señal de sincronización vertical. Finalmente, cada cuadro se forma con las señales de imágenes digitales muestreadas en un orden secuencial y se visualiza a través del módulo LCD (paso S37) . Como es evidente a partir de lo anterior, un dispositivo de visualización de imagen fuera de rango y método de un monitor de conformidad con la presente invención pueden lograr una visualización normal aún en el caso en el cual la resolución de las señales de imágenes ingresadas rebasa la resolución soportada en el monitor actualmente empleado, removiendo así el problema del cambio del monitor y mejorando la confiabilidad del producto del usuario. Las modalidades y ventajas anteriores se presentan solamente a titulo de ejemplo y no pretenden limitar la presente invención. La enseñanza de la presente invención puede aplicarse fácilmente a otros tipos de aparatos. La descripción de la presente invención tiene solamente un propósito ilustrativo y no pretende limitar el alcance de las reivindicaciones. Muchas alternativas, modificaciones y variaciones serán aparentes a los expertos en la materia. En las reivindicaciones, las cláusulas de medios-más-funciones * tienen el propósito de abarcar las estructuras descritas aquí desempeñando la función indicada y no solamente equivalentes estructurales sino también estructuras equivalentes. 10 15 • 20 25

Claims (1)

  1. REIVINDICACIONES Un dispositivo de visualización de imagen, que comprende: un convertidor A/D para convertir señales de imagen de un primer formato en señales de imagen de un segundo formato; un conmutador de pixeles que divide la señal de imagen digital en varios primeros pixeles y varios segundos pixeles; un circuito de retardo para retardar una señal de sincronización horizontal durante un periodo prescrito de tiempo; un conmutador para seleccionar una de la señal de sincronización horizontal y una señal de sincronización horizontal retardada de conformidad con una señal de conmutación; un dispositivo de cambio de escala de video que forma un cuadro desde al menos uno de los primero y segundo pixeles de las señales de imágenes digitales enviados del conmutador de pixeles. El dispositivo de conformidad con la reivindicación 1, donde el retardo prescrito es un semiperiodo de un reloj de muestreo de dicho convertidor A/D. El dispositivo de conformidad con la reivindicación 1, donde el conmutador de pixeles envía cada uno de los pixeles de las señales de imagen del segundo formato, que fueron enviados secuencialmente a partir de dicho convertidor A/D a cada trayectoria correspondiente de dicho dispositivo de cambio de escala de video de conformidad con una señal de control de un circuito de % control . 5 4. El dispositivo de conformidad con la reivindicación 3, donde las trayectorias correspondientes de dicho dispositivo de cambio de escala de video son trayectorias para enviar pixeles pares y pixeles impares de las señales de imagen del segundo formato a una terminal de entrada de • 10 pixeles pares en la cual se ingresan los pixeles pares y a una terminal de entrada de pixeles impares en la cual se ingresan los pixeles impares, respectivamente. 5. El dispositivo de conformidad con la reivindicación 3, donde dicho conmutador de pixeles lleva a cabo su 15 conmutación de conformidad con la misma señal de control que dicho conmutador. • 6. El dispositivo de conformidad con la reivindicación 1, que comprende además un circuito de control, que envía la señal de control para conmutar dicho conmutador en 20 sincronía con una señal de sincronización vertical, si la resolución de la imagen de entrada es mayor que una resolución soportada en el monitor, y que envía simultáneamente una señal de control para ajustar un reloj de muestreo de dicho convertidor A/D a la mitad de un 25 reloj de muestreo normal. El dispositivo de conformidad con la reivindicación 1, donde la pluralidad de primeros pixeles comprende pixeles pares de la señal de imagen del segundo formato, y la pluralidad de segundos pixeles comprende pixeles impares de la señal de imagen del segundo formato. El dispositivo de conformidad con la reivindicación 1, donde el convertidor A/D convierte las señales de imagen de conformidad con un reloj de muestreo ajustado por una señal de control, que es ajustado por un circuito de control. El dispositivo de conformidad con la reivindicación 1, donde el primer formato es analógico y el segundo formato es digital. . Un método para visualizar imágenes en un monitor que comprende: determinar si la resolución de las señales de imágenes ingresadas externas rebasa la resolución del monitor; ajustar un reloj de muestreo; muestrear pixeles pares o impares para cada una de las señales de imagen ingresadas antes y después de la entrada de una señal de sincronización vertical; formar cada cuadro empleando al menos los pixeles pares e impares muestreados en las señales de imagen ingresadas antes y después de la entrada de la señal de sincronización vertical y visualizar el cuadro. 11. El método de conformidad con la reivindicación 10, donde dicho paso de muestreo comprende además: muestrear los pixeles pares de la imagen de entrada antes % de la entrada de la señal de sincronización vertical; y 5 muestrear los pixeles impares de la imagen de entrada después de la entrada de la señal de sincronización vertical. 12. El dispositivo de conformidad con la reivindicación 10, donde dicho paso de muestreo comprende además: 10 muestrear los pixeles impares de la imagen de entrada antes de la entrada de la señal de sincronización vertical; muestrear los pixeles pares de la imagen de entrada después de la entrada de la señal de sincronización 15 vertical. 13. El dispositivo de conformidad con la reivindicación 10, O donde dicho paso de ajuste de reloj de muestreo comprende el ajuste de reloj de muestreo a la mitad de un reloj de muestreo normal para muestrear la imagen entera. 20 14. El dispositivo de conformidad con la reivindicación 10, que comprende además el muestreo de la imagen de entrada con un reloj de muestreo que corresponde a la resolución, y formar cada cuadro con las señales de imagen muestreadas en un orden secuencial y visualizar el cuadro. 25 RESUMEN DE LA INVENCIÓN Se proporciona un dispositivo de visualización de imagen así como un método de monitor, que puede ofrecer una visualización normal, aun cuando la resolución de las señales de imagen de entrada rebasa la resolución soportada en el monitor. El dispositivo de visualízación incluye un convertidor A/D para convertir señales de imagen analógicas en señales de imagen digitales compuestas de pixeles pares, pixeles impares y pixeles pares/impares de conformidad con un reloj de muestreo .establecido por una señal de_ control; un retardador para retardar una señal de sincronización horizontal durante un tiempo predeterminado; un conmutador para seleccionar una de la señal de sincronización horizontal retardada durante el tiempo predeterminado por el retardador y una señal de sincronización horizontal normal con el objeto de generar el reloj de muestreo del convertidor A/D de conformidad con una señal de conmutación; una memoria para almacenar temporalmente las señales de imagen digitales en una unidad de cuadros; un escalador de video para almacenar las señales de imagen digitales de pixeles pares e impares enviadas a partir del convertidor A/D en la memoria de tal manera que se construya un cuadro y para transmitir la salida almacenada para que corresponda con una temporización de entrada de señal de un módulo de visualización; y una microcomputadora para enviar una señal de conmutación para conmutar el conmutador en sincronía con la señal de sincronización vertical, si la resolución de imagen de entrada es mayor que la resolución soportada en el monitor, y % para enviar al mismo tiempo una señal de control para ajustar el reloj de muestreo del convertidor A/D a la mitad de un reloj de muestreo normal. O
MXPA00007414A 1999-07-31 2000-07-28 Dispositivo de visualizacion de imagen fuera de rango y metodo de monitoreo. MXPA00007414A (es)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990031587A KR100304899B1 (ko) 1999-07-31 1999-07-31 모니터의 허용범위 초과 영상 표시장치 및 방법

Publications (1)

Publication Number Publication Date
MXPA00007414A true MXPA00007414A (es) 2002-06-04

Family

ID=19605944

Family Applications (1)

Application Number Title Priority Date Filing Date
MXPA00007414A MXPA00007414A (es) 1999-07-31 2000-07-28 Dispositivo de visualizacion de imagen fuera de rango y metodo de monitoreo.

Country Status (7)

Country Link
US (1) US6768498B1 (es)
KR (1) KR100304899B1 (es)
CN (1) CN1202660C (es)
BR (1) BR0005462A (es)
GB (1) GB2356540B (es)
ID (1) ID26694A (es)
MX (1) MXPA00007414A (es)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030015454A (ko) * 2001-08-14 2003-02-25 (주)잉카엔트웍스 자동 해상도 변경에 의한 영상 데이터 디스플레이 시스템및 방법
JP2003316341A (ja) * 2002-04-22 2003-11-07 Ekibika Kk ウェブターミナルモニター
KR100510499B1 (ko) * 2002-12-04 2005-08-26 삼성전자주식회사 전자파 장해를 저감하는 액정 표시 장치를 구동하는스케일링 장치
KR100526825B1 (ko) * 2003-12-13 2005-11-08 삼성전자주식회사 디스플레이 시스템
JP4646556B2 (ja) * 2004-06-25 2011-03-09 三洋電機株式会社 ディスプレイ駆動装置
KR101079599B1 (ko) * 2004-08-06 2011-11-03 삼성전자주식회사 디스플레이장치 및 그 제어방법
CN100461869C (zh) * 2004-11-03 2009-02-11 南京Lg同创彩色显示***有限责任公司 数字视频信号的最佳输入范围自动设定装置以及方法
TWI268473B (en) * 2004-11-04 2006-12-11 Realtek Semiconductor Corp Display controlling device and controlling method
US7486336B2 (en) * 2005-03-31 2009-02-03 Mstar Semiconductor, Inc. ADC system, video decoder and related method for decoding composite video signal utilizing clock synchronized to subcarrier of composite video signal
JP2008165037A (ja) * 2006-12-28 2008-07-17 Funai Electric Co Ltd 表示装置
JP5522375B2 (ja) * 2009-03-11 2014-06-18 Nltテクノロジー株式会社 液晶表示装置、該装置に用いられるタイミングコントローラ及び信号処理方法
CN102368373B (zh) * 2011-11-09 2014-06-25 冠捷显示科技(武汉)有限公司 动态设定显示设备输出参数的方法
CN104036754B (zh) * 2013-03-04 2016-02-10 澜起科技(上海)有限公司 共享行缓存的双缩放器***
CN111711772B (zh) * 2020-06-30 2022-04-26 芯颖科技有限公司 图像缩放方法、图像缩放电路、芯片和电子设备

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5267331A (en) * 1990-07-26 1993-11-30 Ronald Siwoff Digitally enhanced imager for the visually impaired
JP3642580B2 (ja) * 1993-09-30 2005-04-27 株式会社日立製作所 ドットマトリックス表示システム及びこのシステムでの表示データ変換方法
US5621428A (en) * 1994-12-12 1997-04-15 Auravision Corporation Automatic alignment of video window on a multimedia screen
KR970071446A (ko) * 1996-04-30 1997-11-07 김광호 엘. 씨. 디. (lcd) 모니터의 해상도 변환 장치
KR19980024557U (ko) * 1996-10-31 1998-07-25 김광호 Lcd 모니터의 해상도 변환장치
KR100237422B1 (ko) * 1997-05-15 2000-01-15 구자홍 Lcd 모니터 표시장치 및 그 표시방법
KR19990011803A (ko) * 1997-07-25 1999-02-18 구자홍 액정 모니터 표시장치
KR100430092B1 (ko) * 1997-08-16 2004-07-23 엘지.필립스 엘시디 주식회사 싱글뱅크형액정표시장치
KR100258531B1 (ko) * 1998-01-24 2000-06-15 윤종용 평판 디스플레이 장치의 화상 자동 조정 장치 및 방법

Also Published As

Publication number Publication date
ID26694A (id) 2001-02-01
GB2356540A (en) 2001-05-23
CN1283039A (zh) 2001-02-07
BR0005462A (pt) 2001-03-13
US6768498B1 (en) 2004-07-27
KR100304899B1 (ko) 2001-09-29
CN1202660C (zh) 2005-05-18
GB2356540B (en) 2001-11-21
KR20010011957A (ko) 2001-02-15
GB0018759D0 (en) 2000-09-20

Similar Documents

Publication Publication Date Title
US6078317A (en) Display device, and display control method and apparatus therefor
US6577322B1 (en) Method and apparatus for converting video signal resolution
MXPA00007414A (es) Dispositivo de visualizacion de imagen fuera de rango y metodo de monitoreo.
CN1165033C (zh) 在监视器***中处理图像信号的装置
JP4183556B2 (ja) ディスプレイ装置及びマルチディスプレイシステム
US20020113891A1 (en) Multi-frequency video encoder for high resolution support
JP3474104B2 (ja) スキャンコンバータ
KR100308050B1 (ko) Lcd 모니터의 신호처리장치
CN111314630B (zh) 显示设备及其显示方法
KR100459186B1 (ko) 영상표시기기의 입력모드 인식장치 및 방법
CN100414603C (zh) 监视器时钟相位的调整方法
KR20080032828A (ko) 영상 표시 장치 및 이를 이용한 해상도 조절 방법
KR100357149B1 (ko) 모니터의 화면조정 장치 및 방법
JPH08140019A (ja) 画像表示装置
TW535429B (en) Out of range image displaying device and method of monitor
JPH08106266A (ja) 上下分割表示ディスプレイの制御方法および制御装置
KR100516052B1 (ko) 블랭크구간을이용한비디오패러미터의전송방법
JP2000250502A (ja) ディスプレイモニタ装置
KR100386582B1 (ko) 부화면 및 더블 윈도우 구현이 가능한 모니터
KR20200098112A (ko) Lcd모니터 출력 제어장치
KR20010060463A (ko) Lcd 모니터의 화면조정장치 및 방법
KR19980024557U (ko) Lcd 모니터의 해상도 변환장치
KR20000013534A (ko) 포맷 컨버터 주변회로
JPH11161238A (ja) 液晶表示装置
KR20040065675A (ko) 디스플레이시스템 및 그 제어방법

Legal Events

Date Code Title Description
FG Grant or registration