KR970077457A - 반도체소자 제조방법 - Google Patents
반도체소자 제조방법 Download PDFInfo
- Publication number
- KR970077457A KR970077457A KR1019960017227A KR19960017227A KR970077457A KR 970077457 A KR970077457 A KR 970077457A KR 1019960017227 A KR1019960017227 A KR 1019960017227A KR 19960017227 A KR19960017227 A KR 19960017227A KR 970077457 A KR970077457 A KR 970077457A
- Authority
- KR
- South Korea
- Prior art keywords
- insulating film
- conductive layer
- lower conductive
- forming
- photoresist pattern
- Prior art date
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 7
- 238000004519 manufacturing process Methods 0.000 title abstract 3
- 238000000034 method Methods 0.000 claims abstract description 9
- 229920002120 photoresistant polymer Polymers 0.000 claims abstract 8
- 238000005530 etching Methods 0.000 claims abstract 3
- 239000000758 substrate Substances 0.000 claims abstract 3
- 238000001039 wet etching Methods 0.000 claims 2
- 125000006850 spacer group Chemical class 0.000 claims 1
- 239000011229 interlayer Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
- H01L23/5226—Via connections in a multilevel interconnection structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76802—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/31—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
- H01L21/3105—After-treatment
- H01L21/311—Etching the insulating layers by chemical or physical means
- H01L21/31144—Etching the insulating layers by chemical or physical means using masks
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
본 발명은 단차가 높은 곳에서의 콘택을 형성할때 원치 않는 절연막 측벽의 발생으로 인한 접속 불량을 해결하기 위한 것으로, 반도체기판상에 형성된 콘택홀을 구비한 절연막 상부에 상기 콘택홀을 통해 기판 소정부분과 접속되도록 하부도전층을 형성하는 단계와, 상기 하부도전층상에 절연막을 형성하는 단계, 상기 절연막 상부 소정영역에 포토레지스트 패턴을 형성하는 단계, 상기 포토레지스트패턴을 마스크로 이용하여 상기 절연막을 선택적으로 식각하여 상기 하부도전층의 소정부분을 노출시키는 단계, 상기 포토레지스트패턴을 플로우시키는 단계, 습식식각을 행하는 단계, 및 상기 노출된 하부도전층 부분에 접속되도록 상부도전층을 형성하는 단계를 포함하는 반도체소자 제조방법을 제공한다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2도는 본 발명에 의한 반도체소자의 층간 콘택 형성방법을 도시한 공정순서도이다.
Claims (5)
- 반도체기판상에 형성된 콘택홀을 구비한 절연막 상부에 상기 콘택홀을 통해 기판 소정부분과 접속되도록 하부도전층을 형성하는 단계, 상기 하부도전층상에 절연막을 형성하는 단계, 상기 절연막 상부 소정영역에 포토레지스트패턴을 형성하는 단계, 상기 포토레지스트패턴을 마스크로 이용하여 상기 절연막을 선택적으로 식각하여 상기 하부도전층의 소정부분을 노출시키는 단계, 상기 포토레지스트패턴을 플로우시키는 단계, 습식식각을 행하는 단계, 및 상기 노출된 하부도전층 부분에 접속되도록 상부도전층을 형성하는 단계를 포함하는 것을 특징으로 하는 반도체소자 제조방법.
- 제1항에 있어서, 상기 절연막의 식각시 상기 콘택홀내의 상기 하부도전층 측벽에 상기 절연막이 스페이서 형태로 남도록 하는 것을 특징으로 하는 반도체소자 제조방법.
- 제1항에 있어서, 상기 포토레지스트패턴을 플로우시키는 단계는 120-180℃에서 30분 내지 1시간동안 하드 베이크하는 공정에 의해 이루어지는 것을 특징으로 하는 반도체소자 제조방법.
- 제1항에 있어서, 상기 포토레지스트패턴을 플로우시키는 단계에서 상기 절연막의 식각단계에서 식각되지 않고 남아 있는 절연막 패턴의 측면 부위를 상기 플로우된 포토레지스트패턴이 감싸게 되는 것을 특징으로 하는 반도체소자 제조방법.
- 제1항에 있어서, 상기 습식식각에 의해 상기 절연막의 식각시 상기 콘택홀내의 상기 하부도전층 측벽에 남게 되는 원치 않는 상기 절연막의 잔유물이 제거되는 것을 특징으로 하는 반도체소자 제조방법.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960017227A KR100231847B1 (ko) | 1996-05-21 | 1996-05-21 | 반도체소자 제조방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019960017227A KR100231847B1 (ko) | 1996-05-21 | 1996-05-21 | 반도체소자 제조방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR970077457A true KR970077457A (ko) | 1997-12-12 |
KR100231847B1 KR100231847B1 (ko) | 1999-12-01 |
Family
ID=19459353
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019960017227A KR100231847B1 (ko) | 1996-05-21 | 1996-05-21 | 반도체소자 제조방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100231847B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100745057B1 (ko) * | 2001-06-27 | 2007-08-01 | 주식회사 하이닉스반도체 | 반도체 소자의 제조 방법 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR102125864B1 (ko) | 2019-07-29 | 2020-06-23 | 윤영복 | 볼링 가방 |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR930006146B1 (ko) * | 1990-07-13 | 1993-07-07 | 금성일렉트론 주식회사 | 네이티브 옥사이드를 이용한 mns 케페시터 제조방법 |
-
1996
- 1996-05-21 KR KR1019960017227A patent/KR100231847B1/ko not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100745057B1 (ko) * | 2001-06-27 | 2007-08-01 | 주식회사 하이닉스반도체 | 반도체 소자의 제조 방법 |
Also Published As
Publication number | Publication date |
---|---|
KR100231847B1 (ko) | 1999-12-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR970077457A (ko) | 반도체소자 제조방법 | |
KR970067640A (ko) | 반도체 소자의 금속층 형성 방법 | |
KR19990057781A (ko) | 반도체장치의 폴리실리콘 플러그패드 형성방법 | |
KR100425935B1 (ko) | 반도체 소자의 콘택홀 형성 방법 | |
KR970072316A (ko) | 반도체 소자의 다중 금속층 형성 방법 | |
KR100227635B1 (ko) | 반도체 소자의 콘택홀 형성 방법 | |
KR100244404B1 (ko) | 반도체소자의 콘택홀 형성방법 | |
KR970007788B1 (ko) | 반도체소자의 콘택홀 형성방법 | |
KR940004836A (ko) | 반도체소자의 콘택홀 형성방법 | |
KR970067638A (ko) | 반도체장치의 콘택홀 형성방법 | |
KR20010061546A (ko) | 강유전체 메모리 소자의 콘택식각 방법 | |
KR960012324A (ko) | 반도체소자의 게이트전극 콘택 및 그 제조방법 | |
KR950021063A (ko) | 반도체 소자의 스텝 커버리지(Step coverage) 향상방법 | |
KR970077518A (ko) | 반도체 소자의 접촉부 제조 공정 | |
KR980005516A (ko) | 반도체 소자의 콘택홀 형성방법 | |
KR950025869A (ko) | 콘택홀 형성방법 | |
KR19990047733A (ko) | 콘택 패드의 제조 방법 | |
KR950015783A (ko) | 반도체 메모리장치 및 그 제조방법 | |
KR960026835A (ko) | 반도체소자의 캐패시터 제조방법 | |
KR950015587A (ko) | 반도체 소자의 콘택홀 형성방법 | |
KR960036071A (ko) | 반도체 소자의 전하저장전극 형성방법 | |
KR970067825A (ko) | 반도체 장치의 제조 방법(method of fabricating a semiconductor device) | |
KR980006343A (ko) | 반도체 소자의 캐패시터 제조 방법 | |
KR20000065842A (ko) | 반도체 장치의 콘택홀 형성방법 | |
KR970013035A (ko) | 반도체 소자의 접촉창 형성방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20070827 Year of fee payment: 9 |
|
LAPS | Lapse due to unpaid annual fee |