KR970072688A - 레벨쉬프터 - Google Patents

레벨쉬프터 Download PDF

Info

Publication number
KR970072688A
KR970072688A KR1019960010591A KR19960010591A KR970072688A KR 970072688 A KR970072688 A KR 970072688A KR 1019960010591 A KR1019960010591 A KR 1019960010591A KR 19960010591 A KR19960010591 A KR 19960010591A KR 970072688 A KR970072688 A KR 970072688A
Authority
KR
South Korea
Prior art keywords
level shifter
output
pmos transistor
transistor
drain
Prior art date
Application number
KR1019960010591A
Other languages
English (en)
Other versions
KR100189742B1 (ko
Inventor
김경월
Original Assignee
문정환
Lg 반도체 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 문정환, Lg 반도체 주식회사 filed Critical 문정환
Priority to KR1019960010591A priority Critical patent/KR100189742B1/ko
Publication of KR970072688A publication Critical patent/KR970072688A/ko
Application granted granted Critical
Publication of KR100189742B1 publication Critical patent/KR100189742B1/ko

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/0175Coupling arrangements; Interface arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Logic Circuits (AREA)
  • Dram (AREA)

Abstract

본 발명은 레벨쉬프터(level shifter)는 서로 다른 두개의 입력사이의 타이밍 조건을 만족시켜 출력을 조절할 수 있는 레벨쉬프터로서, 제1입력이 연결된 제1앤모스트랜지스터 및 상기 제1입력이 제1인버터를 지나 인가되는 제2앤모스트랜지스터와 상기 두 앤모스트랜지스터의 상방된 동작에 의하여 상반된 동작을 하는 제1 및 제2 피모스트랜지스터를 가지고 제1입력이 구동전압(Vcc)일때 내부인가전압(Vpp)를 출력하는 레벨쉬프터와, 제3앤모스트랜지스터를 가지고, 상기 제1입력신호가 접지전압(Vss)일때 제2입력 구동전압(Vcc)을 받아 레벨 쉬프터부의 출력을 반전시키는 리셋부와, 제2인버터와, 제3피모스트랜지스터로 구성되어 상기 레벨쉬프터부의 출력을 보상, 반전시킨후 출력하는 레취부를 포함하여 원하는 시간에 접지전압(Vss) 또는 내부인가전압(Vpp)을 얻도록하여 별도의 로직 회로를 추가하지 않아 칩의 레이아웃면적을 줄일 수 있다.

Description

레벨쉬프터
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명에 따른 레벨쉬프터의 회로도.

Claims (4)

  1. 서로 다른 두개의 입력사이의 타이밍 조건을 만족시켜 출력을 조절할 수 있는 레벨쉬프터로서, 구동전압 레벨의 제1입력에 의하여 승압전압(Vpp) 레벨의 출력을 발생하는 레벨 쉬프터부와, 상기 제1입력신호가 접지전압(Vss)일때 구동전압(Vcc) 레벨의 제2입력 신호를 받아 레벨쉬프터부의 출력을 반전시키는 리셋부와, 상기 레벨쉬프터부의 출력을 보상, 반전시킨후 승압전압 레벨의 출력을 발생하는 레취부를 포함하여 이루어지는 레벨쉬프터.
  2. 제1항에 있어서, 레벨쉬프터부는 구동전압(Vcc)를 입력받아 내부 승압전압(Vpp)를 출력하도록 하기 위하여 제1입력이 제1앤모스트랜스터의 게이트와 직접 연결되고, 제1인버터를 개재시켜 제2앤모스트랜지스터와 연결되고, 제1 및 제2피모스트랜스터의 소오스에는 내부 승압전압(Vpp)이 인가되고 상기 제1피모스트랜스터의 드레인은 제1앤모스트랜스터의 드래인과 공통으로 연결되고 제1앤모스트랜지스터의 소오스는 접지에 접속되며, 상기에서 제2피모스트랜지스터의 드레인은 제2앤모스트랜지스터의 드래인과 공통으로 연결되고 제2피모스트랜지스터의 소오스는 리셋부에 접속되며, 상기 제1피모스트랜지스터의 게이트는 제2피모스트랜지스터와 제2앤모스트랜지스터의 공통 드래인에 연결되고, 제2피모스트랜지스터의 게이트는 제1피모스트랜지스터와 제1앤스트랜지스터의 공통 드래인에 연결어 구성된 것을 특징으로 하는 레벨쉬프터.
  3. 제1항에 있어서, 리셋부는 제2입력이 제3앤모스트랜지스터의 게이트에 인가되고, 제3앤모스트랜지스터의 소오스는 레벨쉬프터부의 제2앤모스트랜지스터의 소오스에, 드래인은 접지에 각각 연결되어 구성된 것을 특징으로 하는 레벨쉬프터.
  4. 제1항에 있어서 레취부는 내부 승압전압(Vpp)이 제3피모스트랜지스터의 소오스에 인가되고, 상기 레벨 쉬프터부의 출력이 제3피모스트랜지스터의 드래인과 제2인버턴의 입력에 공통으로 연결되며, 상기 제2인버터의 출력을 다시 제3피모스트랜지스터의 게이트에 연결되어 출력을 보상하도록 구성된 것을 특징으로 하는 레벨쉬프터.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019960010591A 1996-04-09 1996-04-09 레벨쉬프터 KR100189742B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960010591A KR100189742B1 (ko) 1996-04-09 1996-04-09 레벨쉬프터

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960010591A KR100189742B1 (ko) 1996-04-09 1996-04-09 레벨쉬프터

Publications (2)

Publication Number Publication Date
KR970072688A true KR970072688A (ko) 1997-11-07
KR100189742B1 KR100189742B1 (ko) 1999-06-01

Family

ID=19455312

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960010591A KR100189742B1 (ko) 1996-04-09 1996-04-09 레벨쉬프터

Country Status (1)

Country Link
KR (1) KR100189742B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100686983B1 (ko) * 2000-03-01 2007-02-27 후지쯔 가부시끼가이샤 레벨 컨버터 회로
US7521988B2 (en) 2006-07-18 2009-04-21 Samsung Electronics Co., Ltd. Voltage booster for semiconductor device and semiconductor memory device using same

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102078291B1 (ko) * 2014-01-20 2020-02-19 에스케이하이닉스 주식회사 레벨 쉬프터

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100686983B1 (ko) * 2000-03-01 2007-02-27 후지쯔 가부시끼가이샤 레벨 컨버터 회로
US7521988B2 (en) 2006-07-18 2009-04-21 Samsung Electronics Co., Ltd. Voltage booster for semiconductor device and semiconductor memory device using same

Also Published As

Publication number Publication date
KR100189742B1 (ko) 1999-06-01

Similar Documents

Publication Publication Date Title
KR970013707A (ko) 레벨 시프트 반도체 장치
KR910003940A (ko) 반도체집적회로
KR940017201A (ko) 데이타 출력 버퍼
KR900002558A (ko) 출력회로
KR960015581A (ko) 반도체 메모리장치의 구동회로
KR970013732A (ko) 멀티파워를 사용하는 데이타 출력버퍼
KR920005479A (ko) Mos드라이버회로
KR960012462A (ko) 반도체 집적 회로 및 그 제조 방법
KR970072688A (ko) 레벨쉬프터
KR970012756A (ko) Nmos 트랜지스터들로 구성된 분할 디코더 회로를 포함하는 반도체 메모리 소자
KR940004833A (ko) 씨엠오에스(cmos)회로의 래치업 저감출력 드라이버 및 래치업 저감방법
KR920022298A (ko) 레벨 변환 출력 회로
KR950021980A (ko) 부트스트랩 회로
KR960019978A (ko) 펄스 발생기
KR970067354A (ko) 어드레스 천이 검출 회로
KR950015377A (ko) 어드레스 천이 검출회로
KR100218333B1 (ko) 부트-스트랩프 회로
KR950015748A (ko) 반도체메모리장치의 승압레벨 감지회로
KR0179776B1 (ko) 워드라인 구동장치
KR970013311A (ko) 부스터회로
KR980006900A (ko) 고속 전압 변환 회로
KR940026957A (ko) 고전압 전달회로
KR970055462A (ko) 삼상태 출력 회로
KR970072687A (ko) 메모리 출력회로
KR970071782A (ko) 반도체 메모리 장치의 기준전압 발생기

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20101224

Year of fee payment: 13

LAPS Lapse due to unpaid annual fee