KR970003429B1 - 모니터의 파워제어 회로 - Google Patents

모니터의 파워제어 회로 Download PDF

Info

Publication number
KR970003429B1
KR970003429B1 KR1019930016302A KR930016302A KR970003429B1 KR 970003429 B1 KR970003429 B1 KR 970003429B1 KR 1019930016302 A KR1019930016302 A KR 1019930016302A KR 930016302 A KR930016302 A KR 930016302A KR 970003429 B1 KR970003429 B1 KR 970003429B1
Authority
KR
South Korea
Prior art keywords
signal
mode
sync
monitor
power
Prior art date
Application number
KR1019930016302A
Other languages
English (en)
Other versions
KR950007407A (ko
Inventor
권기준
Original Assignee
엘지전자 주식회사
이헌조
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사, 이헌조 filed Critical 엘지전자 주식회사
Priority to KR1019930016302A priority Critical patent/KR970003429B1/ko
Publication of KR950007407A publication Critical patent/KR950007407A/ko
Application granted granted Critical
Publication of KR970003429B1 publication Critical patent/KR970003429B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/18Generation of supply voltages, in combination with electron beam deflecting
    • H04N3/19Arrangements or assemblies in supply circuits for the purpose of withstanding high voltages

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Controls And Circuits For Display Device (AREA)

Abstract

내용없음.

Description

모니터의 파워제어 회로
제1도는 종래의 모니터 구동 회로도.
제2도는 본 발명의 모니터의 파워제로 회로도.
제3도는 본 발명에 따른 모니터의 구동모드의 관계도.
제4도 (a) 내지 (d)는 동기신호와 케이블의 연결 상태에 따른 본 발명의 동작 관계도로서, (a)는 스위치(SW1)가 접점(D-SUB)에 절환되고 신호 케이블 연결시, (b)는 스위치((SW1)가 접점(D-SUB)에 절환되고 신호 케이블 분리시, (c)는 스위치(SW1)가 접점(BNC)에 절환되고 신호 케이블 연결시, (d)는 BNC, D-SUB 케이블의 동시 분리시 스위치(SW1)를 접점(D-SUB)으로 절환한다.
* 도면의 주요부분에 대한 부호의 설명
40 : 모드신호 검출부 50 : 모드 판별부
60 : 구동모드 제어부 70 : 파워오프 구동부
80 : 절전모드 구동부
본 발명은 모니터의 파워관리에 관한 것으로, 특히 수평동기 및 수직동기신호의 유무와 모니터에 대한 신호 케이블의 연결상태에 따라 모니터 구동 파워를 오프하거나 절전모드로 동작시킴으로써 모니터의 수명연장 및 절전 효과를 얻을 수 있게 한 모니터의 파워제어 회로에 관한 것이다.
일반적으로 피씨로부터의 데이터를 모니터로 출력하기 위해서 신호선 케이블의 양단에 이른바 D-SUB 터미널을 사용한다.
그런데, 고속의 신호처리(약 90MHz 이상)를 위해서는 케이블을 구성하는 신호선 상호간의 간섭 배제 및 고주파에 따른 신호선 자체의 감쇄를 배제하기 위하여 각각의 신호라인을 동축 케이블로 연결할 수 있는 BNC(Binary Number Code) 터미널을 사용한다.
제1도는 기존의 모니터 구동회로에 대한 구성도로서, BNC 터미널의 R.G.B 신호가 R.G.B 신호 입력부(10, 11)를 통해 영상증폭부(14)로 입력되며, 수평동기신호(H)와 수직동기신호(V)가 동기 입력부(12, 13)을 통해 안정된 수평, 수직 동기신호(H), (V)를 출력하도록 구성된다.
그리고, 상기 R.G.B 신호 입력부(10, 11)의 각각은 동일한 구조로 되어 있으므로 R 신호 입력부(10)의 구성을 설명하면 다음과 같다.
먼저, R 신호가 저항(R1)과 콘덴서(C1)에 공통 인가되고 상기 콘덴서(C1)의 타측단자는 바이어스 저항(R2, R3)과 트랜지스터(Q1)의 베이스에 공통 연결된다.
상기 트랜지스터(Q1)의 에미터에는 저항(R17)이 연결되고 그 에미터 저항(R17)으로부터 출력신호가 콘덴서(C2)를 통하여 영상 증폭부(14)의 입력단자(R)에 인가된다.
상기 BNC-터밀널의 G, B 신호는 상기 R 신호의 경우에서 설명한 것과 동일한 구조의 G, B 신호 입력부(11)를 통해 상기 영상증폭부(14)의 입력단(G, B)에 연결된다.
한편, BNC-터미널의 수평/수직 동기입력부(12, 13)도 서로 동일한 구성을 갖고 있으며 이를 수평동기 입력부(12)를 통해 설명하면 다음과 같다.
즉, 수평동기신호(H)가 접지저항(R4)과 일측이 공통연결된 저항(R5)을 통하여 트랜지스터(Q2)의 베이스에 인가되고, 상기 트랜지스터(Q2)의 콜렉터 전압에 의해 제어되는 트랜지스터(Q3)의 콜렉터로부터 레벨 조정이 된 수평동기신호(H)가 다이오드(D3)를 통해 출력되고, 수직동기 입력부(13)로부터의 수직동기신호(V)가 다이오드(D4)를 통하여 출력되도록 구성된다.
그리고, 상기 트랜지스터(Q1, Q3)에 대한 콜렉터 전압(Vcc)은 선택 스위치(15)를 접점(a)쪽으로 절환할 때 인가되도록 구성한다.
한편, D-SUB 터미널의 경우 R, G, B, H, V의 입력부 회로구성은 BNC의 입력회로구성과 동일하나, 입력부 트랜지스터(Q4, Q5, Q6)의 Vcc는 BNC/D-SUB 선택 스위치(15)가 접점(b)쪽으로 절환되어 있을 때 동작되도록 구성된다.
상기와 같이 구성되는 종래의 모니터 구동회로에 대하여 그 동작과 문제점을 상세히 설명하면 다음과 같다.
먼저, 제1도에서 R.G.B 신호가 BNC 터미널로 입력될 경우에는 사용자가 선택 스위치(15)를 접점(a)으로 절환함으로써 R 신호 입력부(10)와 수평동기 입력부(12)의 트랜지스터(Q1, Q2, Q3)에 전원(Vcc)이 인가되게 하여 회로를 정상적으로 동작시키게 되며, 이때에는 R.G.B 신호가 콘덴서(C2∼C4)를 거쳐서 영상증폭부(14)로 입력된다.
그리고, 수평동기 입력부*12)에서 "하이"의 수평동기신호(H)가 트랜지스터(Q2)로 입력되면, 상기 트랜지스터(Q2)의 콜렉터 저항(R6)에서의 전압 강하가 증가되어 트랜지스터(Q3)의 베이스 전위를 떨어뜨림으로써 상기 트랜지스터(Q3)가 오프되고, 따라서 상기 저항(R7)을 통하여 입력 동기와 같은 "하이"의 신호가 다이오드(D3)로 출력된다.
만일, "로우"의 수평동기신호(H)가 입력되면 상기와는 반대로 트랜지스터(Q2)가 오프되고 트랜지스터(Q3)가 턴온됨에 따라 저항(R7)에서의 전압 강하가 증가하게 되어 "로우"의 신호가 다이오드(D3)를 통해 출력된다.
내부 구조가 생략된 수직동기 입력부(13)는 그 내부 회로의 구성이 상기 수평동기 입력부(12)와 동일함과 아울러 그 동작도 입력신호가 수직동기신호(V)인 점을 제외하고는 서로 동일하다.
한편, 상기 스위치(15)가 접점(b)쪽으로 절환되어 있다면, D-SUB 터미널로 전원전압(Vcc)이 인가되어 각 회로블럭(16∼19)내의 회로가 정상적으로 동작하게 된다.
이때, 만일 R 신호가 R-입력부(16)로 인가되면 그 신호는 트랜지스터(Q4)의 에미터 및 콘덴서(C2)를 통해 영상증폭부(14)로 입력된다.
G, B-입력부(17)는 상기 R-입력부(16)와 동일한 구조로 되어 있으며, G 신호와 B 신호를 상기 영상 증폭부(14)로 출력하는 역할을 한다.
한편, "하이"의 수평동기신호(H)가 수평동기 입력부(18)로 입력되면, 트랜지스터(Q5)가 온되고 트랜지스터(Q6)가 오프됨에 따라 트랜지스터(Q6)의 콜렉터 저항(R16)을 통한 "하이"의 신호가 다이오드(D1)를 통하여 출력된다.
수직동기 입력부(19)는 그 내부 구조가 상기 수평동기 입력부(18)와 동일하며, 입력신호가 수직동기신호(V)임을 제외하곤 상기 수평동기 입력부(18)와 동일한 동작을 수행한다.
그런데, 이와 같은 종래의 모니터 구동회로는 모니터에 공급되는 수평/수직 동기신호의 유무에 따라 모니터에 대한 파워, 즉 피씨의 사용상태에 따라서 모니터의 파워를 오프하거나 절전모드로 동작시키는 기능이 구비되어 있지 않고, BNC/D-SUB 터미널을 동시에 사용할 경우 신호 케이블의 분리시와 파워관리를 위하여 수평/수직 동기신호가 입력되지 않은 경우에 대한 구분이 수행되지 않는 문제점이 있게 된다.
이에 따라, 본 발명의 목적은 상기와 같은 종래의 모니터 구동회로에 따르는 결함을 해결하기 위하여, 모니터로 인가되는 동기신호의 유무상태와 케이블의 연결상태를 다수의 논리회로에 의해 판별하여 모니터를 절전모드, 파워오프모드로 구분하여 동작시킴으로써 모니터의 구동에 따른 불필요한 낭비를 방지하도록 한 모니터의 파워제어 회로를 제공하는데 있다.
제2도는 본 발명에 따른 모니터의 파워제어 회로도로서 이에 도시한 바와 같이, 모니터로 공급되는 수평 및 수직동기신호(H-SYNC/V-SYNC)와 BNC/D-SUB의 접속상태를 검출하는 모드신호 검출부(40)와, 상기 모드신호 검출부(40)로부터 수평 및 수직동기신호(H-SYNC/V-SYNC)의 유무상태와 BNC 터미널 및 D-SUB 터미널로의 케이블 연결상태에 따라서 모니터에 대한 파워 제어신호를 발생시키는 모드판별부(50)와, 상기 모드판별부(50)로부터의 출력신호(a, b)에 따라서 모니터에 대한 파워오프 구동 및 절전모드 구동을 제어하는 구동모드 제어부(60)와, 상기 구동모드 제어부(60)로부터의 제어신호에 따라서 모니터에 대한 파워를 오프시키는 파워오프 구동부(70)와, 상기 구동모드 제어부(60)로부터의 제어신호에 따라서 모니터에 대한 파워를 절전모드로 동작시키는 절전모드 구동부(80)로 구성된다.
한편, 상기 모드신호 검출부(40)는 수평동기신호(H-SYNC)와 수직동기신호(V-SYNC)가 각기 다이오드(D1, D2) 및 콘덴서(C1, C2)를 통하여 평활 출력되고, 셀프 테스트 신호(ST) 트랜지스터(Q1)를 통해 반전출력되도록 구성되며, 모드 판별부(50)는 상기 다이오드(D1, D2)로부터의 수평동기신호(H-SYNC) 및 수직동기신호(V-SYNC)가 배타적 오아 게이트(XOR1)에 입력되고, 상기 트랜지스터(Q1)의 콜렉터로부터의 셀트 테스트 신호()의 반전신호 (스캔작업) 와 선택 스위치(SW1)의 접점(BNC)의 신호가 오아 게이트(OR1)에 각기 입력된다.
그리고, 앤드 게이트(AND1)에는 상기 다이오드(D1, D2)로부터의 평활된 수평동기신호(H-SYNC) 및 수직동기신호(V-SYNC)가 반전기(I1, I2)를 통해 인가됨과 아울러 상기 오아 게이트(OR1)의 출력이 입력되고, 앤드 게이트(AND2)에는 상기 오아 게이트(OR1)의 출력 및 배타적 오아 게이트(XOR1)의 출력이 각기 입력되도록 구성된다.
그리고, 상기 구동모드 제어부(60)는 상기 모드 판별부(50)의 출력신호(a)가 저항(R3)을 통해 트랜지스터(Q12)의 베이스에 인가되고, 상기 트랜지스터(Q12)의 콜렉터에는 일측이 전원(Vcc)에 연결된 저항(R4)과 트랜지스터(Q14)의 베이스가 공통 연결되고, 상기 트랜지스터(Q14)의 콜렉터 출력이 파워 오프 구동부(70)로 인가되며, 상기 모드 판별부(50)의 출력신호(b)가 저항(R5)을 통해 트랜지스터(Q13)의 베이스에 인가되고, 상기 트랜지스터(Q13)의 콜렉터에는 일측이 전원(Vcc)에 연결된 저항(R6)과 트랜지스터(Q15)의 베이스가 공통 연결되고, 상기 트랜지스터(Q15)의 콜렉터 출력이 절전모드 구동부(80)로 인가되도록 구성된다.
상기와 같이 구성된 본 발명의 모니터의 파워제어 회로에 대하여 그 작용과 효과를 상세히 설명하면 다음과 같다.
먼저, 본 발명의 동작은 제3도에서와 같이 모니터로 인가되는 동기신호의 상태를 조사하여 수평동기신호(H-SYNC) 및 수직동기신호(V-SYNC)가 모두 인가되지 않으면 모니터를 파워 오프시키고, 수평동기신호(H-SYNC) 또는 수직동기신호(V-SYNC)중 어느 하나의 신호만 입력되면 모니터를 절전모드로 동작시키며, 선택 스위치(SW1)가 접점(D-SUB)으로 절환되어 케이블이 분리된 경우에는 동기신호(H-SYNC, V-SYNC)의 유무에 관계없이 모니터를 정상적으로 구동시키게 된다.
이러한 모니터의 구동 모드에 대한 판별은 모드 판별부(50)에 의해 수행되는데, 상기 모드 판별부(50)의 출력신호(a, b)는 다음과 같은 논리관계에 의해 결정된다.
먼저, 다이오드(D1, D2)를 통해 평활된 수평동기신호(H-SYNC) 및 수직동기신호(V-SYNC)를 각기라고 하고, 선택 스위치(SW1)의 접점(BNC)을 통해 입력되는 신호를 BNC라고 하면, 배타적 오아 게이트(XOR1)의 출력은 HP VP로서 수평동기신호(H-SYNC) 또는 수직동기신호(V-SYNC)중 어느 하나만 "하이"가 될 때에 그 값이 "하이"가 되고, 오아 게이트(OR1)의 출력은 ……(1)이 된다.
그리고 앤드 게이트(AND1)의 출력에 대한 부울식은……(2)로서, 수평 및 수직동기신호(H-SYNC, V-SYNC)가 없는 상태에서 셀프 테스트 신호(ST)가 "로우"이거나 선택 스위치(SW1)가 접점(BNC)쪽으로 절환되어 있을 때 "하이"를 출력하게 된다.
한편, 앤드 게이트(AND2)의 출력……(3)로서, 수평동기신호(H-SYNC) 또는 수직동기신호(V-SYNC)중 어느 하나만이 "하이"인 상태에서 셀프 테스트 신호(ST)가 "로우"이거나 선택 스위치(SW1)가 접점(BNC)쪽으로 절환되어 있을 때 "하이"를 출력하게 된다.
이와 같은 모드 판별부(50)의 출력 관계식에 대하여 동기신호(H-SYNC, V-SYNC)와 케이블의 연결관계에 따른 회로의 동작을 설명하면 다음과 같다.
셀프 테스트 신호(ST)단자는 케이블이 D-SUB 터미널에 연결되었을 경우에는 그의 단자가 내부적으로 피씨를 통해 접지되므로 그 전위가 "로우"가 되고, 케이블이 D-SUB 터미널과 분리되었을 때에는 그 신호(ST)단자의 전위가 "하이"가 된다.
먼저, 모니터로 수평동기신호(H-SYNC)와 수직동기신호(V-SYNC) 둘 다 입력되지 않는 경우에는 모니터를 파워 오프시켜야 되는데, 이때에는……(2)식으로부터이 되므로 상기 (2)식은로 간소화된다.
이 상태에서 터미널의 케이블이 피씨와 연결되어=1이 되거나, 선택 스위치(SW1)가 BNC쪽으로 절환되어 터미널이 BNC 케이블과 연결되어 있으면 모니터를 파워오프시키는 동작을 수행하게 된다.
즉, 상기 앤드 게이트(AND1)의 출력(a)이 "하이"가 됨으로써 구동모드 제어부(60)의 트랜지스터(Q12)가 턴온되고, 따라서 트랜지스터(Q14)가 오프됨으로써 파워오프 구동부(70)에 "하이"의 제어신호가 인가되어 모니터에 공급되는 파워가 오프되게 제어한다.
상기와 같이 동기신호(H-SYNC, V-SYNC)가 모두 입력되지 않을 때에는 배타적 오아 게이트(XOR1)의 출력과 앤드 게이트(AND2)의 출력(b)이 "로우"가 됨에 따라 트랜지스터(Q13)는 절전모드 구동부(80)를 구동시키지 않게 된다.
한편, 수평동기신호(H-SYNC) 또는 수직동기신호(V-SYNC)중 어느 하나의 신호만이 입력될 때에는 식(2)에 의해 앤드 게이트(AND1)의 출력(a)은 "로우"가 되고, 배타적 오아 게이트(XOR1)의 출력은 "하이"가 된다.
이때에는 앤드 게이트(AND2)의 출력(b)에 대한 부울식……(3)이 로 간소화됨에 따라 위에서 설명한 바와 같이 터미널의 케이블이 피씨와 연결되어이 되거나, 선택 스위치(SW1)가 BNC쪽으로 절환되어 터미널의 BNC 케이블과 연결되어 있으면 모니터를 절전모드로 동작시키게 된다.
즉, 상기 앤드 게이트(AND2)의 출력(b)이 "하이"가 되면 트랜지스터(Q13), (Q15)가 각기 턴온, 턴오프되므로 저항(R8)을 통한 "하이" 레벨의 신호가 절전모드 구동부(80)로 출력되어 모니터를 절전모드로 구동시키게 된다.
한편, 케이블이 분리되어 있을 때에는 셀프 테스트 신호()가 "하이"를 유지하여 그 반전출력(ST(스캔작업))이 "로우"가 되고, 선택 스위치(SW1)가 접점(D-SUB)으로 절환되어 있을 경우에는 BNC=0이 되므로, 오아 게이트(OR1)의 출력은 "로우"가 된다.
이때에는 앤드 게이트(AND1, AND2)의 입력단에 "로우"의 신호가 인가됨으로써 그 출력(a, b)이 "로우"가 되고, 따라서 구동모드 제어부(60)의 트랜지스터(Q12, Q13)가 모두 오프되어 파워오프 구동부(70)와 절전모드 구동부(80)가 구동되지 않게 된다.
따라서, 본 발명은 모니터로 입력되는 동기신호의 상태와 모니터 케이블의 연결상태에 따라서 파워오프모드, 절전모드등으로 구동함으로써 모니터 구동에 따른 불필요한 전력의 낭비를 제거하게 된다.
이상에서와 같이 본 발명은 모니터를 효율적으로 구동하는 효과를 준다.

Claims (3)

  1. 모니터로 공급되는 수평 및 수직동기신호(H-SYNC/V-SYNC)와 BNC/D-SUB의 접속상태를 지시하는 셀프 테스트 신호(ST)의 상태를 검출하는 모드신호 검출부(40)와, 상기 모드신호 검출부(40)로부터 수평 및 수직신호(H-SYNC/V-SYNC)의 유무상태와 BNC 터미널 및 D-SUB 터미널로의 케이블 연결상태를 판단하여 모니터에 대한 파워 공급모드를 제어하는 신호를 발생시키는 모드판별부(50)와, 상기 모드판별부(50)로부터의 출력신호(a, b)에 따라서 모니터에 대한 파워오프 구동 및 절전모드 구동을 제어하는 구동모드 제어부(60)와, 상기 구동모드 제어부(60)로부터의 제어신호에 따라서 모니터에 대한 파워를 오프시키는 파워오프 구동부(70)와, 상기 구동모드 제어부(60)로부터의 제어신호에 따라서 모니터에 대한 파워를 절전모드로 동작시키는 절전모드 구동부(80)로 구성하여 된 것을 특징으로 하는 모니터의 파워제어 회로.
  2. 제1항에 있어서, 상기 모드 판별부(50)는 수평동기신호(H-SYNC) 및 수직동기신호(V-SYNC)가 모두 입력되지 않으면 파워오프 모드 제어신호(a)를 발생시키며, 수평동기신호(H-SYNC)와 수직동기신호(V-SYNC)중 어느 하나의 신호만 입력되면 절전모드로 구동시키기 위한 제어신호(b)를 발생시키고, BNC/D-SUB 케이블이 동시 분리되고, 선택 스위치(SW1)가 접점(D-SUB)으로 절환되었을 때 상기 동기신호의 유무에 관계없이 모니터를 정상동작시키는 제어신호를 발생시키게 구성된 것을 특징으로 하는 모니터의 파워제어회로.
  3. 제1항 또는 제2항에 있어서, 상기 모드 판별부(50)는 수평동기신호(H-SYNC) 및 수직동기신호(V-SYNC)가 배타적 오아 게이트(XOR1)를 통해 앤드 게이트(AND2)의 일측 입력단에 인가되고 그 수평동기신호 및 수직동기신호의 반전신호가 앤드 게이트(AND1)에 입력되며, 셀프 테스트의 반전신호()가 BNC 터미널 신호(BNC)와 함께 오아 게이트(OR1)에 인가되며, 상기 오아 게이트(OR1)의 출력신호가 앤드 게이트 (AND1, AND2)의 일측에 각기 입력되도록 구성하여 된 것을 특징으로 하는 모니터의 파워제어회로.
KR1019930016302A 1993-08-21 1993-08-21 모니터의 파워제어 회로 KR970003429B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019930016302A KR970003429B1 (ko) 1993-08-21 1993-08-21 모니터의 파워제어 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930016302A KR970003429B1 (ko) 1993-08-21 1993-08-21 모니터의 파워제어 회로

Publications (2)

Publication Number Publication Date
KR950007407A KR950007407A (ko) 1995-03-21
KR970003429B1 true KR970003429B1 (ko) 1997-03-18

Family

ID=19361721

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930016302A KR970003429B1 (ko) 1993-08-21 1993-08-21 모니터의 파워제어 회로

Country Status (1)

Country Link
KR (1) KR970003429B1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040019215A (ko) * 2002-08-27 2004-03-05 이미지퀘스트(주) 시그널 케이블 체크를 이용한 디스플레이 장치의 절전방법및 회로

Also Published As

Publication number Publication date
KR950007407A (ko) 1995-03-21

Similar Documents

Publication Publication Date Title
US5329190A (en) Termination circuit
US6346927B1 (en) Automatic video input detection/selection circuitry for a monitor with multiple video inputs
KR970003429B1 (ko) 모니터의 파워제어 회로
US20040217799A1 (en) Semiconductor circuit device
US5875002A (en) Clamp pulse circuit
US5276355A (en) Change-over circuit for tester implemented by using diode-bridge type analog switches
KR0155639B1 (ko) 비엔씨/디-서브 자동선택회로
US5258667A (en) Logic circuit for controlling a supply on drive pulses to regulate an output level
KR910009856B1 (ko) 영상신호처리장치
US4379985A (en) Bipolar driver with illegal code detector
KR100205787B1 (ko) 멀티미디어모니터
US4698681A (en) Dual intensity video circuit
JP2552636B2 (ja) 電子機器
JP2539371B2 (ja) フロツピ−デイスク駆動装置
KR100290470B1 (ko) 데이터출력버퍼회로
KR970004082B1 (ko) 디스플레이 장치의 초절전 회로
JPH0983866A (ja) 信号切換装置
KR920003484Y1 (ko) 2모드 모니터의 비디오모드 제어회로
KR0144092B1 (ko) 컴퓨터 주변기기 제어용 초절전 어뎁터 장치
US5561478A (en) Tri-state controlled video switch
KR960014152B1 (ko) 디스플레이 데이타 채널방식의 모니터 초절전 회로
KR0136348B1 (ko) 모니터의 입력 신호 선택 회로
KR0170555B1 (ko) 음극선관의 휘도 자동조정회로
KR910005816Y1 (ko) 아나로그 방식 칼라 모니터의 자기 진단회로
KR940007166Y1 (ko) 모니터의 입력부 선택회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130624

Year of fee payment: 17

EXPY Expiration of term