KR970000062B1 - 클럭 회복 회로에 사용하기 위한 위상 조정 방법 및 장치 - Google Patents

클럭 회복 회로에 사용하기 위한 위상 조정 방법 및 장치 Download PDF

Info

Publication number
KR970000062B1
KR970000062B1 KR1019930703461A KR930703461A KR970000062B1 KR 970000062 B1 KR970000062 B1 KR 970000062B1 KR 1019930703461 A KR1019930703461 A KR 1019930703461A KR 930703461 A KR930703461 A KR 930703461A KR 970000062 B1 KR970000062 B1 KR 970000062B1
Authority
KR
South Korea
Prior art keywords
signal
phase
response
clock signal
comparing
Prior art date
Application number
KR1019930703461A
Other languages
English (en)
Inventor
피. 라로사 크리스토퍼
제이. 가르니 마이클
Original Assignee
모토로라 인코포레이티드
안쏘니 제이. 살리 2세
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 모토로라 인코포레이티드, 안쏘니 제이. 살리 2세 filed Critical 모토로라 인코포레이티드
Application granted granted Critical
Publication of KR970000062B1 publication Critical patent/KR970000062B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0054Detection of the synchronisation error by features other than the received signal transition
    • H04L7/0062Detection of the synchronisation error by features other than the received signal transition detection of error based on data decision error, e.g. Mueller type detection
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0079Receiver details
    • H04L7/0083Receiver details taking measures against momentary loss of synchronisation, e.g. inhibiting the synchronisation, using idle words or using redundant clocks

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Materials For Photolithography (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)

Abstract

내용 없음.

Description

[발명의 명칭]
클럭 회복 회로에 사용하기 위한 위상 조정 방법 및 장치
[도면의 간단한 설명]
제1도는 본 발명에 따른 무선 전화 통신 시스템을 도시하는 블록도.
제2도는 차동 검출기의 출력에서 나타나는 π/4 QPSK 데이터를 도시하는 눈도(eye diagram).
제3도는 본 발명에 따른 클럭 회복 회로를 도시하는 블록도.
제4도는 본 발명에 사용된 다중 위상 오프셋 클럭들을 도시하는 예시도.
제5도는 본 발명에 따라 제4도의 개개의 클럭들을 조합하는 불균일한 샘플링 클럭의 일 예를 도시하는 도면.
제6도는 본 발명에 따른 위상 조정회로를 도시하는 블록도.
제7도는 제6도의 블록도에 도시된 3레벨 슬라이서를 정의하는 도표.
제8도는 본 발명에 따라 수신 신호 드롭아웃에 수반하는 클럭 회복의 성능을 나타내는 도표.
제9도는 종래의 시스템과 본원에서 설명되는 본 발명에 대한 레일리 페이딩(Rayleigh fading)에 있어서 평균 비트 에러율 대 신호 대 잡음비를 도시하는 도표.
[발명의 상세한 설명]
[발명의 분야]
본 발명은 통상 클럭 회복 방법 및 장치에 관한 것으로, 특히 무선전화 통신 시스템의 클럭 회복 회로에 사용하기 위한 위상 조정 방법 및 장치에 관한 것이다.
[발명의 배경]
최근, 무선 주파수(RF) 통신 분야에서는 다지탈적으로 암호화된 음성 및 고속 데이터 통신에 대한 요구가 증가되고 있다. RF 스펙트럼은 원천적으로 한정되어 있기 때문에, 요구의 증가를 수용하기 위해서는 새로운 시스템의 개념과 구성상의 특징을 고안해야 한다. 시분할 다중 접속(time division multiple access: TDMA)시스템은 보다 효율적인 시스템의 이용과 용량의 확대를 제공하는 그러한 시스템중 하나다.
상기 시스템의 가장 간단한 형태에 있어서, TDMA 시스템은 단일 RF 채널상에서 적어도 두 사용자로부터의 메시지를 시 다중화(time multiplexing)할 수 있는 송신 기자국(transmitting base station) 및 시 다중화된 메시지들중 적어도 하나를 수신할 수 있는 하나 이상의 원격 수신국(remote receiving stations)으로 구성된다. 통상적으로, 수신국은 제2의 RF 채널을 통해서 TDMA 메시지를 기자국으로 송신할 수 있는 이동 가능한 즉 휴대 가능한 무선 전화기이다.
TDMA 시스템에서는, 대부분의 디지털 통신 시스템과 같이, 두 지점간에 전송되는 디지털 데이터를 정확하게 회복하기 위해서 계속적으로 송신 클럭과 동기되는 기준 클럭을 수신국에 구현시킬 필요가 있다. 본원에서 이용되는 바와 같은 연속 비트 동기(continuous bit synchronization)라 함은 수신된 클럭 신호의 주파수 및 위상이 송신 클럭의 주파수 및 위상이 송신 클럭의 주파수 및 위상을 정확하게 추적해야 하는 것을 의미한다.
이동 통신 채널상의 비트동기는 주로 다중 경로 페이딩(multipath fading)으로 인해서 유지하기 어려울 수 있다. 이동국 클럭과 기지국 클럭간의 편류(drift)를 추적(tracking)함은 물론, 클럭 회복 메카니즘은 페이딩으로 인해 야기되는 저하된 신호 대 잡음비의 기간동안 쉽게 동기를 이탈시키지 않도록 잡음의 허용 범위가 충분해야 한다. 그러므로, 이상적인 TDMA 이동 클럭 회복 회로(ideal TDMA mobile clock recovery circuit)는 심각한 신호 페이딩 기간동안에도, 심볼 동기를 빠르게 초기에 획득하여, 계속적으로 기지국 클럭과 동기를 유지한다.
이동 무선 전화기에 대해서 계속적으로 동기되는 클럭 신호를 제공하도록 발전되어온 한가지 방법에서는 위상 동기 루프(PLL)를 이용해서 수신 파형으로부터 유도된 비트 레이트 타이밍 신호에 따라 소정의 클럭을 회복한다. 그러나, 이 회로의 경우에는 페이딩이 심각하면 동기를 유지하기가 어렵다.
클럭 회복에 대한 두 번째 기술은 기준 클럭신호에 결합되어 있는 프로그램 분할기(programmable divider)를 이용한다. 회복된 클럭신호는 수신 데이터 신호와 비교되고, 분할비는 그 회복된 클럭의 위상을 천이(shift)시키기 위해 순간적으로 변경된다. 또한, 이 위상 비교 기술은 일반적으로 페이딩이 크면 동기를 이탈하기 쉽다.
페이딩이 심각한 경우의 동기를 이탈 문제를 다루기 위해서 그밖에 여러 가지 개선이 이루어져 왔다. 이러한 방법들중 한가지 방법에서는 수신 신호 강도 정보(received signal strength information, RSSI)를 이용해서 수신 신호 대 잡음비가 깊은 페이드(deep fade) 또는 신호의 드롭아웃(signal dropout)으로 인해 약해지는 시기를 판단한다. 수신 신호 강도 정보(RSSI)가 미리 설정된 임계값 이하로 떨어질 경우에는, 클럭 회복 위상 천이 회로(clock recovery phase shifting circuit)는 디스에이블(disable)되고, 따라서 회복된 클럭 신호의 순간적인 위상 조정(random phase adjustment)이 일어나지 않는다.
이 기술이 페이딩에 있어서 성능의 개선을 제공하고 있기는 하지만, 이 기술에도 몇가지 문제점이 있다. 첫째, 이 기술은 수신 신호 강도 정보(RSSI)에 대한 클럭 회복 회로에 부가의 인터페이스를 필요로 한다. 둘째, 수신 신호 강도 정보(RSSI)를 처리하기 위해서는 부가의 회로가 요구된다. 셋째, 수신 신호 강도 정보(RSSI)회로의 허용 범위를 만들어야 하기 때문에, 무선 전화기마다 수신 신호 강도 정보(RSSI)의 임계값이 측정되어야 한다. 끝으로, 이 기술은 수신 신호 강도를 채널 품질 표시기로서 사용하고 있기 때문에, 동일 채널 또는 인접 채널 간섭이 강해서 생기는 나쁜 채널 품질을 검출할 수 없다. 이 시간 동안, 회복된 클럭은 불규칙하게 지터(jitter)될 수도 있고 동기를 이탈할 수도 있다.
따라서, 전술의 기술들에 관련된 문제점 없이도 기지국 송신 클럭과 계속적으로 동기를 유지할 수 있는 클럭 회복 회로가 요구된다.
[발명의 요약]
본 발명은 클럭 회복 구조에 사용하기 위한 위상 조정 방법에 관한 것이다. 위상 조정 회로는 자동적으로 다중 경로 페이딩, 신호 드롭아웃(dropout), 또는 강한 간섭과 같은 조건에 의해서 생길 수 있는 나쁜 패널 품질의 기간동안 클럭 위상을 유지(hold)한다. 클럭 회복 구조는 수신 신호와 동기인 샘플링 클럭신호를 발생한다. 게다가, 클럭 회복 구조는 상이한 샘플링 위상들에서 수신된 신호의 품질을 표시하는 적어도 두 개의 에러 신호를 발생한다. 에러가 가장 적은 신호를 최소 에러값이라 칭한다. 각 에러 신호는 최소 에러값에 비교되어, 대응하는 에러 정규 크기 신호(corresponding normalized error magnitude signal)를 발생한다. 각 에러 정규 크기 신호를 처리하여 샘플링 클럭 신호의 소망의 위상을 결정한다. 그 에러 정규 크기 신호의 처리에 따라서, 샘플링 클럭 신호의 위상은 다음 샘플링 포인트 시까지 천이되거나 유지된다.
[양호한 실시예에 상세한 설명]
양호한 실시예는 무선 전화기의 디지털 수신기에 관한 것이다. 디지털 수신기는 수신 신호를 복조하는데 사용하기 위한 판정 지향의 클럭 회복 회로(decision-directed clock recovery circuit)를 포함한다. 클럭 회복 회로는 페이딩으로 인해 야기되는 클럭 불일치(clock misalignment)를 본질적으로 방지하는 샘플링 위상 조정 방법을 사용한다. 더구나, 이 기술은 디지털 신호 처리기(digital signal processor: DSP) 또는 디지털 논리 회로에서 쉽게 구현된다. 위상 조정법은 본질적인 페이드 방지를 위해 특유의 타이밍 판별기(timing discriminant)를 사용한다. 그로 인해, 이 방법은 RSSI와 같은 채널 품질 표시기의 도움 없이도 페이드 동안 샘플링 위상을 자동으로 유지한다.
제1도는 본 발명을 이용하는 무선 전화 시스템의 블록도이다. 무선 전화 시스템에서, 고정국의 송수신기(103)는 무선 주파수(RF) 신호를 지리적인 고정 영역안에 들어 있는 이동 및 휴대용 무선 전화기로 송신하거나 그 무선 전화기로부터 수신한다. 무선 전화기(101)는 고정국의 송수신기(103)에 의해 서비스 지원 받는 무선 전화기이다.
고정국의 송수신기(103)로부터 신호를 수신하는 동안, 무선 전화기(101)는 안테나(105)를 사용하여 RF신호와 연결되고 그 RF 신호를 무선 주파수 전기 신호(137)로 변환한다. 그 RF 전기 신호는 무선 전화기(101)안에서 사용하기 위해 무선 수신기(111)에 의해 수신된다. 무선 수신기(111)는 중간 주파수(IF) 신호(115)를 발생한다. 이 중간 주파수 신호(115)는 위상 복조기(119)에 입력된다. 위상 복조기(119)는 클럭 회복 회로(127) 및 심볼 슬라이서(129)에 의해 사용하기 위해 위상 복조 신호(131)를 출력한다. 클럭 회복 회로(127)는 중심점 클럭(139)을 심볼 슬라이서(129)로 출력한다. 위상 복조 신호(131)는 심볼 슬라이서(129)에 대한 수신 데이터 신호로서 사용되기도 한다. 여기서 심볼 슬라이서는 처리기(121)에 의해 사용하기 위해 심볼 신호(133)를 출력한다. 처리기(121)는 심볼 신호(133)를 사용자 인터페이스(125)에 대한 음성 및/또는 데이터로 포맷(format)시킨다. 사용자 인터페이스(125)는 마이크로폰, 스피커 및 키패드를 내장하고 있다.
RF 신호를 휴대용 무선 전화기(101)에서 고정국의 송수신기(103)로 송신하는 경우, 사용자 인터페이스(125)로부터의 음성 및/또는 데이터 신호는 처리기(121)에 의해 처리된다. 처리된 신호는 송신기(109)로 입력된다. 송신기(109)는 그 처리된 신호를 RF 전기 신호로 변환한다. RF 전기 신호는 RF 신호로 변환되어 안테나(105)에 의해서 출력된다. RF 신호는 고정국의 송수신기(103)에 의해 수신되고, 지상 통신선 전화 신호와 연결(interface)된다.
제2도는 자동 검출기 출력에서의 π/4 사분 위상 쉬피트 킹(quadrature phase shift keying: QPSK) 신호에 대한 일 예를 도시하는 도면이다. 이 신호는 위상 복조 신호(131)에 데이터 출력을 나타낸다. 송수신기(103) 및 휴대용 무선 전화기(101)간에 전송되는 심볼의 정확한 회복을 위해서, 샘플링 클럭(139)은 제2도에 예시된 바와 같이 최적의 샘플링 지점에서 또는 그 근처에서 수신 데이터 신호(131)를 샘플링해야 한다.
최적의 위치 이외의 지점에서 샘플링하는 것은 비트 에러 레이트(bit error rate: BER)의 성능 저하는 야기시킬 수 있다.
제3도는 양호한 실시예에서 사용된 클럭 회복 회로(127)의 상세한 블록도이다. 클럭 회복 회로는 위상 복조기 출력 신호 y(t)(131)를 사용해서 클럭 신호를 회복한다. 양호한 실시예에서, 클럭 회복 회로(331)는 4개의 개개의 클럭 신호(339,341,343,345)를 발생한다. 이 클럭도드 은 위상 복조기 출력 신호 y(t)(131)를 샘플링하고 유지(sample and hold)하는데 사용된다.
본 발명의 다른 동등하고 충분한 구현에서는 둘 이상의 클럭 신호를 발생하는 본 발명에 따른 위상 조정을 수행할 수 있다.
양호한 실시예에서, 제4도는 4개의 클럭 신호와 관련된 위상들을 도시하고 있다. 적지 클럭 신호(ON-TIME clock signal(OT): 405)는 각 심볼 간격마다 한번의 클럭 펄스를 갖는다. 조각(早刻) 클럭 신호(EARLY(E): 407)는 적시 신호(405)의 간격과 동일한 간격으로 클럭 신호를 발생하지만, 적시 신호(405)보다 1/8 심볼 간격만큼 앞으로 위상 천이된다. 지각(遲刻) 클럭 신호(LATE clock signal(L): 403)는 적시 신호(405)와 주파수는 같고 위상은 적시 신호보다 1/8 심볼 간격만큼 뒤로 천이된다. 반(半) 심볼 오프셋 클럭 신호(HALF-SYMBOL OFFSET clock signal(HSO): 401)는 적시 신호와 주파수가 동일하고 1/2 심볼 간격만큼 천이된다. 위상 오프셋을 변경시킴으로써 기타의 동등하고 충분한 구현예들이 사용될 수 있지만, 그들은 여전히 본원에서 공개된 본 발명의 기본 개념내에서 고려될 수 있다.
이들 클럭 신호들은 샘플 및 홀드 회로(303,305,307,309)로 위상 복조기 출력 신호(131)를 샘플링하는데 사용된다. 이어서, 이들 샘플된 위상들은 에러신호(347,349,451,353)를 형성하기 위해 슬라이서와 가산기의 조합에 입력된다. 에러 신호는 샘플된 검출기 출력 신호 및 최근접의 해당 판정 지점 즉, 슬라이서 출력간의 차를 얻음으로써 형성된다.
에러 신호(347,349,351,353)는 샘플링 위상 조정 회로(327)에 입력된다. 샘플링 위상 조정 회로(327)는 적시 샘플링 지점에서의 에러를 최소화하기 위해 4개의 심볼 클럭을 전진 또는 후진(advance or retard)시키는데 사용된다. 만일 에러 신호가 샘플링 위상을 변경시킬 필요가 있음을 표시한다면, 샘플링 위상 조정 회로(327)는 세 개의 가능한 클럭 조정 명령, 즉 조각(早刻) 이동(move early), 지각(遲刻) 이동(move late) 또는 반(半) 심볼 이동(move half symbol)중 하나를 출력한다. 조각(早刻) 이동 명령은 4개의 심볼 클럭(339,341,343,345) 모두를 1/8 심볼 간격만큼 전진(advance) 시킨다(앞으로 가게한다). 지각(遲刻) 이동 명령은 4개의 심볼 클럭 모두를 1/8 심볼 간격만큼 후진(retard)시킨다(뒤로 가게한다). 마찬가지로, 반(半)심볼 이동 명령은 4개의 심볼 클럭 모두를 1/2 심볼 간격만큼 천이시킨다. 클럭 발생 회로(331)는 제1도의 심볼 슬라이서(129)에 의해 사용되는 샘플링 클럭 신호(139)라고 칭하는 부가의 적시 클럭도 출력한다.
설명의 편의를 위해서, 제3에는 4개의 개개의 슬라이서들이 도시되어 잇다. 동등하고 충분한 실시예는 심볼 슬라이스(129) 및 적시 심볼 슬라이서(313)를 조합함으로써 클럭 회복에 필요한 회로를 줄일 수 있다.
제5도의 불균일한 샘플링 클럭(501)은 위상 복조기(119)내에서 위상을 샘플링하는데 사용한다. 이 클럭은 4개의 개별적인 클럭(401,403,405 및 407)을 OR 연산 (ORing)함으로써 형성된다.
종래의 위상 조정 기술은 에러 신호로부터 직접 결정되는 바와 같이 최소의 평균 에러 크기를 갖는 샘플링 위상을 선택한다. 페이드 또는 신호 드롭아웃이 심할 경우에는, 모든 샘플링 위상이 유사한 에러신호를 일으킨다. 그에 따라서, 종래의 위상 조정 기술은 에러 신호의 샘플링 위상을 불규칙하게(randomly) 선택한다. 이 불규칙 위상 선택으로 인해, 비트 에러, 동기 이탈 및 잠재적으로 통화 두절(dropped call)이 발생되기도 한다.
양호한 실시예에서, 위상 조정 회로(327)는 어떤 다른 샘플링 위상이 나머지 샘플링 위상들보다 충분히 작은 평균 에러 크기를 만들어낼 때까지 현재의 샘플링 위상을 유지한다. 그 결과, 낮은 신호 대 잡음비 상태에서 변경하지 않는 샘플링 위상으로 된다. 샘플링 지점 조정을 위한 향상된 판정 규칙은 제6도의 블록도로 구현된다.
양호한 실시예에서, 상기 회로는 조각(早刻) 이동, 지각(遲刻) 이동, 또는 반(半) 심볼 이동을 결정한다. 이 위상 조정 기술은 단지 조각(早刻) 및 지각(遲刻) 클럭 조정을 허용하는 상당히 전통적인 클럭 회복 루프에도 적용될 수 있고 또한 다른 어떤 동등하고 충분한 클럭 회복 회로에도 적용될 수 있다.
제6도는 양호한 실시예의 향상된 위상 조정 기술을 예시하는 블록도이다. 샘플링 위상 조정 회로(327)의 제1기능은 블록(401,403,405,407)내에서 각 에러 신호(347,349,351,353)의 크기를 결정하는 것이다. 다음에, 최소의 에러 크기 신호가 선택되어 최소 에러값을 호출한다. 4개의 에러 신호(347,349,351,353) 각각으로부터 이 최소 에러값을 빼고, 그 결과 4개의 정규화된 에러 크기 신호를 얻는다. 이어서, 각 샘플링 위상에 대해 에러 크기와 최소 에러 크기를 비교하는 함수로써 3레벨 판정을 행한다.
제7도의 도표(700)는 3레벨 슬라이서 블록(419,421,423,425)에서 이용되는 논리를 정의한다. 만일 에러 크기 신호가 최소값에 충분히 근접하거나 정규화된 에러 크기가 임계값 △1이하이면, 해당하는 카운터가 증분(increament)된다. 만일 에러 크기가 최소값에 비해 크거나, 정규화된 에러 크기가 제2임계 △2보다 크다면, 해당하는 카운터는 감분(decreament)된다. 끝으로, 만일 정규화된 에러 크기가 중간 영역내에 있고, 제1임계 △1보다 크며, 제2임계 △2보다 작거나 같다면, 카운터는 일정하게 유지된다.
미리 설정된 양(+)의 임계값에 도달하기 위해 4개의 카운터(433,431,429,427)중 첫 번째 카운터는 그의 에러 크기가 다른 세 개의 샘플링 위상들의 크기보다 일관되게 작게 표시된다. 그러므로, 적당한 클럭 조정 판정이 그때 행해진다. 이것은 블록도에 있어서 카운터의 출력값을 비교기(435,437,439,441)로 입력시킴으로써 실행된다. 여기서, 카운터의 출력값은 미리 설정된 임계값 T와 비교된다. 만일 카운터들중 하나가 그 임계값에 도달하면, 모든 카운터(433,431,429,427)가 0으로 리세되어, 위상 조정 회로에 대한 평균화 처리(averaging process)를 다시 시작한다. 리셋 기능은 4입력 OR 게이트(443)내에서 4개의 비교기에 출력들을 OR 연산(ORing)함으로써 구현되고, 상기 OR 게이트는 그때 4개의 카운터(433,431,429,427)의 각각의 리셋입력에 결합된다. 제1비교기(435)의 출력은 조가(早刻)이동 위상 조정 신호(355)와 같다. 제2비교기(437)의 출력은 소망의 위상을 이미 얻었기 때문에 천이 신호에 결합되지 않는다. 제3비교기(439)의 출력은 지각(遲刻) 이동 위상 조정 신호인 제3도의 신호(357)이다. 제4비교기(441)의 출력은 반(半) 심볼 이동 위상 조정 신호(359)이다.
페이드 또는 신호 드롭아웃이 심각할 경우에, 4개의 에러 신호는 불규칙하지만 동일하게 분포될 것이다(the four error signal will be random and identically distributed). 그 결과, 양호한 실시예에 있어서 각 샘플링 위상의 에러 크기는 약 3:1의 비율로 최소값과 동일할 때보다 최소값을 초과할때가 많다. 따라서, 제7도에서 제1임계 레벨 △1 및 제2임계 레벨 △2를 적당하게 선택하면, 모든 카운터는 중분될 때마다 감분 될 때가 많다. 그러므로, 모든 카운터는 신호 드롭아웃 또는 깊은 페이드 기간동안 양(+)의 임계값 T에 도달하지 않고 따라서 샘플링 위상 변경하지 않는다.
이제까지, 이 위상 조정 기술의 페이딩 성능을 시험(simulate)해 보고, 전술된 보다 종래의 조각(早刻)/지각(遲刻) 기술과 비교해 보았다. 보다 확실하게 편견없는 비교를 하기 위해서, 두 개의 루프 임계값이 심볼레이트의 0.001배와 같은 동일한 추적 대역폭을 만들어내도록 선택된다.
제8도는 첫 번째 성능 검사 결과를 도시한 것이다. 이 검사는 깊은 페이드(deep fade)동안에 클럭 회복 회로가 샘플링 위상을 유지할 수 있는 시간 길이를 조사했다. 이 조사는 샘플링 위상을 정확한 값으로 초기화한 후 신호를 제거하는 방식으로 진행되었으므로, 루프는 열 잡음(thermal noise)에 관하여 엄격하게 동작했다. 결과들은 심볼 시간의 4분의 1을 초과하는 클럭 위상 에러대 신호 드롭아웃 후의 시간의 확률을 나타내고 있다 도표(801)는 종래의 조각(早刻)/지각(遲刻) 방법을 예시하며, 도표(803)는 본 발명의 결과를 예시한다. 결과들이 나타내고 있는 바와 같이, 본 발명은 샘플링 위상을 꽤 잘 유지하고 있는 반면, 종래 기술은 불과 300개의 심볼 이우에는 정확한 샘플링 상당히 벗어난다. 따라서, 두 개의 루프가 동일한 추적능력을 제공하고 있다고는 하지만, 본원에서 설명된 클럭 조정 회로는 페이드 기간에 걸쳐서 샘플링 위상을 유지하는 일을 상당히 양호하게 수행하고 있다.
제9도는 두 번째 성능 평가를 도시하고 있다. 이 평가는 10Hz 레일리 페이딩시 초당 42킬로비트의 π/4 QPSK 변조의 경우에 있어서 비트 에러 레이트 대 신호 대 잡음비를 나타내고 있다. 도표(901)는 종래의 조각(早刻)/지각(遲刻) 기술을 나타내며, 도표(903)는 본 발명의 결과는 나타낸다. 이번에도, 두 개의 루프는 20Hz의 동일한 추적 대역폭을 갖는다. 이들 도표들이 나타내고 있는 바와 같이, 제안된 클럭 조정 회로는 이론에 근접한 성능을 제공하는 반면, 종래의 조각(早刻)/지각(遲刻) 접근법(901)은 페이드된 비트 에러 레이트 성능(faded bit error rate performance)을 1% 비트 에러의 가능성으로 약 1.5dB만큼 열화시킨다.
본원에서는 클럭 회복 회로를 갖는 디지털 무선 전화기에 사용하기 위한 위상 조정 회로가 설명된다 본 발명은 어떤 다른 종래의 기술에 의해 요구되는 바와 같은 외부 신호 품질 표시기를 사용함에 따른 복잡한 구성 및 추가 회로 없이도 이전의 설계를 통해서 페이딩에서의 상당한 성능 향상을 제공한다.

Claims (9)

  1. 샘플링 클럭 신호를 발생하는 클럭 회복 회로에서의 위상 조정 방법이며, 상기 샘플링 클럭 신호는 제1수신 신호의 품질을 나타내는 진폭을 갖는 제1 및 제2에러 신호 및 위상을 갖고, 상기 제1 및 제2에러 신호는 해당하는 제1 및 제 2 카운터값을 갖는 상기 위상 조정 방법에 있어서, 상기 제1 및 제 2에러 신호를 정규화하는 정규화 단계와, 제1 및 제 2정규화 에러 크기 신호를 형성하는 형성 단계와, 상기 제1 및 제 2정규화 에러 크기 신호를 처리하는 처리 단계와, 상기 처리 단계에 응답해서 상기 샘플링 클럭 신호의 소망의 위상을 결정하는 결정 단계와, 상기 소망의 위상에 응답해서 상기 샘플링 클럭 신호의 위상을 천이시키는 천이 단계 및, 상기 소망의 위상에 응답해서 상기 샘플링 클럭 신호의 위상을 유지하는 유지 단계를 구비하는 것을 특징으로 하는 위상 조정 방법.
  2. 제1항에 있어서, 상기 처리 단계는, 상기 제1 및 제 2정규화 에러 크기 신호를 제1임계값과 비교하는 제1비교 단계와, 상기 제1임계값보다 적은 상기 제1 및 제 2정규화 에러 크기 신호에 응답해서 상기 제1 및 제 2의 해당하는 카운터값을 변경시키는 제1변경 단계와, 상기 제1 및 제2정규화 에러 크기값을 제2임계값과 비교하는 제2비교 단계와, 상기 제2임계값보다 큰 상기 제1 및 제 2정규화 에러 크기값을 제2임계값과 제1 및 제 2의 해당하는 카운터값을 변경시키는 제2변경 단계 및, 상기 제1 및 제 2의 해당하는 카운터값을 제3임계값과 비교하는 비교 단계와, 상기 비교 단계에 응답해서 상기 샘플링 클럭 신호의 소망의 위상을 결정하는 결정 단계를 더 구비하는 것을 특징으로 하는 위상 조정 방법.
  3. 제2항에 있어서, 상기 제1변경 단계는 상기 제1 및 제2의 해당하는 카운터값을 증분시키는 증분 단계를 더 구비하는 위상 조정 방법.
  4. 제2항에 있어서, 상기 제2변경 단계는 상기 제1 및 제2의 해당하는 카운터값을 감분시키는 감분 단계를 더 구비하는 위상 조정 방법.
  5. 샘플링 클럭 신호를 발생하는 클럭 회복 회로에 대한 위상 조정 장치이며, 상기 샘플링 클럭 신호는 제1수신 신호의 품질을 나타내는 진폭을 갖는제1 및 제2 에러 신호 및 위상을 갖고, 상기 제1 및 제2에러 신호는 해당하는 제1 및 제2카운터 값을 갖는 상기 위상 조정 장치에 있어서, 상기 제1 및 제2에러 신호를 정규화하는 수단과, 제1 및 제2정규화 에러 크기 신호를 형성하는 수단과, 상기 제1 및 제2정규화 에러 크기신호를 처리하는 수단과, 상기 처리 수단에 응답해서 상기 샘플링 클럭 신호의 소망의 위상을 결정하는 수단과, 상기 소망의 위상에 응답해서 상기 샘플링 클럭 신호의 위상을 천이시키는 수단 및 상기 소망의 위상에 응답해서 상기 샘플링 클럭 신호의 위상을 유지하는 수단을 구비하는 것을 특징으로 하는 위상 조정 장치.
  6. 제5항에 있어서, 상기 처리 수단은, 상기 제1 및 제 2정규화 에러 크기 신호를 제1임계값과 비교하는 제1비교 단계와, 상기 제1임계값보다 적은 상기 제1 및 제 2정규화된 에러 크기 신호에 응답해서 상기 제1 및 제2의 해당하는 카운터값을 변경시키는 제1변경 수단과, 상기 제1 및 제2정규화 에러 크기값을 제2임계값과 비교하는 제2비교 수단과, 상기 제2임계값보다 큰 상기 제1 및 제2정규화 에러 크기 신호에 응답해서 상기 제1 및 제2의 해당하는 카운터값을 변경시키는 제2변경 수단 및, 상기 제1 및 제 2의 해당하는 카운터값을 제3임계값과 비교하는 제3비교 수단과, 상기 비교 수단에 응답해서 상기 샘플링 클럭 신호의 소망의 위상을 결정하는 결정 단계를 더 구비하는 것을 특징으로 하는 위상 조정 장치.
  7. 제6항에 있어서, 상기 제1변경 단계는 상기 제1 및 제2의 해당하는 카운터값을 증분시키는 증분 단계를 더 구비하는 위상 조정 장치.
  8. 제6항에 있어서, 상기 제2변경 단계는 상기 제1 및 제2의 해당하는 카운터값을 감분시키는 감분 단계를 더 구비하는 위상 조정 장치.
  9. 무선 송수신기가 수신 데이터 신호를 수신하고 있을 때 상기 수신 데이터 신호와 동기되고, 상기 데이터 신호가 수신되지 않을 때 주어진 시간동안 계속적으로 비트 동기를 유지하는 출력 클럭 신호를 제공하기 위한 클럭 회복 회로를 포함하는 무선 전화기에 있어서, 변조된 데이터 신호를 갖는 무선 주파수 (RF) 신호를 수신하고, 상기 수신 데이터 신호를 제공하기 위해 상기 RF 신호를 복조하는 수단과, 제1 및 제2에러 신호를 발생하는 수단과, 상기 제1 및 제2에러 신호를 정규화하고, 제1 및 제2정규화 에러 크기 신호를 형성하는 수단과, 상기 제1 및 제2정규화 에러 신호를 처리하는 수단과, 상기 처리 수단에 응답해서 상기 출력 클럭 신호의 소망의 위상을 결정하는 수단과, 상기 소망의 위상에 응답해서 상기 출력 클럭 신호의 위상을 천이하는 수단 및, 상기 소망의 위상에 응답해서 상기 샘플링 클럭 신호의 위상을 유지하는 수단을 구비하는 것을 특징으로 하는 무선 전화기.
KR1019930703461A 1992-03-26 1993-01-21 클럭 회복 회로에 사용하기 위한 위상 조정 방법 및 장치 KR970000062B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US07/858,272 US5247544A (en) 1992-03-26 1992-03-26 Phase adjustment method and apparatus for use in a clock recovery circuit
US858,272 1992-03-26
PCT/US1993/000410 WO1993019547A1 (en) 1992-03-26 1993-01-21 Phase adjustment method and apparatus for use in a clock recovery circuit

Publications (1)

Publication Number Publication Date
KR970000062B1 true KR970000062B1 (ko) 1997-01-04

Family

ID=25327926

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930703461A KR970000062B1 (ko) 1992-03-26 1993-01-21 클럭 회복 회로에 사용하기 위한 위상 조정 방법 및 장치

Country Status (7)

Country Link
US (1) US5247544A (ko)
JP (1) JP3116377B2 (ko)
KR (1) KR970000062B1 (ko)
CA (1) CA2102194C (ko)
CZ (1) CZ283937B6 (ko)
GB (1) GB2273406B (ko)
WO (1) WO1993019547A1 (ko)

Families Citing this family (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0817375B2 (ja) * 1992-09-11 1996-02-21 日本電気株式会社 サンプリング位相抽出回路
US5541961A (en) * 1994-08-15 1996-07-30 At&T Corp. Digitally controlled high resolution hybrid phase synthesizer
US5799039A (en) * 1994-09-19 1998-08-25 Motorola, Inc. Method and apparatus for error mitigating a received communication signal
US5499273A (en) * 1995-05-11 1996-03-12 Motorola, Inc. Method and apparatus for symbol clock recovery from signal having wide frequency possibilities
GB2333214A (en) 1998-01-09 1999-07-14 Mitel Semiconductor Ltd Data slicer
US6377642B1 (en) 1999-02-26 2002-04-23 Cisco Technologies, Inc. System for clock recovery
EP1091519A1 (en) * 1999-10-05 2001-04-11 Lucent Technologies Inc. Clock and data recovery circuit
US6552619B2 (en) * 2001-02-05 2003-04-22 Pmc Sierra, Inc. Multi-channel clock recovery circuit
US6785622B2 (en) * 2001-10-29 2004-08-31 Agilent Technologies, Inc. Method and apparatus for performing eye diagram measurements
US7154979B2 (en) * 2001-10-31 2006-12-26 Intel Corporation Timing recovery with variable bandwidth phase locked loop and non-linear control paths
US7221723B2 (en) * 2001-11-27 2007-05-22 Agilent Technologies, Inc. Multi-phase sampling
US6920622B1 (en) * 2002-02-28 2005-07-19 Silicon Laboratories Inc. Method and apparatus for adjusting the phase of an output of a phase-locked loop
US7421050B2 (en) * 2004-10-14 2008-09-02 Agere Systems Inc. Parallel sampled multi-stage decimated digital loop filter for clock/data recovery
TWI447840B (zh) * 2004-11-15 2014-08-01 尼康股份有限公司 基板搬運裝置、基板搬運方法以及曝光裝置
JP2008294730A (ja) * 2007-05-24 2008-12-04 Sony Corp 信号処理装置および方法、並びにプログラム
US8407511B2 (en) * 2008-08-28 2013-03-26 Agere Systems Llc Method and apparatus for generating early or late sampling clocks for CDR data recovery
JP4623216B2 (ja) * 2009-02-09 2011-02-02 ソニー株式会社 信号処理装置、及び信号処理方法
JP6032080B2 (ja) * 2013-03-22 2016-11-24 富士通株式会社 受信回路及び受信回路の制御方法
KR102403623B1 (ko) * 2017-08-18 2022-05-30 삼성전자주식회사 클록 신호들 사이의 스큐를 조절하도록 구성되는 전자 회로

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4376309A (en) * 1981-05-29 1983-03-08 Bell Telephone Laboratories, Incorporated Method and apparatus for signal-eye tracking in digital transmission systems
US4667333A (en) * 1983-12-22 1987-05-19 Motorola, Inc. Automatic clock recovery circuit
US4815103A (en) * 1987-10-29 1989-03-21 American Telephone And Telegraph Company Equalizer-based timing recovery
CA1305768C (en) * 1987-11-16 1992-07-28 Masanobu Arai Digital signal receiving circuit with means for controlling a baud rate sampling phase by a power of sampled signals
US4953185A (en) * 1988-10-05 1990-08-28 Motorola Inc. Clock recovery and hold circuit for digital TDM mobile radio

Also Published As

Publication number Publication date
JPH06508494A (ja) 1994-09-22
CA2102194C (en) 1998-11-24
CZ283937B6 (cs) 1998-07-15
GB2273406B (en) 1995-10-25
GB2273406A (en) 1994-06-15
GB9322408D0 (en) 1994-01-26
US5247544A (en) 1993-09-21
CA2102194A1 (en) 1993-09-27
JP3116377B2 (ja) 2000-12-11
WO1993019547A1 (en) 1993-09-30
CZ256493A3 (en) 1994-03-16

Similar Documents

Publication Publication Date Title
KR970000062B1 (ko) 클럭 회복 회로에 사용하기 위한 위상 조정 방법 및 장치
US5259005A (en) Apparatus for and method of synchronizing a clock signal
JP2532784B2 (ja) セルラ―移動無線システム内で専用制御チャンネルおよびこれに関連する基地局を選択する方法
KR100597020B1 (ko) 대역-확산 디지털 송신을 위한 병렬 상관기를 갖는 수신기
US5323421A (en) Method and apparatus of estimating channel quality in a receiver
EP1142189B1 (en) Systems and methods for acquiring synchronization using dual detection thresholds
US5255292A (en) Method and apparatus for modifying a decision-directed clock recovery system
US6452914B2 (en) Mobile TDMA/GSM system which uses a plurality of bits for the steal symbols/flags
US5956376A (en) Apparatus for varying a sampling rate in a digital demodulator
JP4835172B2 (ja) 無線通信機及びその自動周波数制御方法
EP1361716A2 (en) Insertion of pilot symbols
GB2370470A (en) Estimating signal quality from orthogonal re-encoded symbol vectors
KR100871045B1 (ko) 수신기 및 이의 초기 동기화 방법
JP4449259B2 (ja) Afc回路
EP1191719A2 (en) Method and apparatus for signal quality estimation in a communication system
JP2000183988A (ja) 復調回路
JPH08288971A (ja) ディジタル無線受信端末
JPH0846652A (ja) 復調装置
JPH11340896A (ja) 同期制御装置
JPH0964726A (ja) ビット同期装置

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20021230

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee