KR960005797A - 반도체소자 배선 형성방법 - Google Patents
반도체소자 배선 형성방법 Download PDFInfo
- Publication number
- KR960005797A KR960005797A KR1019940018078A KR19940018078A KR960005797A KR 960005797 A KR960005797 A KR 960005797A KR 1019940018078 A KR1019940018078 A KR 1019940018078A KR 19940018078 A KR19940018078 A KR 19940018078A KR 960005797 A KR960005797 A KR 960005797A
- Authority
- KR
- South Korea
- Prior art keywords
- nitride film
- titanium
- titanium nitride
- film
- depositing
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76841—Barrier, adhesion or liner layers
- H01L21/76853—Barrier, adhesion or liner layers characterized by particular after-treatment steps
- H01L21/76855—After-treatment introducing at least one additional element into the layer
- H01L21/76856—After-treatment introducing at least one additional element into the layer by treatment in plasmas or gaseous environments, e.g. nitriding a refractory metal liner
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76841—Barrier, adhesion or liner layers
- H01L21/76843—Barrier, adhesion or liner layers formed in openings in a dielectric
- H01L21/76847—Barrier, adhesion or liner layers formed in openings in a dielectric the layer being positioned within the main fill metal
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Plasma & Fusion (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
배선 형성방법이 개시되어 있다. 개구부를 포함하는 절연막이 형성되어 있는 반도체 기판상에 티타늄을 증착하여 티타늄막을 형성하고, 상기 티타늄막을 질화시켜 제1티타늄질화막을 형성한 다음, 제1티타늄질화막 상에 제2티타늄질화막을 형성하고, 상기 결과를 상에 금속을 증착하여 금속층을 형성한다. 화학기상증착방법으로 티타늄질화막을 증착하기 전에 하부의 티타늄막을 질화시킴으로써 단차도포성이 우수하고 기공이 없는 콘택 매몰은 물론, 결합물질의 생성을 방지하여 낮은 콘택저항을 갖는 신뢰성 있는 금속배선 형성이 가능하다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제2A도 내지 제2F도는 본 발명에 의한 금속배선 형성방법의 일 예를 설명하기 위한 단면도들이다.
Claims (4)
- 개구부를 포함하는 절연막이 형성되어 있는 반도체 기판 상에 티타늄을 증착하여 티타늄막을 형성하는 단계; 상기 티타늄막을 질화시켜 제1티타늄질화막을 형성하는 단계; 및 상기 결과물 상에 금속을 증착하여 금속층을 형성하는 단계를 구비하는 것을 특징으로 하는 반도체소자 금속배선 형성방법.
- 제1항에 있어서, 상기 제1티타늄질화막 상에 제2티타늄질화막을 형성하는 단계를 구비하는 것을 특징으로 하는 반도체소자 금속배선 형성방법.
- 제1항에 있어서, 상기 제1티타늄질화막은methylhydrazine 또는 diemethylhydrazine 을 사용하여 형성하는 것을 특징으로 하는 반도체소자 금속배선 형성방법.
- 제1항에 있어서, 상기 제1티타늄질화막은 200~700℃온도에서 형성하는 것을 특징으로 하는 반도체소자 금속배선 형성방법.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019940018078A KR0150989B1 (ko) | 1994-07-26 | 1994-07-26 | 반도체소자 배선 형성방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019940018078A KR0150989B1 (ko) | 1994-07-26 | 1994-07-26 | 반도체소자 배선 형성방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR960005797A true KR960005797A (ko) | 1996-02-23 |
KR0150989B1 KR0150989B1 (ko) | 1998-12-01 |
Family
ID=19388826
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019940018078A KR0150989B1 (ko) | 1994-07-26 | 1994-07-26 | 반도체소자 배선 형성방법 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR0150989B1 (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100480582B1 (ko) * | 1998-03-10 | 2005-05-16 | 삼성전자주식회사 | 반도체장치의배리어막형성방법및이를이용한금속배선형성방법 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100451493B1 (ko) * | 1998-09-02 | 2004-12-04 | 주식회사 하이닉스반도체 | 반도체소자의금속배선형성방법 |
-
1994
- 1994-07-26 KR KR1019940018078A patent/KR0150989B1/ko not_active IP Right Cessation
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100480582B1 (ko) * | 1998-03-10 | 2005-05-16 | 삼성전자주식회사 | 반도체장치의배리어막형성방법및이를이용한금속배선형성방법 |
Also Published As
Publication number | Publication date |
---|---|
KR0150989B1 (ko) | 1998-12-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR860700312A (ko) | 집적회로 소자용 확산 장벽층 및 그 형성방법 | |
KR960005797A (ko) | 반도체소자 배선 형성방법 | |
KR950004499A (ko) | 반도체 장치의 금속배선 형성방법 | |
KR910010625A (ko) | 반도체 장치의 제조방법 | |
KR910010667A (ko) | 접속형성방법 | |
KR950025868A (ko) | 반도체 소자의 비트라인 형성방법 | |
KR960043049A (ko) | 반도체 소자의 절연막 형성방법 | |
KR950034526A (ko) | 고부하저항 제조방법 | |
KR980005677A (ko) | 반도체 소자의 실리사이드 형성방법 | |
KR970043359A (ko) | 티타늄 질화물 박막의 형성방법 및 그 방법에 따라 형성된 티타늄 질화물 박막 | |
KR970052242A (ko) | 반도체 소자의 금속배선 형성방법 | |
KR960042957A (ko) | 반도체 소자의 확산방지층 형성방법 | |
KR960019524A (ko) | 반도체 소자의 금속배선 형성 방법 | |
KR970067645A (ko) | 반도체 소자의 금속층 형성 방법 | |
KR970072313A (ko) | 반도체 금속박막의 배선방법 | |
KR950021135A (ko) | 반도체 장치 및 그의 제조방법 | |
KR970024013A (ko) | 반도체 소자의 금속배선 형성방법 | |
KR970052975A (ko) | 반도체 소자의 층간 절연막 형성 방법 | |
KR970052186A (ko) | 반도체 소자 제조 방법 | |
KR940001277A (ko) | 반도체장치의 제조방법 | |
KR970052300A (ko) | 반도체소자의 장벽금속 형성방법 | |
KR930024100A (ko) | 반도체소자의 금속배선 형성방법 | |
KR960039282A (ko) | 반도체 소자의 배선 제조방법 | |
KR970018115A (ko) | 반도체 소자의 금속배선 형성방법 | |
KR960026264A (ko) | 반도체 소자의 금속층 형성방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20080602 Year of fee payment: 11 |
|
LAPS | Lapse due to unpaid annual fee |