KR960002024A - 로직lsi - Google Patents

로직lsi Download PDF

Info

Publication number
KR960002024A
KR960002024A KR1019950014572A KR19950014572A KR960002024A KR 960002024 A KR960002024 A KR 960002024A KR 1019950014572 A KR1019950014572 A KR 1019950014572A KR 19950014572 A KR19950014572 A KR 19950014572A KR 960002024 A KR960002024 A KR 960002024A
Authority
KR
South Korea
Prior art keywords
operating frequency
changing
information
modules
logic lsi
Prior art date
Application number
KR1019950014572A
Other languages
English (en)
Other versions
KR100341936B1 (ko
Inventor
고지 노구찌
기요까즈 니시오까
신야 오바
스스무 나리따
Original Assignee
가나이 쯔또무
가부시끼가이샤 히다찌세이사꾸쇼
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 가나이 쯔또무, 가부시끼가이샤 히다찌세이사꾸쇼 filed Critical 가나이 쯔또무
Publication of KR960002024A publication Critical patent/KR960002024A/ko
Application granted granted Critical
Publication of KR100341936B1 publication Critical patent/KR100341936B1/ko

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/324Power saving characterised by the action undertaken by lowering clock frequency
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/04Generating or distributing clock signals or signals derived directly therefrom
    • G06F1/08Clock generators with changeable or programmable clock frequency
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/32Means for saving power
    • G06F1/3203Power management, i.e. event-based initiation of a power-saving mode
    • G06F1/3234Power saving characterised by the action undertaken
    • G06F1/3287Power saving characterised by the action undertaken by switching off individual functional units in the computer system
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02DCLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
    • Y02D10/00Energy efficient computing, e.g. low power processors, power management or thermal management

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • Design And Manufacture Of Integrated Circuits (AREA)
  • Microcomputers (AREA)
  • Information Transfer Systems (AREA)

Abstract

마이크로컴퓨터, 싱글칩마이크로컴퓨터, 디지탈신호처리프로세서 등의 로직 LSI에 관한 것으로서, 종래의 소프트웨어처리에 의한 동작주파수의 동적제어와 같은 정도의 자유도로 처리프로세서의 부하를 증가시키는 일없이 또한 어떠한 경우에 있어서도 고속으로 동작주파수를 동적으로 제어할 수 있는 기술을 제공하기 위하여 CPU 등의 다수의 모듈이 동일칩내에 내장되는 로직LSI에 있어서 동작주파수를 변경하는 조건, 동작주파수를 변경하는 모듈의 지정정보 및 변경하는 동작주파의 지정정보를 기억수단에 기억하고, 순차 입력되는 로직 LSI의 상태와 기억수단의 동작주파수를 변경하는 조건을 비교하고, 비교결과가 일치한 경우에 그것에 대응하는 동작주파수의 변경명령정보를 다수의 모듈로 출력한다. 다수의 모듈에서는 기준클럭신호에 동기해서 다수의 내부클럭신호를 생성하고, 변경명령정보에 따라 다수의 내부클럭신호중에서 내부클럭신호를 선택하는 구성으로 하였다.
이러한 구성에 의해, 보다 저소비전력으로 응답선능이 좋은 시스템의 실현과 배선면적을 억제하여 칩사이즈를 작게 할 수 있고 재설계작업량을 경감할 수 있는 효과가 있다.

Description

로직LSI
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 1실시예인 로직LSI의 개략적인 전체구성을 도시한 블럭도.

Claims (2)

  1. CPU 등의 다수의 모듈이 동일칩내에 내장되는 로직LSI에 있어서, 상기 다수의 모듈에 기준클럭신호를 공급하는 기준클럭생성회로, 동작주파수를 변경하는 조건과 동작주파수를 변경하는 조건마다의 동작주파수를 변경하는 모듈의 지정정보 및 변경하는 동작주파수의 지정정보를 기억하는 기억수단, 순차 입력되는 로직LSI의 상태와 상기 기억수단의 동작주파수를 변경하는 조건을 비교하고, 비교결과가 일치한 경우에 그것에 대응하는 상기 동작주파수를 변경하는 모듈의 지정정보 및 변경하는 동작주파수의 지정정보를 상기 다수의 모듈로 출력하는 동작주파수지정회로, 상기 기억수단에 동작주파수를 변경하는 조건, 동작주파수를 변경하는 모듈의 지정정보, 변경하는 동작주파수의 지정정보를 기억하는 수단 및 상기 다수의 모듈내에 상기 기준클럭신호에 동기해서 다수의 내부클럭신호를 생성하는 내부클럭신호생성회로, 상기 모듈지정정보가 자신모듈의 지정정보인 경우에 상기 변경할 동작주파수의 지정정보를 받는 수단, 상기 다수의 내부클럭신호중에서 상기 변경할동작주파수의 지정정보에 따른 내부클럭신호를 모듈내의 동작에 연동시켜서 선택하는 수단을 갖는 것을 특징으로 하는 로직LSI.
  2. 제1항에 있어서, 싱글칩마이크로컴퓨터 또는 CPU코어내장ASIC인 것을 특징으로 하는 로직LSI.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019950014572A 1994-06-07 1995-06-02 로직lsi KR100341936B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP94-125298 1994-06-07
JP12529894A JP3467631B2 (ja) 1994-06-07 1994-06-07 ロジックlsi

Publications (2)

Publication Number Publication Date
KR960002024A true KR960002024A (ko) 1996-01-26
KR100341936B1 KR100341936B1 (ko) 2002-11-30

Family

ID=14906627

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950014572A KR100341936B1 (ko) 1994-06-07 1995-06-02 로직lsi

Country Status (3)

Country Link
US (1) US5585750A (ko)
JP (1) JP3467631B2 (ko)
KR (1) KR100341936B1 (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100817978B1 (ko) * 2005-08-31 2008-03-31 가시오게산키 가부시키가이샤 디지털카메라, 동작주파수 설정 프로그램을 기억한기억매체 및 화상처리장치

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5689203A (en) * 1995-11-20 1997-11-18 Geist; Jon Self-calibration circuit for pulse-train tranducer signals
US5821779A (en) * 1996-09-30 1998-10-13 Intel Corporation Constant frequency computer bus
JPH11184554A (ja) * 1997-12-24 1999-07-09 Mitsubishi Electric Corp クロック制御タイプ情報処理装置
US6321342B1 (en) 1999-03-23 2001-11-20 Lsi Logic Corporation Method and apparatus for interfacing circuits that operate based upon different clock signals
JP4373595B2 (ja) * 2000-09-25 2009-11-25 株式会社東芝 コンピュータシステム
JP3884914B2 (ja) 2001-01-30 2007-02-21 株式会社ルネサステクノロジ 半導体装置
JP4691791B2 (ja) * 2001-02-01 2011-06-01 ソニー株式会社 データ処理システム
JP3888070B2 (ja) * 2001-02-23 2007-02-28 株式会社ルネサステクノロジ 消費電力制御インタフェースを有する論理回路モジュール及び該モジュールを記憶した記憶媒体
US7111179B1 (en) 2001-10-11 2006-09-19 In-Hand Electronics, Inc. Method and apparatus for optimizing performance and battery life of electronic devices based on system and application parameters
TWI227398B (en) * 2003-04-15 2005-02-01 Asustek Comp Inc Automatic adjusting device of computer system performance
JP2006318513A (ja) * 2006-09-04 2006-11-24 Renesas Technology Corp 半導体装置
JP2010122960A (ja) * 2008-11-20 2010-06-03 Panasonic Corp アイドル状態検出回路、半導体集積回路、アイドル状態検出方法
JP2019053617A (ja) * 2017-09-15 2019-04-04 株式会社東芝 システムlsiおよびシステムlsiの故障検出方法

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS54105580A (en) * 1978-02-07 1979-08-18 Seiko Epson Corp Crystal oscillation type wristwatch
JPS5775335A (en) * 1980-10-27 1982-05-11 Hitachi Ltd Data processor
JPS60150137A (ja) * 1984-01-13 1985-08-07 Matsushita Electric Works Ltd マイクロコンピユ−タシステム
US4670837A (en) * 1984-06-25 1987-06-02 American Telephone And Telegraph Company Electrical system having variable-frequency clock
US4812733A (en) * 1987-10-27 1989-03-14 Richard Tobey Computer element performance enhancer
JP2570845B2 (ja) * 1988-05-27 1997-01-16 セイコーエプソン株式会社 情報処理装置
US4922212A (en) * 1989-06-05 1990-05-01 Novatel Communications, Ltd. Oscillator temperature compensating circuit using stored and calculated values
US5167024A (en) * 1989-09-08 1992-11-24 Apple Computer, Inc. Power management for a laptop computer with slow and sleep modes
JPH03168818A (ja) * 1989-11-29 1991-07-22 Kyocera Corp コンピュータのクロック制御方式
US5081431A (en) * 1990-01-26 1992-01-14 Nihon Dempa Kogyo Co., Ltd. Digital temperature-compensated oscillator
JP2762670B2 (ja) * 1990-03-30 1998-06-04 松下電器産業株式会社 データ処理装置
JPH03296119A (ja) * 1990-04-13 1991-12-26 Citizen Watch Co Ltd パーソナルコンピュータの消費電力低減装置
US5189314A (en) * 1991-09-04 1993-02-23 International Business Machines Corporation Variable chip-clocking mechanism
US5493684A (en) * 1994-04-06 1996-02-20 Advanced Micro Devices Power management architecture including a power management messaging bus for conveying an encoded activity signal for optimal flexibility
US5451892A (en) * 1994-10-03 1995-09-19 Advanced Micro Devices Clock control technique and system for a microprocessor including a thermal sensor

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100817978B1 (ko) * 2005-08-31 2008-03-31 가시오게산키 가부시키가이샤 디지털카메라, 동작주파수 설정 프로그램을 기억한기억매체 및 화상처리장치

Also Published As

Publication number Publication date
JPH07334267A (ja) 1995-12-22
US5585750A (en) 1996-12-17
JP3467631B2 (ja) 2003-11-17
KR100341936B1 (ko) 2002-11-30

Similar Documents

Publication Publication Date Title
KR960002024A (ko) 로직lsi
KR0142968B1 (ko) 반도체 메모리 장치의 클럭 발생 장치
KR960029960A (ko) 데이타 처리장치
JP2002133867A (ja) 半導体メモリ装置及びこれを含むメモリモジュールを有するシステム
JP4015986B2 (ja) 半導体集積回路装置
US5567900A (en) Electronic tone generator system with CPU and DSP
US7742469B2 (en) Data input circuit and semiconductor device utilizing data input circuit
KR100396885B1 (ko) 고주파 클럭 신호의 주파수를 낮추어 어드레스 및커맨드의 동작 주파수로 사용하고 서로 다른 주파수의클럭 신호들을 수신하는 반도체 메모리 장치, 이를포함하는 메모리 모듈 및 시스템 메모리 모듈
KR0173953B1 (ko) 반도체메모리장치의 내부전원공급장치
JP2001203566A (ja) 半導体装置
KR970017609A (ko) 반도체기억장치
JP2000182371A (ja) 半導体メモリ装置
JPH06350415A (ja) モジュールクロック信号発生回路とエレクトロニクスシステム
JP3166828B2 (ja) 半導体メモリ装置
JPH11306074A (ja) 情報処理装置
JPH11306073A (ja) 情報処理装置
JP3311227B2 (ja) メモリアドレス出力回路
KR0174500B1 (ko) 반도체 칩의 클럭 제어회로
JPH03257608A (ja) マイクロコンピューター
KR0155926B1 (ko) 메모리를 내장한 주문형 반도체 장치
JPH0514180A (ja) I2 lデバイスのインジエクタ供給回路
KR960038995A (ko) 고속동작용 반도체 메모리장치 및 전송라인 형성방법
KR930022205A (ko) 공통메모리 억세스 제어회로
KR970051268A (ko) 반도체 메모리 장치의 내부 클럭 발생 회로
KR20000074477A (ko) 버스 변환기

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee