KR950015987A - 클럭신호 선택방법 및 그 회로 - Google Patents

클럭신호 선택방법 및 그 회로 Download PDF

Info

Publication number
KR950015987A
KR950015987A KR1019930024491A KR930024491A KR950015987A KR 950015987 A KR950015987 A KR 950015987A KR 1019930024491 A KR1019930024491 A KR 1019930024491A KR 930024491 A KR930024491 A KR 930024491A KR 950015987 A KR950015987 A KR 950015987A
Authority
KR
South Korea
Prior art keywords
signal
clock
output
selection
delay
Prior art date
Application number
KR1019930024491A
Other languages
English (en)
Inventor
민병언
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019930024491A priority Critical patent/KR950015987A/ko
Publication of KR950015987A publication Critical patent/KR950015987A/ko

Links

Landscapes

  • Electronic Switches (AREA)

Abstract

본 발명은 클럭신호 선택방법 및 그 회로에 관한 것으로, 서로 다른 주기를 갖는 제1 및 제2클럭신호중 어느 하나를 클럭선택신호에 따라 선택 출력하는 클럭신호 선택에 있어서, 상기 클럭선택신호가 제1상태일 때에는 상기 제2클럭신호에 제어되어 제1지연출력이 발생되고, 상기 클럭선택신호가 제2상태일때는 상기 제1클럭신호에 제어되어 상기 제2지연출력이 발생되는 지연출력발생과정과, 상기 클럭선택신호가 제1상태일 때에는 상기 제1지연출력과 상기 제2클럭신호의 논리곱을 최종 출력으로 출력하고, 상기 클럭신호가 제2상태일때는 상기 제2지연출력과 상기 제1클럭신호의 논리곱을 최종출력으로 출력하는 출력제어과정을 구비하는 클럭신호 선택방법 및 그를 달성하기 위한 클럭신호 선택회로가 제공된다.

Description

클럭신호 선택방법 및 그 회로
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명에 따른 클럭신호 선택회로의 구체회로도.

Claims (6)

  1. 서로 다른 주기를 갖는 제1 및 제2클럭신호중 어느 하나를 클럭선택신호에 따라 선택 출력하는 클럭신호 선택에 있어서, 제1 및 제2신호지연수단으로 구성되며, 상기 클럭선택신호가 제1상태일 때에는 제1신호지연수단이 상기 제1클럭신호에 제어되어 제2신호지연수단의 출력을 입력하고, 상기 클럭선택신호가 제2상태일 때에는 상기 제2신호지연수단이 상기 제1클럭신호에 제어되어 상기 제1신호지연수단의 출력을 입력하는 신호지연부와; 상기 클럭선택신호가 제1상태일 때에는 상기 제1신호지연수단의 출력과 상기 제2클럭신호의 논리곱을 최종 출력으로 출력하고, 상기 클럭신호에 제2상태일 때에는 상기 제2신호지연수단의 출력과 상기 제1클럭신호의 논리곱을 최종출력으로 출력하는 출력제어부를 구비함을 특징으로 하는 클럭신호 선택회로.
  2. 제1항에 있어서, 상기 제1 및 제2클럭신호가 서로 비동기성을 가짐을 특징으로 하는 클럭신호 선택회로.
  3. 제1항에 있어서, 상기 제1 및 제2신호지연수단이, D플립플롭임을 특징으로 하는 클럭신호 선택회로.
  4. 서로 다른 주기를 갖는 제1 및 제2클럭신호중 어느 하나를 클럭선택신호에 따라 선택 출력하는 클릭신호 선택에 있어서, 상기 클럭선택신호가 제1상태일 때에는 상기 제2클럭신호에 제어되어 제1지연출력이 발생되고, 상기 클럭선택신호가 제2상태일 때에는 상기 제1클럭신호에 제어되어 제2지연출력이 발생되는 지연출력발생과정과, 상기 클럭선택신호가 제1상태일 때에는 상기 제1지연출력과 상기 제2클럭신호의 논리곱을 최종 출력으로 출력하고, 상기 클럭신호가 제2상태 일때에는 상기 제2지연출력과 상기 제1클럭신호의 논리곱을 최종출력으로 출력하는 출력제어과정을 구비함을 특징으로 하는 클럭신호 선택방법.
  5. 제4항에 있어서, 상기 제1 및 제2클럭신호가 서로 비동기성을 가짐을 특징으로 하는 클럭신호 선택방법.
  6. 제4항에 있어서, 상기 제1지연출력은 상기 제2지연출력을 제1선택신호의 1주기만큼 지연하여 발생되고, 상기 제2지연출력은 제1지연출력을 제2선택신호의 1주기만큼 지연하여 발생됨을 특징으로 하는 클럭신호 선택방법.
    ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
KR1019930024491A 1993-11-17 1993-11-17 클럭신호 선택방법 및 그 회로 KR950015987A (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019930024491A KR950015987A (ko) 1993-11-17 1993-11-17 클럭신호 선택방법 및 그 회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019930024491A KR950015987A (ko) 1993-11-17 1993-11-17 클럭신호 선택방법 및 그 회로

Publications (1)

Publication Number Publication Date
KR950015987A true KR950015987A (ko) 1995-06-17

Family

ID=66825466

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930024491A KR950015987A (ko) 1993-11-17 1993-11-17 클럭신호 선택방법 및 그 회로

Country Status (1)

Country Link
KR (1) KR950015987A (ko)

Similar Documents

Publication Publication Date Title
KR890009083A (ko) 재기동가능한 멀티바이브레이터
EP0940918A3 (en) Feedback pulse generators
KR910008964A (ko) 분할비율이 변화될 수 있는 주파수 분할회로
KR940006348A (ko) D/a 변환장치 및 a/d 변환장치
KR950015987A (ko) 클럭신호 선택방법 및 그 회로
KR950035137A (ko) 입력신호의 펄스폭 조정방법 및 조정회로
KR970076821A (ko) 래치회로
JPH02124627A (ja) クロックドライバー回路
KR970031294A (ko) 링 전압 제어 발진기
KR0131431Y1 (ko) 신호 디바운스회로
JP2666479B2 (ja) クロック切換回路及びクロック切換方法
JPS6416013A (en) Clock distribution circuit
KR940020661A (ko) 브러쉬레스모터의 제어방법
KR940023021A (ko) 이중 클럭시스템의 클럭신호 선택장치
KR950010326A (ko) 인버터의 다단속도 운전 제어방법
KR950022083A (ko) 디에스쓰리(ds3) 프레임 채널데이타 신호와 채널클럭의 위상정형기
KR960039647A (ko) 가변 지연소자를 가진 펄스 발생기
JPH0548407A (ja) パルス発生回路
KR920019098A (ko) 주파수 카운터 제어회로
KR970053948A (ko) 비동기 입력 펄스의 폭을 확장하는 확장 블럭회로
JPH08122408A (ja) 半導体試験装置の波形整形回路
KR970013694A (ko) 클럭 발생장치
JPH06350417A (ja) 波形生成回路
KR960019979A (ko) 클록 신호 생성 장치
KR960027859A (ko) 수치제어 위상천이 클럭발생기

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination