KR950007168A - 반도체 장치의 캐패시터 전극 제조 방법 - Google Patents
반도체 장치의 캐패시터 전극 제조 방법 Download PDFInfo
- Publication number
- KR950007168A KR950007168A KR1019930016271A KR930016271A KR950007168A KR 950007168 A KR950007168 A KR 950007168A KR 1019930016271 A KR1019930016271 A KR 1019930016271A KR 930016271 A KR930016271 A KR 930016271A KR 950007168 A KR950007168 A KR 950007168A
- Authority
- KR
- South Korea
- Prior art keywords
- pattern
- photoresist
- node
- polysilicon
- electrode
- Prior art date
Links
- 239000003990 capacitor Substances 0.000 title claims abstract description 10
- 239000004065 semiconductor Substances 0.000 title claims abstract description 10
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 5
- 238000000034 method Methods 0.000 title claims abstract 6
- 125000006850 spacer group Chemical group 0.000 claims abstract 5
- 238000007796 conventional method Methods 0.000 claims abstract 2
- 229920002120 photoresistant polymer Polymers 0.000 claims 10
- 239000010408 film Substances 0.000 claims 8
- 229910021420 polycrystalline silicon Inorganic materials 0.000 claims 8
- 229920005591 polysilicon Polymers 0.000 claims 8
- 238000000151 deposition Methods 0.000 claims 5
- 230000004888 barrier function Effects 0.000 claims 2
- 238000005530 etching Methods 0.000 claims 2
- 239000010409 thin film Substances 0.000 claims 2
- 238000000206 photolithography Methods 0.000 claims 1
- 230000000694 effects Effects 0.000 abstract 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 abstract 1
- 229910052710 silicon Inorganic materials 0.000 abstract 1
- 239000010703 silicon Substances 0.000 abstract 1
- 239000000758 substrate Substances 0.000 abstract 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/01—Manufacture or treatment
- H10B12/02—Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
- H10B12/03—Making the capacitor or connections thereto
- H10B12/033—Making the capacitor or connections thereto the capacitor extending over the transistor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/86—Types of semiconductor device ; Multistep manufacturing processes therefor controllable only by variation of the electric current supplied, or only the electric potential applied, to one or more of the electrodes carrying the current to be rectified, amplified, oscillated or switched
- H01L29/92—Capacitors having potential barriers
-
- G—PHYSICS
- G03—PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
- G03F—PHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
- G03F7/00—Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L28/00—Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
- H01L28/40—Capacitors
- H01L28/60—Electrodes
- H01L28/82—Electrodes with an enlarged surface, e.g. formed by texturisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L28/00—Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
- H01L28/40—Capacitors
- H01L28/60—Electrodes
- H01L28/82—Electrodes with an enlarged surface, e.g. formed by texturisation
- H01L28/86—Electrodes with an enlarged surface, e.g. formed by texturisation having horizontal extensions
- H01L28/87—Electrodes with an enlarged surface, e.g. formed by texturisation having horizontal extensions made by depositing layers, e.g. by depositing alternating conductive and insulating layers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L28/00—Passive two-terminal components without a potential-jump or surface barrier for integrated circuits; Details thereof; Multistep manufacturing processes therefor
- H01L28/40—Capacitors
- H01L28/60—Electrodes
- H01L28/82—Electrodes with an enlarged surface, e.g. formed by texturisation
- H01L28/90—Electrodes with an enlarged surface, e.g. formed by texturisation having vertical extensions
- H01L28/91—Electrodes with an enlarged surface, e.g. formed by texturisation having vertical extensions made by depositing layers, e.g. by depositing alternating conductive and insulating layers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B12/00—Dynamic random access memory [DRAM] devices
- H10B12/30—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
- H10B12/31—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor
- H10B12/318—DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells having a storage electrode stacked over the transistor the storage electrode having multiple segments
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Ceramic Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Semiconductor Integrated Circuits (AREA)
- Semiconductor Memories (AREA)
- Electrodes Of Semiconductors (AREA)
Abstract
본 발명은 반도체 장치의 캐패시터 제조방법으로, 먼저 노드전극과 실리콘 기판을 연결하는 콘택홀을 형성시 측벽 스페이서를 성한 후 이를 이용하여 콘택홀을 형성함으로써 콘택홀의 활성영역과의 오버랩 여유를 스페이서 두께의 두배 정도로 크게 하여주고, 노드의 중앙에 콘택홀과 연결된 측벽 스페이서는 터널 구조의 노드 전극 상판을 지지하는 구조물 역할을 하여 이 상판이 붕괴되는 것을 방지하고 동시에 기존의 캐패시터 보다 넓은 유효 면적을 갖게하여 캐패시터의 용량을 증가시키며, 노드 패턴 형성을 위한 포토마스킹 공정을 두 번 실시하게되지만 콘택홀의 폭이 감소하여 미스얼라인(misalign)에 유리하고 평면에서 보면 노드의 넓이가 측벽 스페이서의 두께 만큼 증가하여 공정의 어려움 없이 마스크 크기 보다 노드 면적을 증가하게 하여 캐패시터간의 이격거리를 최소화할 수 있으며, 기존의 방법에 의한 일회의 포토마스크 공정에서 나타나는 코너 효과(corner effect)에 의한 유효 면적의 감소를 방지하여 반도체 소자의 구조적 특성을 월등히 개선할 수 있다.
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제3도는 본 발명에 따른 반도체 장치의 캐패시터 제조 방법.
Claims (2)
- 반도체 장치의 캐패시터 제조 방법에 있어서, 가. 통상적인 방법으로 반도체 등 소자회로를 구성하고, 그 위에 제1절연막(31)을 증착하고 그 위에 제2절연막(32)을 증착하고 다시 그 위에 폴리실리콘막(33)을 형성한 후 그 위에 제3절연막(34)을 증착하고 다시 그 위에 폴리실리콘막(35)을 증착하는 단계와, 나. 상기 폴리실리콘막(35) 위에 포토리지스트를 도포하고 콘택홀 형성용 마스크를 이용한 사진식각공정으로 포토리지스트 패턴을 정의한 후 제2절연막(32)을 식각 방해막으로 이용한 비등방성 식각을 실시하여 영역(a)를 형성한 다음 상기 포토리지스트 패턴을 제거한 후 폴리실리콘을 증착하고 에치백하여 상하 노드 전극 측면 및 노출된 제3절연막(34)측면부위에 측벽 스페이서(37)을 형성하고 이를 이용한 비등방성 식각을 실시하여 콘택홀을 형성하는 단계와, 다. 전표면에 폴리실리콘박막(38)을 증착하여 그 위에 포토리즈스트를 도포한 다음 Y축 방향으로 노드를 정의하기 위한 포토마스크 공정으로 포토리지스트(36)패턴을 정의하는 단계와, 라. 제2절연막(32)을 식각 방해막으로 이용하여 포토리지스트(36) 패턴으로 보호되지 않은 부분을 비등방성 식각으로 제거하여 일차 노드 패턴을 정의하는 단계와, 마. 상기 포토리지스트(36) 패턴을 제거한 후 전표면에 폴리실리콘을 증착한 후 에치백하여 Y축 방향의 노드 전극 패턴 형성으로 노출된 제3절연막(34)의 측면 부위와 상하 노드전극 측면 부위에 측벽 폴리실리콘 스페이서(39)를 형성하는 단계와, 바. 전면에 포토리지스트를 도포한 다음 X축 방향으로 노드를 정의하기 위한 포토마스크공정으로 포토리지스트(36′)패턴을 정의한 후 포토리지스트(36′) 패턴으로 보호되지 않은 부분에 대하여 제2절연막(32)을 식각 장애막으로 이용한 에치백을 실시하여 이차 노드 패턴을 정의하는 단계와, 사. 전표면에 전세를 실시하고 노출된 제3절연막(34)을 제거한 후 전표면에 유전박막(310)을 증착하고 다시 그 위에 플레이트 전극용의 폴리실리콘(311)을 증착하는 단계로 이루어진 반도체 장치의 캐패시터 제조 방법.
- 반도체 장치의 캐패시터 구조 형태에 있어서, 상측전극과 하측전극이 터널형 전극 구조로 되고 하부전극의 대략 중심에서 하부를 연결하는 기둥을 가진 반도체캐패시터에 있어서, 하부로 연결하는 기둥 위로 상층 전극과 하층 전극을 지지함과 아울러 캐패시터 표면적을 증가시키는 상 하측 전극간 중간 기둥을 가진 것일 특징인 반도체 캐패시터.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019930016271A KR100271786B1 (ko) | 1993-08-21 | 1993-08-21 | 반도체 장치의 캐패시터 전극 제조 방법 |
JP13294594A JP3537186B2 (ja) | 1993-08-21 | 1994-06-15 | 半導体デバイスのキャパシタ製造方法 |
US08/293,764 US5698375A (en) | 1993-08-21 | 1994-08-19 | Process for formation of capacitor electrode for semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019930016271A KR100271786B1 (ko) | 1993-08-21 | 1993-08-21 | 반도체 장치의 캐패시터 전극 제조 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR950007168A true KR950007168A (ko) | 1995-03-21 |
KR100271786B1 KR100271786B1 (ko) | 2000-11-15 |
Family
ID=19361703
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019930016271A KR100271786B1 (ko) | 1993-08-21 | 1993-08-21 | 반도체 장치의 캐패시터 전극 제조 방법 |
Country Status (3)
Country | Link |
---|---|
US (1) | US5698375A (ko) |
JP (1) | JP3537186B2 (ko) |
KR (1) | KR100271786B1 (ko) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3638711B2 (ja) | 1996-04-22 | 2005-04-13 | 株式会社ルネサステクノロジ | 半導体装置およびその製造方法 |
US6368514B1 (en) * | 1999-09-01 | 2002-04-09 | Luminous Intent, Inc. | Method and apparatus for batch processed capacitors using masking techniques |
US6744040B2 (en) | 2001-06-13 | 2004-06-01 | Bruker Daltonics, Inc. | Means and method for a quadrupole surface induced dissociation quadrupole time-of-flight mass spectrometer |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3365378A (en) * | 1963-12-31 | 1968-01-23 | Ibm | Method of fabricating film-forming metal capacitors |
US3653898A (en) * | 1969-12-16 | 1972-04-04 | Texas Instruments Inc | Formation of small dimensioned apertures |
US5164337A (en) * | 1989-11-01 | 1992-11-17 | Matsushita Electric Industrial Co., Ltd. | Method of fabricating a semiconductor device having a capacitor in a stacked memory cell |
JP2797746B2 (ja) * | 1991-04-05 | 1998-09-17 | 日本電気株式会社 | 集積回路用容量素子の製作方法 |
KR100199351B1 (ko) * | 1993-05-13 | 1999-06-15 | 김영환 | 반도체 소자의 스택 캐패시터 형성방법 |
-
1993
- 1993-08-21 KR KR1019930016271A patent/KR100271786B1/ko not_active IP Right Cessation
-
1994
- 1994-06-15 JP JP13294594A patent/JP3537186B2/ja not_active Expired - Lifetime
- 1994-08-19 US US08/293,764 patent/US5698375A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
JPH07106278A (ja) | 1995-04-21 |
KR100271786B1 (ko) | 2000-11-15 |
JP3537186B2 (ja) | 2004-06-14 |
US5698375A (en) | 1997-12-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR940016805A (ko) | 반도체 소자의 적층 캐패시터 제조 방법 | |
KR100255064B1 (ko) | 반도체 기판상에 캐패시터를 형성하는 방법 | |
KR950007168A (ko) | 반도체 장치의 캐패시터 전극 제조 방법 | |
KR100382536B1 (ko) | 커패시터의구조및제조방법 | |
KR950026042A (ko) | 적층 캐패시터 제조방법 | |
KR950007098A (ko) | 디램셀 제조방법 | |
KR100275934B1 (ko) | 반도체장치의 미세도전라인 형성방법 | |
KR100218730B1 (ko) | 반도체 소자 제조방법 | |
KR970054008A (ko) | 반도체 장치의 커패시터 제조방법 | |
KR970054158A (ko) | 반도체 소자의 캐패시터 형성방법 | |
KR970003959A (ko) | 캐패시터의 전하저장전극 형성방법 | |
KR940016766A (ko) | 반도체 소자의 캐패시터 제조방법 | |
KR970018747A (ko) | 반도체소자의 캐패시터 제조방법 | |
KR970053956A (ko) | 반도체 장치의 커패시터 및 그의 제조 방법 | |
KR970013348A (ko) | 반도체장치의 커패시터 제조방법 | |
KR920010968A (ko) | 적층캐패시터 제조방법 | |
KR950010076A (ko) | 반도체소자의 디램셀 제조방법 | |
KR960026835A (ko) | 반도체소자의 캐패시터 제조방법 | |
KR940016577A (ko) | 반도체 소자의 수직 스토리지 노드 형성 방법 | |
KR20010003470A (ko) | 반도체 메모리 소자의 제조방법 | |
KR970053941A (ko) | 반도체 소자의 전하저장전극 제조방법 | |
KR960026811A (ko) | 반도체소자의 캐패시터 제조방법 | |
KR910020902A (ko) | Dram셀 제조방법 | |
KR940004836A (ko) | 반도체소자의 콘택홀 형성방법 | |
KR960026791A (ko) | 반도체소자의 캐패시터 제조방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20110726 Year of fee payment: 12 |
|
LAPS | Lapse due to unpaid annual fee |