KR940002500Y1 - Continuity play control circuit for vtr - Google Patents

Continuity play control circuit for vtr Download PDF

Info

Publication number
KR940002500Y1
KR940002500Y1 KR2019910000370U KR910000370U KR940002500Y1 KR 940002500 Y1 KR940002500 Y1 KR 940002500Y1 KR 2019910000370 U KR2019910000370 U KR 2019910000370U KR 910000370 U KR910000370 U KR 910000370U KR 940002500 Y1 KR940002500 Y1 KR 940002500Y1
Authority
KR
South Korea
Prior art keywords
deck
control signal
signal
input
driving end
Prior art date
Application number
KR2019910000370U
Other languages
Korean (ko)
Other versions
KR920015566U (en
Inventor
박희문
Original Assignee
삼성전자 주식회사
강진구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 강진구 filed Critical 삼성전자 주식회사
Priority to KR2019910000370U priority Critical patent/KR940002500Y1/en
Publication of KR920015566U publication Critical patent/KR920015566U/en
Application granted granted Critical
Publication of KR940002500Y1 publication Critical patent/KR940002500Y1/en

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B15/00Driving, starting or stopping record carriers of filamentary or web form; Driving both such record carriers and heads; Guiding such record carriers or containers therefor; Control thereof; Control of operating function
    • G11B15/02Control of operating function, e.g. switching from recording to reproducing
    • G11B15/026Control of operating function, e.g. switching from recording to reproducing by using processor, e.g. microcomputer

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Indexing, Searching, Synchronizing, And The Amount Of Synchronization Travel Of Record Carriers (AREA)

Abstract

내용 없음.No content.

Description

더블테크를 가지는 비디오 카세트 레코더의 연속플레이 제어회로Continuous play control circuit of video cassette recorder with double tech

제 1 도는 본 고안에 따른 더블 덱크를 가지는 VCR의 연속 플레이 제어 회로도.1 is a continuous play control circuit diagram of a VCR having a double deck according to the present invention.

제 2 도는 제 1 도에 도시된 순환 동작 제어기의 구체 회로도.2 is a detailed circuit diagram of the cyclic operation controller shown in FIG.

제 3 도는 제 2 도의 각부분의 동작 파형도.3 is an operational waveform diagram of each part of FIG.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

12, 14 : 제 1, 제 2 덱크서보 16 : 마이컴12, 14: 1st, 2nd deck servo 16: micom

22 : 순환 동작 제어기 22a : 전원공급회로22: cyclic operation controller 22a: power supply circuit

22b, 22c : 제 1, 제 2 재생제어신호 출력회로.22b, 22c: first and second reproduction control signal output circuits.

22d, 22e : 제 1, 제 2 트리거신호 입력회로.22d, 22e: First and second trigger signal input circuits.

본 고안은 더블 덱크를 가지는 VCR(Video Cassette tape Recorder)의 덱크 서보 제어 회로에 관한 것으로서, 특히 더블 덱크 소보를 순환 동작하도록 제어하여 2개의 비디오 카세트 테이프에 기록된 신호를 연속하여 재생하는 더블 덱크 VCR의 연속 플레이 제어 회로에 관한 것이다.The present invention relates to a deck servo control circuit of a VCR (Video Cassette tape Recorder) having a double deck, and in particular, a double deck VCR that continuously reproduces a signal recorded on two video cassette tapes by controlling a double deck sobo in a circular operation. Relates to a continuous play control circuit.

기존의 더블 덱크 VCR의 각 덱크에 삽입된 비디오 카세트 테이프를 연속하여 재생할 경우에는 사용자가 수동으로 각 덱크를 제어하여야만 하였다. 예를들면, 제 1 덱크와 제 2 덱크를 연속하여 재생하여야 하는 경우 제 1 덱크의 재생 동작이 종료되면 수동으로 제 1 덱크의 재생을 중지 시키고, 제 2 덱크를 재생모드로 동작 시켰다.When continuously playing video cassette tapes inserted in each deck of a conventional double deck VCR, the user had to manually control each deck. For example, when the first deck and the second deck are to be continuously played, when the first deck is played, the first deck is manually stopped and the second deck is operated in the play mode.

이와 같은 더블 덱크 VCR은 하나의 덱크에서 재생이 종료시에 또다른 하나의 덱크를 사용자가 직접 동작시켜야 하는 불편이 있었고, 순환 반복 재생이 불가능 하였다.Such a double deck VCR was inconvenient for the user to operate another deck directly at the end of playback on one deck, and it was impossible to repeat the loop playback.

따라서 본 고안의 목적은 더블 덱크 비디오 카세트 레코더에 있어서, 더블 덱크의 동작을 제어하는 마이컴과 각 덱크에서 출력되는 주행종료신호에 의해 더블덱크의 플레이 동작이 순환 반복토록 제어하는 더블 덱크 VCR의 순환 반복 제어 회로를 제어함에 있다.Therefore, an object of the present invention is a cyclic repetition of a double deck video cassette recorder in which a double deck play control of a double deck is controlled by a microcomputer controlling the operation of a double deck and a driving end signal output from each deck. To control the control circuit.

이하 본 고안은 첨부한 도면을 참조하여 상세히 설명한다.Hereinafter, the present invention will be described in detail with reference to the accompanying drawings.

제 1 도는 본 고안에 따른 비디오 카세트 레코더의 연속 플레이 제어 회로도로서 이 구성은 하기와 같이 구성되어 있다.1 is a continuous play control circuit diagram of a video cassette recorder according to the present invention, which is configured as follows.

재생제어신호의 입력에 대응된 재생동작을 실행하며, 상기 재생 동작에 의한 테이프의 주행 종료를 감지하여 주행종료신호(ESS1)(ESS2)를 각각 출력하고 패스트 포워드 제어신호 및 리와인더 제어신호의 입력에 대응되는 패스트 포워드 및 리와인드 동작을 수행하는 제 1, 제 2 덱크 서보 (12)(14)와, 키 제어신호 단자를 가지고 상기 제 1, 제 2 덱크서보(12)(14)에 접속되어 있으며, 상기 키 제어신호 단자로 입력되는 선택제어신호에 대응하는 덱크로 제어신호를 출력하고, 연속 재생 모드 신호의 입력에 의해 순환동작 제어신호(Loop-H)를 출력하는 마이컴(16)과, 상기 마이컴(16)으로부터 출력되는 순환동작 제어신호(Loop-H)에 의해 동작되며, 상기 제 1, 제 2 덱크서보(12)(14)로부터 각각 출력되는 주행종료신호(ESS1)(ESS2)에 응답 토글 세트되어 배탁적인 주기로 재생제어신호(PB1)(PB2)를 상기 제 1 및 제 2 덱크서보(12)(14)로 출력하여 상기 제 1, 제 2 덱크서보(12)(14)의 재생동작을 연속적으로 순환 제어하는 순환동작 제어기(22)로 구성되어 있다.A reproduction operation corresponding to the input of the reproduction control signal is executed, and the driving end signal of the tape is sensed by the reproduction operation, and the driving end signals ESS1 and ESS2 are respectively outputted to the input of the fast forward control signal and the rewinder control signal. It is connected to the first and second deck servos 12 and 14 having first and second deck servos 12 and 14 which perform corresponding fast forward and rewind operations, and key control signal terminals. A microcomputer 16 which outputs a control signal to a deck corresponding to a selection control signal input to the key control signal terminal, and outputs a cyclic operation control signal Loop-H by input of a continuous playback mode signal; It is operated by the circular motion control signal Loop-H outputted from 16, and toggles a response to the driving end signal ESS1 and ESS2 outputted from the first and second deck servos 12 and 14, respectively. Regenerator at set cycle A cyclic operation of continuously outputting signals PB1 and PB2 to the first and second deck servos 12 and 14 to cyclically control the regeneration operation of the first and second deck servos 12 and 14. The controller 22 is comprised.

제 2 도는 제 1 도에 도시된 순환 동작 제어기(22)의 상세도로서, 트리거 단자를 가지고 있으며, 상기 트리거 단자로 각각 입력되는 주행종료신호(ESS1)(ESS2)에 응답 토클되어 재생제어신호(PB2)(PB1)를 상기 제 2 덱크서보(14)와 제 1 덱크서보(12)로 각각 출력하는 제 1 재생제어신호 출력회로(22b) 및 제 2 재생제어신호 출력회로(22c)와, 상기 제 1 덱크서보(12)의 주행종료신호(ESS1)의 출력단자와 상기 제 1, 제 2 재생제어신호 출력회로(22b)(22c)의 각 트리거 단자의 사이에 접속되어 상기 주행종료 신호(ESS1)를 상기 각 트리거 단자에 일방향으로 제공하는 제 1 트지거 신호 입력회로(22d)와, 상기 제 2 덱크서보(14)의 주행종료신호(ESS2)의 출력단자와 상기 제 1, 제 2 재생제어신호 출력회로(22b)(22c)의 각 트리거 단자의 사이에 접속되어 상기 주행종료신호(ESS2)를 상기 트리거 단자에 일방향으로 제공하는 제 2 트리거 신호 입력회로(22E)와, 전원전압(VDD)과 상기 제 1, 제 2 재생제어신호 출력회로(22b)(22c)의 사이에 접속되어 있으며, 상기 마이컴(16)에서 출력되는 순환동작 제어신호(Loop-H)의 입력에 응답하여 상기 전원전압(VDD)을 상기 제 1, 제 2 재생제어신호 출력회로(22b)(22c)의 동작 전원으로 제공하는 전원공급회로(22a)로 구성된다.FIG. 2 is a detailed view of the cyclic operation controller 22 shown in FIG. 1, which has a trigger terminal and which is toggled in response to the driving end signals ESS1 and ESS2 respectively inputted to the trigger terminal. A first reproduction control signal output circuit 22b and a second reproduction control signal output circuit 22c for outputting PB2) PB1 to the second deck servo 14 and the first deck servo 12, respectively; The driving end signal ESS1 is connected between the output terminal of the driving end signal ESS1 of the first deck servo 12 and the respective trigger terminals of the first and second reproduction control signal output circuits 22b and 22c. ) Is provided to the respective trigger terminals in one direction, the first trigger signal input circuit 22d and the output terminal of the drive end signal ESS2 of the second deck servo 14 and the first and second regeneration control. Is connected between the respective trigger terminals of the signal output circuits 22b and 22c to output the driving end signal ESS2 to the tree. The second trigger signal input circuit 22E provided to the terminal in one direction, and is connected between the power supply voltage VDD and the first and second reproduction control signal output circuits 22b and 22c. 16. The power supply for supplying the power supply voltage VDD to the operation power of the first and second regeneration control signal output circuits 22b and 22c in response to the input of the cyclic operation control signal Loop-H output from 16). It consists of a supply circuit 22a.

상기에서 전원공급회로(22a)는 저항(R1-R3)과 스위칭용 트랜지스터(Q1)로 구성되며, 제 1 재생제어신호 출력회로(22b)는 토글래치(Toggle Flip-flop)(TL1)와 저항(R4-R9) 및 스위칭용 트랜지스터(Q2)로 구성된다. 그리고 제 2 재생제어신호 출력회로(22c)는 토글래치(TL2)와, 상기 토글래치(TL2)의 출력을 반전하는 인버터(T1)과 저항(R7-R9)과 스위칭용 트랜지스터(Q3)로 구성되며 제 1, 제 2 트리거 신호 입력회로(22b)(22e)들 각각은 다이오드(D1, D2)와 다이오드(D3, D4)로 구성되어 진다.The power supply circuit 22a includes resistors R1-R3 and a switching transistor Q1, and the first regeneration control signal output circuit 22b includes a toggle flip-flop TL1 and a resistor. (R4-R9) and the switching transistor Q2. The second regeneration control signal output circuit 22c includes a toggle latch TL2, an inverter T1 for inverting the output of the toggle latch TL2, resistors R7-R9, and a switching transistor Q3. Each of the first and second trigger signal input circuits 22b and 22e is composed of diodes D1 and D2 and diodes D3 and D4.

제 2 도의 구성중 제 1, 제 2 재생제어신호 출력회로(22b)(22c)들 각각은 입력신호에 의해 토글되어 출력이 변화되며, 이들의 출력을 서로 배타적이다. 즉, 제 1, 제 2 재생 제어신호 출력회로(22b)(22c)들로부터 각각 출력되는 신호의 로직(Logic)이 서로 반대로 되어진다.Each of the first and second reproduction control signal output circuits 22b and 22c in the configuration of FIG. 2 is toggled by an input signal so that the output is changed, and their outputs are mutually exclusive. That is, logics of signals output from the first and second reproduction control signal output circuits 22b and 22c are reversed.

제 3 도는 제 2 도의 각부분의 동작 파형도이다.3 is an operational waveform diagram of each part of FIG.

이하 본 고안에 따른 제 1 도의 일실시예를 제 2 도 및 제 3 도의 동작을 참조하여 상세히 설명한다.Hereinafter, an embodiment of FIG. 1 according to the present invention will be described in detail with reference to the operations of FIGS. 2 and 3.

지금 사용자가 제 1 덱크서보(12)와 제 2 덱크서보(14)의 제어에 의해 구동되는 제 1 덱크와 제 2 덱크(도시하지 않았음)에 비디오 카세트 테이프를 넣고 순환 반복 재생키 신호를 마이컴(16)에 입력시키면, 상기 마이컴(16)은 상기 순환 반복 재생키신호에 응답하여 논리 "하이"상태의 순환동작 제어신호(Loop-H)를 순환 동작 제어기(22)로 출력한다. 그리고, 상기 마이컴(16)은 제어버스(18)를 통해 플레이 제어신호를 제 1 덱크서보(12)에 입력시킨다.The user now inserts a video cassette tape into the first deck and the second deck (not shown) driven by the control of the first deckservo 12 and the second deckservo 14 and mimics a cyclic repeat playback key signal. If inputted to (16), the microcomputer 16 outputs a cyclic operation control signal Loop-H in a logic " high " state to the cyclic operation controller 22 in response to the cyclic repetitive regeneration key signal. The microcomputer 16 inputs a play control signal to the first deck servo 12 through the control bus 18.

이때 제 2 도와 같이 구성되어 순환동작 제어신호(LOOP-H)를 입력하는 순환 동작제어기(22)내의 트렌지스터(Q1)가 "온"되어 전원전압(VDD)을 제 1, 제 2 재생제어신호 출력회로(22b)(22c)의 동작전원으로 공급한다. 상기 제어버스(18)를 통해 플레이 제어 신호를 입력하는 제 1 덱크서보(12)는 제 1 덱크의 메카니즘을 플레이 상태로 제어하여 테이프에 기록된 신호를 재생하게 된다.At this time, the transistor Q1 in the cyclic motion controller 22 configured as shown in the second diagram to input the cyclic motion control signal LOOP-H is " ON " to output the power supply voltage VDD to the first and second regeneration control signals. Supply to the operating power supply of the circuits 22b and 22c. The first deck servo 12, which inputs the play control signal through the control bus 18, controls the mechanism of the first deck in the play state to reproduce the signal recorded on the tape.

상기와 같이 제 1 덱크서보(12)의 제어에 의해 테이프를 재생하는 도중 제 1 덱크에 삽입된 테이프의 재생이 완료되어지면, 통상의 VCR덱크에서와 같이 제 1 덱크서보(12)는 테이프의 주행 완료를 검출하여 제 3 도와 같이 주행종료신호(ESS1)을 논리"하이"로 출력한다[통상의 VCR덱크는 테이프의 주행이 완료되었을때 앤드 센서(End Sesor)의 동작으로 종료 신호를 출력함]. 상기 제 1 덱크서보(12)로부터 출력된 주행종료신호(ESS1)는 마이컴(16)에 입력됨과 동시에 제 1 트리거 신호 입력회로(22d)의 트리거신호 입력점(B)로 입력된다. 상기 트리거 신호 입력점(B)로 입력된 주행종료신호(ESS1)는 다이오드(D1)를 통하여 토글래치(T11)의 트리거 단자로 입력됨과 동시에 다이오드(D2)와 트리거 신호 입력점(G)를 통하여 토글래치(TL1)의 트리거 단자로 입력된다. 이때 제 1 덱크서보(12)로 리와인더(REW1)신호를 출력하여 제 1 덱크서보(12)가 리와인드링 되도록 한다.When the playback of the tape inserted in the first deck is completed while the tape is being played back under the control of the first deck servo 12 as described above, the first deck servo 12 is connected to the tape. The driving completion signal is detected and the driving end signal ESS1 is output as a logic " high " as shown in the third diagram. [Normally, the VCR deck outputs an end signal by the operation of the end sensor when the driving of the tape is completed. ]. The driving end signal ESS1 output from the first deck servo 12 is input to the microcomputer 16 and to the trigger signal input point B of the first trigger signal input circuit 22d. The driving end signal ESS1 input to the trigger signal input point B is input to the trigger terminal of the toggle latch T11 through the diode D1 and simultaneously through the diode D2 and the trigger signal input point G. It is input to the trigger terminal of the toggle latch TL1. At this time, a rewinder REW1 signal is output to the first deck servo 12 so that the first deck servo 12 is rewinded.

한편, 제 3 도 ESS1과 같은 "하이"상태의 주행종료신호(ESS1)를 입력한 토글래치(TL1)(TL2)들은 상기 주행종료신호(ESS1)에 의해 각각 트리거되어 "하이"상태의 신호를 래치하여 출력한다. 제 3d 도와 같이 상기 토글래치(TL1)로부터 출력되는 "하이"신호는 저항(R4)를 통해 트랜지스터(Q2)의 베이스로 입력된다. 그리고, 토글래치(TL2)로부터 출력되는 "하이"신호는 인버터(11)에 의해 제 3h 도와 같이 "로우"신호로 반전되어 저항(R7)를 통해 트랜지스터(Q3)의 베이스로 입력된다.Meanwhile, the toggle latches TL1 and TL2 which input the driving end signal ESS1 in the "high" state as shown in FIG. Latched output. As shown in FIG. 3D, the "high" signal output from the toggle latch TL1 is input to the base of the transistor Q2 through the resistor R4. Then, the "high" signal output from the toggle latch TL2 is inverted into the "low" signal by the inverter 11 as in the third h diagram, and is input to the base of the transistor Q3 through the resistor R7.

따라서 전술한 트랜지스터(Q1)의 에미터로부터 출력되는 전원전압(VDD)을 콜렉터로 입력하는 제 1 재생제어신호 출력회로(22b)내의 트랜지스터(Q2)는 상기 토글래치(TL1)의 출력에 의해 "온"스위칭되며, 이로인해 저항(R6)의 양단 전압 강하에 의한 논리"하이"가 제 3e 도와 같이 제 2 덱크서보(14)의 재생제어신호(PB2)로 출력된다. 그리고, 제 2 재생제어신호 출력회로(22C)내의 트랜지스터(Q3)는 인버터(T1)로부터 출력되는 "로우"의 신호에 의해 "오프"되어 제 3i 도와 같은 "로우"의 신호를 제 1 덱크서보(12)의 재생제어신호(PB1)로 출력하여 재생동작을 중지 시킨다.Therefore, the transistor Q2 in the first regeneration control signal output circuit 22b for inputting the power supply voltage VDD output from the emitter of the transistor Q1 described above to the collector is controlled by the output of the toggle latch TL1. ON " switched, whereby a logic " high " due to the voltage drop across the resistor R6 is output as the regeneration control signal PB2 of the second deck servo 14 as in the 3e diagram. The transistor Q3 in the second regeneration control signal output circuit 22C is " off " by the " low " signal output from the inverter T1, so that the " low " The reproducing operation is stopped by outputting the regeneration control signal PB1 (12).

그러므로 순환 동작 제어기(22)는 순환동작 제어신호(Loop-H)가 입력되는 상태에서 제 1 덱크서보(12)로부터 주행종료신호(ESS1)가 출력되면 제 2 덱크서보(14)는 상기 순환동작 제어기(22)로부터 출력되는 재생제어신호(PB2)의 입력에 의해 플레이되어 삽입된 테이프를 재생하게 된다.Therefore, when the driving end signal ESS1 is output from the first deck servo 12 in the state in which the circular operation controller 22 receives the circular operation control signal Loop-H, the second deck servo 14 performs the circular operation. The tape played and inserted by the reproduction control signal PB2 output from the controller 22 is reproduced.

상기와 같은 동작에 의해 제 2 덱크서보(14)가 재생 동작을 실행하여 테이프의 재생이 완료되면, 내부의 앤드센서가 동작되어 테이프의 재생 주행이 종료 되었음을 나타내는 주행종료신호(ESS2)를 마이컴(16)과 순환 동작 제어기(22)로 출력한다. 상기 제 2 덱크서보(14)로부터 주행종료신호(ESS2)를 입력한 마이컴(16)은 제 2 덱크서보(14)로 리와인드 신호(RWE2)을 출력하여 테이프를 리와인딩 하도록 한다.When the second deck servo 14 executes the reproducing operation and the tape is completed by the above operation, the internal end sensor is operated to output the driving end signal ESS2 indicating that the reproducing driving of the tape is finished. 16) and the circular motion controller 22. The microcomputer 16 inputting the driving end signal ESS2 from the second deck servo 14 outputs the rewind signal RWE2 to the second deck servo 14 to rewind the tape.

한편, 순환동작 제어기(22)는 상기 제 2 덱크서보(14)로부터 출력된 주행종료신호(ESS2)에 응답하여 제 1 덱크서보(12)에 재생제어신호(PB1)를 출력하고, 제 2 덱크서보(14)로 출력하는 재생제어신호(PB2)의 출력을 차단한다. 이와 같은 동작을 보다 구체적으로 살피면 다음과 같다.On the other hand, the circular motion controller 22 outputs the reproduction control signal PB1 to the first deck servo 12 in response to the driving end signal ESS2 output from the second deck servo 14, and the second deck. The output of the reproduction control signal PB2 output to the servo 14 is cut off. Looking more specifically at this operation is as follows.

제 2 덱크서보(14)로부터 주행종료신호(ESS2)가 출력되면 이는 제 2 도와 같이 구성된 순환 동작 제어기(22)의 입력점(F)으로 입력된다. 상기 입력점(F)으로 입력된 주행종료신호(ESS2)는 순방향 접속된 다이오드(D4)를 통해 토글래치(TL2)를 트리거함과 동시에 다이오드(D3)를 통해 토글래치(TL1)를 트리거한다. 따라서 상기 토글래치(TL2)(TL1)들은 상기의 신호에 의해 각각 트리거되어 논리"하이"의 출력을 토글하여 "로우"의 신호를 각각 출력한다. 이때 토글래치(TL1)로 부터 출력되는 "로우"의 출력에 의하여 전술한 트랜지스터(Q2)는 "오프"되며, 상기 트랜지스터(Q2)의 "오프"에 의해 에미터로는 "로우"의 입력을 논리"하이"의 신호로 반전하여 트랜지스터(Q3)의 베이스로 입력시킨다. 따라서 상기 트랜지스터(Q3)는 상기 인버터(I1)의 출력에 의해 "온"되며, 이로인해 트랜지스터(Q3)의 에미터에서는 제 3i 도와 같은 "하이"의 재생제어신호(PB1)를 제 1 덱크서보(12)로 출력한다.When the driving end signal ESS2 is output from the second deck servo 14, it is input to the input point F of the circular motion controller 22 configured as the second diagram. The driving end signal ESS2 input to the input point F triggers the toggle latch TL2 through the diode D4 connected forward and simultaneously triggers the toggle latch TL1 through the diode D3. Therefore, the toggle latches TL2 and TL1 are each triggered by the above signal to toggle the output of the logic " high " At this time, the above-described transistor Q2 is "off" by the output of "low" output from the toggle TL1, and the "low" input to the emitter by the "off" of the transistor Q2. The signal is inverted to a logic "high" signal and input to the base of the transistor Q3. Thus, the transistor Q3 is " on " by the output of the inverter < RTI ID = 0.0 > I1 < / RTI > so that the emitter of transistor Q3 receives a " high " Output to (12).

그러므로 순환 동작 제어기(22)는 순환동작 제어신호(Loop-H)가 입력되는 상태에서 제 2 덱크서보(14)로부터 주행종료신호(ESS2)를 입력하면 제 1 덱크서보(12)에 재생제어신호(PB1)를 출력하고, 제 2 덱크서보(14)로 출력되는 재생제어신호(PB2)를 자동적으로 차단하게 된다.Therefore, when the circular motion controller 22 inputs the driving end signal ESS2 from the second deck servo 14 while the circular motion control signal Loop-H is input, the regeneration control signal is input to the first deck servo 12. A PB1 is output and the reproduction control signal PB2 output to the second deck servo 14 is automatically cut off.

따라서 본 고안은 제 1, 제 2 덱크서보(12)(14)로부터 각각 출력되는 주행종료신호(ESS1)(ESS2)에 의해 토글되어 제 1, 제 2 덱크서보(12)(14)의 재생제어신호(PB1)(PB2)를 토글 출력하는 순환 동작 제어기(22)의 동작에 의해 더블 덱크의 동작을 연속적으로 플레이하게 됨을 알수 있다.Therefore, the present invention is toggled by the driving end signals ESS1 and ESS2 output from the first and second deck servos 12 and 14, respectively, to control the reproduction of the first and second deck servos 12 and 14, respectively. It can be seen that the operation of the double deck is continuously played by the operation of the circular motion controller 22 which toggles the signals PB1 and PB2.

상술한 바와같이 본 고안은 테이프의 주행 완료를 검출하여 주행종료신호를 출력하는 더블 덱크의 제어를 간단한 회로의 구성에 의해 연속적으로 제어토록 함으로써 더블 카세트 레코드 플레이어의 기능을 향상시킬 수 있는 이점이 있다.As described above, the present invention has the advantage that the function of the double cassette record player can be improved by continuously controlling the control of the double deck which detects the completion of driving of the tape and outputs the driving end signal by a simple circuit configuration. .

Claims (2)

더블 덱크를 가지는 VCR의 연속 플레이 제어회로에 있어서, 재생제어신호의 입력에 대응된 재생 동작을 실행하며, 상기 재생 동작에 의한 테이프의 주행 종료를 감지하여 주행종료신호(ESS1)(ESS2)를 각각 출력하고 패스트 포워드 제어신호 및 리와인드 제어신호의 입력에 대응되는 패스트 포워드 및 리와인드 동작을 수행하는 제 1, 제 2 덱크서보(12)(14)에 접속되어 있으며, 상기 키 제어신호 단자로 입력되는 선택제어신호에 대응하는 덱크로 제어신호를 출력하고, 연속 재생 모드 신호의 입력에 의해 순환동작 제어신호(Loop-H)를 출력하는 마이컴(16)과, 상기 마이컴(16)으로부터 출력되는 순환동작 제어신호(Loop-H)에 의해 동작되며, 상기 제 1, 제 2 덱크서보(12)(14)로부터 각각 출력되는 주행종료신호(ESS1)(ESS2)에 응답 토글 세트되어 배탁적인 주기로 재생제어신호(PB1)(PB2)를 상기 제 1 및 제 2 덱크서보(12)(14)로 출력하여 상기 제 1, 제 2 덱크서보(12)(14)의 재생동작을 연속적으로 순환 제어하는 순환동작 제어시(22)로 구성함을 특징으로 하는 더블 덱크를 가지는 VCR의 연속 플레이 제어회로.In the VCR continuous play control circuit having a double deck, a playback operation corresponding to the input of the playback control signal is executed, and the driving end signal (ESS1) (ESS2) is detected by detecting the end of running of the tape by the playback operation. A first and second deck servos 12 and 14 which output and perform fast forward and rewind operations corresponding to inputs of the fast forward control signal and the rewind control signal, and are selected to be input to the key control signal terminal. A microcomputer 16 which outputs a control signal to the deck corresponding to the control signal and outputs a cyclic motion control signal Loop-H by input of a continuous playback mode signal, and a cyclic motion control output from the microcomputer 16. It is operated by the signal Loop-H, and is toggled in response to the driving end signals ESS1 and ESS2 respectively outputted from the first and second deck servos 12 and 14, respectively. Circular operation for continuously controlling the regeneration operation of the first and second deck servos 12 and 14 by outputting arcs PB1 and PB2 to the first and second deck servos 12 and 14. A continuous play control circuit for a VCR having a double deck, characterized in that it is configured as a control (22). 제 1 항에 있어서, 순환 동작 제어기(22)는 각각의 트리거 단자를 가지고 있으며 상기 트리거 단자로 입력되는 주행종료신호(ESS1)(ESS2)에 의해 토글되어 재생제어신호(PB2)(PB1)를 상기 제 2 덱크서보(14)와 제 1 덱크서보(12)로 각각 출력하는 제 1, 제 2 재생제어신호 출력회로(22b)(22c)와, 상기 제 1 덱크서보(12)의 주행종료신호(ESS1)의 출력단자와 상기 제 1, 제 2 재생신호 출력회로(22b)(22c)의 각 트리거 단자의 사이에 접속되어 상기 주행종료신호(ESS1)를 상기 각 트리거 단자에 일방향으로 제공하는 제 1 트리거 신호 입력회로(22d)와, 상기 제 2 덱크서보(14)의 주행종료신호(ESS2)의 출력단자와 상기 제 1, 제 2 재생제어신호 출력회로(22b)(22c)의 각 트리거 단자의 사이에 접속되어 상기 주행 종료신호(ESS2)를 트리거 단자에 일방향 제공하는 제 2 트리거 신호 입력회로(22e)와, 전원전압(VDD)과 상기 제 1, 제 2 재생제어신호 출력회로(22b)(22c)의 사이에 접속되어 있으며, 상기 마이컴(16)에 출력되는 순환동작 제어신호의 입력에 응답하여 상기 전원전압(VDD)을 상기 제 1, 제 2 재생제어신호 출력회로(22b)(22c)의 동작 전원으로 제공하는 전원공급회로(22a)로 구성함을 특징으로 하는 더블덱크를 가지는 VCR의 연속 플레이 제어회로.2. The cyclic motion controller 22 has a respective trigger terminal and is toggled by a driving end signal ESS1 (ESS2) inputted to the trigger terminal to generate a playback control signal PB2 (PB1). The first and second reproduction control signal output circuits 22b and 22c outputted to the second deck servo 14 and the first deck servo 12, respectively, and the driving end signal of the first deck servo 12 ( A first terminal connected between the output terminal of ESS1 and each trigger terminal of the first and second reproduction signal output circuits 22b and 22c to provide the driving end signal ESS1 to the respective trigger terminals in one direction; Of the trigger signal input circuit 22d, the output terminal of the driving end signal ESS2 of the second deck servo 14, and the respective trigger terminals of the first and second reproduction control signal output circuits 22b and 22c. A second trigger signal input circuit 22e connected between the second trigger signal input circuits 22e to provide the driving end signal ESS2 to the trigger terminal in one direction; And a power supply voltage VDD connected between the first and second regeneration control signal output circuits 22b and 22c, in response to an input of a cyclic operation control signal output to the microcomputer 16. Continuous play of a VCR having a double deck comprising a power supply circuit 22a which provides a power supply voltage VDD as an operating power source of the first and second reproduction control signal output circuits 22b and 22c. Control circuit.
KR2019910000370U 1991-01-12 1991-01-12 Continuity play control circuit for vtr KR940002500Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019910000370U KR940002500Y1 (en) 1991-01-12 1991-01-12 Continuity play control circuit for vtr

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019910000370U KR940002500Y1 (en) 1991-01-12 1991-01-12 Continuity play control circuit for vtr

Publications (2)

Publication Number Publication Date
KR920015566U KR920015566U (en) 1992-08-17
KR940002500Y1 true KR940002500Y1 (en) 1994-04-20

Family

ID=19309672

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019910000370U KR940002500Y1 (en) 1991-01-12 1991-01-12 Continuity play control circuit for vtr

Country Status (1)

Country Link
KR (1) KR940002500Y1 (en)

Also Published As

Publication number Publication date
KR920015566U (en) 1992-08-17

Similar Documents

Publication Publication Date Title
KR940002500Y1 (en) Continuity play control circuit for vtr
US4417135A (en) Power saving electronic counter circuit for tape recorder
JPH0110799Y2 (en)
KR900005599B1 (en) Connective recording circuit and its method using control pulse of different duty
KR850003115Y1 (en) Recording or reproducing switching circuit
JPS5932027Y2 (en) tape recorder
KR910001767Y1 (en) Differential generating apparatus of melody for video tape records
KR900010116Y1 (en) Automatic program selecting circuit for vtr
KR870000045B1 (en) Automatic repeat cassette device
JPS604260Y2 (en) tape recorder
KR900007794Y1 (en) Melody generating apparatus of varionr modes for vcr
KR930004023Y1 (en) Simultaneous recorder device of double deck
KR850001425Y1 (en) Automatic music selecting device for tape recorders
KR920003395Y1 (en) Screen automatically searching device for vtr
JPS6014427B2 (en) Automatic cue device for tape recorder
KR900000075Y1 (en) Mode changing circuit of vtr
KR950001241B1 (en) Circuit for automatically selecting music in tape recorder
KR910000087Y1 (en) Melody selecting circuit for video tape recorder
KR900010750Y1 (en) Tape function switching control circuit for doubledeck cassette
KR900008855Y1 (en) Double deck reproducing control apparatus
JPS6125109Y2 (en)
KR950010535Y1 (en) Dubbing circuit in vcr and audio cassette
KR860001256B1 (en) Double deck cassette
KR910006140Y1 (en) Melody apparatus of vtr
KR930006885Y1 (en) Mode exchange apparatus for double cassette recorder

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
J2X1 Appeal (before the patent court)

Free format text: APPEAL AGAINST DECISION TO DECLINE REFUSAL

B701 Decision to grant
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20030328

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee