KR920002580B1 - Synchronizing error detecting circuit for dat - Google Patents

Synchronizing error detecting circuit for dat Download PDF

Info

Publication number
KR920002580B1
KR920002580B1 KR1019890010293A KR890010293A KR920002580B1 KR 920002580 B1 KR920002580 B1 KR 920002580B1 KR 1019890010293 A KR1019890010293 A KR 1019890010293A KR 890010293 A KR890010293 A KR 890010293A KR 920002580 B1 KR920002580 B1 KR 920002580B1
Authority
KR
South Korea
Prior art keywords
signal
atf
pilot
synchronization
pair
Prior art date
Application number
KR1019890010293A
Other languages
Korean (ko)
Other versions
KR910003581A (en
Inventor
안흥조
Original Assignee
삼성전자 주식회사
강진구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 강진구 filed Critical 삼성전자 주식회사
Priority to KR1019890010293A priority Critical patent/KR920002580B1/en
Publication of KR910003581A publication Critical patent/KR910003581A/en
Application granted granted Critical
Publication of KR920002580B1 publication Critical patent/KR920002580B1/en

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B5/00Recording by magnetisation or demagnetisation of a record carrier; Reproducing by magnetic means; Record carriers therefor
    • G11B5/48Disposition or mounting of heads or head supports relative to record carriers ; arrangements of heads, e.g. for scanning the record carrier to increase the relative speed
    • G11B5/58Disposition or mounting of heads or head supports relative to record carriers ; arrangements of heads, e.g. for scanning the record carrier to increase the relative speed with provision for moving the head for the purpose of maintaining alignment of the head relative to the record carrier during transducing operation, e.g. to compensate for surface irregularities of the latter or for track following
    • G11B5/584Disposition or mounting of heads or head supports relative to record carriers ; arrangements of heads, e.g. for scanning the record carrier to increase the relative speed with provision for moving the head for the purpose of maintaining alignment of the head relative to the record carrier during transducing operation, e.g. to compensate for surface irregularities of the latter or for track following for track following on tapes

Landscapes

  • Adjustment Of The Magnetic Head Position Track Following On Tapes (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

The circuit prevents tracking error due to fault synchronism detection during automatic track finding process. The circuit includes an AFT pair generator for generating ATF pair signals by combining switching head pulses, an ATF pair signals by combining switching head pulses, an ATF pair finder (30) for finding ATF control signal in the ATF pair signal, a signal generator for generating pilot signals (4) and synchronous signals (5) by filtering the RF signals, a signal selector for selecting the pilot signals or the synchronous signal according to the signal transmitted from the ATF pair finder (30), and a latch for counting the pilot signal and the synchronous signal and for latching the detected data according to clock and reset signals.

Description

디지털 오디오 테이프 레코더의 동기 오검출 보호회로Synchronous False Detection Protection Circuit of Digital Audio Tape Recorder

제1도는 ATF트랙 패턴의 구조도.1 is a structural diagram of an ATF track pattern.

제2도는 본 발명의 회로도.2 is a circuit diagram of the present invention.

제3도는 제2도중 ATF범위 프로텍터(80)의 파형도.3 is a waveform diagram of the ATF range protector 80 of FIG.

제4도는 본 발명에 따른 일실시예의 회로도.4 is a circuit diagram of one embodiment according to the present invention.

제5도는 제2도 및 제4도의 부분 파형도.5 is a partial waveform diagram of FIGS. 2 and 4;

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

10 : ATF선택부 20 : ATF페어 발생부10: ATF selector 20: ATF pair generator

30 : ATF페어 탐색부 40 : 로우패스필터30: ATF pair search unit 40: low pass filter

50 : 밴드패스필터 60 : 신호선택제어부50: band pass filter 60: signal selection control unit

70 : 먹스 80 : ATF범위 프로텍터70: MUX 80: ATF Range Protector

90 : 카운터 및 디코더 100 : 클럭 및 리셋트신호 발생부90: counter and decoder 100: clock and reset signal generator

본 발명은 디지털 오디오 테이프 레코더(Digital Audio Tape Recoder : 이하 R-DAT라 칭함)에 관한 것으로, 특히 트랙킹 서보(Tracking Servo)를 하는 ATF(Automatic Track Finding)수행시 동기의 오검출에 의한 보호회로에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a digital audio tape recorder (hereinafter referred to as R-DAT), and more particularly to a protection circuit caused by erroneous detection of synchronization when performing ATF (Automatic Track Finding) that performs a tracking servo. It is about.

일반적으로 R-DAT에서 ATF를 함에 있어서는 파일럿(Pilot)신호와 동기신호를 이용하는데 이들 신호는 제1도에서 도시한 바와 같이 ATF범위(area)에 기록되어 있다. 그런데 트랙상에서 ATF범위가 아닌 곳에서 이와 유사한 주파수를 갖는 신호가 검출될 수 있다. 또한 DAT는 오버라이트(Overwrite)기록방식으로 이전의 데이터(Data)위에 새로운 데이터를 기록하게 되어 있는데 간혹 이전의 동기신호가 지워지지 않아 동기신호 오검출의 경우가 발생하여 트랙킹 에러(error)가 발생하는 문제점이 있었다.In general, pilot signals and synchronization signals are used to perform ATF in R-DAT. These signals are recorded in the ATF area as shown in FIG. However, a signal having a similar frequency may be detected on the track in the non-ATF range. In addition, DAT writes new data on the old data through the overwrite recording method. In some cases, the previous sync signal is not erased, which causes a false detection of the sync signal, resulting in a tracking error. There was a problem.

따라서 본 발명의 목적은 트랙킹 서어보를 하는 ATF수행시 동기의 오검출에 의한 트랙킹 에러발생을 방지할 수 있는 디지털 오디오 테이프 레코더의 동기 오검출 보호회로를 제공함에 있다.Accordingly, an object of the present invention is to provide a synchronous false detection protection circuit of a digital audio tape recorder capable of preventing tracking error caused by synchronous false detection during ATF performing tracking servo.

이하 본 발명을 도면을 참조하여 상세히 설명한다.Hereinafter, the present invention will be described in detail with reference to the drawings.

제1도는 ATF트랙 패턴의 구조도이다.1 is a structural diagram of an ATF track pattern.

제2도는 본 발명의 회로도로서, 각 트랙의 제1ATF 및 제2ATF범위를 구분하여 ATF선택신호(1)를 발생하는 ATF선택부(10)와, 상기 ATF선택신호(1)에 의해 스위칭 헤드 펄스(Switching Head Pulse)(SWH)를 조합하여 ATF페어(Pair)신호(2)를 발생하는 ATF페어발생부(20)와, ATF페어신호(2)받아 프로텍트(Protect)온(ON)에 따라 파일럿범위가 동기범위보다 선행하는 ATF페어신호(2)를 찾는 ATF페어탐색부(30)와, 외부로부터 들어오는 RF(Radio Frequency)신호(3)를 로우패스필터링하여 파일럿신호(4)를 발생하는 로우패스필터(40)와, 외부로부터 들어오는 RF신호(3)를 밴드패스 필터링하여 동기신호(5)를 발생하는 밴드패스필터(50)와, 상기 ATF탐색부(30)로부터 출력하는 신호에 따라 상기 파일럿신호(4)와 동기신호(5)선택을 제어하는 파일럿 선택제어신호(6) 및 동기선택제어신호(7)를 발생하는 신호선택제어부(60)와, 상기 파일럿 선택제어신호(6) 및 동기선택제어신호(7)에 따라 상기 파일럿신호(4) 및 동기신호(5)를 선택하는 먹스(70)와, 프로텍트 온에 따라 상기 먹스(70)의 출력신호를 게이팅(Gating)하는 ATF범위프로텍터(80)와, 상기 ATF범위프로텍터(80)로부터 인가되는 파일럿신호(4)와 동기신호(5)를 카운트(Count)하고 디코딩(Decoding)하여 일련의 검출데이터(8)를 발생하는 카운터 및 디코더(90)와, 상기 카운터 및 디코더(90)에서 발생되는 검출데이터(8)를 래치하기 위해 신호선택제어부(60)로 클럭 및 리셋트 신호를 발생하는 클럭 및 리셋트 신호발생부(100)로 구성한다.FIG. 2 is a circuit diagram of the present invention, wherein the ATF selection unit 10 generates an ATF selection signal 1 by dividing the first ATF and the second ATF ranges of each track, and the switching head pulses are generated by the ATF selection signal 1. ATF pair generation unit 20 that generates the ATF pair signal 2 by combining (Switching Head Pulse) (SWH), and ATF pair signal 2 to receive the pilot according to the protection (ON). The ATF pair search unit 30 looking for the ATF pair signal 2 whose range is preceded by the synchronization range, and the low level to generate the pilot signal 4 by low pass filtering the RF (Radio Frequency) signal 3 coming from the outside. According to the pass filter 40, the band pass filter 50 for generating a synchronization signal 5 by band pass filtering the RF signal 3 from the outside, and the signal output from the ATF search unit 30. Signal lines for generating a pilot selection control signal 6 and a synchronization selection control signal 7 for controlling the pilot signal 4 and the synchronization signal 5 selection. A control unit 60, a mux 70 for selecting the pilot signal 4 and the synchronization signal 5 according to the pilot selection control signal 6 and the synchronization selection control signal 7, and the protection on; Count and decode the ATF range protector 80 for gating the output signal of the mux 70, the pilot signal 4 and the synchronization signal 5 applied from the ATF range protector 80 ( A counter and decoder 90 which decodes to generate a series of detection data 8 and a clock and a clock to the signal selection controller 60 to latch the detection data 8 generated by the counter and decoder 90. It consists of a clock and the reset signal generator 100 for generating a set signal.

제3도는 제2도중 ATF범위프로텍터(80)의 파형도로서, (1A)는 ATF범위를 하이로 프로텍트하는 파형이고, (2B)는 ATF범위를 로우로 프로텍트하는 파형이다.3 is a waveform diagram of the ATF range protector 80 in FIG. 2, (1A) is a waveform which protects the ATF range high, and (2B) is a waveform which protects the ATF range low.

제4도는 본 발명에 따른 일실시예의 회로도로서, 신호선택제어부(60)가 제1, 2플립플롭(61,62) 및 오아게이트(63,64) 및 인버터(65)로 구성하고, 먹스(70)는 앤드게이트(71,72) 및 오아게이트(73)로 구성한다.4 is a circuit diagram of an embodiment according to the present invention, in which the signal selection control unit 60 includes first and second flip-flops 61 and 62, an oragate 63 and 64, and an inverter 65. 70 is composed of end gates 71 and 72 and oragate 73.

제5도는 제2도 및 제4도의 부분파형도로서, (1B)-(5B)파형은 제2도의 부분파형이고, (6B)-(15B)파형은 제4도의 부분파형이다.5 is a partial waveform diagram of FIGS. 2 and 4, wherein (1B)-(5B) waveforms are partial waveforms of FIG. 2, and (6B)-(15B) waveforms are partial waveforms of FIG.

상술한 구성에 의거하여 본 발명을 제1도-제5도를 참조하여 상세히 설명한다.Based on the above configuration, the present invention will be described in detail with reference to FIGS.

우선 제1도에서 도시한 바와 같이 ATF트랙의 기록 패턴을 보면 크게 두가지로 분류할 수 있다. 즉 동기범위가 파일럿 범위를 선행하는 A트랙의 제2ATF와 B트랙의 제1ATF를 하나의 페어로 하고, 파일럿 범위가 동기범위를 선행하는 B트랙의 제2ATF와 A트랙의 제1ATF를 또 하나의 페어로 구분된다. 상기 동기범위가 파일럿 범위보다 선행하는 경우는 동기검출모드가 되므로 프로텍션을 하지 않는다. 그런데 파일럿 범위가 동기범위보다 선행하는 경우는 잔류동기가 검출될 수 있으므로 동기 오검출 방지하도록 한다.First, as shown in FIG. 1, the recording pattern of the ATF track can be classified into two types. That is, the second ATF of the A track and the first ATF of the B track, whose synchronization ranges precede the pilot range, are set as one pair, and the second ATF of the B track and the first ATF of the A tracks, whose pilot range precedes the synchronization range, are one pair. It is divided into pairs. If the synchronization range is earlier than the pilot range, the synchronization detection mode is performed and thus no protection is performed. However, if the pilot range is preceded by the synchronization range, residual synchronization may be detected, thereby preventing synchronous false detection.

즉 A트랙의 제1ATF와 B트랙의 제2ATF에서는 온 트랙의 파일럿 검출후에 동기검출모드로 되어 동기신호 주파수 및 길이를 체크하여 정상동기만을 검출하게 한다.In other words, in the first ATF of the A track and the second ATF of the B track, after the pilot detection of the on-track, the synchronous detection mode is entered to check the synchronization signal frequency and length so as to detect only normal synchronization.

또한 A트랙의 제2ATF와 B트랙의 제1ATF에서는 오검출 방지를 행하지 않고 동기를 검출하도록 한다.In addition, in the second ATF of the A track and the first ATF of the B track, synchronization is prevented without erroneous detection prevention.

상기와 같은 동작을 제2도에서 도시한 바와 같이 블럭(Block)별로 설명하면 하기와 같다.The operation as described above will be described for each block as shown in FIG.

먼저 ATF선택부(10)는 각 트랙의 제1ATF범위와 제2ATF범위를 구별하여 제5도(2B)파형과 같이 ATF선택신호(1)를 발생한다.First, the ATF selector 10 distinguishes the first ATF range from the second ATF range of each track and generates the ATF selection signal 1 as shown in FIG. 5B (B).

상기 ATF선택신호(1)는 ATF페어발생부(20)로 인가하여 제5도(1B)파형과 같은 스위칭 헤드펄스(SWH)를 조합하여 A트랙의 제2ATF와 B트랙의 제1ATF를 하나의 페어로 B트랙의 제2ATF와 A트랙의 제1ATF를 하나로 묶어주는 제5도(3B)파형과 같은 ATF패턴의 ATF페어신호(2)를 발생한다.The ATF selection signal 1 is applied to the ATF pair generator 20 to combine the switching head pulses SWH such as the waveform of FIG. 5 (1B) to combine the second ATF of the A track and the first ATF of the B track. The pair generates an ATF pair signal 2 having an ATF pattern, such as the waveform of FIG. 5 (3B) in which the second ATF of the B track and the first ATF of the A track are bundled together.

상기 스위칭 헤드펄스(SWH)는 A트랙에서는 0이고 B트랙에서는 1로 구분하고 있다.The switching head pulse SWH is divided into 0 in the A track and 1 in the B track.

상기 ATF페어신호(2)는 ATF페어탐색부(30)로 인가하여 이 ATF페어탐색부(30)에서 프로텍트 온시 ATF범위에서 파일럿이 동기에 선행하는 경우 동기 오검출보호가 가능하도록 하여 파일럿이 동기에 선행하는 ATF페어를 찾는다.The ATF pair signal 2 is applied to the ATF pair search unit 30 so that when the pilot is synchronized in the ATF range at the protection on time in the ATF pair search unit 30, the synchronous false detection protection is enabled so that the pilot is synchronized. Find the ATF pair that precedes it.

제5도(4B)파형과 같은 상기 ATF페어탐색부(30)의 ATF페어탐색 출력이 신호선택제어부(60)로 인가하여 이 신호선택제어부(60)에서는 파일럿이 동기에 선행하는 ATF범위의 경우 파일럿 데이터를 이용하여 파일럿 제어신호(6) 및 동기제어신호(7)로 파일럿 검출모드 및 동기검출 모드를 결정하여 먹스(70)를 제어한다.When the ATF pair search output of the ATF pair search section 30, such as the waveform of FIG. 5 (4B), is applied to the signal selection control section 60, the signal selection control section 60 in the case of the ATF range in which the pilot precedes synchronization. The pilot control mode 6 and the synchronous control signal 7 are used to determine the pilot detection mode and the synchronous detection mode using the pilot data to control the mux 70.

상기 먹스(70)는 파일럿 제어신호(6) 및 동기제어신호(7)에 따라 동기검출 모드시에 동기만을 선택하도록 하여 동기 오검출 보호를 한다.The mux 70 selects synchronization only in the synchronization detection mode according to the pilot control signal 6 and the synchronization control signal 7 to provide synchronous false detection protection.

상기 먹스(70)로부터 RF신호(3)가 로우패스필터(40)를 통한 파일럿신호(4)와 밴드패스필터(50)를 통한 동기신호(5)를 선택출력하여 ATF범위프로텍터(80)로 인가한다.The RF signal 3 outputs the pilot signal 4 through the low pass filter 40 and the synchronization signal 5 through the band pass filter 50 from the mux 70 to the ATF range protector 80. Is authorized.

상기 ATF범위프로텍터(80)는 ATF범위만을 게이팅하여 ATF이외의 영역에서 제3도와 같이 동기와 유사한 주파수를 갖는 신호의 검출을 방지한다.The ATF range protector 80 gates only the ATF range to prevent the detection of a signal having a frequency similar to that in the third diagram in a region other than the ATF.

상기 ATF범위프로텍터(80)를 통해 게이팅한 파일럿 및 동기신호(4, 5)를 카운터 및 디코더(90)에서 카운트하고 디코딩하여 파일럿이나 동기신호의 검출여부를 알 수 있는 검출데이터(8)를 출력한다.Count and decode the pilot and sync signals 4 and 5 gated through the ATF range protector 80 at the counter and decoder 90 to output detection data 8 that can detect whether a pilot or sync signal has been detected. do.

상기 검출데이터를 신호선택제어부(60)로 래치(Latch)하기 위해 리셋트 신호발생부(100)에서 신호선택제어부(60)로 클럭(Clock) 및 리셋트 신호를 발생한다.The latch and the reset signal are generated from the reset signal generator 100 to the signal selection controller 60 in order to latch the detected data to the signal selection controller 60.

다음은 본 발명에 따른 실시예를 보면 제4도에서 도시한 바와 같이 신호선택제어부(60)내의 제1, 2플립플롭(61,62)의 초기 상태를 0로 한다.Next, referring to the embodiment of the present invention, as shown in FIG. 4, the initial states of the first and second flip-flops 61 and 62 in the signal selection control unit 60 are zero.

이때 ATF페어탐색부(30)로부터 출력하는 제5도(6B)파형과 같이 ATF페어탐색신호가 0인 구간이면 이때는 B트랙 제2ATF 및 A트랙 제1ATF인 구간으로 트랙패턴에서 파일럿신호가 동기신호보다 선행한다.At this time, if the ATF pair search signal is 0, such as the waveform of FIG. 5 (6B) output from the ATF pair search unit 30, the pilot signal is a synchronization signal in the track pattern to the section that is B track 2ATF and A track 1ATF. Precedes it.

상기 ATF페어탐색신호가 0이고 제1, 2플립플롭(61,62)의 출력신호(W1,W2)가 모두 0이므로 오아게이트(63)를 통해 출력하는 동기선택제어신호(7)는 0가 되고, 오아게이트(64) 및 인버터(65)를 통해 출력하는 파일럿 선택제어신호(6)는 1이 된다.Since the ATF pair search signal is 0 and the output signals W1 and W2 of the first and second flip-flops 61 and 62 are all 0, the synchronous selection control signal 7 output through the oragate 63 is 0. The pilot selection control signal 6 outputted through the orifice 64 and the inverter 65 becomes one.

그래서 이때에는 로우패스필터(40)를 통해 인가되는 파일럿신호(4)만을 받아들이게 된다. 이제 상기 파일럿신호(4)가 감지되어 일정시간이 지나면 검출데이터(8)가 만들어져 신호선택제어부(60)의 제1플립플롭(61)으로 입력한다. 상기 데이터를 클럭 및 리셋트 신호발생부(100)로부터 발생되는 제5도(8B)파형과 같은 클럭신호에 의해 받아들여 제1플립플롭(61)의 출력신호(W1)가 제5도(9B)파형과 같이 1이 되면, 파일럿 선택제어신호(6)가 제5도(12B)파형과 같이 파일럿 검출모드를 끝낸다. 그리고 제5도(10B)파형과 같은 다음 클럭으로 제2플립플롭(62)의 입력단자(IN)로 출력신호(W1)를 받아 제2플립플롭(62)의 출력신호(W2)가 제5도(11B)파형과 같이 되면, 동기선택제어신호(7)가 제5도(3B)파형과 같이 0이 되어 제5도(14B)파형과 같이 동기검출모드가 되므로 (15B)파형과 같이 정상동기검출이 된다. 한편 A트랙의 제2ATF와 B트랙의 제1ATF에서는 ATF페어탐색신호가 1인 경우로 이때에는 제1, 2플립플롭(61,62)의 출력신호(W1,W2)의 값에 관계없이 동기선택제어신호(7)가 1이고, 파일럿 선택제어신호(6)가 0으로 동기만을 검출한다.Therefore, at this time, only the pilot signal 4 applied through the low pass filter 40 is accepted. Now, when the pilot signal 4 is detected and a predetermined time passes, the detection data 8 is generated and input to the first flip-flop 61 of the signal selection controller 60. The data is received by a clock signal such as the waveform of FIG. 8B generated from the clock and reset signal generator 100, and the output signal W1 of the first flip-flop 61 is converted to the diagram of FIG. When the value becomes 1 as in the waveform, the pilot selection control signal 6 ends the pilot detection mode as shown in the waveform of FIG. The output signal W2 of the second flip-flop 62 is received by the input terminal IN of the second flip-flop 62 with the next clock as shown in FIG. As shown in the waveform of Fig. 11B, the synchronous selection control signal 7 becomes zero like the waveform of Fig. 5 (3B) and becomes the synchronous detection mode as shown in the waveform of Fig. 5B (14B). It is a synchronous detection. On the other hand, in the second ATF of the A track and the first ATF of the B track, when the ATF pair search signal is 1, the synchronous selection is performed regardless of the values of the output signals W1 and W2 of the first and second flip-flops 61 and 62. The control signal 7 is 1 and the pilot selection control signal 6 is 0 to detect only synchronization.

상술한 바와 같이 R-DAT 싱크 오검출 보호회로는 R-DAT기록 방식을 채택한 모든 디지털 레코딩 테이프의 트랙킹 서어보에 이용하면서 트랙킹 서어보를 하는 ATF수행시 동기의 오검출에 의한 트랙킹 에러발생을 방지하는 이점이 있다.As described above, the R-DAT sync false detection protection circuit is used for tracking servos of all digital recording tapes adopting the R-DAT recording method and prevents tracking errors caused by erroneous detection of synchronization during ATF performing tracking servo. There is an advantage.

Claims (5)

디지털 오디오 테이프 레코더에서 트랙킹 서어보를 하는 회로에 있어서, 각 트랙의 제1, 2ATF범위를 구분하여 발생된 ATF선택회로(1)에 의해 스위칭 헤드펄스(SWH)를 조합하여 ATF페어신호(2)를 발생하는 ATF페어발생수단과, 상기 ATF페어신호(2)를 받아 프로텍트 온에 따라 파일럿 범위가 동기범위보다 선행하는 ATF제어신호(2)를 찾는 ATF페어탐색부(30)와, 외부로부터 들어오는 RF신호(3)를 분리 필터링하여 각각 파일럿신호(4) 및 동기신호(5)를 발생하는 신호발생수단과, 상기 ATF페어탐색부(30)로부터 출력하는 신호에 따라 파일럿신호(4)와 동기신호(5)선택을 제어하는 파일럿 선택제어신호(6) 및 동기선택제어신호(7)를 발생하여 상기 파일럿신호(4) 및 동기신호(5)를 선택하는 신호선택수단과, 프로텍트 온에 따라 상기 신호선택수단으로부터 출력되는 파일럿신호(4) 및 동기신호(5)를 카운트하고 디코딩하여 검출된 데이터(8)를 클럭 및 리셋트신호에 의해 래치하는 데이터 래치수단으로 구성함을 특징으로 하는 디지털 오디오 테이프 레코더의 동기 오검출 보호회로.In a circuit for tracking servo in a digital audio tape recorder, an ATF pair signal (2) is generated by combining switching head pulses (SWH) by an ATF selection circuit (1) generated by separating the first and second ATF ranges of each track. An ATF pair search unit 30 that receives the ATF pair generating means, the ATF pair search unit 30 that finds the ATF control signal 2 whose pilot range precedes the synchronization range according to the protection on by receiving the ATF pair signal 2, and RF from the outside Signal generating means for separating and filtering the signal 3 to generate the pilot signal 4 and the synchronization signal 5, respectively, and the pilot signal 4 and the synchronization signal according to the signal output from the ATF pair search unit 30. (5) signal selection means for generating a pilot selection control signal 6 and a synchronization selection control signal 7 for controlling selection to select the pilot signal 4 and the synchronization signal 5; Pilot signal 4 output from signal selecting means And data latch means for counting and decoding the synchronization signal (5) and latching the detected data (8) by a clock and reset signal. 제1항에 있어서, ATF페어탐색부(30)가 프로텍트 온시 ATF범위에서 파일럿이 동기에 선행하는 ATF페어를 찾아냄을 특징으로 하는 디지털 오디오 테이프 레코더의 동기 오검출 보호회로.2. The synchronous false detection protection circuit according to claim 1, wherein the ATF pair search unit (30) finds an ATF pair in which the pilot precedes synchronization in the ATF range at the protection on. 제2항에 있어서, 신호선택수단이 ATF페어탐색부(30)로부터 출력하는 신호에 따라 파일럿신호(4) 및 동기신호(5)선택을 제어하는 파일럿 선택제어신호(6) 및 동기선택제어신호(7)를 발생하는 신호선택제어부(60)와, 상기 파일럿 선택제어신호(6) 및 동기선택제어신호(7)에 따라 상기 파일럿신호(4) 및 동기신호(5)를 선택하는 먹스(70)로 구성함을 특징으로 하는 디지털 오디오 테이프 레코더의 동기 오검출 보호회로.3. The pilot selection control signal (6) and the synchronization selection control signal according to claim 2, wherein the signal selection means controls the selection of the pilot signal (4) and the synchronization signal (5) in accordance with a signal output from the ATF pair search unit (30). (7) and a mux (70) for selecting the pilot signal (4) and the synchronization signal (5) in accordance with the pilot selection control signal (6) and the synchronization selection control signal (7). A synchronous false detection protection circuit of a digital audio tape recorder, characterized by 제3항에 있어서, 데이터 래치수단이 신호선택수단으로부터 인가되는 파일럿신호(4) 및 동기신호(5)를 카운트하고 디코팅하여 검출데이터(8)를 발생하는 카운터 및 디코더(90)와, 상기 검출데이터(8)를 신호선택수단으로 래치하기 위해 클럭 및 리셋트신호를 발생하는 클럭 및 리셋트 신호발생부(100)로 구성함을 특징으로 하는 디지털 오디오 테이프 레코더의 동기 오검출 보호회로.A counter and decoder (90) according to claim 3, wherein the data latch means counts and decodes the pilot signal (4) and the synchronization signal (5) applied from the signal selection means to generate the detection data (8); And a clock and reset signal generator (100) for generating a clock and reset signal for latching the detection data (8) by signal selection means. 제4항에 있어서, 데이터 래치수단이 프로텍트 온에 따라 신호선택수단으로부터 인가되는 ATF범위만을 게이팅하는 ATF범위프로텍터(80)를 더 구비함을 특징으로 하는 디지털 오디오 테이프 레코더의 동기 오검출 보호회로.5. A synchronous false detection protection circuit according to claim 4, characterized in that the data latching means further comprises an ATF range protector (80) for gating only the ATF range applied from the signal selection means in accordance with the protection on.
KR1019890010293A 1989-07-20 1989-07-20 Synchronizing error detecting circuit for dat KR920002580B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019890010293A KR920002580B1 (en) 1989-07-20 1989-07-20 Synchronizing error detecting circuit for dat

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019890010293A KR920002580B1 (en) 1989-07-20 1989-07-20 Synchronizing error detecting circuit for dat

Publications (2)

Publication Number Publication Date
KR910003581A KR910003581A (en) 1991-02-27
KR920002580B1 true KR920002580B1 (en) 1992-03-30

Family

ID=19288254

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019890010293A KR920002580B1 (en) 1989-07-20 1989-07-20 Synchronizing error detecting circuit for dat

Country Status (1)

Country Link
KR (1) KR920002580B1 (en)

Also Published As

Publication number Publication date
KR910003581A (en) 1991-02-27

Similar Documents

Publication Publication Date Title
US4596981A (en) Synchronizing signal detecting circuit in a digital signal transmitting system
CA1240794A (en) Tape speed determining apparatus for video signal reproducing apparatus
US5768234A (en) Synchronizing mark detecting apparatus and method and information reproducing apparatus and method
US3883891A (en) Redundant signal processing error reduction technique
US5438577A (en) Error correcting system
US4766507A (en) Rotary head reproducer with means for detecting the direction of audio recording during searching
US4393419A (en) Synchronizing signal detection protective circuit
US5223991A (en) Digital video tape recorder
KR920002580B1 (en) Synchronizing error detecting circuit for dat
KR970005992B1 (en) Duty discrimination circuit
KR0125796B1 (en) Method and apparatus for identifying the reproduction mode of a video tape recorder
KR850001311B1 (en) Digital on video recording and playback system
KR920006303B1 (en) Auto track locking condition checking circuit
JP3210323B2 (en) RESYNC detection circuit
US5583708A (en) Circuit for detecting unrecorded portion of recording medium
KR930007377Y1 (en) Corresponding priod signal detecting error protecting circuit for digital audio signal
JP3321884B2 (en) Synchronous block detection method and synchronous block detection device
JPH03100949A (en) Recording tape velocity discriminating device
JPH0628649A (en) Device for extracting servo information, device for detecting servo mark and device for generating window
KR0186029B1 (en) Circuit for controlling a synchronized signal of the digital data
JPH0416868B2 (en)
JP4336594B2 (en) Playback device
SU386440A1 (en) PROTECTION DEVICE from a false SIGNAL in the MAGNET RECORDING EQUIPMENT FOR THE TAPE
KR920008113B1 (en) Detecting apparatus for error generating rate of each track
JPS63183648A (en) Recording tape speed discriminating device

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20030227

Year of fee payment: 12

LAPS Lapse due to unpaid annual fee