KR870002564Y1 - 디지탈 신호 재생시의 클럭 발생회로 - Google Patents

디지탈 신호 재생시의 클럭 발생회로 Download PDF

Info

Publication number
KR870002564Y1
KR870002564Y1 KR2019850004474U KR850004474U KR870002564Y1 KR 870002564 Y1 KR870002564 Y1 KR 870002564Y1 KR 2019850004474 U KR2019850004474 U KR 2019850004474U KR 850004474 U KR850004474 U KR 850004474U KR 870002564 Y1 KR870002564 Y1 KR 870002564Y1
Authority
KR
South Korea
Prior art keywords
signal
pulse
counter
reproduction
flop
Prior art date
Application number
KR2019850004474U
Other languages
English (en)
Other versions
KR860013812U (ko
Inventor
최훈순
Original Assignee
삼성전자 주식회사
정재은
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 정재은 filed Critical 삼성전자 주식회사
Priority to KR2019850004474U priority Critical patent/KR870002564Y1/ko
Publication of KR860013812U publication Critical patent/KR860013812U/ko
Application granted granted Critical
Publication of KR870002564Y1 publication Critical patent/KR870002564Y1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/14Digital recording or reproducing using self-clocking codes
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B5/00Recording by magnetisation or demagnetisation of a record carrier; Reproducing by magnetic means; Record carriers therefor
    • G11B5/02Recording, reproducing, or erasing methods; Read, write or erase circuits therefor
    • G11B5/09Digital recording

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

내용 없음.

Description

디지탈 신호 재생시의 클럭 발생회로
제 1도는 본 고안의 회로도.
제 2도는 본 고안 회로도의 각부 파형도.
* 도면의 주요부분에 대한 부호의 설명
1 : 비교기 2 : 단안정멀티 바이브 레이터
3,5 : 카운터 4 : 플립플롭
6 : 지연회로 7 : 램
8 : 쉬프트 레지스터
본 고안은 디지탈 신호 재생시의 클럭 발생회로에 관한 것이다.
테이프 및 디스크로부터 디지탈 신호를 재생시킬때에는 테이프의 텐션이나 헤드의 접속 여부에 따라 지터(Jitter) 잡음이 발생하게 되고 기록할때의 클럭신호와 동일한 펄스로 재생할때에는 지터 잡음에 의하여 원상태 신호를 재생하기가 어려운 것이었다.
본 고안의 목적은 재생시 재생 신호로부터 재생펄스를 만들어 데이타를 읽도록 함으로써 데이타의 손실 및 지터 잡음을 방지할 수 있는 디지탈 신호 재생시의 클럭 발생회로를 제공하고자 하는 것으로 헤드로부터 인가되는 상태신호를 비교기 및 단 안정 멀티 바이브레이터를 통하여 카운터에서 재생펄스를 공급하도록 구성시킨 후 플립플롭의 지연된 상태 신호가 인가될때에 쉬프트 레지스터에 인가된 상태신호가 램에 공급되게 구성시켜 된 것이다.
이를 첨부 도면에 의하여 상세히 설명하면 다음과 같다.
헤드로부터 인가되는 상태신호가 저항(R1)을 통하여 비교기(1)의 단자(-)에 인가되게 구성하고 타측단자(+)에는 전원(VCC)이 저항(R2)(R3)으로 분배돼어 기준전압과 비교되도록 구성시킨후 플립플롭(4)의 셋트단자(S)와 저항(R5) 및 콘덴서(C1)로 펄스폭이 설정되는 단안정 멀티바이브레이터(2)에 인가되게 구성시켜 카운터(3)의 리셋트 단자(R)에 인가되게 하여 재생 신호로부터 재생펄스를 공급하도록 구성하고 카운터(3)에서 카운터(5) 및 쉬프트 레지스터(8)에 인가되게 구성하여 일정한 비트의 데이타 신호를 지연회로(6)의 펄스가 인가될때마다 램(7)에 공급하도록 구성시켜 된 것이다.
테이프나 디스크로부터 재생된 신호가 제2(a)도와 같을 때 비교기(1)는 저항(R2)(R3)으로 분배된 기준전압보다 작은 펄스신호를 증폭하여 반전시켜 제2(b)도와 같은 펄스를 얻는다.
그리고 이 상태신호는 라이징에지(rising edge)에서 단안정 멀티 바이브레이터(2)를 트리거시켜 제2(c)도와 같은 클럭펄스를 만들어 카운터(3)의 리셋트 단자(R)에 입력시키면 주회로의 카운터 신호(CK)가 카운터 단자(CK)에 입력될 때마다 카운터 펄스가 발생하는 것으로 이클럭 펄스 제2(d)도는 리드시의 데이타 클럭이 된다.
즉 카운터(3)에 인가되는 클럭은 녹음시 데이타 클럭이 동일한 것이나 단안정 멀티 바이브레이터(2)의 리셋트 신호에 의하여 재생 신호시 종속하는 카운터 펄스가 발생되는 것이다. 제2(d)도 그리고 제2(b)도의 상태신호가 플립플롭(4)의 셋트단자(S)에 입력되어 카운터(3)의 클럭펄스가 인가될때마다 셋트시키고 카운터(3)에서 제2(d)도와 같은 재생클럭에 의하여 제2(b)도와 같은 셋트된 플립플롭(4)의 출력은 제2(d)도의 라이징 에지때에 입력단자(D)가 접지되어 있으므로 저전위 상태가 제2(e)도와 같이 출력되고 게이트로 구성된 지연회로(6)를 통하여 점선과 같이 지연하게 된다.
따라서 지연된 클럭신호가 쉬프트 레지스터(8)의 입력단자(D)에 인가되어 카운터(5)의 클럭과 같이 일정한 비트(N비트)만큼 입력될때 카운터(5)에서 펄스(a)를 받아 램(7)에 쉬프트 레지스터(8)에 실린 정보 신호를 기록하게 되는 것이다.
즉, 본 고안은 비교기(1)의 기준 전압으로 단안정 멀티 바이브레이터(2)를 통하여 카운터(3)에 인가시켜 재생 펄스신호를 얻고 재생 펄스와 플립플롭(4)에 인가되는 셋트신호로서 출력되는 신호를 지연시켜 쉬프트 레지스터(8)에 인가시키므로 지터에 의한 잡음이 발생될때에 이에 따라 재생펄스 제2(d)도가 같이 가변되도록 하고 쉬프트 레지스트(8)의 출력은 항상 플립플롭(4)의 지연된 펄스가 인가시켜 램(7)에 공급하도록 한 것으로 비교기(1)에서 기준전압 이하의 상태신호만을 출력시키므로 잡음 신호등은 제거시킬 수가 있으며 카운터(3)의 리셋트 단자(R)에는 재생신호가 비교기 및 단안정 멀티 바이브레이터(2)를 통하여 인가되도록 함으로써 항상 재생 신호에 따른 재생 펄스를 공급하므로써 지터 잡음(시간축으로 뒤틀림)에 의한 영상을 전혀 받지 않은 효과가 있으며
카운터(5)와 쉬프트 레지스터(8)가 동시에 구동하여 램(7)에 정보를 저장할 때에는 플립플롭의 상태신호를 지연시켜 쉬프트 레지스터의 입력단자에 인가되도록 함으로써 제2(e)도와 같이 점선만큼 지연된 펄스에서 제2(f)도와 같은 디지탈 상태신호로 공급하는 것으로 재생시 재생 신호로부터 재생펄스를 만들어 데이타를 읽도록 함으로써 데이타의 손실 및 지터 잡음을 방지할 수 있는 디지탈 신호 재생시의 클럭 발생회로를 제공할 수가 있는 것이다.

Claims (1)

  1. 헤드로부터 인가되는 상태신호는 비교기(1)를 통하여 단안정 멀티 바이브레이터(2) 및 플립플롭(4)의 셋트 단자(S)에 인가되게 구성하고 단 안정 멀티 바이브레이터(2)의 출력으로 카운터(3)의 재생펄스를 카운터(5) 및 쉬프트 레지스터(8)에 인가되게 구성한 후 플립플롭(4)의 출력이 지연회로(6)를 통하여 쉬프트 레지스터(8)에서 인가되어 램(7)에 데이타 신호를 공급되게 구성시킨 디지탈 신호 재생시의 클럭 발생회로.
KR2019850004474U 1985-04-19 1985-04-19 디지탈 신호 재생시의 클럭 발생회로 KR870002564Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019850004474U KR870002564Y1 (ko) 1985-04-19 1985-04-19 디지탈 신호 재생시의 클럭 발생회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019850004474U KR870002564Y1 (ko) 1985-04-19 1985-04-19 디지탈 신호 재생시의 클럭 발생회로

Publications (2)

Publication Number Publication Date
KR860013812U KR860013812U (ko) 1986-11-20
KR870002564Y1 true KR870002564Y1 (ko) 1987-08-05

Family

ID=19241545

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019850004474U KR870002564Y1 (ko) 1985-04-19 1985-04-19 디지탈 신호 재생시의 클럭 발생회로

Country Status (1)

Country Link
KR (1) KR870002564Y1 (ko)

Also Published As

Publication number Publication date
KR860013812U (ko) 1986-11-20

Similar Documents

Publication Publication Date Title
US4338529A (en) Cue signal generating circuit
KR870002564Y1 (ko) 디지탈 신호 재생시의 클럭 발생회로
KR890003598Y1 (ko) 시간축 보정 회로에서의 ram제어 펄스 발생 회로
US5315449A (en) Time code signal processing circuit for removing and restoring variation in slew rate
KR900007167B1 (ko) 시간축 보정회로에서의 멀티플렉서 제어펄스 발생회로
KR910020692A (ko) 디지틀 신호 검출장치
JPH04246638A (ja) カメラの磁気再生装置
SU1631588A1 (ru) Устройство дл воспроизведени цифровой информации
JPH0528598Y2 (ko)
KR920001998B1 (en) E.f.m. signal recording and playing back circuit of optical recording and playing back device
SU585527A1 (ru) Устройство дл магнитной записи и воспроизведени двоичных сигналов
KR890000218B1 (ko) 디지탈 오디오기기의 동기 검출방법
KR900005919Y1 (ko) 디지탈 오디오 테이프 레코오더의 nrzi변조회로
SU609054A1 (ru) Регистрирующее устройство
KR880001254Y1 (ko) 디지탈 데이타 신호의 재생회로
JPH0746483B2 (ja) データ伝送方法と装置
KR100264141B1 (ko) 디지탈 신호용 레코더
JP2701402B2 (ja) 磁気記録再生装置
KR890003490B1 (ko) 디지탈 오디오 테이프용 데크구동 모터의 속도 제어회로
KR850002837Y1 (ko) 위상발생신호의 분주회로
SU1007122A1 (ru) Устройство дл магнитной записи и воспроизведени цифровой информации
SU1427421A1 (ru) Устройство дл разметки магнитной ленты
KR880001696B1 (ko) 디지탈 오디오디스크의 코우드 인터페이스회로
JPS6234388A (ja) 磁気記録再生装置
SU1094053A1 (ru) Устройство дл воспроизведени цифровой магнитной записи

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19970829

Year of fee payment: 13

EXPY Expiration of term