KR20210083724A - 표시장치 및 그의 구동방법 - Google Patents

표시장치 및 그의 구동방법 Download PDF

Info

Publication number
KR20210083724A
KR20210083724A KR1020190176311A KR20190176311A KR20210083724A KR 20210083724 A KR20210083724 A KR 20210083724A KR 1020190176311 A KR1020190176311 A KR 1020190176311A KR 20190176311 A KR20190176311 A KR 20190176311A KR 20210083724 A KR20210083724 A KR 20210083724A
Authority
KR
South Korea
Prior art keywords
gamma
voltage
driver circuit
gamma voltage
line
Prior art date
Application number
KR1020190176311A
Other languages
English (en)
Other versions
KR102687166B1 (ko
Inventor
김민수
김승환
김학민
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020190176311A priority Critical patent/KR102687166B1/ko
Priority claimed from KR1020190176311A external-priority patent/KR102687166B1/ko
Publication of KR20210083724A publication Critical patent/KR20210083724A/ko
Application granted granted Critical
Publication of KR102687166B1 publication Critical patent/KR102687166B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2092Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • G09G2320/0276Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명의 실시예들은 제1감마라인으로부터 제1감마전압과 제2감마전압을 전달받아 적어도 제3감마전압을 생성하여 제2감마라인으로 출력하는 제1드라이버 회로가 실장된 제1인쇄회로 필름, 제1감마라인으로부터 제1감마전압과 제2감마전압을 전달받아 적어도 제3감마전압을 생성하여 제2감마라인으로 출력하는 제2드라이버 회로가 실장된 제2인쇄회로 필름, 제1드라이버 회로와 제2드라이버 회로에 각각 제1감마라인이 배치된 소스 인쇄회로기판, 제1감마라인과 연결되며, 제1감마전압과 제2감마전압을 공급하는 감마회로가 배치된 컨트롤 인쇄회로기판 및 제2감마라인이 배치되는 디스플레이 기판을 포함하는 표시장치 및 그의 구동방법을 제공할 수 있다.

Description

표시장치 및 그의 구동방법{DISPLAY DEVICE AND DRIVING METHOD FOR THE SAME}
본 발명의 실시예들은 표시장치 및 그의 구동방법에 관한 것이다.
정보화 사회가 발전함에 따라 영상을 표시하기 위한 표시장치에 대한 요구가 다양한 형태로 증가하고 있다. 표시장치로는 액정표시장치(LCD: Liquid Crystal Display), 유기발광 표시장치(OLED: Organic Light Emitting Display), 및 퀀텀닷발광표시장치(QLED: Quantum dot Light Emitting Display) 등 여러 가지 표시장치가 활용 되고 있다.
표시장치는 복수의 화소가 복수의 행과 열을 갖는 매트릭스 형태로 배치되고, 순차적으로 데이터 신호와 게이트 신호가 인가되어 화소가 구동하는 액티브 매트릭스 방식으로 구동할 수 있다.
액티브 매트릭스 방식으로 화소를 구동하기 위해서는 데이터신호와 게이트신호 및 제어신호를 전달하는 회로가 필요하다. 또한, 점차적으로 표시장치는 화면이 커지고 해상도가 커지고 있어 회로가 복잡해지고 있다.
또한, 복잡한 회로를 실장하기 위한 기판들의 크기가 커져 표시장치의 크기가 커지고 무거워지는 단점이 있다.
본 발명의 실시예들은 회로 설계를 간단히 할 수 있는 표시장치 및 그의 구동방법을 제공하는 것이다.
또한, 본 발명의 실시예들은 크기를 작고 가볍게 구현할 수 있는 표시장치 및 그의 제조방법을 제공하는 것이다.
일 측면에서, 본 발명의 실시예들은, 제1감마라인으로부터 제1감마전압과 제2감마전압을 전달받아 적어도 제3감마전압을 생성하여 제2감마라인으로 출력하는 제1드라이버 회로가 실장된 제1인쇄회로 필름, 제1감마라인으로부터 제1감마전압과 제2감마전압을 전달받아 적어도 제3감마전압을 생성하여 제2감마라인으로 출력하는 제2드라이버 회로가 실장된 제2인쇄회로 필름, 제1드라이버 회로와 제2드라이버 회로에 각각 제1감마라인이 배치된 소스 인쇄회로기판, 제1감마라인과 연결되며, 제1감마전압과 제2감마전압을 공급하는 감마회로가 배치된 컨트롤 인쇄회로기판 및 제2감마라인이 배치되는 디스플레이 기판을 포함하는 표시장치를 제공할 수 있다.
다른 일 측면에서, 본 발명의 실시예들은 제1감마전압과 제1감마전압보다 낮은 제2감마전압을 제1감마라인을 통해 제1드라이버회로와 제2드라이버 회로에 각각 전달하는 단계, 제1드라이버 회로와 제2드라이버 회로는 제1감마전압과 제2감마전압을 각각 전달받아 복수의 계조전압을 생성하는 단계 및 제1드라이버 회로와 제2드라이버 회로는 각각 복수의 계조전압 중 적어도 하나의 계조전압을 제3감마전압으로 설정하고 제3감마전압을 디스플레이 패널에 배치되어 있는 제2감마라인으로 전달하는 단계를 포함하는 표시장치의 구동방법을 제공할 수 있다.
본 발명의 실시예들에 의하면, 감마회로에서 출력되는 감마전압의 수를 작게 구현함으로써, 회로 설계를 간단히 할 수 있는 표시장치 및 그의 구동방법을 제공할 수 있다.
본 발명의 실시예들에 의하면, 감마회로에서 출력되는 감마전압으 수를 작게 함으로써, 크기를 작고 가볍게 구현할 수 있는 표시장치 및 그의 구동방법을 제공할 수 있다.
도 1은 본 발명의 실시예들에 따른 표시장치를 나타내는 구조도이다.
도 2는 본 발명의 실시예들에 따른 화소를 나타내는 회로도이다.
도 3은 본 발명의 실시예들에 따른 감마회로와 드라이버 회로의 연결관계를 나타내는 구조도이다.
도 4는 본 발명의 실시예들에 따른 감마곡선을 나타내는 그래프이다
도 5는 도 1에 도시된 표시장치의 후면의 일 실시예를 나타내는 평면도이다.
도 6은 본 발명의 실시예들에 의한 제1드라이버 회로와 제2드라이브회로를 나타내는 회로도이다.
도 7은 본 발명의 실시예들에 따른 컨트롤인쇄회로기판, 소스인쇄회로기판, 인쇄회로필름, 디스플레이 패널의 배치를 나타내는 평면도이다.
도 8은 본 발명의 실시예들에 따른 디스플레이 패널과 드라이버 회로의 연결관계를 나타내는 평면도이다.
이하, 본 발명의 일부 실시예들을 예시적인 도면을 참조하여 상세하게 설명한다. 각 도면의 구성 요소들에 참조부호를 부가함에 있어서, 동일한 구성 요소들에 대해서는 비록 다른 도면상에 표시되더라도 가능한 한 동일한 부호를 가질 수 있다. 또한, 본 발명을 설명함에 있어, 관련된 공지 구성 또는 기능에 대한 구체적인 설명이 본 발명의 요지를 흐릴 수 있다고 판단되는 경우에는 그 상세한 설명은 생략할 수 있다. 본 명세서 상에서 언급된 "포함한다", "갖는다", "이루어진다" 등이 사용되는 경우 "~만"이 사용되지 않는 이상 다른 부분이 추가될 수 있다. 구성 요소를 단수로 표현한 경우에 특별한 명시적인 기재 사항이 없는 한 복수를 포함하는 경우를 포함할 수 있다.
또한, 본 발명의 구성 요소를 설명하는 데 있어서, 제1, 제2, A, B, (a), (b) 등의 용어를 사용할 수 있다. 이러한 용어는 그 구성 요소를 다른 구성 요소와 구별하기 위한 것일 뿐, 그 용어에 의해 해당 구성 요소의 본질, 차례, 순서 또는 개수 등이 한정되지 않는다.
구성 요소들의 위치 관계에 대한 설명에 있어서, 둘 이상의 구성 요소가 "연결", "결합" 또는 "접속" 등이 된다고 기재된 경우, 둘 이상의구성 요소가 직접적으로 "연결", "결합" 또는 "접속"될 수 있지만, 둘 이상의 구성 요소와 다른 구성 요소가 더 "개재"되어 "연결", "결합" 또는 "접속"될 수도 있다고 이해되어야 할 것이다. 여기서, 다른 구성 요소는 서로 "연결", "결합" 또는 "접속" 되는 둘 이상의 구성 요소 중 하나 이상에 포함될 수도 있다.
구성 요소들이나, 동작 방법이나 제작 방법 등과 관련한 시간적 흐름 관계에 대한 설명에 있어서, 예를 들어, "~후에", "~에 이어서", "~다음에", "~전에" 등으로 시간적 선후 관계 또는 흐름적 선후 관계가 설명되는 경우, "바로" 또는 "직접"이 사용되지 않는 이상 연속적이지 않은 경우도 포함할 수 있다.
한편, 구성 요소에 대한 수치 또는 그 대응 정보(예: 레벨 등)가 언급된 경우, 별도의 명시적 기재가 없더라도, 수치 또는 그 대응 정보는각종 요인(예: 공정상의 요인, 내부 또는 외부 충격, 노이즈 등)에 의해 발생할 수 있는 오차 범위를 포함하는 것으로 해석될 수 있다.
도 1은 본 발명의 실시예들에 따른 표시장치를 나타내는 구조도이다.
도 1을 참조하면, 표시장치(100)는 디스플레이 패널(110), 게이트드라이버(120), 데이터 드라이버(120) 및 타이밍 컨트롤러(140)를 포함할 수 있다. 게이트 드라이버(130), 데이터 드라이버(120), 타이밍 컨트롤러(140)는 각각 집적회로로 구현될 수 있다.
디스플레이 패널(110)은 복수의 게이트라인(GL1 내지 GLn)과 복수의 데이터라인(DL1 내지 DLm)을 포함하고, 복수의 게이트라인(GL1 내지 GLn)과 복수의 데이터라인(DL1 내지 DLm)에 연결되는 복수의 화소(101)를 포함할 수 있다. 복수의 화소(101)는 화소회로를 포함할 수 있다. 복수의 화소(101)는 게이트신호에 대응하여 데이터신호를 전달받아 영상을 표시할 수 있다. 디스플레이 패널(110)에 포함되는 배선은 복수의 게이트라인(GL1 내지 GLn)과 복수의 데이터라인(DL1 내지 DLm)에 한정되는 것은 아니다.
복수의 게이트 라인(GL1 내지 GLn)은 순차적으로 게이트신호가 전달되고 복수의 데이터라인(DL1 내지 DLm)은 데이터신호가 전달될 수 있다. 디스플레이 패널(110)에 배치되는 신호라인은 복수의 게이트 라인(GL1 내지 GLn)과 복수의 데이터라인(DL1 내지 DLm)에 한정되는 것은 아니다.
게이트 드라이버(130)는 복수의 게이트 라인(GL1 내지 GLn)에 게이트 신호를 공급할 수 있다. 게이트 드라이버(130)는 디스플레이 패널(110)과 일체로 형성될 수 있다. 또한, 게이트 드라이버(130)는 디스플레이 패널(110)의 일측에 배치되어 있는 것으로 도시되어 있지만, 이에 한정되는 것은 아니다. 게이트 드라이버(130)는 디스플레이 패널(110)의 양측에 배치될 수 있고 좌측에 배치되는 게이트 드라이버(130)는 홀수번째 게이트 라인에 연결되고 우측에 배치되는 게이트 드라이버(130)는 짝수번째 게이트 라인에 연결될 수 있다. 하지만, 이에 한정되는 것은 아니다.
게이트 드라이버(130)는 테이프 오토메티드 본딩(TAB: Tape Automated Bonding) 방식 또는 칩 온 글래스(COG: Chip On Glass) 방식으로 디스플레이 패널(110)의 본딩 패드에 연결되거나, GIP(Gate In Panel) 타입으로 구현되어 디스플레이 패널(110)에 직접 배치될 수도 있다. 또한, 각 게이트 드라이버(GDIC)는 디스플레이 패널(110)과 연결된 필름 상에 실장되는 칩 온 필름(COF: Chip On Film) 방식으로 구현될 수도 있다.
데이터 드라이버(120)는 복수의 데이터라인(DL1 내지 DLm)에 데이터신호를 공급할 수 있다. 데이터 드라이버(120)는 디지털 신호로 전달되는 영상 신호를 공급받아 아날로그 형태의 데이터 신호로 변환할 수 있다. 데이터 드라이버(120)에서 출력되는 데이터신호들은 복수의 게이트 라인(GL1 내지 GLn)을 통해 게이트신호가 인가되는 타이밍에 맞춰 복수의 화소(101)에 전달될 수 있다.
데이터 드라이버(120)는 디스플레이 패널(110)의 크기 및/또는 해상도에 대응하여 하나 이상의 소스 드라이버 회로를 포함할 수 있다. 각 소스 드라이버 회로는 시프트 레지스터, 래치 회로, 디지털 아날로그 컨버터, 출력 버퍼를 포함할 수 있다. 하지만, 이에 한정되는 것은 아니다.
각 소스 드라이버 회로는, 테이프 오토메티드 본딩(TAB) 방식 또는 칩 온 글래스(COG) 방식으로 디스플레이 패널(110)의 본딩 패드에 연결되거나, 디스플레이 패널(110)에 직접 배치될 수 있다. 또한, 각 소스 드라이버 집적 회로는, 칩 온 필름(COF) 방식으로 구현될 수 있으며, 이 경우, 각 소스 드라이버 집적 회로는, 디스플레이 패널(110)에 연결된 필름 상에 실장되고, 필름 상의 배선들을 통해 디스플레이 패널(110)과 전기적으로 연결될 수 있다.
타이밍 컨트롤러(140)는 영상신호를 공급할 수 있다. 영상신호는 적색, 녹색, 청색의 영상신호를 포함할 수 있다. 타이밍 컨트롤러(140)에서 공급되는 영상신호는 데이터 드라이버(120)로 전달될 수 있다. 디스플레이 패널(110)은 영상신호에 대응하여 정지영상, 동영상을 표시할 수 있다.
또한, 타이밍 컨트롤러(140)는 게이트 드라이버(130), 데이터 드라이버(120)에 게이트 드라이버 제어신호, 데이터드라이버 제어신호를 각각 공급할 수 있다. 게이트 드라이버 제어신호는 게이트 스타트 펄스(Gate Start Pulse), 게이트 시프트 클럭(Gate Shift Clock), 게이트 출력 인에이블 신호(Gate Output Enable)를 포함할 수 있고, 데이터드라이버 제어신호는 소스 스타트 펄스(Source Start Pulse), 소스 샘플링 클럭(Source Sampling Clock), 소스 출력 인에이블 신호(Source Output Enable)를 포함할 수 있다.
도 2는 본 발명의 실시예들에 따른 화소를 나타내는 회로도이다.
도 2를 참조하면, 화소(101)는 발광다이오드(LED)와, 발광다이오드(LED)에 구동전류를 공급하는 화소회로를 포함할 수 있다.
화소회로는 제1트랜지스터(M1), 제2트랜지스터(M2), 제3트랜지스터(M3) 및 캐패시터(Cst)를 포함할 수 있다.
제1트랜지스터(M1)는 제1전극이 제1전원(EVDD)을 공급받는 제1전원라인(VL1)에 연결되고 제2전극이 제1노드(N1)에 연결될 수 있다. 또한, 제1트랜지스터(M1)는 게이트전극이 제2노드(N2)에 연결될 수 있다. 제1트랜지스터(M1)는 제2노드(N2)에 인가되는 전압에 대응하여 제2노드(N2)로 구동전류를 공급할 수 있다.
제2트랜지스터(M2)는 제1전극이 데이터라인(DL)과 연결되고, 제2전극이 제2노드(N2)에 연결될수 있다. 또한, 제2트랜지스터(M2)는 게이트전극이 게이트라인(GL)과 연결될 수 있다. 제2트랜지스터(M2)는 게이트라인(GL)에 전달되는 게이트신호(GATE)에 대응하여 데이터라인(DL)에 공급되는 데이터신호(Vdata)를 제2노드(N2)에 전달할 수 있다.
제3트랜지스터(M3)는 제1전극이 제1노드(N1)에 연결되고 제2전극이 제2전원선(VL2)에 연결될 수 있다. 또한, 제3트랜지스터(M3)는 게이트전극이 센싱신호(SENSE)를 전달하는 센싱제어신호라인(Ssen)과 연결될 수 있다. 제3트랜지스터(M3)는 턴온되면, 제2전원선(VL2)에 인가된 레퍼런스전압(Vref)을 제1노드(N1)에 전달하거나 제1노드(N1)의 전압을 제2전원선(VL2)에 전달할 수 있다.
캐패시터(Cst)는 제1노드(N1)와 제2노드(N2) 사이에 배치될 수 있다. 캐패시터(Cst)는 제1전극이 제1노드(N1)에 연결되고 제2전극이 제2노드(N2)에 연결될 수 있다. 캐패시터(Cst)는 제1전극과 제2전극 사이에 충전된 전압에 대응하여 제2노드(N2)의 전압이 유지되게 할 수 있다.
그리고, 발광다이오드(LED)는 애노드 전극, 캐소드 전극 및 애노드전극과 캐소드 전극 사이에 배치되고 구동전류에 대응하여 빛을 방출하는 발광층을 포함할 수 있다. 애노드전극은 제1노드(N1)에 연결되고 캐소드전극은 제2전원(EVSS)에 연결될 수 있다. 제2전원(EVSS)의 전압레벨은 제1전원(EVDD)의 전압레벨보다 낮을 수 있다. 발광다이오드(LED)는 제1노드(N1)로 공급되는 구동전류를 공급받아 빛을 방출할 수 있다.
도 3은 본 발명의 실시예들에 따른 감마회로와 드라이버 회로의 연결관계를 나타내는 구조도이고 도 4는 본 발명의 실시예들에 따른 감마곡선을 나타내는 그래프이다.
도 3을 참조하면, 감마회로(140a)는 제1감마전압(G1)과 제2감마전압(G9)을 출력할 수 있다. 제1감마전압(G1)과 제2감마전압(G9)은 드라이버 회로(120a)에 전달될 수 있다. 제2감마전압(G9)은 제1감마전압보다 전압레벨이 낮을 수 있다. 드라이버 회로(120a)는 전달받은 제1감마전압(G1)과 제2감마전압(G9)을 전압분배하여 계조전압(V0 내지 V255)를 출력할 수 있다.
제1감마전압(G1)은 255계조전압(V255)일 수 있고, 제2감마전압(G9)은 0계조전압(V0)일 수 있다. 그리고, 제1감마전압(G1)과 제2감마전압(G9)과 계조전압(V0 내지 V255)의 관계는 도 4에 도시되어 있는 것과 같이 나타날 수 있다. 이때, 데이터드라이버(120a)에서 수행되는 전압분배에 따라 곡선이 결정될 수 있다.
도 5는 도 1에 도시된 표시장치의 후면의 일 실시예를 나타내는 평면도이다.
도 5를 참조하면, 표시장치(100)는 디스플레이 패널(110)의 후면에 컨트롤인쇄회로기판(540)과 제1 내지 제4소스인쇄회로기판(121 내지 124)이 배치될 수 있다. 여기서, 소스인쇄회로기판(121 내지 124)의 수는 네개 인것으로 도시되어 있지만, 이에 한정되는 것은 아니다.
컨트롤인쇄회로기판(540)에는 타이밍컨트롤러(140), 감마회로(140a), 복수의 메모리(160) 및 복수의 파워블럭(170)이 배치될 수 있다. 또한, 컨트롤인쇄회로기판(540)은 연성케이블(161,162)을 이용하여 제1 및 제2소스인쇄회로기판(121,122)과 연결될 수 있다. 연성케이블(161,162)은 컨트롤인쇄회로기판(540)에 배치되어 있는 제1컨넥터(171) 및 제2컨텍터(172)와 제1 및 제2소스인쇄회로기판(121,122)에 각각 배치되어 있는 제3컨넥터(173) 및 제4컨텍터(173)를 통해 연결될 수 있다.
제1소스인쇄회로기판(121)과 제2소스인쇄회로기판(122)은 각각 연성케이블(163,164)을 이용하여 제3소스인쇄회로기판(123)과 제4소스인쇄회로기판(124)에 연결될 수 있다. 연성케이블(161 내지 164)은 FFC(Flexible flat cable) 또는 FPC(Flexible printed circuit)일 수 있다. 하지만, 이에 한정되는 것은 아니다.
그리고, 표시장치(100)는 각각 드라이버 회로(120a)가 배치되어 있는 복수의 인쇄회로필름(180)을 포함할 수 있다. 각 복수의 인쇄회로필름(180)은 일단이 제1소스인쇄회로기판(121) 내지 제4소스인쇄회로기판(124) 중 어느 하나에 연결되고 타단은 디스플레이 패널(110)에 연결될 수 있다. 복수의 인쇄회로필름(180)에는 각각 배선이 배치되어 있고, 배치된 배선을 통해 드라이버 회로(120a)는 디스플레이 패널(110)로 신호를 송수신할 수 있다. 또한, 드라이버 회로(120a)는 제1 내지 제4 인쇄회로기판(121 내지 124)에 배치되어 있는 배선들과 신호를 송수신할 수 있다.
도 6은 본 발명의 실시예들에 의한 제1드라이버 회로와 제2드라이브회로를 나타내는 회로도이다.
도 6을 참조하면, 제1드라이버 회로(120a1)과 제2드라이버 회로(120b)는 각각 제1전압분배회로(121a1) 및 제2전압분배회로(121a2)를 포함할 수 있다.
제1전압분배회로(121a1)는 제1감마전압(G1)과 제2감마전압(G9)을 전달받을 수 있다. 제1감마전압(G1)과 제2감마전압(G9)은 도 4에 도시된 감마회로(140a)와 연결되어 있는 제1감마라인을 통해 전달받을 수 있다. 그리고, 제1전압분배회로(121a1)은 제1감마전압(G1)과 제2감마전압(G9) 사이에 복수의 저항(R)이 직렬로 연결된 저항열을 포함할 수 있다. 그리고, 제1전압분배회로(121a1)는 저항열에 의해 제1감마전압(G1)과 제2감마전압(G9)을 전압분배하여 0계조 전압(V0)에서 255계조전압(V255)을 생성할 수 있다.
또한, 제1전압분배회로(121a1)는 저항열에서 출력되는 전압들 중 3개의 전압을 각각 제3감마전압(G3), 제4감마전압(G5) 및 제5감마전압(G7)을 출력할 수 있다.
제2전압분배회로(121a2)는 제1감마전압(G1)과 제2감마전압(G9)을 전달받을 수 있다. 제1감마전압(G1)과 제2감마전압(G9)은 도 4에 도시된 감마회로(140a)와 연결되어 있는 제1감마라인을 통해 전달받을 수 있다. 그리고, 제2전압분배회로(121a2)은 제1감마전압(G1)과 제2감마전압(G9) 사이에 복수의 저항(R)이 직렬로 연결된 저항열을 포함할 수 있다. 그리고, 제2전압분배회로(121a2)는 저항열에 의해 제1감마전압(G1)과 제2감마전압(G9)을 전압분배하여 0계조 전압(V0)에서 255계조전압(V255)을 생성할 수 있다.
또한, 제2전압분배회로(121a2)는 저항열에서 출력되는 전압들 중 3개의 전압을 각각 제3감마전압(G3), 제4감마전압(G5) 및 제5감마전압(G7)을 출력할 수 있다.
제1전압분배회로(121a1)에서 출력되는 제3감마전압(G3), 제4감마전압(G5) 및 제5감마전압(G7)과 제2전압분배회로(121a2)에서 출력되는 제3감마전압(G3), 제4감마전압(G5) 및 제5감마전압(G7)은 서로 연결될 수 있다.
이로 인해, 제3감마전압(G3), 제4감마전압(G5) 및 제5감마전압(G7)은 제1전압분배회로(121a1)과 제2전압분배회로(121a2)에서 출력되는 제3감마전압(G3), 제4감마전압(G5) 및 제5감마전압(G7)의 전압레벨의 평균값이 될 수 있다. 따라서, 제1전압분배회로(121a1)와 제2전압분배회로(121a2)의 편차를 보상할 수 있다.
제1전압분배회로(121a1)에서 출력되는 제3감마전압(G3), 제4감마전압(G5) 및 제5감마전압(G7)과 제2전압분배회로(121a2)에서 출력되는 제3감마전압(G3), 제4감마전압(G5) 및 제5감마전압(G7)은 제2감마라인(602)로 전달될 수 있다.
또한, 제1전압분배회로(121a1)는 제3감마전압(G3), 제4감마전압(G5) 및 제5감마전압(G7)을 출력할 때, 제1출력버퍼(122a1)을 통해 출력하고 제2전압분배회로(121a12는 제3감마전압(G3), 제4감마전압(G5) 및 제5감마전압(G7)을 출력할 때, 제2출력버퍼(122a1)을 통해 출력할 수 있다.
도 7은 본 발명의 실시예들에 따른 컨트롤인쇄회로기판, 소스인쇄회로기판, 인쇄회로필름, 디스플레이 패널의 배치를 나타내는 평면도이다.
도 7을 참조하면, 디스플레이 패널(110)에 제1인쇄회로필름(180a)과 제2인쇄회로필름(180b)의 일단이 각각 연결될 수 있다. 제1인쇄회로필름(180a)에는 제1드라이버 회로(120a1)가 배치되고 제2인쇄회로필름(180b)에는 제2드라이버 회로(120a2)가 배치될 수 있다.
그리고, 제1인쇄회로필름(180a)과 제2인쇄회로필름(180b)의 타단에는 각각 제1소스인쇄회로기판(121)과 제2소스인쇄회로기판(122)이 연결될 수 있다. 그리고, 제1소스인쇄회로기판(121)과 제2소스인쇄회로기판(122)에는 각각 제1연성케이블(161)과 제2연성케이블(162)의 일단이 연결될 수 있다. 그리고, 제1연성케이블(161)과 제2연성케이블(162)의 타단에는 각각 컨트롤인쇄회로기판(540)이 배치될 수 있다.
표시장치(100)는 제1감마라인(601a, 601b)을 포함할 수 있고, 제1감마라인(601a,601b)은 제1방향(A)으로 배치되는 제1세트의 제1감마라인(601a)와 제2방향(B)으로 배치되는 제2세트의 제1감마라인(601b)을 포함할 수 있다. 또한, 표시장치(100)은 제1방향(A)으로 배치되는 제1세트의 제2감마라인(602a)와 제2방향(B)으로 배치되는 제2세트의 제2감마라인(602b)를 포함할 수 있다.
컨트롤인쇄회로기판(540)과 제1소스인쇄회로기판(121) 또는 컨트롤인쇄회로기판(540)과 제2소스인쇄회로기판(122)에는 제1방향(A)으로 배치되는 제1세트의 제1감마라인(601a)와 제2방향(B)으로 배치되는 제2세트의 제1감마라인(601b)가 배치될 수 있다.
디스플레이 패널(110)에는 제1방향(A)으로 배치되는 제1세트의 제2감마라인(602a)와 제2방향(B)으로 배치되는 제2세트의 제2감마라인(602b)이 배치될 수 있다.
또한, 컨트롤인쇄회로기판(540)에는 감마회로(140a)가 연결될 수 있다. 제2세트의 제1감마라인(601b)은 제1인쇄회로필름(180a)와 제2인쇄회로필름(180b)를 통해 각각 제1드라이버 회로(120a1)와 제2드라이버 회로(120a2)에 연결될 수 있다.또한, 제2감마라인(602)은 3개의 라인을 포함하고, 3개의 라인은 제1감마전압(G1)과 제2감마전압(G9)이 전압분배된 제3감마전압(G3), 제4감마전압(G5) 및 제5감마전압(G7)이 전달할 수 있다. 제2감마라인(602)이 전달하는 감마전압의 수는 이에 한정되는 것은 아니다.
감마회로(140a)는 제1감마전압(G1)과 제2감마전압(G9)을 출력할 수 있다. 감마회로(140a)가 두개의 감마전압인 제1감마전압(G1)과 제2감마전압(G9)을 출력하기 때문에 세 개 이상의 감마전압을 출력하는 것보다 감마회로(140a)의 크기를 작게 구현할 수 있다. 또한, 감마회로(140a)는 복잡하지 않고 보다 단순해질 수 있다.
또한, 감마회로(140a)에서 제1감마전압(G1)과 제2감마전압(G9)을 출력하기 때문에 컨트롤인쇄회로기판(540), 제1소스인쇄회로기판(121), 제2소스인쇄회로기판(122), 제1연성케이블(161), 제2연성케이블(162)에는 각각 두개의 감마라인인 제1감마라인과 제2감마라인(601a,601b)이 배치될 수 있다. 따라서, 배치되는 감마라인의 수가 적어 컨트롤인쇄회로기판(540), 제1소스인쇄회로기판(121), 제2소스인쇄회로기판(122), 제1연성케이블(161), 제2연성케이블(162)의 크기를 작게 구현할 수 있다.
도 8은 본 발명의 실시예들에 따른 디스플레이 패널과 드라이버 회로의 연결관계를 나타내는 평면도이다.
도 8을 참조하면, 제1소스인쇄회로기판(121)과 연결된 제1인쇄회로필름(180a)과 제2인쇄회로필름(180b)에는 각각 제1드라이버 회로(120a1)와 제2드라이버 회로(120a2)가 배치될 수 있다. 제1드라이버 회로(120a1)는 제1링크라인(RKL1)과 제2감마라인(602)에 연결될 수 있다. 또한, 제2드라이버 회로(120a2)는 제2링크라인(RKL2)과 제2감마라인(602)에 연결될 수 있다. 제1링크라인(RKL1)과 제2링크라인(RKL2)은 디스플레이 패널(110)에 배치되어 있는 데이터라인과 연결되어 제1드라이버 회로(120a1)와 제2드라이버 회로(120a2)에서 출력되는 데이터신호를 데이터라인에 공급할 수 있다. 하지만, 제1링크라인(RKL1)과 제2링크라인(RKL2)은 드라이버 회로에 연결되어 있는 것으로 한정되는 것은 아니다.
또한, 제1드라이버 회로(120a1)는 제1세트의 제1감마라인(601a)이 연결될 수 있다. 제1세트의 제1감마라인(601a)에서 전달되는 제1감마전압(G1)과 제2감마전압(G2)은 제1드라이버 회로(120a1)를 통해 전압분배된 제3감마전압(G3), 제4감마전압(G5), 제5감마전압(G7)으로 변환되어 제2드라이버 회로(120a2)와 연결된 제1세트의 제2감마라인(602)과 연결될 수 있다.
또한, 제1드라이버 회로(120a1)는 제2세트의 제1감마라인(601a1)이 연결될 수 있다. 전달받을 수 있다. 제2세트의 제1감마라인(601a2)에서 전달되는 제1감마전압(G1)과 제2감마전압(G2)은 제1드라이버 회로(120a1)를 통해 전압분배된 제3감마전압(G3), 제4감마전압(G5), 제5감마전압(G7)으로 변환되어 제3드라이버 회로와 연결된 제2세트의 제2감마라인(602)과 연결될 수 있다. 제1링크라인(RKL1)은 제1세트의 제1감마라인(601a1)과 제2세트의 제2감마라인(601a1) 사이에 배치될 수 있다.
또한, 표시장치는 제1감마전압과, 제1감마전압보다 낮은 제2감마전압을 제1감마라인을 통해 제1드라이버회로와 제2드라이버 회로에 각각 전달할 수 있다. 제1감마라인은 컨트롤인쇄회로기판과 소스인쇄회로기판에 배치될 수 있다. 제1감마전압과 제2감마전압은 감마회로로부터 출력될 수 있다. 따라서, 감마회로에서 출력되는 감마전압의 수를 저감할 수 있다.
제1드라이버 회로와 제2드라이버 회로는 제1감마전압과 상기 제2감마전압을 각각 전달받아 복수의 계조전압을 생성할 수 있다. 복수의 계조전압은 제1드라이버 회로와 제2드라이버 회로에서 각각 제1감마전압과 제2감마전압은 전압분배하여 생성할 수 있다. 제1드라이버 회로와 제2드라이버 회로는 각각 복수의 저항을 포함하는 저항열을 구비하는 전압분배회로를 포함할 수 있다. 그리고, 제1드라이버 회로와 제2드라이버 회로는 저항열에서 분배되는 전압을 복수의 계조전압으로 출력할 수 있다.
제1드라이버 회로는, 제1세트의 제1감마라인을 통해 제1감마전압과 제2감마전압을 전달받고 제2세트의 제1감마라인을 통해 제1감마전압과 제2감마전압을 전달받을 수 있다.
또한, 제1드라이버 회로는 제1세트의 제1감마라인으로 전달된 제1감마전압과 제2감마전압을 분배하여 제3감마전압, 제4감마전압 및 제5감마전압을 생성한 후 제2드라이버 회로와 연결된 제1세트의 제2감마라인으로 전달할 수 있다. 제2드라이버 회로에서도 제1감마전압과 제2감마전압을 분배하여 제3감마전압, 제4감마전압 및 제5감마전압을 생성한 후 제1드라이버 회로와 연결된 제1세트의 제2감마라인으로 전달할 수 있다.
또한, 제1드라이버 회로는 제2세트의 제1감마라인으로 전달된 제1감마전압과 제2감마전압을 분배하여 제3감마전압, 제4감마전압 및 제5감마전압을 생성한 후 제3드라이버 회로와 연결된 제2세트의 제2감마라인에 전달할 수 있다. 제3드라이버 회로에서도 제1감마전압과 제2감마전압을 분배하여 제3감마전압, 제4감마전압 및 제5감마전압을 생성한 후 제1드라이버 회로와 연결된 제2세트의 제2감마라인으로 전달할 수 있다.
[63] 제2감마라인에 전달되는 제3감마전압은 제1드라이버 회로 및 제2드라이버 회로 또는 제1드라이버 회로 및 제3드라이버 회로에서 각각 출력되는 전압의 평균값일 수 있다.
제1드라이버 회로와 상기 제2드라이버 회로는 각각 복수의 계조전압 중 적어도 하나의 계조전압을 제3감마전압으로 설정하고 제3감마전압을 디스플레이 패널에 배치되어 있는 제2감마라인으로 전달할 수 있다. 제2감마라인은 디스플레이 패널에 배치되어 있다.
제1드라이버 회로와 제2드라이버회로는 제1세트의 제1감마라인을 통해 제1감마전압과 제2감마전압을 전달받고 제2세트의 제1감마라인을 통해 제1감마전압과 제2감마전압을 전달받을 수 있다. 그리고, 제1세트의 제1감마라인으로 전달된 제1감마전압과 제2감마전압을 분배하여 제3감마전압, 제4감마전압 및 제5감마전압을 생성한 후 제2드라이버 회로와 연결된 제1세트의 제2감마라인으로 전달할 수 있다.
또한, 제2세트의 제1감마라인으로 전달된 제1감마전압과 제2감마전압을 기 분배하여 제3감마전압, 제4감마전압 및 제5감마전압을 생성한 후 제3드라이버 회로와 연결된 제2세트의 제2감마라인으로 전달할 수 있다.
제2감마라인은 디스플레이 패널에서 제1방향으로 배치되는 제1세트의 제2감마라인과 제1세트의 제2감마라인과 연결되고 제2방향으로 배치되는 제2세트의 제2감마라인을 포함할 수 있다.
이상의 설명은 본 발명의 기술 사상을 예시적으로 설명한 것에 불과한 것으로서, 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자라면 본 발명의 본질적인 특성에서 벗어나지 않는 범위에서 다양한 수정 및 변형이 가능할 것이다. 또한, 본 발명에 개시된 실시예들은 본 발명의 기술 사상을 한정하기 위한 것이 아니라 설명하기 위한 것이므로 이러한 실시예에 의하여 본 발명의 기술 사상의 범위가 한정되는 것은 아니다. 본 발명의 보호 범위는 아래의 청구범위에 의하여 해석되어야 하며, 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리 범위에 포함되는 것으로 해석되어야 할 것이다.
100: 표시장치
101: 화소
110: 디스플레이 패널
120: 데이터드라이버
130: 게이트 드라이버
140: 타이밍 컨트롤러

Claims (12)

  1. 제1감마라인으로부터 제1감마전압과 제2감마전압을 전달받아 적어도 제3감마전압을 생성하여 제2감마라인으로 출력하는 제1드라이버 회로가 실장된 제1인쇄회로 필름;
    제1감마라인으로부터 상기 제1감마전압과 상기 제2감마전압을 전달받아 적어도 상기 제3감마전압을 생성하여 상기 제2감마라인으로 출력하는 제2드라이버 회로가 실장된 제2인쇄회로 필름;
    상기 제1드라이버 회로와 상기 제2드라이버 회로에 각각 상기 제1감마라인이 배치된 소스 인쇄회로기판;
    상기 제1감마라인과 연결되며, 상기 제1감마전압과 상기 제2감마전압을 공급하는 감마회로가 배치된 컨트롤 인쇄회로기판; 및
    상기 제2감마라인이 배치되는 디스플레이 기판을 포함하는 표시장치.
  2. 제1항에 있어서,
    상기 제1드라이버 회로와 상기 제2드라이버 회로는 각각 상기 제1감마전압과 상기 제2감마전압 차이에 대응하는 전압을 분배하여 적어도 상기 제3감마전압을 출력하는 전압분배회로를 포함하는 표시장치.
  3. 제1항에 있어서,
    상기 제1드라이버 회로와 상기 제2드라이버 회로는 각각 상기 제1감마전압, 상기 제2감마전압에 대응하여 계조전압을 생성하는 표시장치.
  4. 제1항에 있어서,
    상기 제2감마라인은 상기 디스플레이 패널에서 제1방향으로 배치되는 제1세트의 제2감마라인과 상기 제1세트의 제2감마라인과 연결되고 제2방향으로 배치되는 제2세트의 제2감마라인을 포함하는 표시장치.
  5. 제1항에 있어서,
    상기 제1감마라인은 상기 소스 인쇄회로기판과 상기 컨트롤인쇄회로기판에서 제1방향으로 배치되는 제1세트의 제1감마라인과 상기 제1세트의 제1감마라인과 연결되고 제2방향으로 배치되는 제2세트의 제1감마라인을 포함하는 표시장치.
  6. 제1항에 있어서,
    상기 제2감마라인과 연결되고, 상기 제1감마전압과 상기 제2감마전압을 전달받아 적어도 상기 제3감마전압을 생성하여 상기 제2감마라인으로 출력하는 제3드라이버 회로가 실장된 제3인쇄회로 필름을 더 포함하고,
    상기 제1드라이버 회로에는 상기 제2드라이버회로에 연결되는 제2감마라인에 대응하는 제1세트의 제1감마라인과 상기 제3드라이버 회로에 연결되는 제2감마라인에 대응하는 제2세트의 제1감마라인이 배치되는 표시장치.
  7. 제1항에 있어서,
    상기 디스플레이 기판은 제1링크라인과 제2링크라인을 더 포함하고, 상기 제1드라이버 회로는 상기 제1링크라인과 연결되고 상기 제2드라이버 회로는 상기 제2링크라인과 연결되는 표시장치.
  8. 제1항에 있어서,
    상기 컨트롤 인쇄회로기판에는 타이밍컨트롤러가 더 배치되는 표시장치.
  9. 제1감마전압과, 상기 제1감마전압보다 낮은 제2감마전압을 제1감마라인을 통해 제1드라이버회로와 제2드라이버 회로에 각각 전달하는 단계;
    상기 제1드라이버 회로와 상기 제2드라이버 회로는 상기 제1감마전압과 상기 제2감마전압을 각각 전달받아 적어도 하나의 계조전압을 생성하는 단계; 및
    상기 제1드라이버 회로와 상기 제2드라이버 회로는 각각 상기 복수의 계조전압 중 적어도 하나의 계조전압을 제3감마전압으로 설정하고 상기 제3감마전압을 디스플레이 패널에 배치되어 있는 제2감마라인으로 전달하는 단계를 포함하는 표시장치의 구동방법.
  10. 제9항에 있어서,
    상기 제1드라이버 회로는,
    제1세트의 제1감마라인을 통해 상기 제1감마전압과 제2감마전압을 전달받고 제2세트의 제1감마라인을 통해 상기 제1감마전압과 상기 제2감마전압을 전달받고,
    제1세트의 제1감마라인으로 전달된 상기 제1감마전압과 상기 제2감마전압을 분배하여 상기 제3감마전압, 제4감마전압 및 제5감마전압을 생성한 후 상기 제2드라이버 회로와 연결된 제1세트의 제2감마라인으로 전달하고,
    제2세트의 제1감마라인으로 전달된 상기 제1감마전압과 상기 제2감마전압을 분배하여 상기 제3감마전압, 상기 제4감마전압 및 상기 제5감마전압을 생성한 후 제3드라이버 회로와 연결된 제2세트의 제2감마라인으로 전달하는 표시장치의 구동방법.
  11. 제10항에 있어서,
    상기 제2감마라인에 전달되는 상기 제3감마전압은 상기 제1드라이버 회로 및 상기 제2드라이버 회로 또는 제1드라이버 회로 및 상기 제3드라이버 회로에서 각각 출력되는 전압의 평균값인 표시장치의 구동방법.
  12. 제10항에 있어서,
    상기 제2감마라인은 상기 디스플레이 패널에서 제1방향으로 배치되는 제1세트의 제2감마라인과 상기 제1세트의 제2감마라인과 연결되고 제2방향으로 배치되는 제2세트의 제2감마라인을 포함하는 표시장치의 구동방법.
KR1020190176311A 2019-12-27 표시장치 및 그의 구동방법 KR102687166B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020190176311A KR102687166B1 (ko) 2019-12-27 표시장치 및 그의 구동방법

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020190176311A KR102687166B1 (ko) 2019-12-27 표시장치 및 그의 구동방법

Publications (2)

Publication Number Publication Date
KR20210083724A true KR20210083724A (ko) 2021-07-07
KR102687166B1 KR102687166B1 (ko) 2024-07-24

Family

ID=

Similar Documents

Publication Publication Date Title
US11749205B2 (en) Gate driving circuit having a dummy pull-down transistor to sense current and driving method thereof
KR20190072125A (ko) 칩 온 필름 및 그를 포함하는 디스플레이 장치
EP3163565B1 (en) Display panel, driving method thereof and display device
US20220215803A1 (en) Display device and power setting method thereof
US11854495B2 (en) Display device and display driving method
KR20110132723A (ko) 액정표시장치 및 그 구동방법과 제조방법
US11475852B1 (en) Light-emitting device, display device, and LED display device
CN114464139B (zh) 显示装置和驱动电路
KR20170081046A (ko) 유기발광표시장치, 데이터 드라이버 및 샘플 홀드 회로
TW201947571A (zh) 畫素驅動電路及具有畫素驅動電路的顯示裝置
KR102687166B1 (ko) 표시장치 및 그의 구동방법
KR20210083724A (ko) 표시장치 및 그의 구동방법
CN114677941A (zh) 栅极驱动电路和显示装置
KR20210039880A (ko) 디스플레이 장치 및 그 동작 방법
US11386853B2 (en) Source driver for generating target initialization voltage and display device including the same
KR102503746B1 (ko) 표시장치
KR20190075712A (ko) 표시장치
US20240221687A1 (en) Display device and driving method of the same
US20240249681A1 (en) Display device and method of driving same
KR20180047101A (ko) 표시장치, 데이터 드라이버 및 데이터 드라이버의 구동 방법
KR20240099780A (ko) 표시 장치
JP2024094232A (ja) 表示装置及びその駆動方法{Display Device and Driving Method thereof}
KR102578804B1 (ko) 유기발광표시장치, 데이터 드라이버 및 소스 인쇄회로기판
KR20240117260A (ko) 표시장치 및 이의 구동방법
KR20230018762A (ko) 표시장치 및 데이터 구동 회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal