KR20210037352A - 표시장치 - Google Patents

표시장치 Download PDF

Info

Publication number
KR20210037352A
KR20210037352A KR1020190119900A KR20190119900A KR20210037352A KR 20210037352 A KR20210037352 A KR 20210037352A KR 1020190119900 A KR1020190119900 A KR 1020190119900A KR 20190119900 A KR20190119900 A KR 20190119900A KR 20210037352 A KR20210037352 A KR 20210037352A
Authority
KR
South Korea
Prior art keywords
layer
display area
organic
electrode
organic pattern
Prior art date
Application number
KR1020190119900A
Other languages
English (en)
Inventor
방희석
신주환
오민호
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020190119900A priority Critical patent/KR20210037352A/ko
Priority to CN202010921270.1A priority patent/CN112582445A/zh
Priority to US17/021,441 priority patent/US11723228B2/en
Publication of KR20210037352A publication Critical patent/KR20210037352A/ko

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/87Passivation; Containers; Encapsulations
    • H10K59/871Self-supporting sealing arrangements
    • H10K59/8722Peripheral sealing arrangements, e.g. adhesives, sealants
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H01L51/5259
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/84Passivation; Containers; Encapsulations
    • H10K50/842Containers
    • H10K50/8426Peripheral sealing arrangements, e.g. adhesives, sealants
    • H01L27/3211
    • H01L27/3244
    • H01L51/5203
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K50/00Organic light-emitting devices
    • H10K50/80Constructional details
    • H10K50/84Passivation; Containers; Encapsulations
    • H10K50/846Passivation; Containers; Encapsulations comprising getter material or desiccants
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/126Shielding, e.g. light-blocking means over the TFTs
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/87Passivation; Containers; Encapsulations
    • H10K59/871Self-supporting sealing arrangements
    • H10K59/8723Vertical spacers, e.g. arranged between the sealing arrangement and the OLED
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/87Passivation; Containers; Encapsulations
    • H10K59/873Encapsulations
    • H10K59/8731Encapsulations multilayered coatings having a repetitive structure, e.g. having multiple organic-inorganic bilayers
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/80Constructional details
    • H10K59/87Passivation; Containers; Encapsulations
    • H10K59/874Passivation; Containers; Encapsulations including getter material or desiccant

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

본 발명은 비표시 영역에 구비된 복수의 신호배선들이 이물에 의하여 손상되는 것을 방지할 수 있는 표시장치를 제공한다. 본 발명의 일 실시예에 따른 표시 영역, 및 표시 영역을 둘러싸는 비표시 영역을 포함하는 제1 기판, 제1 기판 상에서 표시 영역에 구비된 제1 전극, 제1 전극 상에 구비된 발광층, 발광층 상에 구비된 제2 전극, 기판 상에서 비표시 영역에 구비된 복수의 배선들, 복수의 배선들 상에 구비되고, 서로 이격된 복수의 유기 패턴들, 복수의 유기 패턴들 상에 구비된 접착층, 및 접착층 상에 구비된 제2 기판을 포함한다. 발광층 및 제2 전극은 표시 영역으로부터 비표시 영역까지 구비되고, 복수의 유기 패턴들은 이격 거리가 복수의 유기 패턴들 상에 구비된 제2 전극의 상면으로부터 상기 접착층의 상면까지의 거리 보다 작다.

Description

표시장치{DISPLAY DEVICE}
본 발명은 표시장치에 관한 것이다.
정보화 사회가 발전함에 따라 영상을 표시하기 위한 표시장치에 대한 요구가 다양한 형태로 증가하고 있다. 이에 따라, 최근에는 액정표시장치(LCD: Liquid Crystal Display), 플라즈마표시장치(PDP: Plasma Display Panel)와 같은 비자발광 표시 장치 및 유기발광표시장치(OLED: Organic Light Emitting Display), 퀀텀닷발광표시장치(QLED: Quantum dot Light Emitting Display)와 같은 전계발광표시장치(Electroluminescence Display)등 여러가지 표시장치가 활용되고 있다.
표시장치는 화소가 배치된 표시 영역과 표시 영역을 둘러싸는 비표시 영역이 구비된다. 비표시 영역에는 표시 영역에 배치된 화소에 신호 또는 전원을 공급하는 복수의 신호배선들이 구비된다. 비표시 영역에 구비된 복수의 신호배선들은 표시장치 내부로 유입된 이물에 의하여 손상되기 쉽다.
본 발명은 비표시 영역에 구비된 복수의 신호배선들이 이물에 의하여 손상되는 것을 방지할 수 있는 표시장치를 제공한다.
또한, 본 발명은 별도의 봉지막을 형성하지 않으면서 외부의 수분 또는 산소가 표시영역에 구비된 발광소자로 침투하는 것을 방지할 수 있는 표시장치를 제공한다.
또한, 본 발명은 네로우 베젤을 구현할 수 있는 표시장치를 제공한다.
본 발명의 일 실시예에 따른 표시 영역, 및 표시 영역을 둘러싸는 비표시 영역을 포함하는 제1 기판, 제1 기판 상에서 표시 영역에 구비된 제1 전극, 제1 전극 상에 구비된 발광층, 발광층 상에 구비된 제2 전극, 기판 상에서 비표시 영역에 구비된 복수의 배선들, 복수의 배선들 상에 구비되고, 서로 이격된 복수의 유기 패턴들, 복수의 유기 패턴들 상에 구비된 접착층, 및 접착층 상에 구비된 제2 기판을 포함한다. 발광층 및 제2 전극은 표시 영역으로부터 비표시 영역까지 구비되고, 복수의 유기 패턴들은 이격 거리가 복수의 유기 패턴들 상에 구비된 제2 전극의 상면으로부터 상기 접착층의 상면까지의 거리 보다 작다.
본 발명의 다른 실시예에 따른 표시장치는 표시 영역, 및 표시 영역을 둘러싸는 비표시 영역을 포함하는 기판, 기판 상에서 표시 영역에 구비된 제1 전극, 제1 전극 상에 구비된 발광층, 발광층 상에 구비된 제2 전극, 및 비표시 영역에 구비된 복수의 유기 패턴들을 포함한다. 비표시 영역은 복수의 유기 패턴들이 구비된 제1 영역 및 복수의 유기 패턴들 사이에 구비된 제2 영역을 포함한다. 발광층 및 제2 전극은 표시 영역, 제1 영역 및 제2 영역에 구비되고, 제1 영역에서 복수의 유기 패턴들 상에 구비된다.
본 발명에 따르면, 비표시 영역에 배치된 복수의 신호 배선들 상에 복수의 유기 패턴들을 형성함으로써, 표시패널 내부로 유입된 이물에 의하여 복수의 신호 배선들이 손상되는 것을 방지한다.
또한, 본 발명은 복수의 유기 패턴들을 이격시킴으로써, 수분 또는 산소가 복수의 유기 패턴들을 통해 표시 영역으로 전달되는 것을 방지한다.
또한, 본 발명은 수분 흡수 물질이 포함된 접착층을 형성함으로써, 별도의 봉지막을 형성하지 않을 수 있다. 이에 따라, 본 발명은 표시패널의 두께 및 비표시 영역의 폭을 줄일 수 있다.
또한, 본 발명은 언더컷 구조를 가진 유기 패턴들 사이에 단순 스택 구조를 가진 유기 패턴을 형성함으로써, 접착력을 더욱 향상시킬 수 있다.
본 발명에서 얻을 수 있는 효과는 이상에서 언급한 효과로 제한되지 않으며, 언급하지 않은 또 다른 효과들은 아래의 기재로부터 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 명확하게 이해될 수 있을 것이다.
도 1은 본 발명의 일 실시예에 따른 표시장치를 보여주는 사시도이다.
도 2는 도 1의 제1 기판, 소스 드라이브 IC, 연성필름, 회로보드, 및 타이밍 제어부를 보여주는 평면도이다.
도 3은 본 발명의 일 실시예에 따른 표시패널을 개략적으로 보여주는 평면도이다.
도 4는 도 3의 표시 영역의 화소의 일 예를 보여주는 단면도이다.
도 5는 도 3에 도시된 ⅡⅡ선의 단면을 개략적으로 나타내는 단면도이다.
도 6은 도 5에 도시된 유기 패턴을 보여주는 단면도이다.
도 7은 도 5에 도시된 유기 패턴의 변형된 예를 보여주는 단면도이다.
도 8은 표시패널 내부에 이물이 유입된 예를 보여주는 단면도이다.
도 9는 본 발명의 다른 실시예에 따른 표시패널을 개략적으로 보여주는 평면도이다.
도 10은 도 9에 도시된 Ⅲ-Ⅲ 선의 단면을 개략적으로 나타내는 단면도이다.
도 11은 도 10에 도시된 제1 및 제3 유기 패턴을 보여주는 단면도이다.
도 12는 도 10에 도시된 제4 유기 패턴을 보여주는 단면도이다.
도 13은 도 10에 도시된 제4 유기 패턴의 변형된 예를 보여주는 단면도이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시 예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시 예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시 예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다.
본 발명의 실시 예를 설명하기 위한 도면에 개시된 형상, 크기, 비율, 각도, 개수 등은 예시적인 것이므로 본 발명이 도시된 사항에 한정되는 것은 아니다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다. 또한, 본 발명을 설명함에 있어서, 관련된 공지 기술에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그 상세한 설명은 생략한다.
본 명세서에서 언급된 '포함한다', '갖는다', '이루어진다' 등이 사용되는 경우 '~만'이 사용되지 않는 이상 다른 부분이 추가될 수 있다. 구성 요소를 단수로 표현한 경우에 특별히 명시적인 기재 사항이 없는 한 복수를 포함하는 경우를 포함한다.
구성 요소를 해석함에 있어서, 별도의 명시적 기재가 없더라도 오차 범위를 포함하는 것으로 해석한다.
위치 관계에 대한 설명일 경우, 예를 들어, '~상에', '~상부에', '~하부에', '~옆에' 등으로 두 부분의 위치 관계가 설명되는 경우, '바로' 또는 '직접'이 사용되지 않는 이상 두 부분 사이에 하나 이상의 다른 부분이 위치할 수도 있다.
시간 관계에 대한 설명일 경우, 예를 들어, '~후에', '~에 이어서', '~다음에', '~전에' 등으로 시간적 선후 관계가 설명되는 경우, '바로' 또는 '직접'이 사용되지 않는 이상 연속적이지 않은 경우도 포함할 수 있다.
제1, 제2 등이 다양한 구성요소들을 서술하기 위해서 사용되나, 이들 구성요소들은 이들 용어에 의해 제한되지 않는다. 이들 용어들은 단지 하나의 구성요소를 다른 구성요소와 구별하기 위하여 사용하는 것이다. 따라서, 이하에서 언급되는 제1 구성요소는 본 발명의 기술적 사상 내에서 제2 구성요소일 수도 있다.
"X축 방향", "Y축 방향" 및 "Z축 방향"은 서로 간의 관계가 수직으로 이루어진 기하학적인 관계만으로 해석되어서는 아니 되며, 본 발명의 구성이 기능적으로 작용할 수 있는 범위 내에서보다 넓은 방향성을 가지는 것을 의미할 수 있다.
"적어도 하나"의 용어는 하나 이상의 관련 항목으로부터 제시 가능한 모든 조합을 포함하는 것으로 이해되어야 한다. 예를 들어, "제 1 항목, 제 2 항목 및 제 3 항목 중에서 적어도 하나"의 의미는 제 1 항목, 제 2 항목 또는 제 3 항목 각각 뿐만 아니라 제 1 항목, 제 2 항목 및 제 3 항목 중에서 2개 이상으로부터 제시될 수 있는 모든 항목의 조합을 의미할 수 있다.
본 발명의 여러 실시 예들의 각각 특징들이 부분적으로 또는 전체적으로 서로 결합 또는 조합 가능하고, 기술적으로 다양한 연동 및 구동이 가능하며, 각 실시 예들이 서로에 대하여 독립적으로 실시 가능할 수도 있고 연관 관계로 함께 실시할 수도 있다.
이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시 예를 상세히 설명하기로 한다.
도 1은 본 발명의 일 실시예에 따른 표시장치를 보여주는 사시도이고, 도 2는 도 1의 제1 기판, 소스 드라이브 IC, 연성필름, 회로보드, 및 타이밍 제어부를 보여주는 평면도이다.
본 발명의 일 실시예에 따른 표시장치가 유기발광표시장치(Organic Light Emitting Display)인 것을 중심으로 설명하였으나, 이에 한정되지 않는다. 즉, 본 발명의 일 실시예에 따른 표시장치는 유기발광표시장치뿐만 아니라, 액정표시장치(Liquid Crystal Display), 전계발광표시장치(Electroluminescence Display), 퀀텀닷발광표시장치 (Quantum dot Lighting Emitting Diode) 및 전기영동 표시장치(Electrophoresis display) 중 어느 하나로 구현될 수도 있다.
도 1 및 도 2를 참조하면, 본 발명의 일 실시예에 따른 표시장치(100)는 표시패널(110), 소스 드라이브 집적회로(integrated circuit, 이하 "IC"라 칭함)(140), 연성필름(150), 회로보드(160), 및 타이밍 제어부(170)를 포함한다.
표시패널(110)은 제1 기판(111)과 제2 기판(112)을 포함한다. 제2 기판(112)은 봉지 기판일 수 있다. 제1 기판(111)은 플라스틱 필름(plastic film) 또는 유리 기판(glass substrate)일 수 있으며, 이에 한정되지는 않는다. 제2 기판(112)은 플라스틱 필름, 유리 기판, 또는 봉지 필름일 수 있으며, 이에 한정되지는 않는다.
표시장치(100)는 발광된 광이 하부쪽으로 방출되는 소위 하부 발광(bottom emission) 방식으로 이루어질 수 있으나, 반드시 이에 한정되지 않는다. 본 발명의 일 실시예에 따른 표시장치(100)가 하부 발광 방식으로 이루어지는 경우, 제1 기판(111)은 투명한 재료가 이용되고, 제2 기판(112)은 투명한 재료뿐만 아니라 불투명한 재료가 이용될 수 있다. 한편, 본 발명의 일 실시예에 따른 표시장치(100)가 발광된 광이 상부쪽으로 방출되는 상부 발광(top emission) 방식으로 이루어지는 경우, 제1 기판(111)은 투명한 재료뿐만 아니라 불투명한 재료가 이용될 수 있고, 제2 기판(112)은 투명한 재료가 이용될 수 있다.
제2 기판(112)과 마주보는 제1 기판(111)의 일면 상에는 게이트 라인들, 데이터 라인들, 및 화소들이 형성된다. 화소들은 게이트 라인들과 데이터 라인들의 교차 구조에 의해 정의되는 영역에 마련된다.
화소들 각각은 박막 트랜지스터와 제1 전극, 발광층, 및 제2 전극을 구비하는 발광소자를 포함할 수 있다. 화소들 각각은 박막 트랜지스터를 이용하여 게이트 라인으로부터 게이트 신호가 입력되는 경우 데이터 라인의 데이터 전압에 따라 발광소자에 소정의 전류를 공급한다. 이로 인해, 화소들 각각의 발광소자는 소정의 전류에 따라 소정의 밝기로 발광할 수 있다. 화소들 각각의 구조에 대한 설명은 도 3 및 도 4를 결부하여 후술한다.
표시패널(110)은 화소들이 형성되어 화상을 표시하는 표시 영역(DA)과 화상을 표시하지 않는 비표시 영역(NDA)으로 구분될 수 있다. 표시 영역(DA)에는 게이트 라인들, 데이터 라인들, 및 화소들이 형성될 수 있다. 비표시 영역(NDA)에는 게이트 구동부(120) 및 패드들이 형성될 수 있다.
게이트 구동부(120)는 타이밍 제어부(170)로부터 입력되는 게이트 제어신호에 따라 게이트 라인들에 게이트 신호들을 공급한다. 게이트 구동부(120)는 도 2에 도시된 바와 같이 표시패널(110)의 표시 영역(DA)의 양측 바깥쪽의 비표시 영역(DA)에 GIP(gate driver in panel) 방식으로 형성될 수 있으나, 반드시 이에 한정되지는 않는다. 게이트 구동부(120)는 표시패널(110)의 표시 영역(DA)의 일측 바깥쪽의 비표시 영역(DA)에 GIP 방식으로 형성될 수도 있다. 또는, 게이트 구동부(120)는 구동 칩으로 제작되어 연성필름에 실장되고 TAB(tape automated bonding) 방식으로 표시패널(110)의 표시 영역(DA)의 일측 또는 양측 바깥쪽의 비표시 영역(NDA)에 부착될 수도 있다.
소스 드라이브 IC(140)는 타이밍 제어부(170)로부터 디지털 비디오 데이터와 소스 제어신호를 입력받는다. 소스 드라이브 IC(140)는 소스 제어신호에 따라 디지털 비디오 데이터를 아날로그 데이터전압들로 변환하여 데이터 라인들에 공급한다. 소스 드라이브 IC(140)가 구동 칩으로 제작되는 경우, COF(chip on film) 또는 COP(chip on plastic) 방식으로 연성필름(150)에 실장될 수 있다.
표시패널(110)의 비표시 영역(NDA)에는 데이터 패드들과 같은 패드들이 형성될 수 있다. 연성필름(150)에는 패드들과 소스 드라이브 IC(140)를 연결하는 배선들, 패드들과 회로보드(160)의 배선들을 연결하는 배선들이 형성될 수 있다. 연성필름(150)은 이방성 도전 필름(antisotropic conducting film)을 이용하여 패드들 상에 부착되며, 이로 인해 패드들과 연성필름(150)의 배선들이 연결될 수 있다.
회로보드(160)는 연성필름(150)들에 부착될 수 있다. 회로보드(160)는 구동 칩들로 구현된 다수의 회로들이 실장될 수 있다. 예를 들어, 회로보드(160)에는 타이밍 제어부(170)가 실장될 수 있다. 회로보드(160)는 인쇄회로보드(printed circuit board) 또는 연성 인쇄회로보드(flexible printed circuit board)일 수 있다.
타이밍 제어부(170)는 회로보드(160)의 케이블을 통해 외부의 시스템 보드로부터 디지털 비디오 데이터와 타이밍 신호를 입력받는다. 타이밍 제어부(170)는 타이밍 신호에 기초하여 게이트 구동부(120)의 동작 타이밍을 제어하기 위한 게이트 제어신호와 소스 드라이브 IC(140)들을 제어하기 위한 소스 제어신호를 발생한다. 타이밍 제어부(170)는 게이트 제어신호를 게이트 구동부(120)에 공급하고, 소스 제어신호를 소스 드라이브 IC(140)들에 공급한다.
도 3은 본 발명의 일 실시예에 따른 표시패널을 개략적으로 보여주는 평면도이고, 도 4는 도 3의 표시 영역의 화소의 일 예를 보여주는 단면도이다. 도 5는 도 3에 도시된 ⅡⅡ선의 단면을 개략적으로 나타내는 단면도이고, 도 6은 도 5에 도시된 유기 패턴을 보여주는 단면도이며, 도 7은 도 5에 도시된 유기 패턴의 변형된 예를 보여주는 단면도이다. 도 8은 표시패널 내부에 이물이 유입된 예를 보여주는 단면도이다.
도 3을 참조하면, 표시패널(110)은 표시 영역(DA)과 비표시 영역(NDA)으로 구분된다. 표시 영역(DA)에는 화상을 표시하는 화소(P)들이 형성된다. 화소들 각각은 박막 트랜지스터와 제1 전극, 발광층, 및 제2 전극을 구비하는 발광소자를 포함할 수 있다. 화소들 각각은 박막 트랜지스터를 이용하여 게이트 라인으로부터 게이트 신호가 입력되는 경우 데이터 라인의 데이터 전압에 따라 발광소자에 소정의 전류를 공급한다. 이로 인해, 화소들 각각의 발광소자는 소정의 전류에 따라 소정의 밝기로 발광할 수 있다.
이하에서는 도 4를 참조하여 본 발명의 실시예들에 따른 표시 영역(DA)의 화소(P)의 구조를 상세히 살펴본다.
도 4를 참조하면, 제2 기판(112)과 마주보는 제1 기판(111)의 일면 상에는 박막 트랜지스터(210)들 및 커패시터(220)들이 형성된다.
투습에 취약한 제1 기판(111)을 통해 침투하는 수분으로부터 박막 트랜지스터(210)들을 보호하기 위해 제1 기판(111) 상에는 버퍼막이 형성될 수 있다.
박막 트랜지스터(210)들 각각은 액티브층(211), 게이트 전극(212), 소스 전극(213) 및 드레인 전극(214)을 포함한다. 도 4에서는 박막 트랜지스터(210)들의 게이트 전극(212)이 액티브층(211)의 상부에 위치하는 상부 게이트(탑 게이트, top gate) 방식으로 형성된 것을 예시하였으나, 이에 한정되지 않음에 주의하여야 한다. 즉, 박막 트랜지스터(210)들은 게이트 전극(212)이 액티브층(211)의 하부에 위치하는 하부 게이트(보텀 게이트, bottom gate) 방식 또는 게이트 전극(212)이 액티브층(211)의 상부와 하부에 모두 위치하는 더블 게이트(double gate) 방식으로 형성될 수 있다.
제1 기판(111)의 버퍼막 상에는 액티브층(211)이 형성된다. 액티브층(211)은 실리콘계 반도체 물질 또는 산화물계 반도체 물질로 형성될 수 있다. 제1 기판(111)과 액티브층(211) 사이에는 액티브층(211)으로 입사되는 외부광을 차단하기 위한 차광층(205)이 형성될 수 있다. 차광층(205)은 금속 물질로 이루어질 수 있다. 차광층(205)과 액티브층(211) 사이에는 차광층(205)과 액티브층(211)을 절연시키기 위한 절연막(225)이 형성될 수 있다. 차광층(205)과 절연막(225)은 생략될 수 있다.
액티브층(211) 상에는 게이트 절연막(230)이 형성될 수 있다. 게이트 절연막(230)은 무기막, 예를 들어 실리콘 산화막, 실리콘 질화막 또는 이들의 다중막으로 형성될 수 있다.
게이트 절연막(230) 상에는 게이트 전극(212)이 형성될 수 있다. 게이트 전극(212)은 몰리브덴(Mo), 알루미늄(Al), 크롬(Cr), 금(Au), 티타늄(Ti), 니켈(Ni), 네오디뮴(Nd) 및 구리(Cu) 중 어느 하나 또는 이들의 합금으로 이루어진 단일층 또는 다중층일 수 있으나, 이에 한정되지 않는다.
게이트 전극(212) 상에는 층간 절연막(240)이 형성될 수 있다. 층간 절연막(240)은 무기막, 예를 들어 실리콘 산화막, 실리콘 질화막 또는 이들의 다중막으로 형성될 수 있다.
층간 절연막(240) 상에는 소스 전극(213)과 드레인 전극(214)이 형성될 수 있다. 소스 전극(213)과 드레인 전극(214) 각각은 게이트 절연막(230)과 층간 절연막(240)을 관통하는 콘택홀(CH1, CH2)을 통해 액티브층(211)에 접속될 수 있다. 소스 전극(213)과 드레인 전극(214) 각각은 몰리브덴(Mo), 알루미늄(Al), 크롬(Cr), 금(Au), 티타늄(Ti), 니켈(Ni), 네오디뮴(Nd) 및 구리(Cu) 중 어느 하나 또는 이들의 합금으로 이루어진 단일층 또는 다중층일 수 있으나, 이에 한정되지 않는다.
커패시터(220)들 각각은 하부 전극(221)과 상부 전극(222)을 포함한다. 하부 전극(221)은 게이트 절연막(230) 상에 형성되며, 게이트 전극(212)과 동일한 물질로 형성될 수 있다. 상부 전극(222)은 층간 절연막(240) 상에 형성되며, 소스 전극(223) 및 드레인 전극(224)과 동일한 물질로 형성될 수 있다.
박막 트랜지스터(210) 및 커패시터(220) 상에는 보호막(250)이 형성될 수 있다. 보호막(250)은 절연막으로서 역할을 할 수 있다. 보호막(250)은 무기막, 예를 들어 실리콘 산화막, 실리콘 질화막 또는 이들의 다중막으로 형성될 수 있다.
보호막(250) 상에는 박막 트랜지스터(210)와 커패시터(220)로 인한 단차를 평탄하게 하기 위한 평탄화막(260)이 형성될 수 있다. 평탄화막(260)은 아크릴 수지(acryl resin), 에폭시 수지(epoxy resin), 페놀 수지(phenolic resin), 폴리아미드 수지(polyamide resin), 폴리이미드 수지(polyimide resin) 등의 유기막으로 형성될 수 있다.
평탄화막(260) 상에는 발광소자(280), 뱅크(284) 및 스페이서(285)가 형성될 수 있다. 발광소자(280)는 제1 전극(281), 발광층(282), 및 제2 전극(283)을 포함한다. 제1 전극(281)은 애노드 전극이고, 제2 전극(283)은 캐소드 전극일 수 있다. 제1 전극(281), 발광층(282) 및 제2 전극(283)이 적층된 영역은 발광부(EA)로 정의될 수 있다.
제1 전극(281)은 평탄화막(260) 상에 형성될 수 있다. 제1 전극(281)은 보호막(250)과 평탄화막(260)을 관통하는 콘택홀(CH3)을 통해 박막 트랜지스터(210)의 소스 전극(213) 및 드레인 진극(214) 중 어느 하나에 접속된다.
제1 전극(281)은 투명한 금속물질, 반투과 금속물질 또는 반사율이 높은 금속물질로 이루어질 수 있다. 표시패널(100)가 상부 발광 방식으로 이루어지는 경우, 제1 전극(281)은 알루미늄과 티타늄의 적층 구조(Ti/Al/Ti), 알루미늄과 ITO의 적층 구조(ITO/Al/ITO), Ag 합금, 및 Ag 합금과 ITO의 적층 구조(ITO/Ag 합금/ITO)과 같은 반사율이 높은 금속물질로 형성될 수 있다. Ag 합금은 은(Ag), 팔라듐(Pd), 및 구리(Cu) 등의 합금일 수 있다. 표시장치(100)가 하부 발광 방식으로 이루어지는 경우, 제1 전극(281)은 광을 투과시킬 수 있는 ITO, IZO와 같은 투명한 금속물질(TCO, Transparent Conductive Material), 또는 마그네슘(Mg), 은(Ag), 또는 마그네슘(Mg)과 은(Ag)의 합금과 같은 반투과 금속물질(Semi-transmissive Conductive Material)로 형성될 수 있다. 이러한 제1 전극(281)은 애노드 전극일 수 있다.
뱅크(284)은 발광부들(EA)을 구획하기 위해 평탄화막(260) 상에서 제1 전극(281)의 가장자리를 덮도록 형성될 수 있다. 스페이서(285)는 뱅크(284) 상에서 뱅크(284)의 너비와 같거나 작은 너비를 가지도록 형성될 수 있다. 뱅크(284) 및 스페이서(285)는 아크릴 수지(acryl resin), 에폭시 수지(epoxy resin), 페놀 수지(phenolic resin), 폴리아미드 수지(polyamide resin), 폴리이미드 수지(polyimide resin) 등의 유기막으로 형성될 수 있다.
제1 전극(281), 뱅크(284) 및 스페이서(285) 상에는 발광층(282)이 형성된다. 발광층(282)은 정공 수송층(hole transporting layer), 적어도 하나의 발광층(light emitting layer), 및 전자 수송층(electron transporting layer)을 포함할 수 있다. 이 경우, 제1 전극(281)과 제2 전극(283)에 전압이 인가되면 정공과 전자가 각각 정공 수송층과 전자 수송층을 통해 발광층으로 이동하게 되며, 발광층에서 서로 결합하여 발광하게 된다.
발광층(282)은 백색 광을 발광하는 백색 발광층으로 이루어질 수 있다. 이 경우, 발광층(282)은 서브 화소(P1, P2, P3)들에 공통적으로 형성되는 공통층일 수 있으며, 제1 전극(281), 뱅크(284) 및 스페이서(285)를 덮도록 형성될 수 있다. 제2 기판(112) 상에는 컬러필터(미도시)가 형성될 수 있다.
발광층(282)이 백색 발광층인 경우, 2 스택(stack) 이상의 탠덤 구조로 형성될 수 있다. 스택들 각각은 정공 수송층(hole transporting layer), 적어도 하나의 발광층(light emitting layer), 및 전자 수송층(electron transporting layer)을 포함할 수 있다.
또한, 스택들 사이에는 전하 생성층이 형성될 수 있다. 전하 생성층은 하부 스택과 인접하게 위치하는 n형 전하 생성층과 n형 전하 생성층 상에 형성되어 상부 스택과 인접하게 위치하는 p형 전하 생성층을 포함할 수 있다. n형 전하 생성층은 하부 스택으로 전자(electron)를 주입해주고, p형 전하 생성층은 상부 스택으로 정공(hole)을 주입해준다. n형 전하 생성층은 Li, Na, K, 또는 Cs와 같은 알칼리 금속, 또는 Mg, Sr, Ba, 또는 Ra와 같은 알칼리 토금속으로 도핑된 유기층으로 이루어질 수 있다. p형 전하 생성층은 정공수송능력이 있는 유기물질에 도펀트가 도핑되어 이루어질 수 있다.
또는, 발광층(282)은 적색 광을 발광하는 적색 발광층, 녹색 광을 발광하는 녹색 발광층, 및 청색 광을 발광하는 청색 발광층으로 이루어질 수 있다. 적색 발광층, 녹색 발광층 및 청색 발광층은 제1 전극(281) 상에서 서브 화소 별로 패턴 형성될 수 있다. 예컨대, 하나의 서브 화소에 적색 발광층이 패턴 형성되고, 다른 서브 화소에 녹색 발광층이 패턴 형성되고, 또 다른 서브 화소에 청색 발광층이 패턴 형성될 수 있으나, 반드시 그에 한정되는 것은 아니다. 이 경우, 제2 기판(112) 상에는 컬러필터가 형성되지 않을 수 있다.
제2 전극(283)은 발광층(282) 상에 형성된다. 제2 전극(283)은 투명한 금속물질, 반투과 금속물질 또는 반사율이 높은 금속물질로 이루어질 수 있다. 표시장치(100)가 하부 발광 방식으로 이루어지는 경우, 제2 전극(283)은 알루미늄과 티타늄의 적층 구조(Ti/Al/Ti), 알루미늄과 ITO의 적층 구조(ITO/Al/ITO), Ag 합금, 및 Ag 합금과 ITO의 적층 구조(ITO/Ag 합금/ITO)과 같은 반사율이 높은 금속물질로 형성될 수 있다. Ag 합금은 은(Ag), 팔라듐(Pd), 및 구리(Cu) 등의 합금일 수 있다. 표시장치(100)가 상부 발광 방식으로 이루어지는 경우, 제2 전극(283)은 광을 투과시킬 수 있는 ITO, IZO와 같은 투명한 금속물질(TCO, Transparent Conductive Material), 또는 마그네슘(Mg), 은(Ag), 또는 마그네슘(Mg)과 은(Ag)의 합금과 같은 반투과 금속물질(Semi-transmissive Conductive Material)로 형성될 수 있다. 이러한 제2 전극(283)은 캐소드 전극일 수 있다. 제2 전극(283) 상에는 캡핑층(capping layer)이 형성될 수 있다.
제2 기판(112) 상에는 제1 내지 제3 컬러필터들(미도시)과 블랙 매트릭스(미도시)이 형성될 수 있다. 적색 발광부에는 적색 컬러필터가 형성되고, 청색 발광부에는 청색 컬러필터가 형성되며, 녹색 발광부에는 녹색 컬러필터가 형성될 수 있다.
접착층(290)은 발광소자(280)가 구비된 제1 기판(111)과 제2 기판(112) 사이에 구비되어, 제1 기판(111)과 제2 기판(112)을 접착시킬 수 있다. 접착층(290)은 투명한 접착 레진(291) 및 투명한 접착 레진(291)에 분포된 수분 흡수 물질(292)을 포함할 수 있다. 예컨대, 수분 흡수 물질(292)은 게터(getter)일 수 있다.
접착층(290)은 표시 영역(DA)뿐만 아니라 비표시 영역(NDA)을 포함한 전체 영역에 형성되어, 표시패널(110) 내부로 유입된 수분이 발광소자(280)로 침투되는 것을 방지한다.
본 발명의 일 실시예에 따른 접착층(290)은 접착 레진(291)을 포함하여, 제1 기판(111)과 제2 기판(112)을 접착시키는 접착 기능을 가진다. 이와 동시에, 본 발명의 일 실시예에 따른 접착층(290)은 수분 흡수 물질(292)을 포함하여, 표시패널(110) 내부로 유입된 수분이 발광소자(280)로 침투되는 것을 방지하는 봉지 기능을 동시에 가질 수 있다.
본 발명의 일 실시예에 따른 표시패널(110)은 접착층(290)이 봉지 기능을 가지므로, 발광소자(280) 상에 별도의 봉지막을 형성하지 않을 수 있다. 이에 따라, 본 발명의 일 실시예에 따른 표시패널(110)은 두께를 줄일 수 있다.
또한, 본 발명의 일 실시예에 따른 표시패널(110)은 비표시 영역(NDA)에서 봉지막의 설계 마진을 고려하지 않아도 된다. 구체적으로, 봉지막은 일반적으로 적어도 하나의 무기막과 유기막으로 이루어질 수 있다. 봉지막을 이루는 무기막은 발광소자(280)를 덮도록 형성될 수 있다. 이때, 무기막은 CVD(Chemical Vapor Deposition) 기법 또는 ALD(Atomic Layer Deposition) 기법으로 증착될 수 있다. CVD 기법 또는 ALD 기법으로 증착된 무기막은 스텝 커버리지가 좋기 때문에, 무기막이 표시패널(110)의 끝단까지 형성되지 않도록 하기 위하여 충분한 설계 마진을 고려해야 한다.
또한, 봉지막을 이루는 유기막은 유동성을 가진다. 일반적인 표시패널(110)은 봉지막을 이루는 유기막의 흐름을 차단하기 위한 구성, 예컨대, 댐이 비표시 영역(NDA)에 형성되어야 한다. 이에 따라, 비표시 영역(NDA)에는 댐을 형성하기 위한 설계 마진이 필요해진다.
본 발명의 일 실시예에 따른 표시패널(110)은 봉지막을 형성하지 않으므로, 비표시 영역(NDA)에서 봉지막을 이루는 무기막의 설계 마진 및 댐의 설계 마진을 고려하지 않아도 된다. 이에 따라, 본 발명의 일 실시예에 따른 표시패널(110)은 표시영역(DA)과 끝단 사이, 즉, 비표시 영역(NDA)의 폭을 줄일 수 있다.
다시 도 3을 참조하여 설명하면, 비표시 영역(NDA)에는 패드들이 형성되는 패드 영역(PA)이 포함될 수 있다. 패드 영역(PA)은 표시패널(110)의 일 측 가장자리에 배치될 수 있다. 패드 영역(PA)은 복수의 패드들을 포함하며, 복수의 패드들은 이방성 도전 필름(antisotropic conducting film)을 이용하여 연성 필름(150)의 배선들과 전기적으로 연결될 수 있다.
또한, 비표시 영역(NDA)에는 복수의 패드들 또는 표시 영역(DA)에 구비된 화소(P)에 연결된 복수의 신호 배선들이 배치된다. 복수의 신호 배선들은 화소(P)를 구동시키기 위한 신호, 전압, 전원 등을 화소(P)에 제공할 수 있다. 예를 들어, 복수의 신호 배선들은 패드를 통해 공급된 전원을 화소(P)에 전달하는 전원 배선을 포함할 수 있다. 다른 예를 들어, 복수의 신호 배선들은 게이트 라인들에 게이트 신호를 공급하기 위한 게이트 구동부를 포함할 수 있다.
본 발명의 일 실시예에 따른 표시패널(110)은 비표시 영역(NDA)에 복수의 유기 패턴들(OP)이 형성된다. 복수의 유기 패턴들(OP)은 복수의 신호 배선들 상에 형성되어 표시패널(110) 내부로 유입된 이물에 의하여 복수의 신호 배선들이 손상되는 것을 방지할 수 있다.
이하에서는 도 5 내지 도 8을 참조하여 본 발명의 일 실시예에 따른 복수의 유기 패턴들(OP)을 상세히 살펴본다.
도 5 내지 도 8을 참조하면, 본 발명의 일 실시예에 따른 표시패널(110)은 표시 영역(DA)과 비표시 영역(NDA)으로 구분된다. 표시 영역(DA)에는 박막 트랜지스터(210), 커패시터(220) 및 발광소자(280)로 이루어진 화소(P)가 구비된다. 비표시 영역(NDA)에는 복수의 신호 배선들(SL)과 복수의 유기 패턴들(OP)이 구비된다.
복수의 신호 배선들(SL)은 화소(P)와 연결되어 화소(P)를 구동시키기 위한 신호, 전압, 전원 등을 제공한다. 복수의 신호 배선들(SL) 각각은 표시 영역(DA)의 차광층(205), 게이트 전극(212), 소스 전극(213) 및 드레인 전극(214) 중 어느 하나와 동일한 층에 형성될 수 있다. 복수의 신호 배선들(SL) 각각은 표시 영역(DA)의 차광층(205), 게이트 전극(212), 소스 전극(213) 및 드레인 전극(214) 중 어느 하나와 동일한 물질로 이루어질 수 있다.
복수의 유기 패턴들(OP)은 비표시 영역(NDA)에서 복수의 신호 배선들(SL) 상에 형성된다. 복수의 유기 패턴들(OP)은 소정의 간격으로 이격된 제1 유기 패턴(OP1), 제2 유기 패턴(OP2) 및 제3 유기 패턴(OP3)을 포함할 수 있다.
도 3, 도 5 및 도 8에서는 표시패널(110)이 3개의 유기 패턴들(OP1, OP2, OP3)을 포함하는 것으로 도시하고 있으나, 반드시 이에 한정되지는 않는다. 본 발명의 일 실시예에 따른 표시패널(110)은 2개 이상의 유기 패턴들(OP)을 포함할 수 있으며, 비표시 영역(NDA)의 폭 및 접착층(290)의 두께에 따라 유기 패턴들(OP) 간의 이격거리 및 유기 패턴들(OP)의 개수가 달라질 수 있다.
이하에서는 설명의 편의를 위하여, 표시패널(110)이 3개의 유기 패턴들(OP1, OP2, OP3)을 포함하는 것을 가정하고 설명하도록 한다.
제3 유기 패턴(OP3)은 복수의 신호 배선들(SL) 상에 구비된다. 제3 유기 패턴(OP3)은 비표시 영역(NDA)의 복수의 신호 배선들(SL)이 표시패널(110) 내부로 유입된 이물에 의하여 손상되는 것을 방지한다.
표시패널(110)은 내부에 다양한 크기의 이물이 유입될 수 있다. 이때, 표시패널(110) 내부에 배치된 복수의 배선들은 표시패널(110) 내부로 유입된 이물에 의하여 손상될 수 있다. 특히, 비표시 영역(NDA)에는 수분 또는 산소가 전파되는 것을 차단하기 위하여 유기막들을 형성하지 않고, 무기막들로만 이루어진 영역이 있다. 복수의 배선들(SL)은 비표시 영역(NDA)에서 충격흡수율이 낮고 두께가 얇은 무기막들로만 보호될 수 있다. 표시패널(110)에 압력이 가해지면, 이물은 무기막을 뚫고 들어가 비표시 영역(NDA)에 구비된 복수의 배선들(SL)을 쉽게 손상시킬 수 있다.
이를 방지하기 위하여, 본 발명의 일 실시예에 따른 표시패널(110)은 비표시 영역(NDA)의 복수의 신호 배선들(SL) 상에 제3 유기 패턴(OP3)을 형성한다. 제3 유기 패턴(OP3)은 무기 물질 보다 충격흡수율이 좋은 유기 물질로 이루어져 이물에 의하여 가해진 압력을 흡수할 수 있다. 이에, 제3 유기 패턴(OP3)은 복수의 신호 배선들(SL)에 전달되는 압력을 감소시킬 수 있다. 또한, 제3 유기 패턴(OP3)은 충분한 두께로 형성되어, 압력이 가해지더라도 이물이 뚫고 들어가 복수의 배선들(SL)을 손상시키는 것을 방지할 수 있다.
제3 유기 패턴(OP3)은 표시 영역(DA)에 구비된 유기막들과 이격되어 구비된다. 구체적으로, 제3 유기 패턴(OP3)은 표시 영역(DA)으로부터 연장된 평탄화막(260), 뱅크(284) 및 스페이서(285)와 이격될 수 있다. 제3 유기 패턴(OP3)과 표시 영역(DA)으로부터 연장된 평탄화막(260), 뱅크(284) 및 스페이서(285)는 모두 수분과 산소에 취약한 유기 물질로 이루어질 수 있다. 본 발명의 일 실시예에 따른 표시패널(110)은 제3 유기 패턴(OP3)과 표시 영역(DA)에 구비된 유기막들을 이격시킴으로써, 제3 유기 패턴(OP3)을 통해 표시 영역(DA)으로 수분 또는 산소가 침투되는 것을 방지할 수 있다.
이러한 제3 유기 패턴(OP3)은 도 3에 도시된 바와 같이 표시 영역(DA)을 둘러싸는 라인 형상으로 형성된다.
제3 유기 패턴(OP3)은 도 5 및 도 6에 도시된 바와 같이 제1 층(3103) 및 제2 층(3203)으로 이루어진 2층 구조를 가질 수 있다. 이러한 경우, 제3 유기 패턴(OP3)의 제1 층(3103) 및 제2 층(3203) 각각은 표시 영역(DA)의 평탄화막(260), 뱅크(284) 및 스페이서(285) 중 어느 하나와 동일한 물질로 형성될 수 있다. 예를 들어, 제3 유기 패턴(OP3)의 제1 층(3103)은 표시 영역(DA)의 뱅크(284)와 동시에 동일한 물질로 형성될 수 있으며, 제3 유기 패턴(OP3)의 제2 층(3203)은 표시 영역(DA)의 스페이서(285)와 동시에 동일한 물질로 형성될 수 있다. 다른 예를 들어, 제3 유기 패턴(OP3)의 제1 층(3103)은 표시 영역(DA)의 평탄화막(260)와 동시에 동일한 물질로 형성될 수 있으며, 제3 유기 패턴(OP3)의 제2 층(3203)은 표시 영역(DA)의 뱅크(284)와 동시에 동일한 물질로 형성될 수 있다.
제3 유기 패턴(OP3)은 도 5 및 도 6에 도시된 바와 같이 제2 층(3203)의 폭이 제1 층(3103)의 폭 보다 큰 언더컷 구조를 가질 수 있다. 즉, 제3 유기 패턴(OP3)은 언더컷 유기 패턴일 수 있다.
구체적으로, 제3 유기 패턴(OP3)의 제1 층(3103)은 하면의 폭(W1)이 상면의 폭(W2) 보다 큰 정테이퍼 구조를 가질 수 있다. 제3 유기 패턴(OP3)의 제2 층(3203)은 하면의 폭(W2)이 상면의 폭(W3) 보다 작은 역테이퍼 구조를 가질 수 있다. 제2 층(3203)의 하면은 제1 층(3103)의 상면과 접하므로, 제1 층(3103)의 상면의 폭(W2)과 동일한 폭을 가진다. 제3 유기 패턴(OP3)은 제2 층(3203)의 상면의 폭(W3)이 제1 층(3103)의 하면의 폭(W1) 보다 큰 언더컷 구조를 가질 수 있다.
도 5 및 도 6에는 제3 유기 패턴(OP3)이 2층 구조를 가지는 것으로 도시하고 있으나, 반드시 이에 한정되지는 않는다. 다른 일 실시예에 있어서, 제3 유기 패턴(OP3)은 도 7에 도시된 바와 같이 제2 층(3203)만으로 이루어진 단층 구조를 가질 수 있다. 이러한 경우, 제3 유기 패턴(OP3)은 하면의 폭(W2)이 상면의 폭(W3) 보다 작은 역테이퍼 구조를 가질 수 있다.
본 발명의 일 실시예에 따른 표시패널(110)은 발광소자(280)의 발광층(282) 및 제2 전극(283)이 표시 영역(DA)뿐만 아니라 비표시 영역(NDA)까지 구비된다. 이때, 발광소자(280)의 발광층(282) 및 제2 전극(283)은 제3 유기 패턴(OP3)에 의하여 단락될 수 있다.
구체적으로, 제3 유기 패턴(OP3)은 표시 영역(DA)에 구비된 유기막들, 예컨대, 평탄화막(260), 뱅크(284) 및 스페이서(285)과 이격하여 구비된다. 이에 따라, 표시 영역(DA)에 구비된 평탄화막(260), 뱅크(284) 및 스페이서(285)는 표시 영역(DA)과 제3 유기 패턴(OP3) 사이에서 측면이 노출된다. 표시 영역(DA)에 구비된 발광층(282) 및 제2 전극(283)은 비표시 영역(NDA)까지 연장되며, 비표시 영역(NDA)에서 노출된 평탄화막(260), 뱅크(284) 및 스페이서(285)의 측면을 따라 형성될 수 있다.
또한, 발광층(282) 및 제2 전극(283)은 비표시 영역(NDA)에 구비된 제3 유기 패턴(OP3) 상에도 형성된다. 이때, 발광층(282) 및 제2 전극(283)은 도 6에 도시된 바와 같은 언더컷 구조를 가진 제3 유기 패턴(OP3)에 의하여 단락될 수 있다. 또는 발광층(282) 및 제2 전극(283)은 도 7에 도시된 바와 같은 역테이퍼 구조를 가진 제3 유기 패턴(OP3)에 의하여 단락될 수 있다. 제3 유기 패턴(OP3)이 도 7에 도시된 바와 같은 역테이퍼 구조를 가지는 경우에는 테이퍼 각도에 따라 발광층(282) 및 제2 전극(283)의 단락 여부가 달라질 수 있다. 테이퍼 각도는 공정 오차로 인하여 달라질 수 있으므로, 발광층(282) 및 제2 전극(283)이 단락되지 않는 경우가 발생할 수 있다. 반면, 제3 유기 패턴(OP3)이 도 6에 도시된 바와 같은 언더컷 구조를 가지는 경우에는 발광층(282) 및 제2 전극(283)의 단락이 보장될 수 있다.
결과적으로, 표시 영역(DA)으로부터 연장된 발광층(282)은 제3 유기 패턴(OP3) 상에 구비된 발광층(282)과 이격하여 배치된다. 표시 영역(DA)으로부터 연장된 제2 전극(283)은 제3 유기 패턴(OP3) 상에 구비된 제2 전극(283)과 이격하여 배치된다.
이에 따라, 제3 유기 패턴(OP3) 상에 구비된 발광층(282) 또는 제2 전극(283)에 수분 또는 산소가 유입되더라도, 제3 유기 패턴(OP3) 상에 구비된 발광층(282) 또는 제2 전극(283)을 통해 표시 영역(DA)에 구비된 발광층(282) 또는 제2 전극(283)으로 수분 또는 산소가 전파되는 것을 방지할 수 있다.
제2 유기 패턴(OP2) 및 제1 유기 패턴(OP1)은 복수의 신호 배선들(SL) 상에 구비된다. 제2 유기 패턴(OP2) 및 제1 유기 패턴(OP1)은 제3 유기 패턴(OP3)과 함께 비표시 영역(NDA)의 복수의 신호 배선들(SL)이 표시패널(110) 내부로 유입된 이물에 의하여 손상되는 것을 방지한다.
제1 유기 패턴(OP1) 및 제2 유기 패턴(OP2)은 제3 유기 패턴(OP3)과 같이 충격흡수율이 좋은 유기 물질로 이루어져 이물에 의하여 가해진 압력을 흡수할 수 있다. 이에, 제1 유기 패턴(OP1) 및 제2 유기 패턴(OP2)은 복수의 신호 배선들(SL)에 전달되는 압력을 감소시킬 수 있다. 또한, 제1 유기 패턴(OP1) 및 제2 유기 패턴(OP2)은 충분한 두께로 형성되어, 압력이 가해지더라도 이물이 뚫고 들어가 복수의 배선들(SL)을 손상시키는 것을 방지할 수 있다.
제2 유기 패턴(OP2)은 제3 유기 패턴(OP3)과 이격되어, 도 3에 도시된 바와 같이 제3 유기 패턴(OP3)을 둘러싸는 라인 형상으로 형성될 수 있다. 제1 유기 패턴(OP1)은 제2 유기 패턴(OP2)과 이격되어, 도 3에 도시된 바와 같이 제2 유기 패턴(OP2)을 둘러싸는 라인 형상으로 형성될 수 있다.
본 발명의 일 실시예에 따른 표시패널(110)은 제1 유기 패턴(OP1), 제2 유기 패턴(OP2) 및 제3 유기 패턴(OP3)이 이격 배치된다. 이에 따라, 본 발명의 일 실시예에 따른 표시패널(110)은 제1 유기 패턴(OP1)으로 유입된 수분 또는 산소가 제2 유기 패턴(OP2)으로 침투되는 것을 방지할 수 있다. 또한, 본 발명의 일 실시예에 따른 표시패널(110)은 제2 유기 패턴(OP2)으로 유입된 수분 또는 산소가 제3 유기 패턴(OP3)으로 침투되는 것을 방지할 수 있다. 결과적으로, 본 발명의 일 실시예에 따른 표시패널(110)은 비표시 영역(NDA)에 유기 패턴들(OP1, OP2, OP3)을 형성함에도 불구하고, 유기 패턴들(OP1, OP2, OP3)을 통해 수분이 전파되는 것을 방지할 수 있다.
한편, 제1 유기 패턴(OP1), 제2 유기 패턴(OP2) 및 제3 유기 패턴(OP3) 간의 이격거리(S1)는 접착층(290)의 두께에 따라 달라질 수 있다. 여기서, 이격거리(S1)는 유기 패턴들(OP1, OP2, OP3) 각각의 상면 간의 거리를 나타낼 수 있다. 예컨대, 이격거리(S1)는 제1 유기 패턴(OP1)의 상면의 일단과 제2 유기 패턴(OP2)의 상면의 일단 간의 거리를 나타낸다. 이때, 제2 유기 패턴(OP2)의 상면의 일단은 제1 유기 패턴(OP1)의 상면의 일단과 마주보는 가장자리이다.
구체적으로, 제1 유기 패턴(OP1), 제2 유기 패턴(OP2) 및 제3 유기 패턴(OP3) 간의 이격거리(S1)는 유기 패턴들(OP1, OP2, OP3) 상에 구비된 제2 전극(283)의 상면으로부터 접착층(290)의 상면까지의 거리(S2) 보다 작다.
제1 유기 패턴(OP1), 제2 유기 패턴(OP2) 및 제3 유기 패턴(OP3) 간의 이격거리(S1)는 모두 동일할 수 있고, 다를 수도 있다. 예컨대, 제1 유기 패턴(OP1)과 제2 유기 패턴(OP2) 간의 이격거리 및 제2 유기 패턴(OP2)과 제3 유기 패턴(OP3) 간의 이격거리가 서로 동일할 수 있고, 서로 다를 수도 있다. 다른 경우에라도, 제1 유기 패턴(OP1)과 제2 유기 패턴(OP2) 간의 이격거리 및 제2 유기 패턴(OP2)과 제3 유기 패턴(OP3) 간의 이격거리는 유기 패턴들(OP1, OP2, OP3) 상에 구비된 제2 전극(283)의 상면으로부터 접착층(290)의 상면까지의 거리(S2) 보다 작아야 한다.
표시패널(110)은 도 8에 도시된 바와 같이 내부에 다양한 크기의 이물들이 유입될 수 있다. 크기가 큰 제1 이물(P1)은 압력이 가해지면 접착층(290)을 뚫고 복수의 신호 배선들(SL)까지 도달할 수 있다. 반면, 크기가 작은 제2 이물(P2)은 압력이 가해지더라도 접착층(290)을 뚫지 못하므로 복수의 신호 배선들(SL)에 도달할 수 없다.
본 발명의 일 실시예에 따른 표시패널(110)은 제1 유기 패턴(OP1), 제2 유기 패턴(OP2) 및 제3 유기 패턴(OP3) 간의 이격거리(S1)를 조절하여 크기가 큰 제1 이물(P1)이 복수의 신호 배선들(SL)에 도달할 수 없도록 한다. 이를 위하여, 본 발명의 일 실시예에 따른 표시패널(110)은 제1 유기 패턴(OP1), 제2 유기 패턴(OP2) 및 제3 유기 패턴(OP3) 간의 이격거리(S1)를 유기 패턴들(OP1, OP2, OP3) 상에 구비된 제2 전극(283)의 상면으로부터 접착층(290)의 상면까지의 거리(S2) 보다 작게 형성할 수 있다.
제1 유기 패턴(OP1), 제2 유기 패턴(OP2) 및 제3 유기 패턴(OP3) 간의 이격거리(S1) 보다 큰 제1 지름(R1)을 가진 제1 이물(P1)은 유기 패턴들(OP1, OP2, OP3) 사이로 들어가지 못한다.
제1 이물(P1)은 유기 패턴들(OP1, OP2, OP3) 상에서 유기 패턴들(OP1, OP2, OP3)에 의하여 복수의 배선들(SL)에 도달할 수 없다. 또한, 제1 이물(P1)은 유기 패턴들(OP1, OP2, OP3)의 이격거리(S1) 보다 큰 제1 지름(R1)을 가지고 있으므로, 유기 패턴들(OP1, OP2, OP3) 사이로 들어가지 못한다. 이에, 제1 이물(P1)은 유기 패턴들(OP1, OP2, OP3) 사이에서 복수의 배선들(SL)에 도달할 수 없다.
결과적으로, 크기가 큰 제1 이물(P1)은 접착층(290)을 뚫고 복수의 신호 배선들(SL)까지 도달할 수 없으므로, 복수의 신호 배선들(SL)이 손상되는 것을 방지할 수 있다.
한편, 제1 유기 패턴(OP1)은 도 5 및 도 6에 도시된 바와 같이 제1 층(3101) 및 제2 층(3201)으로 이루어진 2층 구조를 가질 수 있다. 이러한 경우, 제1 유기 패턴(OP1)의 제1 층(3101) 및 제2 층(3201) 각각은 표시 영역(DA)의 평탄화막(260), 뱅크(284) 및 스페이서(285) 중 어느 하나와 동일한 물질로 형성될 수 있다. 제2 유기 패턴(OP2)은 도 5 및 도 6에 도시된 바와 같이 제1 층(3102) 및 제2 층(3202)으로 이루어진 2층 구조를 가질 수 있다. 이러한 경우, 제2 유기 패턴(OP2)의 제1 층(3102) 및 제2 층(3202) 각각은 표시 영역(DA)의 평탄화막(260), 뱅크(284) 및 스페이서(285) 중 어느 하나와 동일한 물질로 형성될 수 있다.
예를 들어, 제1 유기 패턴(OP1)의 제1 층(3101) 및 제2 유기 패턴(OP2)의 제1 층(3102)은 표시 영역(DA)의 뱅크(284)와 동시에 동일한 물질로 형성될 수 있다. 제1 유기 패턴(OP1)의 제2 층(3201) 및 제2 유기 패턴(OP2)의 제2 층(3202)은 표시 영역(DA)의 스페이서(285)와 동시에 동일한 물질로 형성될 수 있다.
다른 예를 들어, 제1 유기 패턴(OP1)의 제1 층(3101) 및 제2 유기 패턴(OP2)의 제1 층(3102)은 표시 영역(DA)의 평탄화막(260)와 동시에 동일한 물질로 형성될 수 있다. 제1 유기 패턴(OP1)의 제2 층(3201) 및 제2 유기 패턴(OP2)의 제2 층(3203)은 표시 영역(DA)의 뱅크(284)와 동시에 동일한 물질로 형성될 수 있다.
제1 유기 패턴(OP1)은 도 5 및 도 6에 도시된 바와 같이 제2 층(3201)의 폭이 제1 층(3101)의 폭 보다 큰 언더컷 구조를 가질 수 있다. 제2 유기 패턴(OP2)은 도 5 및 도 6에 도시된 바와 같이 제2 층(3202)의 폭이 제1 층(3102)의 폭 보다 큰 언더컷 구조를 가질 수 있다. 즉, 제1 유기 패턴(OP1) 및 제2 유기 패턴(OP2)은 제3 유기 패턴(OP3)과 같이 언더컷 유기 패턴일 수 있다.
제1 유기 패턴(OP1) 및 제2 유기 패턴(OP2)의 언더컷 구조는 제3 유기 패턴(OP3)과 실질적으로 동일하므로, 이에 대한 구체적은 설명은 생략하도록 한다.
본 발명의 일 실시예에 따른 표시패널(110)은 발광소자(280)의 발광층(282) 및 제2 전극(283)이 표시 영역(DA)뿐만 아니라 비표시 영역(NDA)까지 구비된다. 이때, 발광소자(280)의 발광층(282) 및 제2 전극(283)은 제1 유기 패턴(OP1), 제2 유기 패턴(OP2) 및 제3 유기 패턴(OP3)에 의하여 단락될 수 있다.
구체적으로, 비표시 영역(NDA)은 도 5에 도시된 바와 같이 제1 유기 패턴(OP1), 제2 유기 패턴(OP2) 및 제3 유기 패턴(OP3)이 구비된 제1 영역(A1) 및 제1 유기 패턴(OP1), 제2 유기 패턴(OP2) 및 제3 유기 패턴(OP3) 사이에 구비된 제2 영역(A2)을 포함한다.
표시 영역(DA)에 구비된 발광층(282) 및 제2 전극(283)은 비표시 영역(NDA)까지 연장된다. 발광층(282) 및 제2 전극(283)은 비표시 영역(NDA)에서 제1 유기 패턴(OP1), 제2 유기 패턴(OP2) 및 제3 유기 패턴(OP3) 상에 구비된다. 상술한 바와 같이 제1 유기 패턴(OP1), 제2 유기 패턴(OP2) 및 제3 유기 패턴(OP3)은 언더컷 구조를 가지므로, 발광층(282) 및 제2 전극(283)은 제1 유기 패턴(OP1), 제2 유기 패턴(OP2) 및 제3 유기 패턴(OP3)에 의하여 단락된다.
즉, 제1 영역(A1)에 구비된 발광층(282a)은 제2 영역(A2)에 구비된 발광층(282b)과 연결이 끊어지고, 서로 이격된다. 이에 따라, 제1 영역(A1)에 구비된 발광층(282a)에 수분 또는 산소가 유입되더라도, 제2 영역(A2)에 구비된 발광층(282b)으로 수분 또는 산소가 전파되는 것을 방지할 수 있다.
또한, 제1 영역(A1)에 구비된 제2 전극(283a)은 제2 영역(A2)에 구비된 제2 전극(283b)과 연결이 끊어지고, 서로 이격된다. 이에 따라, 제1 영역(A1)에 구비된 제2 전극(283a)에 수분 또는 산소가 유입되더라도, 제2 영역(A2)에 구비된 제2 전극(283b)으로 수분 또는 산소가 전파되는 것을 방지할 수 있다.
한편, 제2 영역(A2)에 구비된 제2 전극(283b)은 제2 영역(A2)에 구비된 발광층(282b)을 덮도록 형성될 수 있다. 또한, 제1 영역(A1)에 구비된 제2 전극(283a)은 제1 영역(A1)에 구비된 발광층(282a)을 덮도록 형성될 수 있다.
본 발명의 일 실시예에 따른 표시패널(110)은 수분에 취약한 유기 물질로 이루어진 발광층(282b)을 금속 물질로 이루어진 제2 전극(283b)으로 덮음으로써, 발광층(282b)이 수분에 노출되는 것을 줄일 수 있다.
본 발명의 일 실시예에 따른 표시패널(110)은 접착층(290)이 접착 레진(291) 및 수분 흡수 물질(292)로 이루어져서, 접착층(290)이 접착 기능 및 봉지 기능을 함께 가질 수 있다. 이에 따라, 본 발명의 일 실시예에 따른 표시패널(110)은 별도의 봉지막을 형성하지 않으므로, 두께 및 비표시 영역(NDA)의 폭을 줄일 수 있다.
또한, 본 발명의 일 실시예에 따른 표시패널(110)은 비표시 영역(NDA)에 복수의 유기 패턴들(OP)을 형성한다. 복수의 유기 패턴들(OP)은 복수의 신호 배선들(SL) 상에 배치되어, 표시패널(110) 내부로 유입된 이물에 의하여 복수의 신호 배선들(SL)이 손상되는 것을 방지한다.
또한, 본 발명의 일 실시예에 따른 표시패널(110)은 복수의 유기 패턴들(OP)을 이격시킴으로써, 수분 또는 산소가 복수의 유기 패턴들(OP)을 통해 표시영역(DA)으로 전달되는 것을 방지한다.
이와 같이 본 발명의 일 실시예에 따른 표시패널(110)은 비표시 영역(NDA)에 구비되는 유기 물질들을 패턴 형성함으로써, 침투된 수분이 표시 영역(DA)까지 이동하는 경로를 증가시켜 수분 침투를 지연시킬 수 있다. 이에 따라, 본 발명의 일 실시예에 따른 표시패널(110)은 신뢰성을 향상시킬 수 있다.
또한, 본 발명의 일 실시예에 따른 표시패널(110)은 끝단에서 표시 영역(DA)까지의 거리, 즉, 베젤 영역을 줄일 수도 있다. 더 나아가, 본 발명의 일 실시예에 따른 표시패널(110)은 복수의 유기 패턴들(OP)을 통해 투습 방지 효과를 가지므로, 사이드 씰(side seal) 방식으로 제1 기판(111)과 제2 기판(112)을 합착할 수도 있다. 이러한 경우, 본 발명의 일 실시예에 따른 표시패널(110)은 끝단에서 표시 영역(DA) 사이에 접착층(290)을 형성하기 위한 설계 마진을 줄일 수 있어, 베젤 영역을 최소화시킬 수 있다.도 9는 본 발명의 다른 실시예에 따른 표시패널을 개략적으로 보여주는 평면도이다. 도 10은 도 9에 도시된 Ⅲ-Ⅲ 선의 단면을 개략적으로 나타내는 단면도이고, 도 11은 도 10에 도시된 제1 및 제3 유기 패턴을 보여주는 단면도이며, 도 12는 도 10에 도시된 제4 유기 패턴을 보여주는 단면도이다. 도 13은 도 10에 도시된 제4 유기 패턴의 변형된 예를 보여주는 단면도이다.
도 9 내지 도 13에 도시된 표시패널(110)은 복수의 유기 패턴들(OP)의 구조 및 배치가 도 3 내지 도 8에 도시된 표시패널(110)과 다르다. 도 9 내지 도 13에 도시된 표시패널(110)은 복수의 유기 패턴들(OP)을 제외한 나머지 구성들은 도 3 내지 도 8에 도시된 표시패널(110)과 실질적으로 동일하므로, 이에 대한 구체적인 설명은 생략하도록 한다.
도 9를 참조하면, 본 발명의 다른 실시예에 따른 표시패널(110)은 표시 영역(DA)과 비표시 영역(NDA)으로 구분된다. 표시 영역(DA)에는 화상을 표시하는 화소(P)들이 형성된다. 비표시 영역(NDA)에는 패드들이 형성되는 패드 영역(PA)이 포함될 수 있다. 패드 영역(PA)은 표시패널(110)의 일 측 가장자리에 배치될 수 있다. 패드 영역(PA)은 복수의 패드들을 포함하며, 복수의 패드들은 이방성 도전 필름(antisotropic conducting film)을 이용하여 연성 필름(150)의 배선들과 전기적으로 연결될 수 있다.
또한, 비표시 영역(NDA)에는 복수의 패드들 또는 표시 영역(DA)에 구비된 화소(P)에 연결된 복수의 신호 배선들이 배치된다. 복수의 신호 배선들은 화소(P)를 구동시키기 위한 신호, 전압, 전원 등을 화소(P)에 제공할 수 있다. 예를 들어, 복수의 신호 배선들은 패드를 통해 공급된 전원을 화소(P)에 전달하는 전원 배선을 포함할 수 있다. 다른 예를 들어, 복수의 신호 배선들은 게이트 라인들에 게이트 신호를 공급하기 위한 게이트 구동부를 포함할 수 있다.
본 발명의 다른 실시예에 따른 표시패널(110)은 비표시 영역(NDA)에 복수의 유기 패턴들(OP)이 형성된다. 복수의 유기 패턴들(OP)은 복수의 신호 배선들 상에 형성되어 표시패널(110) 내부로 유입된 이물에 의하여 복수의 신호 배선들이 손상되는 것을 방지할 수 있다.
도 10 내지 도 13을 참조하면, 복수의 유기 패턴들(OP)은 비표시 영역(NDA)에서 복수의 신호 배선들(SL) 상에 형성된다. 복수의 유기 패턴들(OP)은 소정의 간격으로 이격된 제1 유기 패턴(OP1), 제3 유기 패턴(OP3) 및 제4 유기 패턴(OP4)을 포함할 수 있다.
제3 유기 패턴(OP3)은 복수의 신호 배선들(SL) 상에 구비된다. 제3 유기 패턴(OP3)은 비표시 영역(NDA)의 복수의 신호 배선들(SL)이 표시패널(110) 내부로 유입된 이물에 의하여 손상되는 것을 방지한다.
표시패널(110)은 내부에 다양한 크기의 이물이 유입될 수 있다. 이때, 표시패널(110) 내부에 배치된 복수의 배선들은 표시패널(110) 내부로 유입된 이물에 의하여 손상될 수 있다. 특히, 비표시 영역(NDA)에는 수분 또는 산소가 전파되는 것을 차단하기 위하여 유기막들을 형성하지 않고, 무기막들로만 이루어진 영역이 있다. 복수의 배선들(SL)은 비표시 영역(NDA)에서 충격흡수율이 낮고 두께가 얇은 무기막들로만 보호될 수 있다. 표시패널(110)에 압력이 가해지면, 이물은 무기막을 뚫고 들어가 비표시 영역(NDA)에 구비된 복수의 배선들(SL)을 쉽게 손상시킬 수 있다.
이를 방지하기 위하여, 본 발명의 다른 실시예에 따른 표시패널(110)은 비표시 영역(NDA)의 복수의 신호 배선들(SL) 상에 제3 유기 패턴(OP3)을 형성한다. 제3 유기 패턴(OP3)은 무기 물질 보다 충격흡수율이 좋은 유기 물질로 이루어져 이물에 의하여 가해진 압력을 흡수할 수 있다. 이에, 제3 유기 패턴(OP3)은 복수의 신호 배선들(SL)에 전달되는 압력을 감소시킬 수 있다. 또한, 제3 유기 패턴(OP3)은 충분한 두께로 형성되어, 압력이 가해지더라도 이물이 뚫고 들어가 복수의 배선들(SL)을 손상시키는 것을 방지할 수 있다.
제3 유기 패턴(OP3)은 표시 영역(DA)에 구비된 유기막들과 이격되어 구비된다. 구체적으로, 제3 유기 패턴(OP3)은 표시 영역(DA)으로부터 연장된 평탄화막(260), 뱅크(284) 및 스페이서(285)와 이격될 수 있다. 제3 유기 패턴(OP3)과 표시 영역(DA)으로부터 연장된 평탄화막(260), 뱅크(284) 및 스페이서(285)는 모두 수분과 산소에 취약한 유기 물질로 이루어질 수 있다. 본 발명의 일 실시예에 따른 표시패널(110)은 제3 유기 패턴(OP3)과 표시 영역(DA)에 구비된 유기막들을 이격시킴으로써, 제3 유기 패턴(OP3)을 통해 표시 영역(DA)으로 수분 또는 산소가 침투되는 것을 방지할 수 있다.
이러한 제3 유기 패턴(OP3)은 도 9에 도시된 바와 같이 표시 영역(DA)을 둘러싸는 라인 형상으로 형성된다.
제3 유기 패턴(OP3)은 도 10 및 도 11에 도시된 바와 같이 제1 층(3103) 및 제2 층(3203)으로 이루어진 2층 구조를 가질 수 있다. 이러한 경우, 제3 유기 패턴(OP3)의 제1 층(3103) 및 제2 층(3203) 각각은 표시 영역(DA)의 평탄화막(260), 뱅크(284) 및 스페이서(285) 중 어느 하나와 동일한 물질로 형성될 수 있다. 예를 들어, 제3 유기 패턴(OP3)의 제1 층(3103)은 표시 영역(DA)의 뱅크(284)와 동시에 동일한 물질로 형성될 수 있으며, 제3 유기 패턴(OP3)의 제2 층(3203)은 표시 영역(DA)의 스페이서(285)와 동시에 동일한 물질로 형성될 수 있다. 다른 예를 들어, 제3 유기 패턴(OP3)의 제1 층(3103)은 표시 영역(DA)의 평탄화막(260)와 동시에 동일한 물질로 형성될 수 있으며, 제3 유기 패턴(OP3)의 제2 층(3203)은 표시 영역(DA)의 뱅크(284)와 동시에 동일한 물질로 형성될 수 있다.
제3 유기 패턴(OP3)은 도 10 및 도 11에 도시된 바와 같이 제2 층(3203)의 폭이 제1 층(3103)의 폭 보다 큰 언더컷 구조를 가질 수 있다. 즉, 제3 유기 패턴(OP3)은 언더컷 유기 패턴일 수 있다.
구체적으로, 제3 유기 패턴(OP3)의 제1 층(3103)은 하면의 폭(W1)이 상면의 폭(W2) 보다 큰 정테이퍼 구조를 가질 수 있다. 제3 유기 패턴(OP3)의 제2 층(3203)은 하면의 폭(W2)이 상면의 폭(W3) 보다 작은 역테이퍼 구조를 가질 수 있다. 제2 층(3203)의 하면은 제1 층(3103)의 상면과 접하므로, 제1 층(3103)의 상면의 폭(W2)과 동일한 폭을 가진다. 제3 유기 패턴(OP3)은 제2 층(3203)의 상면의 폭(W3)이 제1 층(3103)의 하면의 폭(W1) 보다 큰 언더컷 구조를 가질 수 있다.
도 10 및 도 11에는 제3 유기 패턴(OP3)이 2층 구조를 가지는 것으로 도시하고 있으나, 반드시 이에 한정되지는 않는다. 다른 일 실시예에 있어서, 제3 유기 패턴(OP3)은 제2 층(3203)만으로 이루어진 단층 구조를 가질 수 있다. 이러한 경우, 제3 유기 패턴(OP3)은 하면의 폭(W2)이 상면의 폭(W3) 보다 작은 역테이퍼 구조를 가질 수 있다.
본 발명의 다른 실시예에 따른 표시패널(110)은 발광소자(280)의 발광층(282) 및 제2 전극(283)이 표시 영역(DA)뿐만 아니라 비표시 영역(NDA)까지 구비된다. 이때, 발광소자(280)의 발광층(282) 및 제2 전극(283)은 제3 유기 패턴(OP3)에 의하여 단락될 수 있다.
구체적으로, 제3 유기 패턴(OP3)은 표시 영역(DA)에 구비된 유기막들, 예컨대, 평탄화막(260), 뱅크(284) 및 스페이서(285)과 이격하여 구비된다. 이에 따라, 표시 영역(DA)에 구비된 평탄화막(260), 뱅크(284) 및 스페이서(285)는 표시 영역(DA)과 제3 유기 패턴(OP3) 사이에서 측면이 노출된다. 표시 영역(DA)에 구비된 발광층(282) 및 제2 전극(283)은 비표시 영역(NDA)까지 연장되며, 비표시 영역(NDA)에서 노출된 평탄화막(260), 뱅크(284) 및 스페이서(285)의 측면을 따라 형성될 수 있다.
또한, 발광층(282) 및 제2 전극(283)은 비표시 영역(NDA)에 구비된 제3 유기 패턴(OP3) 상에도 형성된다. 이때, 발광층(282) 및 제2 전극(283)은 도 11에 도시된 바와 같은 언더컷 구조를 가진 제3 유기 패턴(OP3)에 의하여 단락될 수 있다. 결과적으로, 표시 영역(DA)으로부터 연장된 발광층(282)은 제3 유기 패턴(OP3) 상에 구비된 발광층(282)과 이격하여 배치된다. 표시 영역(DA)으로부터 연장된 제2 전극(283)은 제3 유기 패턴(OP3) 상에 구비된 제2 전극(283)과 이격하여 배치된다.
이에 따라, 제3 유기 패턴(OP3) 상에 구비된 발광층(282) 또는 제2 전극(283)에 수분 또는 산소가 유입되더라도, 제3 유기 패턴(OP3) 상에 구비된 발광층(282) 또는 제2 전극(283)을 통해 표시 영역(DA)에 구비된 발광층(282) 또는 제2 전극(283)으로 수분 또는 산소가 전파되는 것을 방지할 수 있다.
제1 유기 패턴(OP1)은 복수의 신호 배선들(SL) 상에 구비된다. 제1 유기 패턴(OP1)은 제3 유기 패턴(OP3)과 함께 비표시 영역(NDA)의 복수의 신호 배선들(SL)이 표시패널(110) 내부로 유입된 이물에 의하여 손상되는 것을 방지한다.
제1 유기 패턴(OP1)은 제3 유기 패턴(OP3)과 같이 충격흡수율이 좋은 유기 물질로 이루어져 이물에 의하여 가해진 압력을 흡수할 수 있다. 이에, 제1 유기 패턴(OP1)은 복수의 신호 배선들(SL)에 전달되는 압력을 감소시킬 수 있다. 또한, 제1 유기 패턴(OP1)은 충분한 두께로 형성되어, 압력이 가해지더라도 이물이 뚫고 들어가 복수의 배선들(SL)을 손상시키는 것을 방지할 수 있다.
제1 유기 패턴(OP1)은 제3 유기 패턴(OP3)과 이격되어, 도 9에 도시된 바와 같이 제3 유기 패턴(OP3)을 둘러싸는 라인 형상으로 형성될 수 있다. 제1 유기 패턴(OP1)은 제1 기판(111)의 끝단에 인접하게 배치된 최외곽 유기 패턴일 수 있다.
제1 유기 패턴(OP1)은 도 10 및 도 11에 도시된 바와 같이 제1 층(3101) 및 제2 층(3201)으로 이루어진 2층 구조를 가질 수 있다. 이러한 경우, 제1 유기 패턴(OP1)의 제1 층(3101) 및 제2 층(3201) 각각은 표시 영역(DA)의 평탄화막(260), 뱅크(284) 및 스페이서(285) 중 어느 하나와 동일한 물질로 형성될 수 있다.
예를 들어, 제1 유기 패턴(OP1)의 제1 층(3101)은 표시 영역(DA)의 뱅크(284)와 동시에 동일한 물질로 형성될 수 있다. 제1 유기 패턴(OP1)의 제2 층(3201)은 표시 영역(DA)의 스페이서(285)와 동시에 동일한 물질로 형성될 수 있다.
다른 예를 들어, 제1 유기 패턴(OP1)의 제1 층(3101)은 표시 영역(DA)의 평탄화막(260)와 동시에 동일한 물질로 형성될 수 있다. 제1 유기 패턴(OP1)의 제2 층(3201)은 표시 영역(DA)의 뱅크(284)와 동시에 동일한 물질로 형성될 수 있다.
제1 유기 패턴(OP1)은 도 10 및 도 11에 도시된 바와 같이 제2 층(3201)의 폭이 제1 층(3101)의 폭 보다 큰 언더컷 구조를 가질 수 있다. 제1 유기 패턴(OP1)은 제3 유기 패턴(OP3)과 같이 언더컷 유기 패턴일 수 있다.
제1 유기 패턴(OP1)의 언더컷 구조는 제3 유기 패턴(OP3)과 실질적으로 동일하므로, 이에 대한 구체적은 설명은 생략하도록 한다.
본 발명의 다른 실시예에 따른 표시패널(110)은 발광소자(280)의 발광층(282) 및 제2 전극(283)이 표시 영역(DA)뿐만 아니라 비표시 영역(NDA)까지 구비된다. 이때, 비표시 영역(NDA)에 구비된 발광층(282) 및 제2 전극(283)은 도 11에 도시된 바와 같이 언더컷 구조를 가진 제1 유기 패턴(OP1)에 의하여 단락될 수 있다.
결과적으로, 제1 유기 패턴(OP1) 상에 구비된 발광층(282a)은 제1 기판(111)의 끝단과 제1 유기 패턴(OP1) 사이에 구비된 발광층(282c)과 이격하여 배치된다. 제1 유기 패턴(OP1) 상에 구비된 발광층(282a)은 제1 유기 패턴(OP1)과 제3 유기 패턴(OP3) 사이에 구비된 발광층(282b)과 이격하여 배치된다.
또한, 제1 유기 패턴(OP1) 상에 구비된 제2 전극(283a)은 제1 기판(111)의 끝단과 제1 유기 패턴(OP1) 사이에 구비된 제2 전극(283c)과 이격하여 배치된다. 제1 유기 패턴(OP1) 상에 구비된 제2 전극(283a)은 제1 유기 패턴(OP1)과 제3 유기 패턴(OP3) 사이에 구비된 제2 전극(283b)과 이격하여 배치된다.
이에 따라, 제1 기판(111)의 끝단과 제1 유기 패턴(OP1) 사이에 구비된 발광층(282c) 또는 제2 전극(283c)에 유입된 수분 또는 산소가 제1 유기 패턴(OP1) 상에 구비된 발광층(282a) 또는 제2 전극(283a)로 전파되는 것을 방지할 수 있다. 또한, 제1 유기 패턴(OP1) 상에 구비된 발광층(282a) 또는 제2 전극(283a)에 수분 또는 산소가 유입되더라도, 제1 유기 패턴(OP1) 상에 구비된 발광층(282a) 또는 제2 전극(283a)을 통해 표시 영역(DA)에 구비된 발광층(282) 또는 제2 전극(283)으로 수분 또는 산소가 전파되는 것을 방지할 수 있다.
제4 유기 패턴(OP4)은 복수의 신호 배선들(SL) 상에 구비되며, 제1 유기 패턴(OP1)과 제3 유기 패턴(OP3) 사이에 배치된다. 제4 유기 패턴(OP4)은 제1 및 제3 유기 패턴(OP1, OP3)과 함께 비표시 영역(NDA)의 복수의 신호 배선들(SL)이 표시패널(110) 내부로 유입된 이물에 의하여 손상되는 것을 방지한다.
제4 유기 패턴(OP4)은 제1 및 제3 유기 패턴(OP1, OP3)과 같이 충격흡수율이 좋은 유기 물질로 이루어져 이물에 의하여 가해진 압력을 흡수할 수 있다. 이에, 제4 유기 패턴(OP4)은 복수의 신호 배선들(SL)에 전달되는 압력을 감소시킬 수 있다. 또한, 제4 유기 패턴(OP4)은 충분한 두께로 형성되어, 압력이 가해지더라도 이물이 뚫고 들어가 복수의 배선들(SL)을 손상시키는 것을 방지할 수 있다.
제4 유기 패턴(OP4)은 제1 유기 패턴(OP1)과 제3 유기 패턴(OP3) 사이에서 제1 유기 패턴(OP1)과 제3 유기 패턴(OP3) 각각과 이격된다. 제4 유기 패턴(OP4)은 도 9에 도시된 바와 같이 다각 형상을 가질 수 있으나, 반드시 이에 한정되지는 않는다. 제4 유기 패턴(OP4)은 제1 및 제3 유기 패턴(OP1, OP3)과 같이 라인 형상을 가지거나, 원 형상을 가질 수도 있다.
또한, 제4 유기 패턴(OP4)은 도 9에 도시된 바와 같이 복수개가 서로 이격 배치될 수 있으나, 반드시 이에 한정되지는 않는다. 제4 유기 패턴(OP4)은 하나이 라인 형상을 가질 수도 있다.
제4 유기 패턴(OP4)은 도 10 및 도 12에 도시된 바와 같이 제1 층(3104) 및 제2 층(3204)으로 이루어진 2층 구조를 가질 수 있다. 이러한 경우, 제4 유기 패턴(OP4)의 제1 층(3104) 및 제2 층(3204) 각각은 표시 영역(DA)의 평탄화막(260), 뱅크(284) 및 스페이서(285) 중 어느 하나와 동일한 물질로 형성될 수 있다.
예를 들어, 제4 유기 패턴(OP4)의 제1 층(3104)은 표시 영역(DA)의 뱅크(284)와 동시에 동일한 물질로 형성될 수 있다. 제4 유기 패턴(OP4)의 제2 층(3204)은 표시 영역(DA)의 스페이서(285)와 동시에 동일한 물질로 형성될 수 있다.
다른 예를 들어, 제4 유기 패턴(OP4)의 제1 층(3104)은 표시 영역(DA)의 평탄화막(260)와 동시에 동일한 물질로 형성될 수 있다. 제4 유기 패턴(OP4)의 제2 층(3204)은 표시 영역(DA)의 뱅크(284)와 동시에 동일한 물질로 형성될 수 있다.
제4 유기 패턴(OP4)은 도 10 및 도 12에 도시된 바와 같이 제2 층(3204)의 폭이 제1 층(3104)의 폭 보다 작은 스택 구조를 가질 수 있다. 제4 유기 패턴(OP4)은 제1 및 제3 유기 패턴(OP1, OP3)과 달리 스택 유기 패턴일 수 있다.
구체적으로, 제4 유기 패턴(OP4)의 제1 층(3104)은 하면의 폭(W4)이 상면의 폭(W5) 보다 큰 정테이퍼 구조를 가질 수 있다. 제4 유기 패턴(OP4)의 제2 층(3204)은 하면의 폭(W5)이 상면의 폭(W6) 보다 큰 정테이퍼 구조를 가질 수 있다. 제2 층(3204)의 하면은 제1 층(3104)의 상면과 접하므로, 제1 층(3104)의 상면의 폭(W5)과 동일한 폭을 가진다.
도 10 및 도 12에는 제4 유기 패턴(OP4)의 제1 층(3104) 및 제2 층(3204)이 각각 패턴 형성되는 것으로 도시하고 있으나, 반드시 이에 한정되지는 않는다. 다른 일 실시예에 있어서, 제4 유기 패턴(OP4)은 도 13에 도시된 바와 같이 하나의 제1 층 패턴(3104) 상에 복수의 제2 층 패턴들(3204)이 배치될 수 있다.
본 발명의 다른 실시예에 따른 표시패널(110)은 발광소자(280)의 발광층(282) 및 제2 전극(283)이 표시 영역(DA)뿐만 아니라 비표시 영역(NDA)까지 구비된다. 이때, 비표시 영역(NDA)에 구비된 발광층(282) 및 제2 전극(283)은 제4 유기 패턴(OP4) 상에서 연속적으로 형성된다. 제4 유기 패턴(OP4)은 도 12에 도시된 바와 같이 제1 층(3104) 및 제2 층(3204) 모두 정테이퍼 구조를 가진다. 이에 따라, 발광층(282) 및 제2 전극(283)은 제4 유기 패턴(OP4) 상에서 끊어지지 않고 연속적으로 형성될 수 있다.
본 발명의 다른 실시예에 따른 표시패널(110)은 복수의 유기 패턴들(OP) 중 일부가 언더컷 구조를 가지고 있지 않다는 점에서 본 발명의 일 실시예에 따른 표시패널(110)과 차이가 있다. 본 발명의 다른 실시예에 따른 표시패널(110)은 제1 및 제3 유기 패턴(OP1, OP3) 사이에 단순 스택 구조를 가진 제4 유기 패턴(OP4)을 형성함으로써, 제1 기판(111)과 제2 기판(112) 사이의 접착력을 보다 향상시킬 수 있다.
본 발명에 따른 표시패널(110)은 유기 패턴들(OP)에 의하여 접착층(290)과의 접촉 면적이 증가하여 접착력이 향상될 수 있다. 다만, 도 5 및 도 10를 보면, 언더컷 구조를 가진 유기 패턴들(OP1, OP2, OP3)은 상면의 폭이 하면의 폭 보다 크기 때문에, 상면 아래에서 접착층(290)이 형성되지 않고 빈 공간(AG)이 발생할 수 있다.
반면, 도 10을 보면, 단순 스택 구조를 가진 제4 유기 패턴(OP4)은 상면의 폭이 하면의 폭 보다 작기 때문에 접착층(290)이 모든 면에 형성된다. 즉, 제4 유기 패턴(OP4)은 접착층(290)이 형성되지 않는 공간(AG)이 발생하지 않는다.
본 발명의 다른 실시예에 따른 표시패널(110)은 언더컷 구조를 가진 유기 패턴들(OP1, OP3) 사이에 단순 스택 구조를 가진 유기 패턴(OP4)을 형성함으로써, 접착력을 더욱 향상시킬 수 있다.
한편, 본 발명의 다른 실시예에 따른 표시패널(110)은 제1 유기 패턴(OP1), 제3 유기 패턴(OP3) 및 제4 유기 패턴(OP4)이 이격 배치된다. 이에 따라, 본 발명의 다른 실시예에 따른 표시패널(110)은 제1 유기 패턴(OP1)으로 유입된 수분이 제4 유기 패턴(OP4)으로 침투되는 것을 방지할 수 있다. 또한, 본 발명의 다른 실시예에 따른 표시패널(110)은 제4 유기 패턴(OP4)으로 유입된 수분 또는 산소가 제3 유기 패턴(OP3)으로 침투되는 것을 방지할 수 있다. 결과적으로, 본 발명의 일 실시예에 따른 표시패널(110)은 비표시 영역(NDA)에 유기 패턴들(OP1, OP3, OP4)을 형성함에도 불구하고, 유기 패턴들(OP1, OP3, OP4)을 통해 수분이 전파되는 것을 방지할 수 있다.
한편, 제1 유기 패턴(OP1), 제3 유기 패턴(OP3) 및 제4 유기 패턴(OP4) 간의 이격거리(S3, S4, S5)는 접착층(290)의 두께에 따라 달라질 수 있다. 여기서, 이격거리(S3, S4, S5)는 유기 패턴들(OP1, OP3, OP4) 각각의 상면 간의 거리를 나타낼 수 있다. 예컨대, 이격거리(S3)는 제1 유기 패턴(OP1)의 상면의 일단과 제4 유기 패턴(OP4)의 상면의 일단 간의 거리를 나타낼 수 있다. 이때, 제4 유기 패턴(OP4)의 상면의 일단은 제1 유기 패턴(OP1)의 상면의 일단과 마주보는 가장자리이다.
구체적으로, 제1 유기 패턴(OP1), 제3 유기 패턴(OP3) 및 제4 유기 패턴들(OP4) 간의 이격거리(S3, S4, S5)는 유기 패턴들(OP1, OP3, OP4) 상에 구비된 제2 전극(283)의 상면으로부터 접착층(290)의 상면까지의 거리(S2) 보다 작다.
제1 유기 패턴(OP1), 제3 유기 패턴(OP3) 및 제4 유기 패턴(OP4) 간의 이격거리(S3, S4, S5)는 모두 동일할 수 있고, 다를 수도 있다. 제1 유기 패턴(OP1)는 제4 유기 패턴들(OP4) 중 제1 유기 패턴(OP1)과 인접하게 배치된 하나의 제4 유기 패턴(OP4)과 제1 이격거리(S3)를 가질 수 있다. 제 4 유기 패턴들(OP4)은 제2 이격거리(S4)를 가질 수 있다. 제3 유기 패턴(OP3)은 제4 유기 패턴들(OP4) 중 제3 유기 패턴(OP3)과 인접하게 배치된 다른 하나의 제4 유기 패턴(OP4)과 제3 이격거리(S5)를 가질 수 있다. 제1, 제2 및 제3 이격거리(S3, S4, S5)는 서로 동일할 수 있고, 서로 다를 수도 있다. 다른 경우에라도, 제1, 제2 및 제3 이격거리(S3, S4, S5)는 유기 패턴들(OP1, OP3, OP4) 상에 구비된 제2 전극(283)의 상면으로부터 접착층(290)의 상면까지의 거리(S2) 보다 작아야 한다.
표시패널(110)은 내부에 다양한 크기의 이물들이 유입될 수 있다. 크기가 큰 제1 이물은 압력이 가해지면 접착층(290)을 뚫고 복수의 신호 배선들(SL)까지 도달할 수 있다. 반면, 크기가 작은 제2 이물은 압력이 가해지더라도 접착층(290)을 뚫지 못하므로 복수의 신호 배선들(SL)에 도달할 수 없다.
본 발명의 다른 실시예에 따른 표시패널(110)은 제1 유기 패턴(OP1), 제3 유기 패턴(OP3) 및 제4 유기 패턴(OP4) 간의 이격거리(S3, S4, S5)를 조절하여 크기가 큰 제1 이물이 복수의 신호 배선들(SL)에 도달할 수 없도록 한다.
이를 위하여, 본 발명의 다른 실시예에 따른 표시패널(110)은 제1 유기 패턴(OP1), 제3 유기 패턴(OP3) 및 제4 유기 패턴(OP4) 간의 이격거리(S3, S4, S5)를 유기 패턴들(OP1, OP3, OP4) 상에 구비된 제2 전극(283)의 상면으로부터 접착층(290)의 상면까지의 거리(S2) 보다 작게 형성할 수 있다.
제1 유기 패턴(OP1), 제3 유기 패턴(OP3) 및 제4 유기 패턴(OP4) 간의 이격거리(S3, S4, S5) 보다 큰 지름을 가진 제1 이물은 유기 패턴들(OP1, OP3, OP4) 사이로 들어가지 못한다.
제1 이물은 유기 패턴들(OP1, OP3, OP4) 상에서 유기 패턴들(OP1, OP3, OP4)에 의하여 복수의 배선들(SL)에 도달할 수 없다. 또한, 제1 이물은 유기 패턴들(OP1, OP3, OP4)의 이격거리(S3, S4, S5) 보다 큰 지름을 가지고 있으므로, 유기 패턴들(OP1, OP3, OP4) 사이로 들어가지 못한다. 이에, 제1 이물은 유기 패턴들(OP1, OP3, OP4) 사이에서 복수의 배선들(SL)에 도달할 수 없다.
결과적으로, 크기가 큰 제1 이물은 접착층(290)을 뚫고 복수의 신호 배선들(SL)까지 도달할 수 없으므로, 복수의 신호 배선들(SL)이 손상되는 것을 방지할 수 있다.
본 발명의 다른 실시예에 따른 표시패널(110)은 접착층(290)이 접착 레진(291) 및 수분 흡수 물질(292)로 이루어져서, 접착층(290)이 접착 기능 및 봉지 기능을 함께 가질 수 있다. 이에 따라, 본 발명의 일 실시예에 따른 표시패널(110)은 별도의 봉지막을 형성하지 않으므로, 두께 및 비표시 영역(NDA)의 폭을 줄일 수 있다.
또한, 본 발명의 다른 실시예에 따른 표시패널(110)은 비표시 영역(NDA)에 복수의 유기 패턴들(OP)을 형성한다. 복수의 유기 패턴들(OP)은 복수의 신호 배선들(SL) 상에 배치되어, 표시패널(110) 내부로 유입된 이물에 의하여 복수의 신호 배선들(SL)이 손상되는 것을 방지한다.
또한, 본 발명의 다른 실시예에 따른 표시패널(110)은 복수의 유기 패턴들(OP)을 이격시킴으로써, 수분 또는 산소가 복수의 유기 패턴들(OP)을 통해 표시영역(DA)으로 전달되는 것을 방지한다.
또한, 본 발명의 다른 실시예에 따른 표시패널(110)은 언더컷 구조를 가진 유기 패턴들(OP1, OP3) 사이에 단순 스택 구조를 가진 유기 패턴(OP4)을 형성함으로써, 접착력을 더욱 향상시킬 수 있다.
이상 첨부된 도면을 참조하여 본 발명의 실시예들을 더욱 상세하게 설명하였으나, 본 발명은 반드시 이러한 실시예로 국한되는 것은 아니고, 본 발명의 기술사상을 벗어나지 않는 범위 내에서 다양하게 변형 실시될 수 있다. 따라서, 본 발명에 개시된 실시예들은 본 발명의 기술 사상을 한정하기 위한 것이 아니라 설명하기 위한 것이고, 이러한 실시예에 의하여 본 발명의 기술 사상의 범위가 한정되는 것은 아니다. 그러므로, 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적이 아닌 것으로 이해해야만 한다. 본 발명의 보호 범위는 청구범위에 의하여 해석되어야 하며, 그와 동등한 범위 내에 있는 모든 기술 사상은 본 발명의 권리범위에 포함되는 것으로 해석되어야 할 것이다.
100: 표시장치 110: 표시패널
111: 제1 기판 112: 제2 기판
140: 소스 드라이브 IC 150: 연성필름
160: 회로보드 170: 타이밍 제어부
210: 박막 트랜지스터 211: 액티브층
212: 게이트전극 213: 소스전극
214: 드레인전극 220: 커패시터
221: 하부 전극 222: 상부 전극
230: 게이트 절연막 240: 층간 절연막
250: 보호막 260: 평탄화막
280: 발광소자 281: 제1 전극
282: 발광층 283: 제2 전극
284: 뱅크 285: 스페이서
OP: 유기 패턴 290: 접착층

Claims (16)

  1. 표시 영역, 및 상기 표시 영역을 둘러싸는 비표시 영역을 포함하는 제1 기판;
    상기 제1 기판 상에서 상기 표시 영역에 구비된 제1 전극;
    상기 제1 전극 상에 구비된 발광층;
    상기 발광층 상에 구비된 제2 전극;
    상기 기판 상에서 상기 비표시 영역에 구비된 복수의 배선들;
    상기 복수의 배선들 상에 구비되고, 서로 이격된 복수의 유기 패턴들;
    상기 복수의 유기 패턴들 상에 구비된 접착층; 및
    상기 접착층 상에 구비된 제2 기판을 포함하고,
    상기 발광층 및 상기 제2 전극은 상기 복수의 유기 패턴들 상에 구비되고, 상기 복수의 유기 패턴들의 이격 거리는 상기 복수의 유기 패턴들 상에 구비된 제2 전극의 상면으로부터 상기 접착층의 상면까지의 거리 보다 작은 표시장치.
  2. 제1항에 있어서,
    상기 비표시 영역은 상기 복수의 유기 패턴들이 구비된 제1 영역 및 상기 복수의 유기 패턴들 사이에 구비된 제2 영역을 포함하고,
    상기 제1 영역에 구비된 발광층은 상기 제2 영역에 구비된 발광층과 이격되고, 상기 제1 영역에 구비된 제2 전극은 상기 제2 영역에 구비된 제2 전극과 이격되는 표시장치.
  3. 제2항에 있어서,
    상기 제2 영역에 구비된 제2 전극은 상기 제2 영역에 구비된 발광층을 덮는 표시장치.
  4. 제2항에 있어서,
    상기 제1 영역에 구비된 제2 전극은 상기 제1 영역에 구비된 발광층을 덮는 표시장치.
  5. 제1항에 있어서,
    상기 복수의 유기 패턴들 각각은 상기 표시 영역과 이격되어, 상기 표시 영역을 둘러싸는 라인 형상을 가지는 표시장치.
  6. 제1항에 있어서,
    상기 접착층은 수분을 흡수하는 물질을 포함하고, 상기 제2 전극과 상기 제2 기판 사이에 구비되어 상기 제2 전극과 상기 제2 기판을 접착시키는 표시장치.
  7. 제1항에 있어서,
    상기 복수의 유기 패턴들은 하면의 폭이 상면의 폭 보다 작은 역테이퍼 구조의 유기 패턴을 포함하는 표시장치.
  8. 제1항에 있어서,
    상기 복수의 유기 패턴들은 제1 층 및 상기 제1 층 상에 구비되고 상기 제1 층 보다 큰 폭을 가지는 제2 층으로 이루어진 언더컷 유기 패턴을 포함하는 표시장치.
  9. 제8항에 있어서,
    상기 언더컷 유기 패턴의 제2 층은 하면의 폭이 상면의 폭 보다 작은 역테이퍼 구조를 가지는 표시장치.
  10. 제8항에 있어서,
    상기 복수의 유기 패턴들은 제3 층 및 상기 제3 층 상에 구비되고 상기 제3 층과 같거나 작은 폭을 가지는 제 4층으로 이루어진 스택 유기 패턴을 더 포함하는 표시장치.
  11. 제10항에 있어서,
    상기 복수의 유기 패턴들 중 최외곽에 배치된 유기 패턴은 상기 언더컷 유기 패턴인 표시장치.
  12. 제10항에 있어서,
    상기 언더컷 유기 패턴은 상기 표시 영역을 둘러싸는 라인 형상을 가지고,
    상기 스택 유기 패턴은 다각 형상을 가지는 표시장치.
  13. 표시 영역, 및 상기 표시 영역을 둘러싸는 비표시 영역을 포함하는 기판;
    상기 기판 상에서 상기 표시 영역에 구비된 제1 전극;
    상기 제1 전극 상에 구비된 발광층;
    상기 발광층 상에 구비된 제2 전극; 및
    상기 비표시 영역에 구비된 복수의 유기 패턴들을 포함하고,
    상기 비표시 영역은 상기 복수의 유기 패턴들이 구비된 제1 영역 및 상기 복수의 유기 패턴들 사이에 구비된 제2 영역을 포함하고,
    상기 발광층 및 상기 제2 전극은 상기 표시 영역, 상기 제1 영역 및 상기 제2 영역에 구비되고, 상기 제1 영역에서 상기 복수의 유기 패턴들 상에 구비되는 표시장치.
  14. 제13항에 있어서,
    상기 제1 영역에 구비된 발광층은 상기 제2 영역에 구비된 발광층과 이격되고, 상기 제1 영역에 구비된 제2 전극은 상기 제2 영역에 구비된 제2 전극과 이격되는 표시장치.
  15. 제13항에 있어서,
    상기 제2 영역에 구비된 제2 전극은 상기 제2 영역에 구비된 발광층을 덮는 표시장치.
  16. 제13항에 있어서,
    상기 복수의 유기 패턴들 각각은 상기 표시 영역과 이격되어, 상기 표시 영역을 둘러싸는 라인 형상을 가지는 표시장치.
KR1020190119900A 2019-09-27 2019-09-27 표시장치 KR20210037352A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020190119900A KR20210037352A (ko) 2019-09-27 2019-09-27 표시장치
CN202010921270.1A CN112582445A (zh) 2019-09-27 2020-09-04 显示装置
US17/021,441 US11723228B2 (en) 2019-09-27 2020-09-15 Display device with organic patterns in non-display area

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020190119900A KR20210037352A (ko) 2019-09-27 2019-09-27 표시장치

Publications (1)

Publication Number Publication Date
KR20210037352A true KR20210037352A (ko) 2021-04-06

Family

ID=75119521

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020190119900A KR20210037352A (ko) 2019-09-27 2019-09-27 표시장치

Country Status (3)

Country Link
US (1) US11723228B2 (ko)
KR (1) KR20210037352A (ko)
CN (1) CN112582445A (ko)

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101978783B1 (ko) * 2012-11-09 2019-05-15 엘지디스플레이 주식회사 플렉서블 유기전계발광소자 및 그 제조방법
JP6535520B2 (ja) * 2015-06-24 2019-06-26 株式会社ジャパンディスプレイ 表示装置
KR102326069B1 (ko) * 2015-07-29 2021-11-12 엘지디스플레이 주식회사 유기발광 다이오드 표시장치
WO2017037560A1 (en) * 2015-08-28 2017-03-09 Semiconductor Energy Laboratory Co., Ltd. Display device
US10205122B2 (en) * 2015-11-20 2019-02-12 Samsung Display Co., Ltd. Organic light-emitting display and method of manufacturing the same
KR102407869B1 (ko) * 2016-02-16 2022-06-13 삼성디스플레이 주식회사 유기 발광 디스플레이 장치와, 이의 제조 방법
KR20170133812A (ko) * 2016-05-26 2017-12-06 엘지디스플레이 주식회사 플렉서블 표시장치
KR102649202B1 (ko) 2016-05-31 2024-03-20 엘지디스플레이 주식회사 비표시 영역 상으로 연장하는 유기 발광층을 포함하는 유기 발광 표시 장치
KR102593455B1 (ko) 2016-09-29 2023-10-25 엘지디스플레이 주식회사 유기전계발광표시장치
KR102394984B1 (ko) * 2017-09-04 2022-05-06 삼성디스플레이 주식회사 표시 장치 및 표시 장치의 제조 방법
KR102431788B1 (ko) * 2017-12-13 2022-08-10 엘지디스플레이 주식회사 표시장치
KR20200051075A (ko) * 2018-11-02 2020-05-13 삼성디스플레이 주식회사 표시 패널 및 이를 포함하는 전자 장치
KR20200060594A (ko) * 2018-11-21 2020-06-01 삼성디스플레이 주식회사 표시 패널

Also Published As

Publication number Publication date
US11723228B2 (en) 2023-08-08
CN112582445A (zh) 2021-03-30
US20210098737A1 (en) 2021-04-01

Similar Documents

Publication Publication Date Title
KR102485295B1 (ko) 표시장치
KR102611500B1 (ko) 유기발광표시장치와 그의 제조방법
CN108155210B (zh) 有机发光显示装置
KR102489225B1 (ko) 표시장치와 그의 제조방법
KR20180073194A (ko) 표시장치
KR20180068549A (ko) 유기발광 표시장치와 그의 제조방법
KR102431788B1 (ko) 표시장치
KR20180062155A (ko) 표시장치와 그의 제조방법
KR102481863B1 (ko) 표시 장치
KR102456123B1 (ko) 표시장치
KR102426268B1 (ko) 표시장치와 그의 제조방법
KR20180078672A (ko) 표시장치와 그의 제조방법
KR102612737B1 (ko) 표시장치
KR102483563B1 (ko) 표시장치
KR20230035269A (ko) 표시장치와 그의 제조방법
KR102542873B1 (ko) 표시장치
KR20180068552A (ko) 유기발광 표시장치와 그의 제조방법
KR102646212B1 (ko) 유기 발광 표시 장치
KR20190075503A (ko) 표시장치
KR20210037352A (ko) 표시장치
KR20180074145A (ko) 표시장치와 그의 제조방법
KR20180076496A (ko) 표시장치와 그의 제조방법
KR102398001B1 (ko) 유기 발광 표시 장치
KR102431313B1 (ko) 유기 발광 표시 장치
KR20200025582A (ko) 표시장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right