KR20180116879A - 반도체 장치 - Google Patents
반도체 장치 Download PDFInfo
- Publication number
- KR20180116879A KR20180116879A KR1020170049739A KR20170049739A KR20180116879A KR 20180116879 A KR20180116879 A KR 20180116879A KR 1020170049739 A KR1020170049739 A KR 1020170049739A KR 20170049739 A KR20170049739 A KR 20170049739A KR 20180116879 A KR20180116879 A KR 20180116879A
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- circuit
- clock
- latch
- response
- Prior art date
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/01—Details
- H03K3/013—Modifications of generator to prevent operation by noise or interference
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/027—Generators characterised by the type of circuit or by the means used for producing pulses by the use of logic circuits, with internal or external positive feedback
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0175—Coupling arrangements; Interface arrangements
- H03K19/017509—Interface arrangements
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03F—AMPLIFIERS
- H03F3/00—Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
- H03F3/45—Differential amplifiers
- H03F3/45071—Differential amplifiers with semiconductor devices only
- H03F3/45076—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier
- H03F3/45376—Differential amplifiers with semiconductor devices only characterised by the way of implementation of the active amplifying circuit in the differential amplifier using junction FET transistors as the active amplifying circuit
- H03F3/45381—Long tailed pairs
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0175—Coupling arrangements; Interface arrangements
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/01—Details
- H03K3/012—Modifications of generator to improve response time or to decrease power consumption
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K3/00—Circuits for generating electric pulses; Monostable, bistable or multistable circuits
- H03K3/02—Generators characterised by the type of circuit or by the means used for producing pulses
- H03K3/353—Generators characterised by the type of circuit or by the means used for producing pulses by the use, as active elements, of field-effect transistors with internal or external positive feedback
- H03K3/356—Bistable circuits
- H03K3/356017—Bistable circuits using additional transistors in the input circuit
- H03K3/356034—Bistable circuits using additional transistors in the input circuit the input circuit having a differential configuration
- H03K3/356043—Bistable circuits using additional transistors in the input circuit the input circuit having a differential configuration with synchronous operation
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/125—Discriminating pulses
- H03K5/1252—Suppression or limitation of noise or interference
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K5/00—Manipulating of pulses not covered by one of the other main groups of this subclass
- H03K5/15—Arrangements in which pulses are delivered at different times at several outputs, i.e. pulse distributors
- H03K5/151—Arrangements in which pulses are delivered at different times at several outputs, i.e. pulse distributors with two complementary outputs
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Nonlinear Science (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Power Engineering (AREA)
- Dram (AREA)
- Logic Circuits (AREA)
Abstract
클럭에 응답하여 펄스 신호를 생성하는 펄스 생성 회로, 및 입력 신호, 클럭, 및 펄스 신호에 응답하여 출력 신호를 생성하는 증폭 회로를 포함한다.
Description
본 발명은 반도체 집적 회로에 관한 것으로, 보다 구체적으로는 반도체 장치에 관한 것이다.
반도체 장치는 전기적인 신호를 입력 받고 출력하도록 구성된다.
그러므로, 반도체 장치는 전기적인 신호를 입력 받아 출력하는 회로를 포함한다.
반도체 장치가 입력 받는 신호에 노이즈가 포함되면, 노이즈를 신호로 판단하여 오동작할 수 있다.
본 발명은 노이즈로 인해 오동작을 방지할 수 있는 반도체 장치를 제공하기 위한 것이다.
본 발명의 실시예에 따른 반도체 장치는 클럭에 응답하여 펄스 신호를 생성하는 펄스 생성 회로, 및 입력 신호, 클럭, 및 펄스 신호에 응답하여 출력 신호를 생성하는 증폭 회로를 포함한다.
본 발명의 실시예에 따른 반도체 장치는 클럭의 라이징 타이밍에 응답하여 펄스 신호를 인에이블시키고, 상기 클럭의 하이 구간보다 작은 인에이블 구간의 상기 펄스 신호를 생성하는 펄스 생성 회로, 및 상기 클럭의 하이 구간 중 상기 펄스 신호의 인에이블 구간에서 입력 신호에 응답하여 출력 신호를 생성하고, 상기 클럭의 하이 구간동안이라도 상기 펄스 신호가 디스에이블되면 상기 출력 신호의 전압 레벨을 유지시키는 증폭 회로를 포함한다.
본 발명에 따른 반도체 장치는 노이즈로 인한 오동작을 방지할 수 있는 장점이 있다.
도 1은 본 발명의 실시예에 따른 반도체 장치의 구성도,
도 2는 도 1의 증폭 회로의 구성도,
도 3은 본 발명의 실시예에 따른 반도체 장치를 설명하기 위한 타이밍도이다.
도 2는 도 1의 증폭 회로의 구성도,
도 3은 본 발명의 실시예에 따른 반도체 장치를 설명하기 위한 타이밍도이다.
본 발명의 실시예에 따른 반도체 장치는 펄스 생성 회로(100), 및 증폭 회로(200)를 포함할 수 있다.
상기 펄스 생성 회로(100)는 클럭(CLK)에 응답하여 펄스 신호(P_s)를 생성할 수 있다. 예를 들어, 상기 펄스 생성 회로(100)는 상기 클럭(CLK)의 라이징 타이밍에 설정된 시간동안 로우 레벨로 인에이블되는 상기 펄스 신호(P_s)를 생성할 수 있다.
상기 증폭 회로(200)는 상기 클럭(CLK) 및 입력 신호(IN_p, IN_n)에 응답하여 출력 신호(Q_p, Q_n)를 생성할 수 있다. 예를 들어, 상기 증폭 회로(200)는 상기 클럭(CLK)의 라이징 구간에서 활성화되며 상기 클럭(CLK)의 폴링 구간에서 비활성화된다. 상기 증폭 회로(200)가 활성화되면 상기 입력 신호(IN_p, IN_n)를 증폭하여 상기 출력 신호(Q_p, Q_n)를 생성할 수 있다. 상기 증폭 회로(200)가 비활성화되면 상기 입력 신호(IN_p, IN_n)와는 무관하게 상기 출력 신호(Q_p, Q_n)를 특정 전압 레벨로 고정시킬 수 있다. 더욱 상세히 상기 증폭 회로(200)의 동작을 설명하면 다음과 같다. 상기 입력 신호(IN_p, IN_n)는 정 입력 신호(IN_p) 및 부 입력 신호(IN_n)를 포함할 수 있고, 상기 출력 신호(Q_p, Q_n)는 정 출력 신호(Q_p) 및 부 출력 신호(Q_n)를 포함할 수 있다. 상기 증폭 회로(200)는 상기 클럭(CLK)의 하이 레벨 구간에서 활성화된다. 활성화된 상기 증폭 회로(200)는 상기 정 입력 신호(IN_p)와 상기 부 입력 신호(IN_n)의 전압 레벨 차이를 증폭하여 상기 정 출력 신호(Q_p) 및 상기 부 출력 신호(Q_n)를 생성할 수 있다. 이때, 활성화된 상기 증폭 회로(200)는 상기 정 입력 신호(IN_p)와 상기 부 입력 신호(IN_n)의 전압 레벨 차에 의해 전압 차가 발생하는 제 1 래치 입력 노드(도 2에 도시, N_LiA)와 제 2 래치 입력 노드(도 2에 도시, N_LiB)가 상기 펄스 신호(P_s)의 인에이블 구간동안 즉, 상기 펄스 신호(P_s)의 로우 레벨 구간동안 서로 다른 전압 레벨을 유지할 수 있다. 상기 펄스 신호(P_s)의 로우 레벨 구간은 상기 클럭(CLK)의 하이 레벨 구간보다 작을 수 있다. 활성화된 상기 증폭 회로(200)는 상기 펄스 신호(P_s)가 하이 레벨로 디스에이블되면 상기 제 1 래치 입력 노드(N_LiA)와 상기 제 2 래치 입력 노드(N_LiB)를 연결시켜 상기 제 1 래치 입력 노드(N_LiA)와 상기 제 2 래치 입력 노드(N_LiB)의 전압 레벨을 동일하게 할 수 있다. 상기 증폭 회로(200)는 상기 클럭(CLK)의 로우 레벨 구간에서 비활성화된다. 비활성화된 상기 증폭 회로(200)는 상기 정 입력 신호(IN_p) 및 상기 부 입력 신호(IN_n)와는 무관하게 상기 정 출력 신호(Q_p) 및 상기 부 출력 신호(Q_n)를 로우 레벨로 고정시킬 수 있다.
상기 증폭 회로(200)는 신호 입력 회로(210), 노이즈 제거 회로(220), 래치 증폭 회로(230), 및 제 1 및 제 2 출력 고정 회로(240, 250)를 포함할 수 있다.
상기 신호 입력 회로(210)는 상기 클럭(CLK), 상기 정 입력 신호(IN_p) 및 상기 부 입력 신호(IN_n)에 응답하여 상기 제 1 및 제 2 래치 입력 노드(N_LiA, N_LiB)의 전압 차를 발생시킬 수 있다. 예를 들어, 상기 클럭(CLK)의 라이징 구간 즉, 하이 레벨 구간동안 상기 정 입력 신호(IN_p) 및 상기 부 입력 신호(IN_n)의 전압 레벨 차를 감지하여 상기 제 1 래치 입력 노드(N_LiA) 및 상기 제 2 래치 입력 노드(N_LiB)의 전압 차를 발생시킬 수 있다.
상기 신호 입력 회로(210)는 제 1 내지 제 3 트랜지스터(N1, N2, N3)를 포함할 수 있다. 상기 제 1 트랜지스터(N1)는 게이트에 상기 클럭(CLK)을 입력 받고 소오스에 접지단(VSS)이 연결된다. 상기 제 2 트랜지스터(N2)는 게이트에 상기 정 입력 신호(IN_p)를 입력 받고 드레인에 상기 제 1 래치 입력 노드(N_LiA)가 연결되며 소오스에 상기 제 1 트랜지스터(N1)의 드레인이 연결된다. 상기 제 3 트랜지스터(N3)는 게이트에 상기 부 입력 신호(IN_n)를 입력 받고 드레인에 상기 제 2 래치 입력 노드(N_LiB)가 연결되며 소오스에 상기 제 1 트랜지스터(N1)의 드레인이 연결된다.
상기 노이즈 제거 회로(220)는 상기 펄스 신호(P_s)에 응답하여 상기 제 1 및 제 2 래치 입력 노드(N_LiA, N_LiB)를 연결시킬 수 있다. 예를 들어, 상기 노이즈 제거 회로(220)는 상기 펄스 신호(P_s)의 인에이블 구간동안 즉, 로우 레벨인 구간동안 상기 제 1 및 제 2 래치 입력 노드(N_LiA, N_LiB)를 분리시킨다. 또한 상기 노이즈 제거 회로(220)는 상기 펄스 신호(P_s)의 디스에이블 구간동안 즉, 하이 레벨 구간동안 상기 제 1 및 제 2 래치 입력 노드(N_LiA, N_LiB)를 연결시킨다.
상기 노이즈 제거 회로(220)는 제 4 트랜지스터(N4)를 포함할 수 있다. 상기 제 4 트랜지스터(N4)는 게이트에 상기 펄스 신호(P_s)를 입력 받고 소오스와 드레인에 각각 상기 제 1 및 제 2 래치 입력 노드(N_LiA, N_LiB)가 각각 연결된다.
상기 래치 증폭 회로(230)는 상기 제 1 및 제 2 래치 입력 노드(N_LiA, N_LiB)의 전압 차를 증폭시켜 제 1 및 제 2 출력 노드(N_outA,N_outB)에 전압 레벨 차를 발생시킨다. 예를 들어, 상기 래치 증폭 회로(230)는 상기 제 1 및 제 2 래치 입력 노드(N_LiA, N_LiB)의 전압 차에 응답하여 상기 제 1 출력 노드(N_outA)의 전압 레벨을 높이면 상기 제 2 출력 노드(N_outB)의 전압 레벨을 낮춘다. 또한, 상기 래치 증폭 회로(230)는 상기 제 1 및 제 2 래치 입력 노드(N_LiA, N_LiB)의 전압 차에 응답하여 상기 제 1 출력 노드(N_outA)의 전압 레벨을 낮추면 상기 제 2 출력 노드(N_outB)의 전압 레벨을 높인다.
상기 래치 증폭 회로(230)는 제 5 내지 제 8 트랜지스터(N5, N6, P1, P2)를 포함할 수 있다. 상기 제 5 트랜지스터(N5)는 게이트에 상기 제 7 트랜지스터(P1)의 게이트, 및 상기 제 2 출력 노드(N_outB)가 공통 연결되고, 드레인에 상기 제 7 트랜지스터(P1)의 드레인이 연결되며 소오스에 상기 제 1 래치 입력 노드(N_LiA)가 연결된다. 상기 제 6 트랜지스터(N6)는 게이트에 상기 제 8 트랜지스터(P2)의 게이트 및 상기 제 1 출력 노드(N_outA)가 공통 연결되고 드레인에 상기 제 8 트랜지스터(P2)의 드레인이 연결되며 소오스에 상기 제 2 래치 입력 노드(N_LiB)가 연결된다. 상기 제 7 트랜지스터(P1)는 소오스에 외부 전압(VDD)을 인가 받는다. 상기 제 8 트랜지스터(P2)는 소오스에 외부 전압(VDD)을 인가 받는다.
상기 제 1 출력 고정 회로(240)는 상기 클럭(CLK)에 응답하여 상기 제 1 출력 노드(N_outA)를 특정 레벨로 고정시킨다. 예를 들어, 상기 제 1 출력 고정 회로(240)는 상기 클럭(CLK)이 로우 레벨인 구간에서 상기 출력 노드(N_outA)를 외부 전압(VDD) 레벨로 고정시킨다.
상기 제 1 출력 고정 회로(240)는 제 9 트랜지스터(P3)를 포함할 수 있다. 상기 제 9 트랜지스터(P3)는 게이트에 상기 클럭(CLK)을 입력 받고 소오스에 외부 전압(VDD)을 인가 받으며 드레인에 상기 제 1 출력 노드(N_outA)가 연결된다.
상기 제 2 출력 고정 회로(240)는 제 10 트랜지스터(P4)를 포함할 수 있다. 상기 제 10 트랜지스터(P4)는 게이트에 상기 클럭(CLK)을 입력 받고 소으스에 외부 전압(VDD)을 인가 받으며 드레인에 상기 제 2 출력 노드(N_outB)가 연결된다.
상기 증폭 회로(200)는 제 1 및 제 2 인버터(IV1, IV2)를 더 포함할 수 있다. 상기 제 1 인버터(IV1)는 상기 제 1 출력 노드(N_outA)의 전압 레벨을 반전시켜 상기 정 출력 신호(Q_p)로서 출력할 수 있다. 상기 제 2 인버터(IV2)는 상기 제 2 출력 노드(N_outB)의 전압 레벨을 반전시켜 상기 부 출력 신호(Q_n)로서 출력할 수 있다.
이와 같이 구성된 본 발명의 실시예에 따른 반도체 장치의 동작을 설명하면 다음과 같다.
펄스 생성 회로(100)는 클럭(CLK)에 응답하여 펄스 신호(P_s)를 생성할 수 있다. 예를 들어, 상기 펄스 생성 회로(100)는 상기 클럭(CLK)의 라이징 타이밍에 로우 레벨로 인에이블되고 설정된 시간이후 하이 레벨로 디스에이블되는 상기 펄스 신호(P_s)를 생성할 수 있다. 이때, 상기 펄스 신호(P_s)의 인에이블 구간 즉, 로우 레벨 구간은 상기 클럭(CLK)의 하이 레벨 구간보다 작을 수 있다.
증폭 회로(200)는 입력 신호(IN_p, IN_n), 상기 펄스 신호(P_s) 및 상기 클럭(CLK)에 응답하여 출력 신호(Q_p, Q_n)를 생성할 수 있다. 예를 들어, 상기 증폭 회로(200)는 상기 클럭(CLK)에 응답하여 활성화되거나 비활성화될 수 있다. 상기 증폭 회로(200)는 상기 클럭(CLK)의 하이 구간동안 활성화된다. 상기 증폭 회로(200)는 상기 클럭(CLK)의 로우 구간동안 비활성화된다. 활성화된 상기 증폭 회로(200)는 상기 입력 신호(IN_p, IN_n)에 응답하여 상기 출력 신호(Q_p, Q_n)를 생성할 수 있다. 비활성화된 상기 증폭 회로(200)는 상기 입력 신호(IN_p, IN_n)와는 무관하게 상기 출력 신호(Q_p, Q_n)를 특정 레벨 즉, 로우 레벨로 고정시킬 수 있다.
상기 증폭 회로(200)의 동작을 도 2를 참조하여 더욱 상세히 설명하면 다음과 같다. 상기 입력 신호(IN_p, IN_n)는 차동 신호로서, 정 입력 신호(IN_p) 및 부 입력 신호(IN_n)를 포함할 수 있다. 상기 출력 신호(Q_p, Q_n)는 차동 신호로서, 정 출력 신호(Q_p) 및 부 출력 신호(Q_n)를 포함할 수 있다.
상기 증폭 회로(200)는 신호 입력 회로(210), 노이즈 제거 회로(220), 래치 증폭 회로(230), 및 제 1 및 제 2 출력 고정 회로(240), 250)를 포함할 수 있다.
상기 신호 입력 회로(210)는 상기 클럭(CLK)의 하이 구간동안 상기 정 입력 신호(IN_p) 및 상기 부 입력 신호(IN_n)의 전압 레벨 차에 응답하여 제 1 래치 입력 노드(N_LiA) 및 제 2 래치 입력 노드(N_LiB)에 전압 레벨 차를 발생시킨다.
상기 노이즈 제거 회로(220)는 상기 클럭(CLK)의 라이징 타이밍에 인에이블되는 펄스 신호(P_s)에 응답하여, 상기 펄스 신호(P_s)의 인에이블 구간동안 즉, 로우 레벨 구간동안 상기 제 1 및 제 2 래치 입력 노드(N_LiA, N_LiB)를 분리시키고, 상기 펄스 신호(P_s)의 디스에이블 구간동안 즉, 하이 레벨 구간동안 상기 제 1 및 제 2 래치 입력 노드(N_LiA, N_LiB)를 연결시킨다. 즉, 상기 노이즈 제거 회로(220)는 상기 펄스 신호(P_s)의 인에이블 구간동안만, 즉 로우 레벨 구간동안만 상기 제 1 및 제 2 노드(N_LiA, N_LiB)를 분리시켜 상기 신호 입력 회로(210)에서 발생시킨 상기 제 1 및 제 2 래치 입력 노드(N_LiA, N_LiB)의 전압 차를 상기 래치 증폭 회로(230)에 전달되게 한다. 또한 상기 노이즈 제거 회로(220)는 상기 펄스 신호(P_s)의 디스에이블 구간동안 즉, 하이 레벨 구간동안 상기 제 1 및 제 2 래치 입력 노드(N_LiA, N_LiB)를 연결시켜 상기 신호 입력 회로(210)에서 발생시킨 상기 제 1 및 제 2 래치 입력 노드(N_LiA, N_LiB)의 전압 차를 소멸시킨다. 즉, 상기 노이즈 제거 회로(220)는 상기 펄스 신호(P_s)의 디스에이블 구간동안 즉, 하이 레벨 구간동안 상기 신호 입력 회로(210)에서 상기 제 1 및 제 2 래치 입력 노드(N_LiA, N_LiB)의 전압 차를 발생시키더라도 상기 제 1 및 제 2 래치 입력 노드(N_LiA, N_LiB)를 연결시켜 상기 제 1 및 제 2 래치 입력 노드(N_LiA, N_LiB)의 전압을 동알한 전압 레벨로 만든다.
상기 래치 증폭 회로(230)는 상기 펄스 신호(P_s)의 인에이블 구간(로우 레벨인 구간)에서 전달된 상기 제 1 및 제 2 래치 입력 노드(N_LiA, N_LiB)의 전압 차를 감지 및 증폭하여 제 1 및 제 2 출력 노드(N_outA, N_outB)의 전압 레벨을 형성한다. 예를 들어, 상기 래치 증폭 회로(230)는 상기 펄스 신호(P_s)의 인에이블 구간동안(하이 레벨인 구간) 발생한 상기 제 1 및 제 2 래치 입력 노드(N_LiA, N_LiB)의 전압 차에 응답하여 상기 제 1 출력 노드(N_outA)의 전압 레벨을 높일 경우 상기 제 2 출력 노드(N_outB)의 전압 레벨을 낮춘다. 상기 래치 증폭 회로(230)는 상기 펄스 신호(P_s)의 인에이블 구간동안(로우 레벨인 구간) 발생한 상기 제 1 및 제 2 래치 입력 노드(N_LiA, N_LiB)의 전압 차에 응답하여 상기 제 1 출력 노드(N_outA)의 전압 레벨을 낮출 경우 상기 제 2 출력 노드(N_outB)의 전압 레벨을 높인다.
상기 래치 증폭 회로(230)는 상기 펄스 신호(P_s)의 디스에이블(하이 레벨) 구간동안 상기 제 1 및 제 2 래치 입력 노드(N_LiA, N_LiB)의 전압 레벨이 동일해지면 상기 제 1 및 제 2 래치 입력 노드(N_LiA, N_LiB)의 전압 차를 감지하지 못하므로, 상기 펄스 신호(P_s)의 인에이블(로우) 구간동안 형성되었던 상기 제 1 및 제2 출력 노드(N_outA, N_outB)의 전압 레벨을 유지시킨다.
상기 제 1 출력 고정 회로(240)는 상기 클럭(CLK)의 로우 구간동안 즉, 상기 증폭 회로(200)의 비활성화 구간동안 상기 제 1 출력 노드(N_outA)의 전압 레벨을 외부 전압(VDD) 레벨로 고정시킨다.
상기 제 2 출력 고정 회로(240)는 상기 클럭(CLK)의 로우 구간동안 즉, 상기 증폭 회로(200)의 비활성화 구간동안 상기 제 2 출력 노드(N_outB)의 전압 레벨을 외부 전압(VDD) 레벨로 고정시킨다.
결국, 본 발명의 실시예에 따른 반도체 장치는 클럭(CLK)의 하이 구간에서 활성화되고, 클럭(CLK)의 라이징 타이밍에 생성된 펄스 신호(P_s)의 인에이블(로우) 구간동안만 입력 신호(IN_p, IN_n)에 응답하여 출력 신호(Q_p, Q_n)를 생성하며, 클럭(CLK)의 하이 구간이라도 펄스 신호(P_s)가 디스에이블(하이)되면 입력 신호(IN_p, IN_n)와는 무관하게 출력 신호(Q_p, Q_n)의 레벨을 유지시킨다. 또한 본 발명의 실시예에 따른 반도체 장치는 클럭(CLK)의 로우 구간에서 비활성화되며, 상기 입력 신호(IN_p, IN_n)와는 무관하게 출력 신호(Q_p, Q_n)를 로우 레벨로 고정시킨다.
도 3을 참조하여, 본 발명의 실시예에 따른 반도체 장치의 동작을 설명하면 다음과 같다.
클럭(CLK)이 하이 레벨로 천이할 때마다 펄스 신호(P_s)는 로우 레벨로 설정된 시간동안 인에이블된다.
상기 펄스(P_s)의 로우 레벨 구간동안 입력 신호(IN_p, IN_n)의 전압 차를 증폭하여 출력 신호(Q_p, Q_n)를 생성할 수 있다. 상기 입력 신호(IN_p, IN_n)는 정 입력 신호(IN_p) 및 부 입력 신호(IN_n)를 포함하고, 상기 출력 신호(Q_p, Q_n)는 정 출력 신호(Q_p) 및 부 출력 신호(Q_n)를 포함할 수 있다.
상기 클럭(CLK)의 첫번째 하이 구간(H1) 중 상기 펄스 신호(P_s)의 로우 레벨 인에이블 구간동안 상기 정 입력 신호(IN_p)는 하이 레벨이고 상기 부 입력 신호(IN_n)는 로우 레벨이다. 이때, 상기 정 출력 신호(Q_p)는 로우 레벨로 출력되고, 상기 부 출력 신호(Q_n)는 하이 레벨로 출력되며, 상기 클럭(CLK)의 첫번째 하이 구간(H1)동안 상기 정 출력 신호(Q_p)와 상기 부 출력 신호(Q_n)의 레벨은 유지된다.
상기 클럭(CLK)의 첫번째 하이 구간(H1)이 끝나고 로우 구간동안은 상기 정 입력 신호(IN_p) 및 상기 부 입력 신호(IN_n)와는 무관하게 상기 정 입력 신호(IN_p)와 상기 부 입력 신호(IN_n)는 로우 레벨이 된다.
상기 클럭(CLK)의 두번째 하이 구간(H2) 중 상기 펄스 신호(P_s)의 로우 레벨 인에이블 구간동안 상기 정 입력 신호(IN_p)는 로우 레벨이고 상기 부 입력 신호(IN_n)는 하이 레벨이다. 이때, 상기 정 출력 신호(Q_p)는 하이 레벨로 출력되고, 상기 부 출력 신호(Q_n)는 로우 레벨로 출력된다. 상기 클럭(CLK)의 두번째 하이 구간(H2)동안 상기 정 입력 신호(IN_p)와 상기 부 입력 신호(IN_n)의 레벨이 변하지만 상기 펄스(P_s)의 로우 레벨 인에이블 구간에서의 상기 정 입력 신호(IN_p)와 상기 부 입력 신호(IN_n)의 레벨에만 응답하여 상기 정 출력 신호(Q_p)와 상기 부 출력 신호(Q_n)의 레벨이 결정되고 유지된다.
상기 클럭(CLK)의 두번째 하이 구간(H2)이 끝나고 로우 구간동안은 상기 정 입력 신호(IN_p) 및 상기 부 입력 신호(IN_n)와는 무관하게 상기 정 입력 신호(IN_p)와 상기 부 입력 신호(IN_n)는 로우 레벨이 된다.
상기 클럭(CLK)의 세번째 하이 구간(H3) 중 상기 펄스 신호(P_s)의 로우 레벨 인에이블 구간동안 상기 정 입력 신호(IN_p)는 로우 레벨이고 상기 부 입력 신호(IN_n)는 하이 레벨이다. 이때, 상기 정 출력 신호(Q_p)는 하이 레벨로 출력되고, 상기 부 출력 신호(Q_n)는 로우 레벨로 출력되며, 상기 클럭(CLK)의 세번째 하이 구간(H3)동안 상기 정 출력 신호(Q_p)와 상기 부 출력 신호(Q_n)의 레벨은 유지된다.
상기 클럭(CLK)의 세번째 하이 구간(H3)이 끝나고 로우 구간동안은 상기 정 입력 신호(IN_p) 및 상기 부 입력 신호(IN_n)와는 무관하게 상기 정 입력 신호(IN_p)와 상기 부 입력 신호(IN_n)는 로우 레벨이 된다.
상기 클럭(CLK)의 네번째 하이 구간(H4) 중 상기 펄스 신호(P_s)의 로우 레벨 인에이블 구간동안 상기 정 입력 신호(IN_p)는 하이 레벨이고 상기 부 입력 신호(IN_n)는 로우 레벨이다. 이때, 상기 정 출력 신호(Q_p)는 로우 레벨로 출력되고, 상기 부 출력 신호(Q_n)는 하이 레벨로 출력되며, 상기 클럭(CLK)의 네번째 하이 구간(H4)동안 상기 정 출력 신호(Q_p)와 상기 부 출력 신호(Q_n)의 레벨은 유지된다.
따라서, 본 발명의 실시예에 따른 반도체 장치는 클럭(CLK)의 라이징 타이밍 즉, 클럭(CLK)이 하이 레벨로 천이할 때 생성된 펄스 신호(P_s)의 인에이블 구간에서만 입력 신호(IN_p, IN_n)에 응답하여 출력 신호를 생성하고, 펄스 신호(P_s)가 디스에이블되면 클럭(CLK)의 하이 구간이라도 입력 신호(IN_p, IN_n)의 변화와는 무관하게 출력 신호(Q_p, Q_n)의 레벨을 유지시킨다. 또한 본 발명의 실시예에 따른 반도체 장치는 클럭(CLK)의 로우 구간동안 상기 출력 신호(Q_p, Qn)를 로우 레벨로 고정시킨다.
본 발명이 속하는 기술분야의 당업자는 본 발명이 그 기술적 사상이나 필수적 특징을 변경하지 않고서 다른 구체적인 형태로 실시될 수 있으므로, 이상에서 기술한 실시예들은 모든 면에서 예시적인 것이며 한정적인 것이 아닌 것으로서 이해해야만 한다. 본 발명의 범위는 상기 상세한 설명보다는 후술하는 특허청구범위에 의하여 나타내어지며, 특허청구범위의 의미 및 범위 그리고 그 등가개념으로부터 도출되는 모든 변경 또는 변형된 형태가 본 발명의 범위에 포함되는 것으로 해석되어야 한다.
Claims (13)
- 클럭에 응답하여 펄스 신호를 생성하는 펄스 생성 회로; 및
입력 신호, 클럭, 및 펄스 신호에 응답하여 출력 신호를 생성하는 증폭 회로를 포함하는 것을 특징으로 하는 반도체 장치. - 제 1 항에 있어서,
상기 펄스 신호의 인에이블 구간은 상기 클럭의 특정 레벨 구간보다 작은 것을 특징으로 하는 반도체 장치. - 제 2 항에 있어서,
상기 펄스 신호의 인에이블 구간은 상기 클럭의 하이 구간보다 작은 것을 특징으로 하는 반도체 장치. - 제 3 항에 있어서,
상기 펄스 생성 회로는
상기 클럭의 라이징 타이밍에 인에이블되는 상기 펄스 신호를 생성하는 것을 특징으로 하는 반도체 장치. - 제 1 항에 있어서,
상기 증폭 회로는
상기 클럭에 응답하여 활성화되거나 비활성화되며,
활성화되었을 경우 상기 펄스 신호의 인에이블 구간동안만 상기 입력 신호에 응답하여 상기 출력 신호를 생성하고, 상기 펄스 신호의 디스에이블 구간에서는 상기 출력 신호의 레벨을 유지하는 것을 특징으로 하는 반도체 장치. - 제 5 항에 있어서,
상기 증폭 회로는
비활성화되었을 경우 상기 입력 신호와는 무관하게 상기 출력 신호를 특정 전압 레벨로 고정시키는 것을 특징으로 하는 반도체 장치. - 제 6 항에 있어서,
상기 증폭 회로는
상기 클럭 및 상기 입력 신호에 응답하여 한 쌍의 래치 입력 노드에 전압 차를 발생시키는 신호 입력 회로,
상기 펄스 신호에 응답하여 상기 한 쌍의 래치 입력 노드를 연결 또는 분리시키는 노이즈 제거 회로,
상기 한 쌍의 래치 입력 노드의 전압 차에 응답하여 상기 출력 신호를 생성하는 래치 증폭 회로, 및
상기 클럭에 응답하여 상기 출력 신호를 특정 레벨로 고정시키는 출력 고정 회로를 포함하는 것을 특징으로 하는 반도체 장치. - 제 7 항에 있어서,
상기 신호 입력 회로는
상기 클럭의 하이 구간동안 상기 입력 신호에 응답하여 상기 한 쌍의 래치 입력 노드에 전압 차를 발생시키는 것을 특징으로 하는 반도체 장치. - 제 7항에 있어서,
상기 노이즈 제거 회로는
상기 펄스 신호가 인에이블되면 상기 한 쌍의 래치 입력 노드를 분리시키고 상기 펄스 신호가 디스에이블되면 상기 한 쌍의 래치 입력 노드를 연결시키는 것을 특징으로 하는 반도체 장치. - 제 8항에 있어서,
상기 출력 고정 회로는
상기 클럭의 로우 구간동안 상기 출력 신호를 로우 레벨로 고정시키는 것을 특징으로 하는 반도체 장치. - 클럭의 라이징 타이밍에 응답하여 펄스 신호를 인에이블시키고, 상기 클럭의 하이 구간보다 작은 인에이블 구간의 상기 펄스 신호를 생성하는 펄스 생성 회로; 및
상기 클럭의 하이 구간 중 상기 펄스 신호의 인에이블 구간에서 입력 신호에 응답하여 출력 신호를 생성하고, 상기 클럭의 하이 구간동안이라도 상기 펄스 신호가 디스에이블되면 상기 출력 신호의 전압 레벨을 유지시키는 증폭 회로를 포함하는 것을 특징으로 하는 반도체 장치. - 제 11 항에 있어서,
상기 증폭 회로는
상기 클럭의 하이 구간동안 상기 입력 신호에 응답하여 제 1 래치 입력 노드와 제 2 래치 입력 노드 사이에 전압 차를 발생시키는 신호 입력 회로,
상기 펄스 신호의 인에이블 구간동안 상기 제 1 래치 입력 노드와 상기 제 2 래치 입력 노드를 분리시키고, 상기 펄스 신호의 디스에이블 구간동안 상기 제 1 래치 입력 노드와 상기 제 2 래치 입력 노드를 연결시키는 노이즈 제거 회로, 및
상기 제 1 래치 입력 노드와 상기 제 2 래치 입력 노드의 전압 레벨 차에 응답하여 상기 출력 신호를 생성하고, 상기 제 1 및 제 2 래치 입력 노드의 전압 레벨이 동일해지면 상기 출력 신호의 전압 레벨을 유지시키는 래치 증폭 회로를 포함하는 것을 특징으로 하는 반도체 장치. - 제 12 항에 있어서,
상기 증폭 회로는
상기 클럭의 로우 구간동안 상기 출력 신호를 특정 레벨로 고정시키는 출력 고정 회로를 더 포함하는 것을 특징으로 하는 반도체 장치.
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020170049739A KR20180116879A (ko) | 2017-04-18 | 2017-04-18 | 반도체 장치 |
US15/828,639 US10439598B2 (en) | 2017-04-18 | 2017-12-01 | Semiconductor apparatus |
CN201810036014.7A CN108736879B (zh) | 2017-04-18 | 2018-01-15 | 半导体装置 |
US16/517,188 US10615781B2 (en) | 2017-04-18 | 2019-07-19 | Semiconductor apparatus |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020170049739A KR20180116879A (ko) | 2017-04-18 | 2017-04-18 | 반도체 장치 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR20180116879A true KR20180116879A (ko) | 2018-10-26 |
Family
ID=63790340
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020170049739A KR20180116879A (ko) | 2017-04-18 | 2017-04-18 | 반도체 장치 |
Country Status (3)
Country | Link |
---|---|
US (2) | US10439598B2 (ko) |
KR (1) | KR20180116879A (ko) |
CN (1) | CN108736879B (ko) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11962300B2 (en) | 2020-10-19 | 2024-04-16 | SK Hynix Inc. | Input/output circuit, operation method thereof and data processing system including the same |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20200129866A (ko) * | 2019-05-10 | 2020-11-18 | 에스케이하이닉스 주식회사 | 수신 회로, 이를 포함하는 반도체 장치 및 시스템 |
KR20220011904A (ko) * | 2020-07-22 | 2022-02-03 | 에스케이하이닉스 주식회사 | 클럭 분배 네트워크 및 이를 이용하는 반도체 장치 및 반도체 시스템 |
KR20220066653A (ko) * | 2020-11-16 | 2022-05-24 | 에스케이하이닉스 주식회사 | 입출력 회로, 그의 동작 방법, 및 이를 포함하는 데이터 처리 시스템 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5721875A (en) * | 1993-11-12 | 1998-02-24 | Intel Corporation | I/O transceiver having a pulsed latch receiver circuit |
DE69615483T2 (de) * | 1995-06-13 | 2002-05-29 | Samsung Electronics Co., Ltd. | Leseverstärkerschaltung einer nichtflüchtigen Halbleiterspeicheranordnung |
US7697603B1 (en) | 2004-10-18 | 2010-04-13 | Altera Corporation | Methods and apparatus for equalization in high-speed backplane data communication |
KR20060114055A (ko) * | 2005-04-27 | 2006-11-06 | 삼성전자주식회사 | 감지 증폭기를 기반으로 한 플립-플롭 회로 |
KR100995656B1 (ko) | 2007-09-04 | 2010-11-19 | 주식회사 하이닉스반도체 | 리시버 회로 |
US8188763B2 (en) * | 2008-08-14 | 2012-05-29 | Nantero, Inc. | Nonvolatile nanotube programmable logic devices and a nonvolatile nanotube field programmable gate array using same |
US8878608B2 (en) | 2011-11-03 | 2014-11-04 | Mediatek Inc. | Comparator and amplifier |
US9124279B2 (en) * | 2012-09-03 | 2015-09-01 | Tensorcom, Inc. | Method and apparatus for an active negative-capacitor circuit to cancel the input capacitance of comparators |
KR102103470B1 (ko) * | 2013-11-29 | 2020-04-23 | 에스케이하이닉스 주식회사 | 반도체 장치의 버퍼 회로 |
US9985620B2 (en) * | 2015-06-05 | 2018-05-29 | Endura Technologies LLC | Fast pre-amp latch comparator |
-
2017
- 2017-04-18 KR KR1020170049739A patent/KR20180116879A/ko unknown
- 2017-12-01 US US15/828,639 patent/US10439598B2/en active Active
-
2018
- 2018-01-15 CN CN201810036014.7A patent/CN108736879B/zh active Active
-
2019
- 2019-07-19 US US16/517,188 patent/US10615781B2/en active Active
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US11962300B2 (en) | 2020-10-19 | 2024-04-16 | SK Hynix Inc. | Input/output circuit, operation method thereof and data processing system including the same |
Also Published As
Publication number | Publication date |
---|---|
US20190341912A1 (en) | 2019-11-07 |
CN108736879B (zh) | 2022-04-01 |
US10439598B2 (en) | 2019-10-08 |
US10615781B2 (en) | 2020-04-07 |
CN108736879A (zh) | 2018-11-02 |
US20180302065A1 (en) | 2018-10-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR20180116879A (ko) | 반도체 장치 | |
US9148098B2 (en) | Differential amplifier circuit | |
KR100967481B1 (ko) | 데이터 전송 시스템 | |
US8436661B2 (en) | Input buffer capable of expanding an input level range | |
US9118315B2 (en) | Scheme to improve the performance and reliability in high voltage IO circuits designed using low voltage devices | |
KR100829793B1 (ko) | 랜덤 신호 발생기 및 이를 포함하는 난수 발생기 | |
JP2006222748A (ja) | コンパレータ回路 | |
US8854105B2 (en) | Signal receiver and signal transmission apparatus | |
US7880510B2 (en) | Semiconductor device for receiving external signal having receiving circuit using internal reference voltage | |
US7701282B2 (en) | Offset canceling circuit and offset canceling method | |
TWI401890B (zh) | 電壓位準轉換電路 | |
JP2009049994A (ja) | 半導体メモリ装置のクロック生成回路 | |
KR100930408B1 (ko) | 입력회로를 가지는 반도체 집적회로 | |
US11063567B2 (en) | Input circuit with wide range input voltage compatibility | |
KR100915829B1 (ko) | 반도체 집적회로의 데이터 출력 드라이버 | |
JP5082697B2 (ja) | シリアルインターフェース回路及び電子機器 | |
KR100956775B1 (ko) | 반도체 집적 회로의 노어 연산 장치 | |
KR20080024549A (ko) | 반도체 메모리 장치의 전압 레벨 검출기 | |
KR20160068562A (ko) | 증폭 성능을 향상시킬 수 있는 버퍼 회로 | |
KR20180112460A (ko) | 반도체 장치 | |
KR101147295B1 (ko) | 반도체 장치의 리시버 회로 및 신호 수신방법 | |
KR20060112951A (ko) | 기준 전압 변화에 둔감한 반도체 장치의 입력 버퍼 | |
KR100813536B1 (ko) | 반도체 메모리 장치의 래치 회로 | |
KR100569553B1 (ko) | 데이타입력버퍼 | |
KR20180038796A (ko) | 반도체 장치 |