KR20180076408A - 표시 장치 - Google Patents

표시 장치 Download PDF

Info

Publication number
KR20180076408A
KR20180076408A KR1020160180124A KR20160180124A KR20180076408A KR 20180076408 A KR20180076408 A KR 20180076408A KR 1020160180124 A KR1020160180124 A KR 1020160180124A KR 20160180124 A KR20160180124 A KR 20160180124A KR 20180076408 A KR20180076408 A KR 20180076408A
Authority
KR
South Korea
Prior art keywords
pixels
data line
pixel
data
columns
Prior art date
Application number
KR1020160180124A
Other languages
English (en)
Other versions
KR102576283B1 (ko
Inventor
황현식
박봉임
안익현
조행우
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020160180124A priority Critical patent/KR102576283B1/ko
Priority to US15/669,488 priority patent/US10650760B2/en
Priority to CN201711391219.9A priority patent/CN108242222B/zh
Publication of KR20180076408A publication Critical patent/KR20180076408A/ko
Application granted granted Critical
Publication of KR102576283B1 publication Critical patent/KR102576283B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3666Control of matrices with row and column drivers using an active matrix with the matrix divided into sections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/10Intensity circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0443Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations
    • G09G2300/0447Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations for multi-domain technique to improve the viewing angle in a liquid crystal display, such as multi-vertical alignment [MVA]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/028Improving the quality of display appearance by changing the viewing angle properties, e.g. widening the viewing angle, adapting the viewing angle to the view direction
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Computer Hardware Design (AREA)
  • Nonlinear Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

표시 장치는 복수의 단위 영역을 포함하는 표시부를 포함하고, 상기 복수의 단위 영역 각각은, 행렬 형태로 배열된 복수의 화소, 및 상기 복수의 화소에 연결되는 복수의 데이터 라인을 포함하고, 인접한 화소열 사이에는 동일한 극성의 데이터 전압이 인가되는 2개의 데이터 라인이 위치하고, 각 화소열의 양측의 데이터 라인에는 서로 다른 극성의 데이터 전압이 인가되고, 상기 복수의 화소 각각은 인접한 양측의 데이터 라인 중 하나에 연결되고, 복수의 화소행 각각에서 복수의 화소와 상기 복수의 데이터 라인 간의 연결 방향은 소정의 화소열 간격으로 변경되고, 열 방향으로 인접한 홀수의 화소행에서 상기 복수의 화소와 상기 복수의 데이터 라인 간의 연결 방향이 서로 반대이고, 상기 열 방향으로 인접한 짝수의 화소행에서 상기 복수의 화소와 상기 복수의 데이터 라인 간의 연결 방향이 서로 반대이다.

Description

표시 장치{DISPLAY DEVICE}
본 발명은 표시 장치에 관한 것으로, 보다 상세하게는 크로스토크 및 플리커를 개선할 수 있는 표시 장치에 관한 것이다.
액정 표시 장치는 현재 가장 널리 사용되고 있는 평판 표시 장치 중 하나이다. 액정 표시 장치는 전극이 형성된 표시판 및 액정층을 포함하고, 전극에 전압을 인가하여 전계를 형성함으로써 액정층의 액정 분자들을 재배열시키고, 이를 통해 빛의 투과율을 조절하여 영상을 표시하는 장치이다.
액정 표시 장치는 박형화가 용이한 장점을 지니고 있지만, 전면 시인성에 비해 측면 시인성이 떨어지는 단점이 있어 이를 극복하기 위한 다양한 방식의 액정 배열 및 구동 방법이 개발되고 있다.
한편, 액정 표시 장치에서는 데이터 라인과 화소 전극 간의 커플링, 데이터 라인과 공통 전극 간의 커플링, 정극성 화소와 부극성 화소의 개수 차이 등에 의해 화면에 가로줄 또는 세로줄이 시인되는 크로스토크, 화면이 깜빡이는 플리커 등의 문제가 발생할 수 있다.
본 발명이 해결하고자 하는 기술적 과제는 측면 시인성을 향상시킬 수 있으며, 크로스토크 및 플리커를 개선할 수 있는 표시 장치를 제공함에 있다.
본 발명의 일 실시예에 따른 표시 장치는 복수의 단위 영역을 포함하는 표시부를 포함하고, 상기 복수의 단위 영역 각각은, 행렬 형태로 배열된 복수의 화소, 및 상기 복수의 화소에 연결되는 복수의 데이터 라인을 포함하고, 인접한 화소열 사이에는 동일한 극성의 데이터 전압이 인가되는 2개의 데이터 라인이 위치하고, 각 화소열의 양측의 데이터 라인에는 서로 다른 극성의 데이터 전압이 인가되고, 상기 복수의 화소 각각은 인접한 양측의 데이터 라인 중 하나에 연결되고, 복수의 화소행 각각에서 복수의 화소와 상기 복수의 데이터 라인 간의 연결 방향은 소정의 화소열 간격으로 변경되고, 열 방향으로 인접한 홀수의 화소행에서 상기 복수의 화소와 상기 복수의 데이터 라인 간의 연결 방향이 서로 반대이고, 상기 열 방향으로 인접한 짝수의 화소행에서 상기 복수의 화소와 상기 복수의 데이터 라인 간의 연결 방향이 서로 반대이다.
상기 복수의 단위 영역 각각은, 2 화소행 당 하나씩 행 방향으로 연장되어 상기 복수의 화소에 연결되는 복수의 게이트 라인을 더 포함하고, 상기 열 방향으로 인접하여 동일한 게이트 라인에 연결되는 화소는 서로 다른 데이터 라인에 연결될 수 있다.
상기 복수의 화소는 4행 12열의 행렬 형태로 배열될 수 있다.
제1 및 제4 화소행에서, 제1 내지 제3 열의 화소는 제1 측에 인접한 데이터 라인에 연결되고, 제4 내지 제9 열의 화소는 제2 측에 인접한 데이터 라인에 연결되고, 제10 내지 제12 열의 화소는 상기 제1 측에 인접한 데이터 라인에 연결되고, 제2 및 제3 화소행에서, 제1 내지 제3 열의 화소는 상기 제2 측에 인접한 데이터 라인에 연결되고, 제4 내지 제9 열의 화소는 상기 제1 측에 인접한 데이터 라인에 연결되고, 제10 내지 제12 열의 화소는 상기 제2 측에 인접한 데이터 라인에 연결될 수 있다.
상기 제1 측은 상기 복수의 화소 각각의 좌측이고, 상기 제2 측은 상기 복수의 화소 각각의 우측일 수 있다.
상기 제1 측은 상기 복수의 화소 각각의 우측이고, 상기 제2 측은 상기 복수의 화소 각각의 좌측일 수 있다.
제1 및 제4 화소행에서, 제1 내지 제6 열의 화소는 제1 측에 인접한 데이터 라인에 연결되고, 제7 내지 제12 열의 화소는 제2 측에 인접한 데이터 라인에 연결되고, 제2 및 제3 화소행에서, 제1 내지 제6 열의 화소는 상기 제2 측에 인접한 데이터 라인에 연결되고, 제7 내지 제12 열의 화소는 상기 제1 측에 인접한 데이터 라인에 연결될 수 있다.
상기 제1 측은 상기 복수의 화소 각각의 우측이고, 상기 제2 측은 상기 복수의 화소 각각의 좌측일 수 있다.
상기 제1 측은 상기 복수의 화소 각각의 좌측이고, 상기 제2 측은 상기 복수의 화소 각각의 우측일 수 있다.
상기 복수의 화소는 12행 4열의 행렬 형태로 배열될 수 있다.
제1, 제4, 제5, 제8, 제9, 및 제12 화소행에서, 제1 및 제2 열의 화소는 제1 측에 인접한 데이터 라인에 연결되고, 제3 및 제4 열의 화소는 제2 측에 인접한 데이터 라인에 연결되고, 제2, 제3, 제6, 제7, 제10, 및 제11 화소행에서, 제1 및 제2 열의 화소는 상기 제2 측에 인접한 데이터 라인에 연결되고, 제3 및 제4 열의 화소는 상기 제1 측에 인접한 데이터 라인에 연결될 수 있다.
상기 제1 측은 상기 복수의 화소 각각의 좌측이고, 상기 제2 측은 상기 복수의 화소 각각의 우측일 수 있다.
상기 제1 측은 상기 복수의 화소 각각의 우측이고, 상기 제2 측은 상기 복수의 화소 각각의 좌측일 수 있다.
제1, 제4, 제5, 제8, 제9, 및 제12 화소행에서, 제1 및 제4 열의 화소는 제1 측에 인접한 데이터 라인에 연결되고, 제2 및 제3 열의 화소는 제2 측에 인접한 데이터 라인에 연결되고, 제2, 제3, 제6, 제7, 제10, 및 제11 화소행에서, 제1 및 제4 열의 화소는 상기 제2 측에 인접한 데이터 라인에 연결되고, 제2 및 제3 열의 화소는 상기 제1 측에 인접한 데이터 라인에 연결될 수 있다.
상기 제1 측은 상기 복수의 화소 각각의 좌측이고, 상기 제2 측은 상기 복수의 화소 각각의 우측일 수 있다.
상기 제1 측은 상기 복수의 화소 각각의 우측이고, 상기 제2 측은 상기 복수의 화소 각각의 좌측일 수 있다.
상기 복수의 화소는 상대적으로 높은 휘도의 데이터 전압을 인가받는 복수의 하이 레벨 화소 및 상대적으로 낮은 휘도의 데이터 전압을 인가받는 복수의 로우 레벨 화소를 포함하고, 양의 데이터 전압이 인가되는 제1 데이터 라인에 연결된 상기 하이 레벨 화소의 개수, 음의 데이터 전압이 인가되는 제2 데이터 라인에 연결된 상기 하이 레벨 화소의 개수, 상기 제1 데이터 라인에 연결된 상기 로우 레벨 화소의 개수, 및 상기 제2 데이터 라인에 연결된 상기 로우 레벨 화소의 개수가 서로 동일할 수 있다.
본 발명의 다른 실시예에 따른 표시 장치는 행렬 형태로 배열된 복수의 화소, 및 상기 복수의 화소에 연결되는 복수의 데이터 라인을 포함하고, 인접한 화소열 사이에는 동일한 극성의 데이터 전압이 인가되는 2개의 데이터 라인이 위치하고, 각 화소열의 양측의 데이터 라인에는 서로 다른 극성의 데이터 전압이 인가되고, 상기 복수의 화소는 상대적으로 높은 휘도의 데이터 전압을 인가받는 복수의 하이 레벨 화소 및 상대적으로 낮은 휘도의 데이터 전압을 인가받는 복수의 로우 레벨 화소를 포함하고, 양의 데이터 전압이 인가되는 제1 데이터 라인에 연결된 상기 하이 레벨 화소의 개수, 음의 데이터 전압이 인가되는 제2 데이터 라인에 연결된 상기 하이 레벨 화소의 개수, 상기 제1 데이터 라인에 연결된 상기 로우 레벨 화소의 개수, 및 상기 제2 데이터 라인에 연결된 상기 로우 레벨 화소의 개수가 서로 동일하다.
상기 하이 레벨 화소는, 제1 색상의 제1 하이 레벨 화소, 제2 색상의 제2 하이 레벨 화소, 및 제3 색상의 제3 하이 레벨 화소를 포함하고, 상기 로우 레벨 화소는, 상기 제1 색상의 제1 로우 레벨 화소, 상기 제2 색상의 제2 로우 레벨 화소, 및 상기 제3 색상의 제3 로우 레벨 화소를 포함할 수 있다.
상기 제1 데이터 라인에 연결된 상기 제1 하이 레벨 화소의 개수, 상기 제2 데이터 라인에 연결된 상기 제1 하이 레벨 화소의 개수, 상기 제1 데이터 라인에 연결된 상기 제2 하이 레벨 화소의 개수, 상기 제2 데이터 라인에 연결된 상기 제2 하이 레벨 화소의 개수, 상기 제1 데이터 라인에 연결된 상기 제3 하이 레벨 화소의 개수, 상기 제2 데이터 라인에 연결된 상기 제3 하이 레벨 화소의 개수, 상기 제1 데이터 라인에 연결된 상기 제1 로우 레벨 화소의 개수, 상기 제2 데이터 라인에 연결된 상기 제1 로우 레벨 화소의 개수, 상기 제1 데이터 라인에 연결된 상기 제2 로우 레벨 화소의 개수, 상기 제2 데이터 라인에 연결된 상기 제2 로우 레벨 화소의 개수, 상기 제1 데이터 라인에 연결된 상기 제3 로우 레벨 화소의 개수, 및 상기 제2 데이터 라인에 연결된 상기 제3 로우 레벨 화소의 개수가 서로 동일할 수 있다.
표시 장치는 하이 레벨 화소 및 로우 레벨 화소를 이용하여 측면 시인성을 향상시킬 수 있으며, 하이 레벨 화소와 로우 레벨 화소의 데이터 라인 연결 구조를 최적화하여 크로스토크 및 플리커가 발생하지 않도록 할 수 있다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 간략히 도시한 블록도이다.
도 2는 도 1의 표시부의 단위 영역을 나타내는 블록도이다.
도 3은 본 발명의 일 실시예에 따른 표시부의 단위 영역의 구성을 나타낸다.
도 4는 도 3의 단위 영역의 구성에서 데이터 라인에 인가되는 데이터 전압의 극성 반전을 나타낸다.
도 5는 일 실시예에 따른 화소를 나타낸다.
도 6은 본 발명의 다른 실시예에 따른 표시부의 단위 영역의 구성을 나타낸다.
도 7은 도 6의 단위 영역의 구성에서 데이터 라인에 인가되는 데이터 전압의 극성 반전을 나타낸다.
도 8은 본 발명의 또 다른 실시예에 따른 표시부의 단위 영역의 구성을 나타낸다.
도 9는 도 8의 단위 영역의 구성에서 데이터 라인에 인가되는 데이터 전압의 극성 반전을 나타낸다.
도 10은 본 발명의 또 다른 실시예에 따른 표시부의 단위 영역의 구성을 나타낸다.
도 11은 도 10의 단위 영역의 구성에서 데이터 라인에 인가되는 데이터 전압의 극성 반전을 나타낸다.
도 12는 본 발명의 또 다른 실시예에 따른 표시부의 단위 영역의 구성을 나타낸다.
도 13은 도 12의 단위 영역의 구성에서 데이터 라인에 인가되는 데이터 전압의 극성 반전을 나타낸다.
도 14는 본 발명의 또 다른 실시예에 따른 표시부의 단위 영역의 구성을 나타낸다.
도 15는 도 14의 단위 영역의 구성에서 데이터 라인에 인가되는 데이터 전압의 극성 반전을 나타낸다.
도 16은 본 발명의 또 다른 실시예에 따른 표시부의 단위 영역의 구성을 나타낸다.
도 17은 도 16의 단위 영역의 구성에서 데이터 라인에 인가되는 데이터 전압의 극성 반전을 나타낸다.
도 18은 본 발명의 또 다른 실시예에 따른 표시부의 단위 영역의 구성을 나타낸다.
도 19는 도 18의 단위 영역의 구성에서 데이터 라인에 인가되는 데이터 전압의 극성 반전을 나타낸다.
이하, 첨부한 도면을 참고로 하여 본 발명의 실시예들에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예들에 한정되지 않는다.
본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였으며, 명세서 전체를 통하여 동일 또는 유사한 구성요소에 대해서는 동일한 참조 부호를 붙이도록 한다.
또한, 도면에서 나타난 각 구성의 크기 및 두께는 설명의 편의를 위해 임의로 나타내었으므로, 본 발명이 반드시 도시된 바에 한정되지 않는다. 도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타내었다. 그리고 도면에서, 설명의 편의를 위해, 일부 층 및 영역의 두께를 과장되게 나타내었다.
또한, 층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 또는 "상에" 있다고 할 때, 이는 다른 부분 "바로 위에" 있는 경우뿐 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다. 반대로 어떤 부분이 다른 부분 "바로 위에" 있다고 할 때에는 중간에 다른 부분이 없는 것을 뜻한다. 또한, 기준이 되는 부분 "위에" 또는 "상에" 있다고 하는 것은 기준이 되는 부분의 위 또는 아래에 위치하는 것이고, 반드시 중력 반대 방향 쪽으로 "위에" 또는 "상에" 위치하는 것을 의미하는 것은 아니다.
또한, 명세서 전체에서, 어떤 부분이 어떤 구성요소를 "포함" 한다고 할 때, 이는 특별히 반대되는 기재가 없는 한 다른 구성요소를 제외하는 것이 아니라 다른 구성요소를 더 포함할 수 있는 것을 의미한다.
또한, 명세서 전체에서, "평면상"이라 할 때, 이는 대상 부분을 위에서 보았을 때를 의미하며, "단면상"이라 할 때, 이는 대상 부분을 수직으로 자른 단면을 옆에서 보았을 때를 의미한다.
또한, 명세서 전체에서, "중첩된다"고 할 때, 이는 단면상에서 상하 중첩되거나, 또는 평면상에서 전부 또는 일부가 동일한 영역에 위치하는 것을 의미한다.
이하, 도 1 내지 도 5를 참조하여 본 발명의 일 실시예에 따른 표시 장치에 대하여 설명한다.
도 1은 본 발명의 일 실시예에 따른 표시 장치를 간략히 도시한 블록도이다.
도 1을 참조하면, 표시 장치(10)는 신호 제어부(100), 게이트 구동부(200), 데이터 구동부(300), 및 표시부(600)를 포함한다. 표시 장치(10)는 액정 표시 장치일 수 있으며, 표시 장치(10)는 표시부(600) 측으로 빛을 방출하는 백라이트부(미도시)를 더 포함할 수 있다.
신호 제어부(100)는 외부 장치로부터 입력되는 영상 신호(ImS) 및 동기 신호를 수신한다. 영상 신호(ImS)는 복수의 화소의 휘도(luminance) 정보를 담고 있다. 휘도는 정해진 수효, 예를 들어, 1024(=210), 256(=28) 또는 64(=26)개의 계조(gray) 레벨을 가질 수 있다. 동기 신호는 수평 동기 신호(Hsync), 수직 동기 신호(Vsync) 및 메인 클록 신호(MCLK)를 포함한다.
신호 제어부(100)는 영상 신호(ImS), 수평 동기 신호(Hsync), 수직 동기 신호(Vsync) 및 메인 클록 신호(MCLK)에 따라 제1 구동 제어신호(CONT1), 제2 구동 제어신호(CONT2), 및 영상 데이터 신호(ImD)를 생성한다.
신호 제어부(100)는 수직 동기 신호(Vsync)에 따라 프레임 단위로 영상 신호(ImS)를 구분하고, 수평 동기 신호(Hsync)에 따라 게이트 라인 단위로 영상 신호(ImS)를 구분하여 영상 데이터 신호(ImD)를 생성한다. 신호 제어부(100)는 영상 데이터 신호(ImD)를 제1 구동 제어신호(CONT1)와 함께 데이터 구동부(300)로 전달한다. 신호 제어부(100)는 제2 구동 제어신호(CONT2)를 게이트 구동부(200)에 전달한다.
표시부(600)는 복수의 화소를 포함하는 표시 영역이다. 표시부(600)에는 대략 행 방향으로 연장되어 서로가 거의 평행한 복수의 게이트 라인 및 대략 열 방향으로 연장되어 서로가 거의 평행한 복수의 데이터 라인이 복수의 화소에 연결되도록 형성된다.
복수의 화소 각각은 기본색(primary color) 중 하나의 빛을 낼 수 있다. 기본색의 예로는 적색, 녹색, 청색의 삼원색을 들 수 있으며, 이들 삼원색의 공간적 합 또는 시간적 합으로 원하는 색상이 표시될 수 있다. 적색 화소, 녹색 화소 및 청색 화소에 의해 색상이 표시될 수 있으며, 적색 화소, 녹색 화소 및 청색 화소를 합쳐서 하나의 화소라고 부르기도 한다.
게이트 구동부(200)는 복수의 게이트 라인에 연결되고, 제2 구동 제어신호(CONT2)에 따라 복수의 게이트 신호(S[1]~S[n])를 생성한다. 게이트 구동부(200)는 복수의 게이트 라인에 게이트 온 전압의 게이트 신호(S[1]~S[n])를 순차적으로 인가할 수 있다.
데이터 구동부(300)는 복수의 데이터 라인에 연결되고, 제1 구동 제어신호(CONT1)에 따라 영상 데이터 신호(ImD)를 샘플링 및 홀딩하고, 복수의 데이터 라인 각각에 복수의 데이터 전압(data[1]~data[m])를 전달한다. 데이터 구동부(300)는 복수의 게이트 신호(S[1]~S[n]) 각각이 게이트 온 전압이 되는 시점에 동기되어, 복수의 데이터 라인에 영상 데이터 신호(ImD)에 따른 데이터 전압(data[1]~data[m])를 인가한다.
복수의 화소는 하이 레벨 화소 및 로우 레벨 화소를 포함하며, 표시 장치(10)는 하이 레벨 화소 및 로우 레벨 화소를 이용하여 측면 시인성을 향상시킬 수 있다. 그리고, 표시 장치(10)에서 하이 레벨 화소와 로우 레벨 화소의 데이터 라인 연결 구조는 크로스토크 및 플리커의 발생을 방지하기 위한 구조로 구현될 수 있다. 이에 대하여, 도 2 내지 도 5를 참조하여 설명한다.
도 2는 도 1의 표시부의 단위 영역을 나타내는 블록도이다. 도 3은 본 발명의 일 실시예에 따른 표시부의 단위 영역의 구성을 나타낸다. 도 4는 도 3의 단위 영역의 구성에서 데이터 라인에 인가되는 데이터 전압의 극성 반전을 나타낸다. 도 5는 일 실시예에 따른 화소를 나타낸다.
도 2를 참조하면, 표시부(600)는 복수의 단위 영역(UA)을 포함한다. 표시부(600)에서 복수의 단위 영역(UA)은 행 방향 및 열 방향으로 배열되는 행렬 형태로 배열될 수 있다. 표시부(600)에 포함되는 단위 영역(UA)의 개수는 제한되지 않는다.
도 3 및 도 4를 참조하면, 표시부(600)에 포함되는 복수의 단위 영역(UA) 중 하나의 단위 영역(UA)이다. 복수의 단위 영역(UA) 중에서 나머지 단위 영역(UA)의 구성 및 구성간의 연결 관계는 도 3에 도시된 단위 영역(UA)의 구성 및 구성간의 연결 관계와 동일할 수 있다.
단위 영역(UA)은 행렬 형태로 배열된 복수의 화소, 복수의 화소에 연결되는 복수의 데이터 라인(Dj 내지 Dj+23), 및 복수의 화소에 연결되는 복수의 게이트 라인(Gi, Gi+1)을 포함한다.
단위 영역(UA)에 포함되는 복수의 화소는 4행 12열의 행렬 형태로 배열될 수 있다. 즉, 복수의 화소는 4행의 화소행(PXR1 내지 PXR4) 및 12열의 화소열(PXC1 내지 PXC12)을 갖는 행렬 형태로 배열될 수 있다. 복수의 화소 각각은 행 방향보다 열 방향으로 긴 형태를 가질 수 있다.
화소는 하이 레벨 화소 및 로우 레벨 화소 중 하나일 수 있다. 하이 레벨 화소는 동일 계조에 대하여 상대적으로 높은 휘도의 데이터 전압을 인가받는 화소이고, 로우 레벨 화소는 동일 계조에 대하여 상대적으로 낮은 휘도의 데이터 전압을 인가받는 화소이다. 즉, 하이 레벨 화소와 로우 레벨 화소는 서로 다른 감마 곡선에 따른 데이터 전압을 인가받는다.
하이 레벨 화소는 제1 색상의 제1 하이 레벨 화소, 제2 색상의 제2 하이 레벨 화소, 및 제3 색상의 제3 하이 레벨 화소 중 하나일 수 있다. 로우 레벨 화소는 제1 색상의 제1 로우 레벨 화소, 제2 색상의 제2 로우 레벨 화소, 및 제3 색상의 제3 로우 레벨 화소 중 하나일 수 있다. 제1 색상은 적색, 제2 색상은 녹색, 제3 색상은 청색일 수 있다. 다만, 제1 내지 제3 색상은 공간적 합 또는 시간적 합에 의해 표시될 수 있는 것으로써, 색상의 종류는 제한되지 않는다.
제1 하이 레벨 화소는 제1 로우 레벨 화소와 동일한 색상(예를 들어, 적색)을 표시하되, 동일 계조에 대하여 상대적으로 높은 휘도로 영상을 표시할 수 있다. 제2 하이 레벨 화소는 제2 로우 레벨 화소와 동일한 색상(예를 들어, 녹색)을 표시하되, 동일 계조에 대하여 상대적으로 높은 휘도로 영상을 표시할 수 있다. 제3 하이 레벨 화소는 제3 로우 레벨 화소와 동일한 색상(예를 들어, 청색)을 표시하되, 동일 계조에 대하여 상대적으로 높은 휘도로 영상을 표시할 수 있다.
복수의 화소는 행 방향으로 제1 색상, 제2 색상, 및 제3 색상 순으로 번갈아 배열될 수 있다. 그리고 하이 레벨 화소와 로우 레벨 화소는 행 방향 및 열 방향으로 번갈아 배열될 수 있다.
복수의 게이트 라인(Gi, Gi+1) 각각은 대응하는 2 화소행 사이에 행 방향으로 연장되어 위치할 수 있다. 즉, 복수의 게이트 라인(Gi, Gi+1)은 2 화소행 당 하나씩 위치할 수 있다. 예를 들어, 제1 게이트 라인(Gi)은 제1 화소행(PXR1)과 제2 화소행(PXR2) 사이에서 행 방향으로 연장되어 제1 화소행(PXR1)의 복수의 화소와 제2 화소행(PXR2)의 복수의 화소에 연결될 수 있다. 그리고 제2 게이트 라인(Gi+1)은 제3 화소행(PXR3)과 제4 화소행(PXR4) 사이에서 행 방향으로 연장되어 제3 화소행(PXR3)의 복수의 화소와 제4 화소행(PXR4)의 복수의 화소에 연결될 수 있다. 복수의 게이트 라인(Gi, Gi+1)의 개수는 화소행(PXR1 내지 PXR4)의 개수의 1/2 배이다.
복수의 화소열(PXC1 내지 PXC12) 각각의 양측에는 서로 다른 데이터 라인(Dj 내지 Dj+23)이 위치하고, 인접한 화소열 사이에는 2개의 데이터 라인이 위치할 수 있다. 인접한 화소열 사이에 위치하는 2개의 데이터 라인에는 동일한 극성의 데이터 전압이 인가될 수 있으며, 각 화소열(PXC1 내지 PXC12)의 양측의 데이터 라인에는 서로 다른 극성의 데이터 전압이 인가될 수 있다. 복수의 데이터 라인(Dj 내지 Dj+23)의 개수는 화소열(PXC1 내지 PXC12)의 개수의 2배이다.
예를 들어, 도 3에 예시한 바와 같이 제1 화소열(PXC1)의 제1 측에 위치한 제1 데이터 라인(Dj)에는 양(+)의 데이터 전압이 인가되고, 제1 화소열(PXC1)의 제2 측에 위치한 제2 데이터 라인(Dj+1)에는 음(-)의 데이터 전압이 인가될 수 있다. 여기서, 제1 측은 좌측이고, 제2 측은 우측일 수 있다. 제1 화소열(PXC1)과 제2 화소열(PXC2) 사이에 위치하는 제2 데이터 라인(Dj+1)과 제3 데이터 라인(Dj+2)에는 음(-)의 데이터 전압이 인가될 수 있다. 그리고 제2 화소열(PXC2)과 제3 화소열(PXC3) 사이에 위치하는 제4 데이터 라인(Dj+3)과 제5 데이터 라인(Dj+4)에는 양(+)의 데이터 전압이 인가될 수 있다. 이와 같이, 제1 데이터 라인(Dj)부터 제24 데이터 라인(Dj+23)까지 인가되는 복수의 데이터 전압은 양(+)음(-)음(-)양(+) 순서로 반복하는 극성을 가질 수 있다.
복수의 데이터 라인(Dj 내지 Dj+23)에 인가되는 데이터 전압의 극성은 프레임 단위로 반전될 수 있다. 예를 들어, 제1 프레임에서 도 3에 예시한 극성을 갖는 데이터 전압이 복수의 데이터 라인(Dj 내지 Dj+23)에 인가된 경우, 연속하는 제2 프레임에서는 도 4에 예시한 바와 같이 제1 데이터 라인(Dj)부터 제24 데이터 라인(Dj+23)까지 인가되는 복수의 데이터 전압은 음(-)양(+)양(+)음(-) 순서로 반복하는 극성을 가질 수 있다. 그리고 연속하는 제3 프레임에서는 도 3에 예시한 극성을 갖는 데이터 전압이 복수의 데이터 라인(Dj 내지 Dj+23)에 인가될 수 있다.
복수의 화소 각각은 인접한 양측의 데이터 라인 중 하나에 연결될 수 있다. 즉, 복수의 화소 각각은 인접한 제1 측의 데이터 라인과 인접한 제2 측의 데이터 라인 중 하나에 연결될 수 있다. 이때, 복수의 화소행 각각에서, 복수의 화소와 복수의 데이터 라인(Dj 내지 Dj+23) 간의 연결 방향은 소정의 화소열 간격으로 변경될 수 있다. 그리고 열 방향으로 인접한 홀수의 화소행에서 복수의 화소와 복수의 데이터 라인(Dj 내지 Dj+23) 간의 연결 방향은 서로 반대이고, 열 방향으로 인접한 짝수의 화소행에서 복수의 화소와 복수의 데이터 라인(Dj 내지 Dj+23) 간의 연결 방향은 서로 반대일 수 있다. 그리고 동일한 게이트 라인(Gi, Gi+1)에 연결된 홀수의 화소행의 복수의 화소와 짝수의 화소행의 복수의 화소는 서로 다른 방향으로 복수의 데이터 라인(Dj 내지 Dj+23)에 연결될 수 있다.
도 3 및 도 4에서 예시한 바와 같이, 제1 화소행(PXR1) 및 제4 화소행(PXR4)에서, 제1 내지 제3 열의 화소는 제1 측에 인접한 데이터 라인에 연결되고, 제4 내지 제9 열의 화소는 제2 측에 인접한 데이터 라인에 연결되며, 제10 내지 제12 열의 화소는 제1 측에 인접한 데이터 라인에 연결될 수 있다. 그리고 제2 화소행(PXR2) 및 제3 화소행(PXR3)에서, 제1 내지 제3 열의 화소는 제2 측에 인접한 데이터 라인에 연결되고, 제4 내지 제9 열의 화소는 제1 측에 인접한 데이터 라인에 연결되며, 제10 내지 제12 열의 화소는 제2 측에 인접한 데이터 라인에 연결될 수 있다. 여기서, 제1 측은 복수의 화소 각각의 좌측이고, 제2 측은 복수의 화소 각각의 우측일 수 있다.
도 5를 참조하면, 단위 영역(UA)에 포함되는 복수의 화소 중 하나의 화소이다. 화소는 스위칭 소자(Q)와 이에 연결된 액정 용량(Clc) 및 유지 용량(Cst)을 포함한다.
스위칭 소자(Q)는 제1 표시판(11)에 구비되어 있는 트랜지스터 등의 삼단자 소자일 수 있다. 스위칭 소자(Q)는 게이트 라인(Gi)에 연결된 게이트 단자, 데이터 라인(Dj)에 연결된 제1 단자, 액정 용량(Clc) 및 유지 용량(Cst)에 연결된 제2 단자를 포함한다.
액정 용량(Clc)은 화소 전극(PE)과 공통 전극(CE)을 두 단자로 하며, 화소 전극(PE)과 공통 전극(CE) 사이의 액정층(15)은 유전체로서 기능한다. 액정층(15)은 유전율 이방성(dielectric anisotropy)을 갖는다. 화소 전극(PE)과 공통 전극(CE) 간의 전압차에 의해 화소 전압이 형성된다.
화소 전극(PE)은 스위칭 소자(Q)에 연결되어 데이터 전압을 인가받는다. 공통 전극(CE)은 공통 전압을 인가받는다. 공통 전압은 대략 0V의 전압이거나 또는 미리 정해진 전압일 수 있다. 공통 전압을 기준으로 공통 전압보다 높은 데이터 전압이 양의 데이터 전압이고, 공통 전압보다 낮은 데이터 전압이 음의 데이터 전압이 될 수 있다.
공통 전극(CE)은 제1 표시판(11)과 마주하는 제2 표시판(21)의 전면에 배치될 수 있다. 도 5에서 예시한 바와 달리, 공통 전극(CE)은 제1 표시판(11)에 배치될 수 있으며, 이때 화소 전극(PE)과 공통 전극(CE) 중 적어도 하나는 선형 또는 막대형으로 만들어질 수 있다.
액정 용량(Clc)의 보조적인 역할을 하는 유지 용량(Cst)은 제1 표시판(11)에 구비된 별개의 신호선(미도시)과 화소 전극(PE)이 절연체를 사이에 두고 중첩되어 이루어질 수 있다.
제2 표시판(21)에 색필터(CF)가 위치할 수 있다. 또는 색필터(CF)는 제1 표시판(11)의 화소 전극(PE) 위 또는 아래에 위치할 수도 있다.
이러한 화소 구조에서, 데이터 라인(Dj)에 데이터 전압이 인가될 때 데이터 라인(Dj)과 화소 전극(PE) 간에 커플링이 발생하고, 데이터 라인(Dj)과 공통 전극(CE) 간에 커플링이 발생하게 된다. 이에 따라, 화소 전압이 원하는 값과 달라져서 가로줄 또는 세로줄이 시인되는 크로스토크가 발생할 수 있다. 또는 양의 데이터 전압이 인가된 정극성 화소와 음의 데이터 전압이 인가된 부극성 화소의 개수가 프레임 간에 동일하지 않음에 따라 화면이 깜빡이는 플리커가 발생할 수 있다.
하지만, 도 3 및 도 4에서 예시한 바와 같이 복수의 화소와 데이터 라인을 연결함으로써 크로스토크 및 플리커가 발생하지 않도록 할 수 있다.
다시 도 3 및 도 4를 참조하면, 단위 영역(UA) 내에서, 양의 데이터 전압이 인가되는 데이터 라인에 연결된 하이 레벨 화소의 개수, 음의 데이터 전압이 인가되는 데이터 라인에 연결된 하이 레벨 화소의 개수, 양의 데이터 전압이 인가되는 로우 레벨 화소의 개수, 및 음의 데이터 전압이 인가되는 데이터 라인에 연결되는 로우 레벨 화소의 개수가 서로 동일하다.
이하, 설명의 편의를 위해 양의 데이터 전압이 인가되는 데이터 라인을 양의 데이터 라인, 음의 데이터 전압이 인가되는 데이터 라인을 음의 데이터 라인이라 한다.
도 3 및 4에 예시한 바와 같이, 양의 데이터 라인에 연결된 제1 하이 레벨 화소의 개수와 음의 데이터 라인에 연결된 제1 하이 레벨 화소의 개수는 4개로 서로 동일하다. 양의 데이터 라인에 연결된 제2 하이 레벨 화소의 개수와 음의 데이터 라인에 연결된 제2 하이 레벨 화소의 개수는 4개로 서로 동일하다. 양의 데이터 라인에 연결된 제3 하이 레벨 화소의 개수와 음의 데이터 라인에 연결된 제3 하이 레벨 화소의 개수는 4개로 서로 동일하다. 양의 데이터 라인에 연결된 제1 로우 레벨 화소의 개수와 음의 데이터 라인에 연결된 제1 로우 레벨 화소의 개수는 4개로 서로 동일하다. 양의 데이터 라인에 연결된 제2 로우 레벨 화소의 개수와 음의 데이터 라인에 연결된 제2 로우 레벨 화소의 개수는 4개로 서로 동일하다. 양의 데이터 라인에 연결된 제3 로우 레벨 화소의 개수와 음의 데이터 라인에 연결된 제3 로우 레벨 화소의 개수는 4개로 서로 동일하다. 즉, 양의 데이터 라인에 연결된 하이 레벨 화소의 개수는 12개, 음의 데이터 라인에 연결된 하이 레벨 화소의 개수는 12개, 양의 데이터 라인에 연결된 로우 레벨 화소의 개수는 12개, 음의 데이터 라인에 연결된 로우 레벨 화소의 개수는 12개로 서로 동일하다.
또한, 각 화소행(PXR1 내지 PXR4)에서 양의 데이터 라인에 연결된 하이 레벨 화소의 개수, 음의 데이터 라인에 연결된 하이 레벨 화소의 개수, 양의 데이터 라인에 연결된 로우 레벨 화소의 개수, 및 음의 데이터 라인에 연결된 로우 레벨 화소의 개수가 서로 동일하다.
또한, 각 화소열(PXC1 내지 PXC12)에서 양의 데이터 라인에 연결된 하이 레벨 화소의 개수, 음의 데이터 라인에 연결된 하이 레벨 화소의 개수, 양의 데이터 라인에 연결된 로우 레벨 화소의 개수, 및 음의 데이터 라인에 연결된 로우 레벨 화소의 개수가 서로 동일하다.
이와 같이, 양의 데이터 라인에 연결된 하이 레벨 화소의 개수, 음의 데이터 라인에 연결된 하이 레벨 화소의 개수, 양의 데이터 라인에 연결된 로우 레벨 화소의 개수, 및 음의 데이터 라인에 연결된 로우 레벨 화소의 개수가 행 방향, 열 방향, 및 단위 영역(UA) 전체에서 서로 동일하게 된다. 복수의 데이터 라인(Dj 내지 Dj+23)에 인가되는 데이터 전압의 극성이 프레임 단위로 반전되더라도 이러한 규칙은 유지된다. 이에 따라, 가로줄 또는 세로줄이 시인되는 크로스토크, 프레임 단위로 화면이 깜빡이는 플리커 등이 발생하지 않게 된다.
뿐만 아니라, 하이 레벨 화소와 로우 레벨 화소에는 동일 계조에 대하여 서로 다른 휘도의 데이터 전압이 인가됨에 따라, 하이 레벨 화소에서 액정 분자들이 기울어진 각도와 로우 레벨 화소에서 액정 분자들의 기울어진 각도가 서로 달라지게 된다. 하이 레벨 화소의 화소 전압과 로우 레벨 화소의 화소 전압을 적절하게 조절하면 측면에서 바라보는 영상을 정면에서 바라보는 영상에 최대한 유사하게 만들 수 있으며, 이에 따라 측면 시인성이 향상될 수 있다.
이하, 도 6 내지 도 19를 참조하여 본 발명의 다른 실시예들에 대하여 설명한다. 도 1 내지 도 5에서 설명한 실시예와 차이점 위주로 설명한다.
도 6은 본 발명의 다른 실시예에 따른 표시부의 단위 영역의 구성을 나타낸다. 도 7은 도 6의 단위 영역의 구성에서 데이터 라인에 인가되는 데이터 전압의 극성 반전을 나타낸다.
도 6 및 도 7을 참조하면, 제1 화소행(PXR1) 및 제4 화소행(PXR4)에서, 제1 내지 제3 열의 화소는 제1 측에 인접한 데이터 라인에 연결되고, 제4 내지 제9 열의 화소는 제2 측에 인접한 데이터 라인에 연결되며, 제10 내지 제12 열의 화소는 제1 측에 인접한 데이터 라인에 연결될 수 있다. 그리고 제2 화소행(PXR2) 및 제3 화소행(PXR3)에서, 제1 내지 제3 열의 화소는 제2 측에 인접한 데이터 라인에 연결되고, 제4 내지 제9 열의 화소는 제1 측에 인접한 데이터 라인에 연결되며, 제10 내지 제12 열의 화소는 제2 측에 인접한 데이터 라인에 연결될 수 있다. 여기서, 제1 측은 복수의 화소 각각의 우측이고, 제2 측은 복수의 화소 각각의 좌측일 수 있다.
이러한 차이점을 제외하고, 앞서 도 1 내지 도 5를 참조하여 설명한 실시예의 특징들은 도 6 및 도 7을 참조로 설명한 실시예에 모두 적용될 수 있으므로, 도 1 내지 도 5에서 설명한 실시예의 특징들에 대한 설명은 생략한다.
도 6에 도시된 화소 배열 구조에서도, 양의 데이터 라인에 연결된 하이 레벨 화소의 개수, 음의 데이터 라인에 연결된 하이 레벨 화소의 개수, 양의 데이터 라인에 연결된 로우 레벨 화소의 개수, 및 음의 데이터 라인에 연결된 로우 레벨 화소의 개수가 행 방향, 열 방향, 및 단위 영역(UA) 전체에서 서로 동일하며, 이러한 규칙은 데이터 전압의 극성이 프레임 단위로 반전되더라도 유지될 수 있으며, 이에 따라 크로스토크, 플리커 등이 발생하지 않게 된다.
도 8은 본 발명의 또 다른 실시예에 따른 표시부의 단위 영역의 구성을 나타낸다. 도 9는 도 8의 단위 영역의 구성에서 데이터 라인에 인가되는 데이터 전압의 극성 반전을 나타낸다.
도 8 및 도 9를 참조하면, 제1 화소행(PXR1) 및 제4 화소행(PXR4)에서, 제1 내지 제6 열의 화소는 제1 측에 인접한 데이터 라인에 연결되고, 제7 내지 제12 열의 화소는 제2 측에 인접한 데이터 라인에 연결될 수 있다. 그리고 제2 화소행(PXR2) 및 제3 화소행(PXR3)에서, 제1 내지 제6 열의 화소는 제2 측에 인접한 데이터 라인에 연결되고, 제7 내지 제12 열의 화소는 제1 측에 인접한 데이터 라인에 연결될 수 있다. 여기서, 제1 측은 복수의 화소 각각의 우측이고, 제2 측은 복수의 화소 각각의 좌측일 수 있다.
이러한 차이점을 제외하고, 앞서 도 1 내지 도 5를 참조하여 설명한 실시예의 특징들은 도 8 및 도 9를 참조로 설명한 실시예에 모두 적용될 수 있으므로, 도 1 내지 도 5에서 설명한 실시예의 특징들에 대한 설명은 생략한다.
도 8에 도시된 화소 배열 구조에서도, 양의 데이터 라인에 연결된 하이 레벨 화소의 개수, 음의 데이터 라인에 연결된 하이 레벨 화소의 개수, 양의 데이터 라인에 연결된 로우 레벨 화소의 개수, 및 음의 데이터 라인에 연결된 로우 레벨 화소의 개수가 행 방향, 열 방향, 및 단위 영역(UA) 전체에서 서로 동일하며, 이러한 규칙은 데이터 전압의 극성이 프레임 단위로 반전되더라도 유지될 수 있으며, 이에 따라 크로스토크, 플리커 등이 발생하지 않게 된다.
도 10은 본 발명의 또 다른 실시예에 따른 표시부의 단위 영역의 구성을 나타낸다. 도 11은 도 10의 단위 영역의 구성에서 데이터 라인에 인가되는 데이터 전압의 극성 반전을 나타낸다.
도 10 및 도 11을 참조하면, 제1 화소행(PXR1) 및 제4 화소행(PXR4)에서, 제1 내지 제6 열의 화소는 제1 측에 인접한 데이터 라인에 연결되고, 제7 내지 제12 열의 화소는 제2 측에 인접한 데이터 라인에 연결될 수 있다. 그리고 제2 화소행(PXR2) 및 제3 화소행(PXR3)에서, 제1 내지 제6 열의 화소는 제2 측에 인접한 데이터 라인에 연결되고, 제7 내지 제12 열의 화소는 제1 측에 인접한 데이터 라인에 연결될 수 있다. 여기서, 제1 측은 복수의 화소 각각의 좌측이고, 제2 측은 복수의 화소 각각의 우측일 수 있다.
이러한 차이점을 제외하고, 앞서 도 1 내지 도 5를 참조하여 설명한 실시예의 특징들은 도 10 및 도 11을 참조로 설명한 실시예에 모두 적용될 수 있으므로, 도 1 내지 도 5에서 설명한 실시예의 특징들에 대한 설명은 생략한다.
도 10에 도시된 화소 배열 구조에서도, 양의 데이터 라인에 연결된 하이 레벨 화소의 개수, 음의 데이터 라인에 연결된 하이 레벨 화소의 개수, 양의 데이터 라인에 연결된 로우 레벨 화소의 개수, 및 음의 데이터 라인에 연결된 로우 레벨 화소의 개수가 행 방향, 열 방향, 및 단위 영역(UA) 전체에서 서로 동일하며, 이러한 규칙은 데이터 전압의 극성이 프레임 단위로 반전되더라도 유지될 수 있으며, 이에 따라 크로스토크, 플리커 등이 발생하지 않게 된다.
도 12는 본 발명의 또 다른 실시예에 따른 표시부의 단위 영역의 구성을 나타낸다. 도 13은 도 12의 단위 영역의 구성에서 데이터 라인에 인가되는 데이터 전압의 극성 반전을 나타낸다.
도 12 및 도 13을 참조하면, 단위 영역(UA)에 포함되는 복수의 화소는 12행 4열의 행렬 형태로 배열될 수 있다. 즉, 복수의 화소는 12행의 화소행(PXR1 내지 PXR12) 및 4열의 화소열(PXC1 내지 PXC4)을 갖는 행렬 형태로 배열될 수 있다. 복수의 화소 각각은 열 방향보다 행 방향으로 긴 형태를 가질 수 있다.
복수의 화소는 열 방향으로 제1 색상, 제2 색상, 및 제3 색상 순으로 번갈아 배열될 수 있으며, 하이 레벨 화소와 로우 레벨 화소는 행 방향 및 열 방향으로 번갈아 배열될 수 있다.
복수의 게이트 라인(Gi 내지 Gi+5) 각각은 대응하는 2 화소행 사이에 행 방향으로 연장되어 위치할 수 있다. 즉, 복수의 게이트 라인(Gi 내지 Gi+5)은 2 화소행 당 하나씩 위치할 수 있다. 예를 들어, 제1 게이트 라인(Gi)은 제1 화소행(PXR1)과 제2 화소행(PXR2) 사이에서 행 방향으로 연장되어 제1 화소행(PXR1)의 복수의 화소와 제2 화소행(PXR2)의 복수의 화소에 연결될 수 있다. 그리고 제2 게이트 라인(Gi+1)은 제3 화소행(PXR3)과 제4 화소행(PXR4) 사이에서 행 방향으로 연장되어 제3 화소행(PXR3)의 복수의 화소와 제4 화소행(PXR4)의 복수의 화소에 연결될 수 있다. 제3 게이트 라인(Gi+2)은 제5 화소행(PXR5)과 제6 화소행(PXR6) 사이에서 행 방향으로 연장되어 제5 화소행(PXR5)의 복수의 화소와 제6 화소행(PXR6)의 복수의 화소에 연결될 수 있다. 제4 게이트 라인(Gi+3)은 제7 화소행(PXR7)과 제8 화소행(PXR8) 사이에서 행 방향으로 연장되어 제7 화소행(PXR7)의 복수의 화소와 제8 화소행(PXR8)의 복수의 화소에 연결될 수 있다. 제5 게이트 라인(Gi+4)은 제9 화소행(PXR9)과 제10 화소행(PXR10) 사이에서 행 방향으로 연장되어 제9 화소행(PXR9)의 복수의 화소와 제10 화소행(PXR10)의 복수의 화소에 연결될 수 있다. 제6 게이트 라인(Gi+5)은 제11 화소행(PXR11)과 제12 화소행(PXR12) 사이에서 행 방향으로 연장되어 제11 화소행(PXR11)의 복수의 화소와 제12 화소행(PXR12)의 복수의 화소에 연결될 수 있다. 복수의 게이트 라인(Gi 내지 Gi+5)의 개수는 화소행(PXR1 내지 PXR12)의 개수의 1/2 배이다.
복수의 화소열(PXC1 내지 PXC4) 각각의 양측에는 서로 다른 데이터 라인(Dj 내지 Dj+7)이 위치하고, 인접한 화소열 사이에는 2개의 데이터 라인이 위치할 수 있다. 인접한 화소열 사이에 위치하는 2개의 데이터 라인에는 동일한 극성의 데이터 전압이 인가될 수 있으며, 각 화소열(PXC1 내지 PXC4)의 양측의 데이터 라인에는 서로 다른 극성의 데이터 전압이 인가될 수 있다. 복수의 데이터 라인(Dj 내지 Dj+7)의 개수는 화소열(PXC1 내지 PXC4)의 개수의 2배이다.
도 12에 예시한 바와 같이, 제1 데이터 라인(Dj)부터 제8 데이터 라인(Dj+7)까지 인가되는 데이터 전압은 양(+)음(-)음(-)양(+) 순서로 반복하는 극성을 가질 수 있다.
복수의 데이터 라인(Dj 내지 Dj+7)에 인가되는 데이터 전압의 극성은 프레임 단위로 반전될 수 있다. 도 12와 다른 프레임에서 도 13에 예시한 바와 같이 제1 데이터 라인(Dj)부터 제8 데이터 라인(Dj+7)까지 인가되는 데이터 전압은 음(-)양(+)양(+)음(-) 순서로 반복하는 극성을 가질 수 있다.
복수의 화소와 복수의 데이터 라인(Dj 내지 Dj+7) 간의 연결 방향은 행 방향으로 정해진 화소열 간격으로 변경될 수 있다. 그리고 열 방향으로 인접한 홀수의 화소행에서 복수의 화소와 복수의 데이터 라인(Dj 내지 Dj+7) 간의 연결 방향은 서로 반대이고, 열 방향으로 인접한 짝수의 화소행에서 복수의 화소와 복수의 데이터 라인(Dj 내지 Dj+7) 간의 연결 방향은 서로 반대일 수 있다. 그리고 동일한 게이트 라인에 연결된 홀수의 화소행의 복수의 화소와 짝수의 화소행의 복수의 화소는 서로 다른 방향으로 복수의 데이터 라인(Dj 내지 Dj+7)에 연결될 수 있다.
도 12 및 도 13에서 예시한 바와 같이, 제1 화소행(PXR1), 제4 화소행(PXR4), 제5 화소행(PXR5), 제8 화소행(PXR8), 제9 화소행(PXR9), 및 제12 화소행(PXR12)에서, 제1 및 제2 열의 화소는 제1 측에 인접한 데이터 라인에 연결되고, 제3 및 제4 열의 화소는 제2 측에 인접한 데이터 라인에 연결된다. 그리고 제2 화소행(PXR2), 제3 화소행(PXR3), 제6 화소행(PXR6), 제7 화소행(PXR7), 제10 화소행(PXR10), 및 제11 화소행(PXR11)에서, 제1 및 제2 열의 화소는 제2 측에 인접한 데이터 라인에 연결되고, 제3 및 제4 열의 화소는 제1 측에 인접한 데이터 라인에 연결될 수 있다. 여기서, 제1 측은 복수의 화소 각각의 좌측이고, 제2 측은 복수의 화소 각각의 우측일 수 있다.
이러한 차이점을 제외하고, 앞서 도 1 내지 도 5를 참조하여 설명한 실시예의 특징들은 도 12 및 도 13을 참조로 설명한 실시예에 모두 적용될 수 있으므로, 도 1 내지 도 5에서 설명한 실시예의 특징들에 대한 설명은 생략한다.
도 12에 도시된 화소 배열 구조에서도, 양의 데이터 라인에 연결된 하이 레벨 화소의 개수, 음의 데이터 라인에 연결된 하이 레벨 화소의 개수, 양의 데이터 라인에 연결된 로우 레벨 화소의 개수, 및 음의 데이터 라인에 연결된 로우 레벨 화소의 개수가 행 방향, 열 방향, 및 단위 영역(UA) 전체에서 서로 동일하며, 이러한 규칙은 데이터 전압의 극성이 프레임 단위로 반전되더라도 유지될 수 있으며, 이에 따라 크로스토크, 플리커 등이 발생하지 않게 된다.
도 14는 본 발명의 또 다른 실시예에 따른 표시부의 단위 영역의 구성을 나타낸다. 도 15는 도 14의 단위 영역의 구성에서 데이터 라인에 인가되는 데이터 전압의 극성 반전을 나타낸다.
도 14 및 도 15를 참조하면, 도 12 및 도 13과 비교하여 차이점으로, 제1 화소행(PXR1), 제4 화소행(PXR4), 제5 화소행(PXR5), 제8 화소행(PXR8), 제9 화소행(PXR9), 및 제12 화소행(PXR12)에서, 제1 및 제2 열의 화소는 제1 측에 인접한 데이터 라인에 연결되고, 제3 및 제4 열의 화소는 제2 측에 인접한 데이터 라인에 연결된다. 그리고 제2 화소행(PXR2), 제3 화소행(PXR3), 제6 화소행(PXR6), 제7 화소행(PXR7), 제10 화소행(PXR10), 및 제11 화소행(PXR11)에서, 제1 및 제2 열의 화소는 제2 측에 인접한 데이터 라인에 연결되고, 제3 및 제4 열의 화소는 제1 측에 인접한 데이터 라인에 연결될 수 있다. 여기서, 제1 측은 복수의 화소 각각의 우측이고, 제2 측은 복수의 화소 각각의 좌측일 수 있다.
이러한 차이점을 제외하고, 앞서 도 1 내지 도 5, 도 12 및 도 13을 참조하여 설명한 실시예의 특징들은 도 14 및 도 15를 참조로 설명한 실시예에 모두 적용될 수 있으므로, 도 1 내지 도 5, 도 12 및 도 13에서 설명한 실시예의 특징들에 대한 설명은 생략한다.
도 14에 도시된 화소 배열 구조에서도, 양의 데이터 라인에 연결된 하이 레벨 화소의 개수, 음의 데이터 라인에 연결된 하이 레벨 화소의 개수, 양의 데이터 라인에 연결된 로우 레벨 화소의 개수, 및 음의 데이터 라인에 연결된 로우 레벨 화소의 개수가 행 방향, 열 방향, 및 단위 영역(UA) 전체에서 서로 동일하며, 이러한 규칙은 데이터 전압의 극성이 프레임 단위로 반전되더라도 유지될 수 있으며, 이에 따라 크로스토크, 플리커 등이 발생하지 않게 된다.
도 16은 본 발명의 또 다른 실시예에 따른 표시부의 단위 영역의 구성을 나타낸다. 도 17은 도 16의 단위 영역의 구성에서 데이터 라인에 인가되는 데이터 전압의 극성 반전을 나타낸다.
도 16 및 도 17을 참조하면, 도 12 및 도 13과 비교하여 차이점으로, 제1 화소행(PXR1), 제4 화소행(PXR4), 제5 화소행(PXR5), 제8 화소행(PXR8), 제9 화소행(PXR9), 및 제12 화소행(PXR12)에서, 제1 및 제4 열의 화소는 제1 측에 인접한 데이터 라인에 연결되고, 제2 및 제3 열의 화소는 제2 측에 인접한 데이터 라인에 연결된다. 그리고 제2 화소행(PXR2), 제3 화소행(PXR3), 제6 화소행(PXR6), 제7 화소행(PXR7), 제10 화소행(PXR10), 및 제11 화소행(PXR11)에서, 제1 및 제4 열의 화소는 제2 측에 인접한 데이터 라인에 연결되고, 제2 및 제3 열의 화소는 제1 측에 인접한 데이터 라인에 연결될 수 있다. 여기서, 제1 측은 복수의 화소 각각의 좌측이고, 제2 측은 복수의 화소 각각의 우측일 수 있다.
이러한 차이점을 제외하고, 앞서 도 1 내지 도 5, 도 12 및 도 13을 참조하여 설명한 실시예의 특징들은 도 16 및 도 17을 참조로 설명한 실시예에 모두 적용될 수 있으므로, 도 1 내지 도 5, 도 12 및 도 13에서 설명한 실시예의 특징들에 대한 설명은 생략한다.
도 16에 도시된 화소 배열 구조에서도, 양의 데이터 라인에 연결된 하이 레벨 화소의 개수, 음의 데이터 라인에 연결된 하이 레벨 화소의 개수, 양의 데이터 라인에 연결된 로우 레벨 화소의 개수, 및 음의 데이터 라인에 연결된 로우 레벨 화소의 개수가 행 방향, 열 방향, 및 단위 영역(UA) 전체에서 서로 동일하며, 이러한 규칙은 데이터 전압의 극성이 프레임 단위로 반전되더라도 유지될 수 있으며, 이에 따라 크로스토크, 플리커 등이 발생하지 않게 된다.
도 18은 본 발명의 또 다른 실시예에 따른 표시부의 단위 영역의 구성을 나타낸다. 도 19는 도 18의 단위 영역의 구성에서 데이터 라인에 인가되는 데이터 전압의 극성 반전을 나타낸다.
도 18 및 도 19를 참조하면, 도 12 및 도 13과 비교하여 차이점으로, 제1 화소행(PXR1), 제4 화소행(PXR4), 제5 화소행(PXR5), 제8 화소행(PXR8), 제9 화소행(PXR9), 및 제12 화소행(PXR12)에서, 제1 및 제4 열의 화소는 제1 측에 인접한 데이터 라인에 연결되고, 제2 및 제3 열의 화소는 제2 측에 인접한 데이터 라인에 연결된다. 그리고 제2 화소행(PXR2), 제3 화소행(PXR3), 제6 화소행(PXR6), 제7 화소행(PXR7), 제10 화소행(PXR10), 및 제11 화소행(PXR11)에서, 제1 및 제4 열의 화소는 제2 측에 인접한 데이터 라인에 연결되고, 제2 및 제3 열의 화소는 제1 측에 인접한 데이터 라인에 연결될 수 있다. 여기서, 제1 측은 복수의 화소 각각의 우측이고, 제2 측은 복수의 화소 각각의 좌측일 수 있다.
이러한 차이점을 제외하고, 앞서 도 1 내지 도 5, 도 12 및 도 13을 참조하여 설명한 실시예의 특징들은 도 18 및 도 19를 참조로 설명한 실시예에 모두 적용될 수 있으므로, 도 1 내지 도 5, 도 12 및 도 13에서 설명한 실시예의 특징들에 대한 설명은 생략한다.
도 18에 도시된 화소 배열 구조에서도, 양의 데이터 라인에 연결된 하이 레벨 화소의 개수, 음의 데이터 라인에 연결된 하이 레벨 화소의 개수, 양의 데이터 라인에 연결된 로우 레벨 화소의 개수, 및 음의 데이터 라인에 연결된 로우 레벨 화소의 개수가 행 방향, 열 방향, 및 단위 영역(UA) 전체에서 서로 동일하며, 이러한 규칙은 데이터 전압의 극성이 프레임 단위로 반전되더라도 유지될 수 있으며, 이에 따라 크로스토크, 플리커 등이 발생하지 않게 된다.
지금까지 참조한 도면과 기재된 발명의 상세한 설명은 단지 본 발명의 예시적인 것으로서, 이는 단지 본 발명을 설명하기 위한 목적에서 사용된 것이지 의미 한정이나 특허청구범위에 기재된 본 발명의 범위를 제한하기 위하여 사용된 것은 아니다. 그러므로 본 기술 분야의 통상의 지식을 가진 자라면 이로부터 다양한 변형 및 균등한 타 실시 예가 가능하다는 점을 이해할 것이다. 따라서, 본 발명의 진정한 기술적 보호 범위는 첨부된 특허청구범위의 기술적 사상에 의해 정해져야 할 것이다.
10: 표시 장치
100: 신호 제어부
200: 게이트 구동부
300: 데이터 구동부
600: 표시부

Claims (20)

  1. 복수의 단위 영역을 포함하는 표시부를 포함하고,
    상기 복수의 단위 영역 각각은,
    행렬 형태로 배열된 복수의 화소; 및
    상기 복수의 화소에 연결되는 복수의 데이터 라인을 포함하고,
    인접한 화소열 사이에는 동일한 극성의 데이터 전압이 인가되는 2개의 데이터 라인이 위치하고, 각 화소열의 양측의 데이터 라인에는 서로 다른 극성의 데이터 전압이 인가되고,
    상기 복수의 화소 각각은 인접한 양측의 데이터 라인 중 하나에 연결되고,
    복수의 화소행 각각에서 복수의 화소와 상기 복수의 데이터 라인 간의 연결 방향은 소정의 화소열 간격으로 변경되고,
    열 방향으로 인접한 홀수의 화소행에서 상기 복수의 화소와 상기 복수의 데이터 라인 간의 연결 방향이 서로 반대이고,
    상기 열 방향으로 인접한 짝수의 화소행에서 상기 복수의 화소와 상기 복수의 데이터 라인 간의 연결 방향이 서로 반대인 표시 장치.
  2. 제1 항에서,
    상기 복수의 단위 영역 각각은,
    2 화소행 당 하나씩 행 방향으로 연장되어 상기 복수의 화소에 연결되는 복수의 게이트 라인을 더 포함하고,
    상기 열 방향으로 인접하여 동일한 게이트 라인에 연결되는 화소는 서로 다른 데이터 라인에 연결되는 표시 장치.
  3. 제2 항에서,
    상기 복수의 화소는 4행 12열의 행렬 형태로 배열되는 표시 장치.
  4. 제3 항에서,
    제1 및 제4 화소행에서, 제1 내지 제3 열의 화소는 제1 측에 인접한 데이터 라인에 연결되고, 제4 내지 제9 열의 화소는 제2 측에 인접한 데이터 라인에 연결되고, 제10 내지 제12 열의 화소는 상기 제1 측에 인접한 데이터 라인에 연결되고,
    제2 및 제3 화소행에서, 제1 내지 제3 열의 화소는 상기 제2 측에 인접한 데이터 라인에 연결되고, 제4 내지 제9 열의 화소는 상기 제1 측에 인접한 데이터 라인에 연결되고, 제10 내지 제12 열의 화소는 상기 제2 측에 인접한 데이터 라인에 연결되는 표시 장치.
  5. 제4 항에서,
    상기 제1 측은 상기 복수의 화소 각각의 좌측이고, 상기 제2 측은 상기 복수의 화소 각각의 우측인 표시 장치.
  6. 제4 항에서,
    상기 제1 측은 상기 복수의 화소 각각의 우측이고, 상기 제2 측은 상기 복수의 화소 각각의 좌측인 표시 장치.
  7. 제3 항에서,
    제1 및 제4 화소행에서, 제1 내지 제6 열의 화소는 제1 측에 인접한 데이터 라인에 연결되고, 제7 내지 제12 열의 화소는 제2 측에 인접한 데이터 라인에 연결되고,
    제2 및 제3 화소행에서, 제1 내지 제6 열의 화소는 상기 제2 측에 인접한 데이터 라인에 연결되고, 제7 내지 제12 열의 화소는 상기 제1 측에 인접한 데이터 라인에 연결되는 표시 장치.
  8. 제7 항에서,
    상기 제1 측은 상기 복수의 화소 각각의 우측이고, 상기 제2 측은 상기 복수의 화소 각각의 좌측인 표시 장치.
  9. 제7 항에서,
    상기 제1 측은 상기 복수의 화소 각각의 좌측이고, 상기 제2 측은 상기 복수의 화소 각각의 우측인 표시 장치.
  10. 제2 항에서,
    상기 복수의 화소는 12행 4열의 행렬 형태로 배열되는 표시 장치.
  11. 제10 항에서,
    제1, 제4, 제5, 제8, 제9, 및 제12 화소행에서, 제1 및 제2 열의 화소는 제1 측에 인접한 데이터 라인에 연결되고, 제3 및 제4 열의 화소는 제2 측에 인접한 데이터 라인에 연결되고,
    제2, 제3, 제6, 제7, 제10, 및 제11 화소행에서, 제1 및 제2 열의 화소는 상기 제2 측에 인접한 데이터 라인에 연결되고, 제3 및 제4 열의 화소는 상기 제1 측에 인접한 데이터 라인에 연결되는 표시 장치.
  12. 제11 항에서,
    상기 제1 측은 상기 복수의 화소 각각의 좌측이고, 상기 제2 측은 상기 복수의 화소 각각의 우측인 표시 장치.
  13. 제11 항에서,
    상기 제1 측은 상기 복수의 화소 각각의 우측이고, 상기 제2 측은 상기 복수의 화소 각각의 좌측인 표시 장치.
  14. 제10 항에서,
    제1, 제4, 제5, 제8, 제9, 및 제12 화소행에서, 제1 및 제4 열의 화소는 제1 측에 인접한 데이터 라인에 연결되고, 제2 및 제3 열의 화소는 제2 측에 인접한 데이터 라인에 연결되고,
    제2, 제3, 제6, 제7, 제10, 및 제11 화소행에서, 제1 및 제4 열의 화소는 상기 제2 측에 인접한 데이터 라인에 연결되고, 제2 및 제3 열의 화소는 상기 제1 측에 인접한 데이터 라인에 연결되는 표시 장치.
  15. 제14 항에서,
    상기 제1 측은 상기 복수의 화소 각각의 좌측이고, 상기 제2 측은 상기 복수의 화소 각각의 우측인 표시 장치.
  16. 제14 항에서,
    상기 제1 측은 상기 복수의 화소 각각의 우측이고, 상기 제2 측은 상기 복수의 화소 각각의 좌측인 표시 장치.
  17. 제1 항에서,
    상기 복수의 화소는 상대적으로 높은 휘도의 데이터 전압을 인가받는 복수의 하이 레벨 화소 및 상대적으로 낮은 휘도의 데이터 전압을 인가받는 복수의 로우 레벨 화소를 포함하고,
    양의 데이터 전압이 인가되는 제1 데이터 라인에 연결된 상기 하이 레벨 화소의 개수, 음의 데이터 전압이 인가되는 제2 데이터 라인에 연결된 상기 하이 레벨 화소의 개수, 상기 제1 데이터 라인에 연결된 상기 로우 레벨 화소의 개수, 및 상기 제2 데이터 라인에 연결된 상기 로우 레벨 화소의 개수가 서로 동일한 표시 장치.
  18. 행렬 형태로 배열된 복수의 화소; 및
    상기 복수의 화소에 연결되는 복수의 데이터 라인을 포함하고,
    인접한 화소열 사이에는 동일한 극성의 데이터 전압이 인가되는 2개의 데이터 라인이 위치하고, 각 화소열의 양측의 데이터 라인에는 서로 다른 극성의 데이터 전압이 인가되고,
    상기 복수의 화소는 상대적으로 높은 휘도의 데이터 전압을 인가받는 복수의 하이 레벨 화소 및 상대적으로 낮은 휘도의 데이터 전압을 인가받는 복수의 로우 레벨 화소를 포함하고,
    양의 데이터 전압이 인가되는 제1 데이터 라인에 연결된 상기 하이 레벨 화소의 개수, 음의 데이터 전압이 인가되는 제2 데이터 라인에 연결된 상기 하이 레벨 화소의 개수, 상기 제1 데이터 라인에 연결된 상기 로우 레벨 화소의 개수, 및 상기 제2 데이터 라인에 연결된 상기 로우 레벨 화소의 개수가 서로 동일한 표시 장치.
  19. 제18 항에서,
    상기 하이 레벨 화소는,
    제1 색상의 제1 하이 레벨 화소;
    제2 색상의 제2 하이 레벨 화소; 및
    제3 색상의 제3 하이 레벨 화소를 포함하고,
    상기 로우 레벨 화소는,
    상기 제1 색상의 제1 로우 레벨 화소;
    상기 제2 색상의 제2 로우 레벨 화소; 및
    상기 제3 색상의 제3 로우 레벨 화소를 포함하는 표시 장치.
  20. 제19 항에서,
    상기 제1 데이터 라인에 연결된 상기 제1 하이 레벨 화소의 개수, 상기 제2 데이터 라인에 연결된 상기 제1 하이 레벨 화소의 개수, 상기 제1 데이터 라인에 연결된 상기 제2 하이 레벨 화소의 개수, 상기 제2 데이터 라인에 연결된 상기 제2 하이 레벨 화소의 개수, 상기 제1 데이터 라인에 연결된 상기 제3 하이 레벨 화소의 개수, 상기 제2 데이터 라인에 연결된 상기 제3 하이 레벨 화소의 개수, 상기 제1 데이터 라인에 연결된 상기 제1 로우 레벨 화소의 개수, 상기 제2 데이터 라인에 연결된 상기 제1 로우 레벨 화소의 개수, 상기 제1 데이터 라인에 연결된 상기 제2 로우 레벨 화소의 개수, 상기 제2 데이터 라인에 연결된 상기 제2 로우 레벨 화소의 개수, 상기 제1 데이터 라인에 연결된 상기 제3 로우 레벨 화소의 개수, 및 상기 제2 데이터 라인에 연결된 상기 제3 로우 레벨 화소의 개수가 서로 동일한 표시 장치.
KR1020160180124A 2016-12-27 2016-12-27 표시 장치 KR102576283B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020160180124A KR102576283B1 (ko) 2016-12-27 2016-12-27 표시 장치
US15/669,488 US10650760B2 (en) 2016-12-27 2017-08-04 Display device
CN201711391219.9A CN108242222B (zh) 2016-12-27 2017-12-21 显示设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020160180124A KR102576283B1 (ko) 2016-12-27 2016-12-27 표시 장치

Publications (2)

Publication Number Publication Date
KR20180076408A true KR20180076408A (ko) 2018-07-06
KR102576283B1 KR102576283B1 (ko) 2023-09-08

Family

ID=62625036

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020160180124A KR102576283B1 (ko) 2016-12-27 2016-12-27 표시 장치

Country Status (3)

Country Link
US (1) US10650760B2 (ko)
KR (1) KR102576283B1 (ko)
CN (1) CN108242222B (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200011185A (ko) * 2018-07-24 2020-02-03 엘지디스플레이 주식회사 컨트롤러, 터치 디스플레이 패널 및 터치 디스플레이 장치
CN114488639A (zh) * 2022-03-30 2022-05-13 苏州华星光电技术有限公司 阵列基板、液晶显示面板及显示装置

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI598864B (zh) * 2016-10-21 2017-09-11 友達光電股份有限公司 顯示裝置
KR102666134B1 (ko) * 2018-10-18 2024-05-14 삼성디스플레이 주식회사 표시 장치
KR20210157950A (ko) * 2020-06-22 2021-12-30 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010015385A (ko) * 1999-07-21 2001-02-26 가네꼬 히사시 액티브 매트릭스형 액정 표시 장치
KR20070059340A (ko) * 2005-12-06 2007-06-12 삼성전자주식회사 액정 표시 장치

Family Cites Families (40)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100260359B1 (ko) * 1997-04-18 2000-07-01 김영환 액정 표시 장치 및 그 제조방법
JP4218249B2 (ja) * 2002-03-07 2009-02-04 株式会社日立製作所 表示装置
JP2004133061A (ja) * 2002-10-08 2004-04-30 Pioneer Electronic Corp 表示パネルの駆動方法
KR100951350B1 (ko) 2003-04-17 2010-04-08 삼성전자주식회사 액정 표시 장치
KR20060112043A (ko) * 2005-04-26 2006-10-31 삼성전자주식회사 액정 표시 장치
KR101266723B1 (ko) 2006-05-01 2013-05-28 엘지디스플레이 주식회사 액정표시장치와 그 구동방법
KR101286516B1 (ko) 2006-11-27 2013-07-16 엘지디스플레이 주식회사 액정표시장치와 그 구동방법
KR20080071310A (ko) * 2007-01-30 2008-08-04 삼성전자주식회사 디스플레이장치
CN101681606B (zh) * 2007-06-12 2012-09-19 夏普株式会社 液晶显示装置、液晶显示装置的驱动方法、以及电视接收机
KR101286532B1 (ko) * 2007-12-28 2013-07-16 엘지디스플레이 주식회사 액정 표시장치와 그 구동방법
JP5649858B2 (ja) * 2009-10-23 2015-01-07 京セラディスプレイ株式会社 液晶表示装置、液晶表示パネルの駆動装置および液晶表示パネル
CN101726952B (zh) * 2009-12-30 2011-11-16 昆山龙腾光电有限公司 液晶显示面板及液晶显示装置
KR101639308B1 (ko) * 2010-03-10 2016-07-14 삼성디스플레이 주식회사 표시 패널의 구동 방법 및 이를 수행하기 위한 표시 장치
US9013388B2 (en) * 2010-09-22 2015-04-21 Sharp Kabushiki Kaisha Liquid crystal display device and display apparatus
CN102455552B (zh) * 2010-10-19 2015-02-18 京东方科技集团股份有限公司 液晶显示器
US9495923B2 (en) * 2011-05-18 2016-11-15 Sharp Kabushiki Kaisha Liquid crystal display device, method of driving liquid crystal display device, and television receiver
US9348614B2 (en) * 2012-03-07 2016-05-24 Salesforce.Com, Inc. Verification of shared display integrity in a desktop sharing system
TWI460518B (zh) * 2012-04-03 2014-11-11 Au Optronics Corp 顯示面板之陣列基板及畫素單元
US8830154B2 (en) * 2012-04-16 2014-09-09 Shenzhen China Star Optoelectronics Technology Co., Ltd Liquid crystal display device and driving circuit with reduced number of scan drivers and data drivers
TWI449013B (zh) * 2012-05-22 2014-08-11 Au Optronics Corp 顯示裝置及其操作方法
KR101969952B1 (ko) * 2012-06-05 2019-04-18 삼성디스플레이 주식회사 표시 장치
CN104380368B (zh) * 2012-07-31 2016-08-24 夏普株式会社 显示装置及其驱动方法
CN103424923B (zh) * 2013-08-07 2015-11-25 京东方科技集团股份有限公司 一种液晶显示屏、其驱动方法及显示装置
KR102128970B1 (ko) * 2013-12-18 2020-07-02 삼성디스플레이 주식회사 액정 표시 장치
KR20150078257A (ko) * 2013-12-30 2015-07-08 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 표시 장치
CN104049396A (zh) * 2014-07-03 2014-09-17 友达光电股份有限公司 一种液晶显示器的像素结构
CN104200786A (zh) * 2014-07-31 2014-12-10 京东方科技集团股份有限公司 一种阵列基板及其驱动方法、显示面板、显示装置
KR20160017261A (ko) * 2014-08-01 2016-02-16 삼성디스플레이 주식회사 표시 장치
KR20160029892A (ko) * 2014-09-05 2016-03-16 삼성디스플레이 주식회사 표시 장치 및 그것의 구동 방법
CN104656295B (zh) * 2015-03-06 2018-05-01 京东方科技集团股份有限公司 一种阵列基板、显示面板、其驱动方法及显示装置
CN104950538B (zh) * 2015-07-13 2019-07-12 深圳市华星光电技术有限公司 液晶显示装置及其阵列基板
JP2017040733A (ja) * 2015-08-19 2017-02-23 株式会社ジャパンディスプレイ 表示装置
CN105047161B (zh) * 2015-08-26 2018-06-08 京东方科技集团股份有限公司 像素单元驱动装置、方法和显示装置
CN105158997A (zh) * 2015-08-31 2015-12-16 深超光电(深圳)有限公司 薄膜晶体管阵列基板
CN105182647B (zh) * 2015-10-16 2019-01-11 深圳市华星光电技术有限公司 阵列基板、液晶显示面板及驱动方法
CN105243980B (zh) * 2015-10-21 2018-03-27 深超光电(深圳)有限公司 薄膜晶体管阵列基板、显示面板及检测纯色画面的方法
CN105629606A (zh) * 2016-01-13 2016-06-01 深圳市华星光电技术有限公司 液晶显示面板及其驱动方法
CN105629611A (zh) * 2016-03-11 2016-06-01 京东方科技集团股份有限公司 一种阵列基板、显示装置及其驱动方法
TWI595467B (zh) * 2016-08-18 2017-08-11 友達光電股份有限公司 顯示裝置
TWI581043B (zh) * 2016-10-04 2017-05-01 友達光電股份有限公司 畫素結構

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010015385A (ko) * 1999-07-21 2001-02-26 가네꼬 히사시 액티브 매트릭스형 액정 표시 장치
KR20070059340A (ko) * 2005-12-06 2007-06-12 삼성전자주식회사 액정 표시 장치

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20200011185A (ko) * 2018-07-24 2020-02-03 엘지디스플레이 주식회사 컨트롤러, 터치 디스플레이 패널 및 터치 디스플레이 장치
CN114488639A (zh) * 2022-03-30 2022-05-13 苏州华星光电技术有限公司 阵列基板、液晶显示面板及显示装置
CN114488639B (zh) * 2022-03-30 2024-01-12 苏州华星光电技术有限公司 阵列基板、液晶显示面板及显示装置

Also Published As

Publication number Publication date
KR102576283B1 (ko) 2023-09-08
US20180182328A1 (en) 2018-06-28
CN108242222B (zh) 2021-12-31
CN108242222A (zh) 2018-07-03
US10650760B2 (en) 2020-05-12

Similar Documents

Publication Publication Date Title
US10535313B2 (en) Display device and method of driving the same
US9934736B2 (en) Liquid crystal display and method for driving the same
US9570020B2 (en) Display device having subpixels of four colors in each pixel
US20170330503A1 (en) Display panel and display device
KR101127593B1 (ko) 액정 표시 장치
RU2487379C1 (ru) Устройство стереоскопического отображения
KR20180076408A (ko) 표시 장치
US9711098B2 (en) Display apparatus with dummy pixel row and method of driving the display apparatus
US20180350317A1 (en) Display device
US9377657B2 (en) Liquid crystal display device
KR20140126150A (ko) 액정 표시 장치 및 그 구동 방법
US20180226045A1 (en) Display device and driving method thereof
CN106687854B (zh) 液晶显示装置以及液晶显示装置的驱动方法
CN110879500B (zh) 显示基板及其驱动方法、显示面板、显示装置
KR20180061506A (ko) 표시 장치
KR20110114312A (ko) 횡전계 방식 액정표시장치 및 그 구동방법
KR102113621B1 (ko) 액정 표시 장치
KR20160092126A (ko) 표시 장치 및 그 구동 방법
KR20120065754A (ko) 횡전계형 액정표시장치 및 그 구동방법
KR20180085108A (ko) 표시 장치 및 그 구동 방법
US9489910B2 (en) Display device
US20130229398A1 (en) Display apparatus and method of driving the same
KR101985245B1 (ko) 액정표시장치
JP5789354B2 (ja) 電気光学装置及び電子機器
JP2010102217A (ja) 電気光学装置及び電子機器

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant