KR20180003661A - 액정 표시 장치 - Google Patents

액정 표시 장치 Download PDF

Info

Publication number
KR20180003661A
KR20180003661A KR1020160082308A KR20160082308A KR20180003661A KR 20180003661 A KR20180003661 A KR 20180003661A KR 1020160082308 A KR1020160082308 A KR 1020160082308A KR 20160082308 A KR20160082308 A KR 20160082308A KR 20180003661 A KR20180003661 A KR 20180003661A
Authority
KR
South Korea
Prior art keywords
substrate
short
outermost
contact
contact surface
Prior art date
Application number
KR1020160082308A
Other languages
English (en)
Other versions
KR102526508B1 (ko
Inventor
김인우
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020160082308A priority Critical patent/KR102526508B1/ko
Priority to US15/596,332 priority patent/US10018884B2/en
Priority to CN201710514016.8A priority patent/CN107561749B/zh
Publication of KR20180003661A publication Critical patent/KR20180003661A/ko
Priority to US16/001,209 priority patent/US10732469B2/en
Application granted granted Critical
Publication of KR102526508B1 publication Critical patent/KR102526508B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136204Arrangements to prevent high voltage or static electricity failures
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/133345Insulating layers
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/0203Particular design considerations for integrated circuits
    • H01L27/0248Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection
    • H01L27/0251Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices
    • H01L27/0288Particular design considerations for integrated circuits for electrical or thermal protection, e.g. electrostatic discharge [ESD] protection for MOS devices using passive elements as protective elements, e.g. resistors, capacitors, inductors, spark-gaps
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • H01L27/1244Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits for preventing breakage, peeling or short circuiting
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136259Repairing; Defects
    • G02F1/136272Auxiliary lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/06Handling electromagnetic interferences [EMI], covering emitted as well as received electromagnetic radiation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Theoretical Computer Science (AREA)
  • Geometry (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명은 정전기에 대한 내성이 강화된 액정 표시 장치에 관한 것으로, 서로 이격된 제 1 기판 및 제 2 기판; 제 1 기판과 상기 제 2 기판 사이의 액정층; 제 1 기판 상의 공통 라인; 제 2 기판 상의 공통 전극; 및 공통 라인과 공통 전극 사이에 위치한 복수의 쇼트부들을 포함하며; 복수의 쇼트부들 각각은 상기 공통 라인과 접촉된 접촉면을 가지며; 적어도 2개의 쇼트부들은 서로 다른 크기의 접촉면을 갖는다.

Description

액정 표시 장치{LIQUID DISPLAY DEVICE}
본 발명은 액정 표시 장치에 관한 것으로, 특히 정전기(electro static discharge)에 대한 내성이 강화된 액정 표시 장치에 대한 것이다.
액정 표시 장치(liquid crystal display, LCD)는 현재 가장 널리 사용되고 있는 평판 표시 장치(flat panel display, FPD) 중 하나로서 전극이 형성되어 있는 2개의 기판과 그 사이에 삽입되어 있는 액정층을 포함한다.
액정 표시 장치는 두 전극에 전압을 인가하여 액정층의 액정 분자들을 재배열시킴으로써 투과되는 빛의 양을 조절하는 표시 장치이다.
액정 표시 장치는 여러 가지 테스트 공정을 거쳐 완성된다. 이 테스트 공정은 액정 표시 장치의 정전기 내성 평가 공정을 포함한다. 이 공정 단계에서. 액정 표시 장치에 의도적으로 정전기가 인가된다. 액정 표시 장치의 정전기 내성이 낮을 경우, 그 인가된 정전기에 의해 액정 표시 장치의 박막 트랜지스터가 손상될 수 있다.
본 발명은 정전기에 대한 내성이 강화된 액정 표시 장치를 제공하는데 그 목적이 있다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 액정 표시 장치는, 서로 이격된 제 1 기판 및 제 2 기판; 제 1 기판과 상기 제 2 기판 사이의 액정층; 제 1 기판 상의 공통 라인; 제 2 기판 상의 공통 전극; 및 공통 라인과 공통 전극 사이에 위치한 복수의 쇼트부들을 포함하며; 복수의 쇼트부들 각각은 상기 공통 라인과 접촉된 접촉면 또는 공통 전극과 접촉된 접촉면을 가지며; 적어도 2개의 쇼트부들은 서로 다른 크기의 접촉면을 갖는다.
제 1 기판의 모서리에 근접한 쇼트부는 다른 쇼트부와 다른 크기의 접촉면을 갖는다.
제 1 기판의 모서리에 근접한 쇼트부는 다른 쇼트부보다 더 큰 크기의 접촉면을 갖는다.
복수의 쇼트부들과 공통 라인 사이에 위치하며, 복수의 쇼트부들과 공통 라인 간을 연결하기 위한 콘택홀을 갖는 절연막을 더 포함한다.
적어도 2개의 쇼트부들은 서로 다른 수의 콘택홀들을 통해 공통 라인에 연결된다.
복수의 쇼트부들은, 제 1 기판의 서로 마주보는 제 1 및 제 2 변들 중 상기 제 1 변에 더 근접하여 위치한 적어도 하나의 제 1 쇼트부; 및 제 1 및 제 2 변들 중 상기 제 2 변에 더 근접하게 위치한 적어도 하나의 제 2 쇼트부를 포함한다.
제 1 기판의 제 1 변의 패드부에 연결된 데이터 드라이버를 더 포함한다.
복수의 제 2 쇼트부들 중 서로로부터 가장 멀리 위치한 2개의 최외각 쇼트부들 중 적어도 하나는 그 2개의 최외각 쇼트부들을 제외한 나머지 쇼트부와 다른 접촉면을 갖는다.
적어도 하나의 최외각 쇼트부는 나머지 쇼트부보다 더 큰 접촉면을 갖는다.
복수의 쇼트부들과 공통 라인 사이에 위치하며, 복수의 쇼트부들과 공통 라인 간을 연결하기 위한 콘택홀을 갖는 절연막을 더 포함한다.
적어도 하나의 최외각 쇼트부는 나머지 쇼트부보다 더 많은 수의 콘택홀을 통해 상기 공통 라인과 접촉한다.
최외각 쇼트부들 중 어느 하나는 제 1 기판의 표시 영역을 정의하는 변들 중 제 1 변의 연장선과 교차한다.
최외각 쇼트부들 중 다른 하나는 표시 영역을 정의하는 변들 중 제 2 변의 연장선과 교차한다.
표시 영역의 제 1 변의 연장선 및 표시 영역의 제 2 변의 연장선은 각각 제 1 기판의 제 2 변과 교차한다.
최외각 쇼트부들 중 어느 하나는, 표시 영역을 정의하는 변들 중 제 1 기판의 제 2 변과 마주보는 제 3 변과 제 1 기판의 제 2 변 사이에 위치한 제 1 접촉부; 및 제 1 기판의 제 2 변, 표시 영역의 제 3 변의 연장선, 표시 영역의 제 1 변의 연장선, 제 1 기판의 변들 중 표시 영역의 제 1 변의 연장선과 마주보는 제 4 변에 의해 정의된 영역에 위치하는 제 2 접촉부를 포함한다.
최외각 쇼트부들 중 어느 하나의 제 1 접촉부는 나머지 쇼트부와 동일한 크기의 접촉면을 갖는다.
최외각 쇼트부들 중 다른 하나는, 표시 영역을 정의하는 변들 중 제 1 기판의 제 2 변과 마주보는 제 3 변과 제 1 기판의 제 2 변 사이에 위치한 제 1 접촉부; 및 제 1 기판의 제 2 변, 표시 영역의 제 3 변의 연장선, 표시 영역의 제 2 변의 연장선, 제 1 기판의 변들 중 표시 영역의 제 2 변의 연장선과 마주보는 제 4 변에 의해 정의된 영역에 위치하는 제 2 접촉부를 포함한다.
최외각 쇼트부들 중 다른 하나의 제 1 접촉부는 나머지 쇼트부와 동일한 크기의 접촉면을 갖는다.
제 2 쇼트부들은 상기 제 1 기판의 제 2 변의 양 단부에 근접할수록 더 큰 접촉면을 갖는다.
본 발명에 따른 액정 표시 장치는 다음과 같은 효과를 제공한다.
본 발명에 따른 액정 표시 장치는 공통 라인 및 그 공통 라인과 접촉하는 복수의 쇼트부들이 위치한 제 1 기판을 포함하는 바, 쇼트부들 중 제 1 기판의 하측의 양측 모서리에 위치한 최외각 쇼트부들은 다른 쇼트부들에 비하여 더 큰 접촉면을 갖는다. 따라서, 액정 표시 장치에 인가된 정전기는 최외각 쇼트부들을 통해 외부로 용이하게 방전될 수 있다. 그러므로, 정전기에 의한 스위칭 소자 등의 손상이 방지될 수 있다.
도 1은 본 발명의 실시예에 따른 액정 표시 장치를 나타낸 도면이다.
도 2는 도 1의 I-I`의 선을 따라 자른 단면도이다.
도 3은 도 2의 제 2 쇼트부군에 포함된 쇼트부들 중 최외각 쇼트부들을 제외한 어느 하나의 쇼트부 및 그 쇼트부의 주변에 대한 평면도이다.
도 4는 도 3의 I-I`의 선을 따라 자른 단면도이다.
도 5는 도 2의 제 1 최외각 쇼트부 및 그 제 1 최외각 쇼트부의 주변에 대한 평면도이다.
도 6은 도 5의 I-I`의 선을 따라 자른 단면도이다.
도 7은 도 2의 제 2 최외각 쇼트부 및 그 제 2 최외각 쇼트부의 주변에 대한 평면도이다.
도 8은 도 7의 I-I`의 선을 따라 자른 단면도이다.
도 9는 도 2의 제 1 최외각 쇼트부 및 그 제 1 최외각 쇼트부의 주변에 대한 다른 평면도이다.
도 10은 도 2의 제 2 최외각 쇼트부 및 그 제 1 최외각 쇼트부의 주변에 대한 다른 평면도이다.
도 11은 본 발명의 다른 실시예에 따른 액정 표시 장치를 나타낸 도면이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다. 따라서, 몇몇 실시예에서, 잘 알려진 공정 단계들, 잘 알려진 소자 구조 및 잘 알려진 기술들은 본 발명이 모호하게 해석되는 것을 피하기 위하여 구체적으로 설명되지 않는다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타내었다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다. 층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 있다고 할 때, 이는 다른 부분 "바로 위에" 있는 경우뿐 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다. 반대로 어떤 부분이 다른 부분 "바로 위에" 있다고 할 때에는 중간에 다른 부분이 없는 것을 뜻한다. 또한, 층, 막, 영역, 판 등의 부분이 다른 부분 "아래에" 있다고 할 때, 이는 다른 부분 "바로 아래에" 있는 경우뿐 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다. 반대로 어떤 부분이 다른 부분 "바로 아래에" 있다고 할 때에는 중간에 다른 부분이 없는 것을 뜻한다.
공간적으로 상대적인 용어인 "아래(below)", "아래(beneath)", "하부(lower)", "위(above)", "상부(upper)" 등은 도면에 도시되어 있는 바와 같이 하나의 소자 또는 구성 요소들과 다른 소자 또는 구성 요소들과의 상관관계를 용이하게 기술하기 위해 사용될 수 있다. 공간적으로 상대적인 용어는 도면에 도시되어 있는 방향에 더하여 사용시 또는 동작시 소자의 서로 다른 방향을 포함하는 용어로 이해되어야 한다. 예를 들면, 도면에 도시되어 있는 소자를 뒤집을 경우, 다른 소자의 "아래(below)"또는 "아래(beneath)"로 기술된 소자는 다른 소자의 "위(above)"에 놓여질 수 있다. 따라서, 예시적인 용어인 "아래"는 아래와 위의 방향을 모두 포함할 수 있다. 소자는 다른 방향으로도 배향될 수 있고, 이에 따라 공간적으로 상대적인 용어들은 배향에 따라 해석될 수 있다.
본 명세서에서 어떤 부분이 다른 부분과 연결되어 있다고 할 때, 이는 직접적으로 연결되어있는 경우뿐 아니라, 그 중간에 다른 소자를 사이에 두고 전기적으로 연결되어 있는 경우도 포함한다. 또한, 어떤 부분이 어떤 구성 요소를 포함한다고 할 때, 이는 특별히 그에 반대되는 기재가 없는 한 다른 구성요소를 제외하는 것이 아니라 다른 구성요소를 더 포함할 수 있는 것을 의미한다.
본 명세서에서 제 1, 제 2, 제 3 등의 용어는 다양한 구성 요소들을 설명하는데 사용될 수 있지만, 이러한 구성 요소들은 상기 용어들에 의해 한정되는 것은 아니다. 상기 용어들은 하나의 구성 요소를 다른 구성 요소들로부터 구별하는 목적으로 사용된다. 예를 들어, 본 발명의 권리 범위로부터 벗어나지 않고, 제 1 구성 요소가 제 2 또는 제 3 구성 요소 등으로 명명될 수 있으며, 유사하게 제 2 또는 제 3 구성 요소도 교호적으로 명명될 수 있다.
다른 정의가 없다면, 본 명세서에서 사용되는 모든 용어(기술 및 과학적 용어를 포함)는 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 공통적으로 이해될 수 있는 의미로 사용될 수 있을 것이다. 또 일반적으로 사용되는 사전에 정의되어 있는 용어들은 명백하게 특별히 정의되어 있지 않은 한 이상적으로 또는 과도하게 해석되지 않는다.
이하, 도 1 내지 도 11을 참조로 본 발명에 따른 액정 표시 장치를 상세히 설명하면 다음과 같다.
도 1은 본 발명의 실시예에 따른 액정 표시 장치를 나타낸 도면이고, 도 2는 도 1의 I-I`의 선을 따라 자른 단면도이다.
본 발명의 액정 표시 장치는, 도 1 및 도 2에 도시된 바와 같이, 제 1 기판(301), 제 2 기판(302), 액정층(333), 데이터 드라이버(136), 게이트 드라이버(126) 및 회로 기판(168)을 포함한다.
제 1 기판(301)은 표시 영역(AR1) 및 비표시 영역(AR2)을 갖는다. 비표시 영역(AR2)은 표시 영역(AR1)을 둘러싼다.
복수의 게이트 라인들(GL1 내지 GLi), 복수의 데이터 라인들(DL1 내지 DLj), 복수의 화소(PX)들은 제 1 기판(301)의 표시 영역(AR1)에 위치한다.
게이트 라인들(GL1 내지 GLi)은 비표시 영역(AR2)으로 연장되어 게이트 드라이버(126)에 접속된다.
게이트 라인들(GL1 내지 GLi)은 게이트 드라이버(126)에 의해 구동된다. 게이트 드라이버(126)는, 도 1에 도시된 바와 같이, 제 1 기판(301)의 비표시 영역(AR2)에 위치할 수 있다. 예를 들어, 게이트 드라이버(126)는 공통 라인(166)과 표시 영역(AR1) 사이의 비표시 영역(AR2) 부분에 위치할 수 있다. 도시되지 않았지만, 게이트 드라이버(126)는 차광층(376)과 중첩한다.
데이터 라인들(DL1 내지 DLj)은 게이트 라인들(GL1 내지 GLi)과 교차한다. 데이터 라인들(DL1 내지 DLj)은 비표시 영역(AR2)으로 연장되어 데이터 드라이버(136)에 접속된다.
데이터 드라이버(136)는 복수의 데이터 구동 집적회로(147)들을 포함한다. 데이터 구동 집적회로(147)들은 타이밍 컨트롤러로부터 디지털 영상 데이터 신호들 및 데이터 제어신호를 공급받는다. 데이터 구동 집적회로(147)들은 데이터 제어신호에 따라 디지털 영상 데이터 신호들을 샘플링한 후에, 매 수평기간마다 한 수평 라인에 해당하는 샘플링 영상 데이터 신호들을 래치하고 래치된 영상 데이터 신호들을 데이터 라인들(DL1 내지 DLj)에 공급한다. 즉, 데이터 구동 집적회로(147)들은 타이밍 컨트롤러로부터의 디지털 영상 데이터 신호들을 전원 공급부(도시되지 않음)로부터 입력되는 감마전압을 이용하여 아날로그 영상 신호들로 변환하여 데이터 라인들(DL1 내지 DLj)로 공급한다.
각 데이터 구동 집적회로(147)는 데이터 캐리어(146)에 실장(mount)된다. 데이터 캐리어(146)들은 회로 기판(168)과 제 1 기판(301) 사이에 접속된다. 예를 들어, 데이터 캐리어(146)들 각각은 회로 기판(168)과 제 1 기판(301)의 비표시 영역(AR2) 사이에 전기적으로 연결될 수 있다. 데이터 캐리어(146)는 데이터 테이프 캐리어 패키지(Tape Carrier Package)일 수 있다.
회로 기판(168)에 전술된 타이밍 컨트롤러 및 전원 공급부가 위치할 수 있는 바, 데이터 캐리어(146)는 타이밍 컨트롤러 및 전원 공급부로부터의 각종 신호들을 데이터 구동 집적회로(147)로 전송하는 입력 배선들과 그 데이터 구동 집적회로(147)로부터 출력된 영상 데이터 신호들을 해당 데이터 라인들로 전송하는 출력 배선들을 포함한다. 한편, 적어도 하나의 캐리어(146)는 타이밍 컨트롤러 및 전원 공급부로부터의 각종 신호들을 게이트 드라이버(236)로 전송하기 위한 보조 배선들을 더 포함할 수 있는 바, 이 보조 배선들은 제 1 기판(301)에 위치한 패널 배선들에 연결된다. 이 패널 배선들은 보조 배선들과 게이트 드라이버(126)를 서로 연결한다. 패널 배선들은 라인-온-글라스(line-on-glass) 방식으로 제 1 기판(301)의 비표시 영역(AR2)에 배치될 수 있다.
공통 라인(166)은, 도 1에 도시된 바와 같이, 제 1 기판(301)의 비표시 영역(AR2)에 위치한다. 공통 라인(166)은 표시 영역(AR1)을 둘러싸는 형상을 가질 수 있다. 예를 들어, 공통 라인(166)의 일부는 표시 영역(AR1)과 제 1 기판(301)의 좌측 변 사이의 비표시 영역(AR2)에 위치하며, 공통 라인(166)의 다른 일부는 표시 영역(AR1)과 제 1 기판(301)의 우측 변 사이의 비표시 영역(AR2)에 위치하며, 공통 라인(166)의 또 다른 일부는 표시 영역(AR1)과 제 1 기판(301)의 상측 변 사이의 비표시 영역(AR2)에 위치하며, 그리고 공통 라인(166)의 또 다른 일부는 표시 영역(AR1)과 제 1 기판(301)의 하측 변 사이의 비표시 영역(AR2)에 위치할 수 있다.
공통 라인(166)은 전술된 전원 공급부로부터 공통 전압(Vcom)을 공급받는다. 이를 위해, 공통 라인(166)은 데이터 캐리어(146)에 위치한 신호 전송 라인을 통해 전원 공급부에 연결될 수 있다.
복수의 화소(PX)들은 표시 영역(AR1)에 위치한다. 화소(PX)들은 행렬 형태로 배열된다. 화소(PX)들은 적색 영상을 표시하는 적색 화소, 녹색 영상을 표시하는 녹색 화소, 청색 영상을 표시하는 청색 화소를 포함할 수 있다. 이때, 인접한 적색 화소, 녹색 화소 및 청색 화소는 하나의 단위 영상을 표시하기 위한 단위 화소일 수 있다. 단위 화소는 백색을 표시하는 백색 화소를 더 포함할 수 있다.
제 n 수평라인(n은 1 내지 i 중 어느 하나)을 따라 배열된 j개의 화소(PX)들(이하, 제 n 수평라인 화소들)은 제 1 내지 제 j 데이터 라인들(DL1 내지 DLj) 각각에 개별적으로 접속된다. 아울러, 이 제 n 수평라인 화소들은 제 n 게이트 라인에 공통으로 접속된다. 이에 따라, 제 n 수평라인 화소들은 제 n 게이트 신호를 공통으로 공급받는다. 즉, 동일 수평라인 상에 배열된 j개의 화소들은 모두 동일한 게이트 신호를 공급받지만, 서로 다른 수평라인 상에 위치한 화소들은 서로 다른 게이트 신호를 공급받는다.
하나의 화소(PX)는 화소 전극(PE), 스위칭 소자(TFT), 액정용량 커패시터(Clc) 및 보조용량 커패시터(Cst)를 포함한다.
스위칭 소자(TFT)는 게이트 라인(GL1), 데이터 라인(DL1) 및 화소 전극(PE)에 연결된다. 예를 들어, 스위칭 소자(TFT)의 게이트 전극은 게이트 라인(GL1)에 연결되고, 스위칭 소자(TFT)의 소스 전극은 데이터 라인(DL1)에 연결되고, 스위칭 소자(TFT)의 드레인 전극은 화소 전극(PE)에 연결된다. 스위칭 소자(TFT)는 박막 트랜지스터(Thin Film Transistor)일 수 있다.
스위칭 소자(TFT)는 게이트 라인(GL1)으로부터의 게이트 신호에 따라 제어되며, 데이터 라인(DL1)과 화소 전극(PE) 사이에 접속된다. 스위칭 소자(TFT)는 게이트 라인(GL1)으로부터 제공된 게이트 신호의 게이트 고전압에 의해 턴-온되며, 턴-온시 데이터 라인(DL1)으로부터의 영상 데이터 전압을 화소 전극(PE)으로 인가한다. 한편, 스위칭 소자(TFT)는 게이트 라인(GL1)으로부터 게이트 신호의 게이트 저전압에 의해 턴-오프된다.
액정용량 커패시터(Clc)는 화소 전극(PE)과 공통 전극(330) 사이에 형성된다. 액정용량 커패시터(Clc)는 화소 전극(PE)에 접속된 제 1 전극과, 공통 전극(330)에 접속된 제 2 전극과, 제 1 전극과 제 2 전극 사이에 위치한 액정층을 포함한다. 액정용량 커패시터(Clc)의 제 1 전극은 화소 전극(PE)의 일부일 수 있고, 액정용량 커패시터(Clc)의 제 2 전극은 공통 전극(330)의 일부일 수 있다. 공통 전극(330)으로 공통 전압(Vcom)이 인가된다.
보조용량 커패시터(Cst)는 화소 전극(PE)과 유지 전극(751) 사이에 형성된다. 보조용량 커패시터(Cst)는 화소 전극(PE)에 접속된 제 1 전극과, 유지 전극(751)에 접속된 제 2 전극과, 보조용량 커패시터(Cst)의 제 1 전극과 보조용량 커패시터(Cst)의 제 2 전극 사이에 위치한 유전체를 포함한다. 유전체는 적어도 하나의 절연막을 포함한다. 보조용량 커패시터(Cst)의 제 1 전극은 화소 전극(PE)의 일부일 수 있고, 보조용량 커패시터(Cst)의 제 2 전극은 유지 전극(751)의 일부일 수 있다. 유지 전극(751)으로 유지 전압(Vcst)이 인가된다. 유지 전압(Vcst)은 공통 전압(Vcom)과 동일한 전압일 수 있다.
액정층(333)은 제 1 기판(301)과 제 2 기판(302) 사이에 위치한다. 액정층(333)은 음의 유전 이방성을 가지며 수직 배향된 액정 분자들을 포함할 수 있다. 이와 달리, 액정층(333)은 광중합 물질을 포함할 수 있는 바, 이때 광중합 물질은 반응성 모노머(reactive monomer) 또는 반응성 메조겐(reactive mesogen)일 수 있다.
도 2에 도시된 바와 같이, 게이트 전극(GE) 및 공통 라인(166)은 제 1 기판(301) 상에 위치한다. 게이트 전극(GE)은 게이트 라인으로부터 돌출된 형상을 가질 수 있다. 게이트 전극(GE)은 게이트 라인과 일체로 이루어질 수 있다. 게이트 전극(GE)은 게이트 라인의 일부일 수도 있다.
게이트 전극(GE) 및 공통 라인(166) 중 적어도 하나는 알루미늄(Al)이나 알루미늄 합금과 같은 알루미늄 계열의 금속, 또는 은(Ag)이나 은 합금과 같은 은 계열의 금속, 또는 구리(Cu)나 구리 합금과 같은 구리 계열의 금속, 또는 몰리브덴(Mo)이나 몰리브덴 합금과 같은 몰리브덴 계열의 금속으로 만들어질 수 있다. 이와 달리, 게이트 전극(GE) 및 공통 라인(166) 중 적어도 하나는, 크롬(Cr), 탄탈륨(Ta) 및 티타늄(Ti) 중 어느 하나로 만들어질 수 있다. 이와 달리, 게이트 라인(GL), 게이트 전극(GE) 및 공통 라인(166) 중 적어도 하나는 물리적 성질이 다른 적어도 두 개의 도전막을 포함하는 다중막 구조를 가질 수도 있다.
게이트 절연막(311)은, 도 2에 도시된 바와 같이, 게이트 전극(GE) 및 공통 라인(166) 상에 위치한다. 게이트 절연막(311)은 그 게이트 전극(GE) 및 공통 라인(166)을 포함한 제 1 기판(301)의 전면(全面)에 위치할 수 있다. 도 2에 도시된 바와 같이, 게이트 절연막(311)은 공통 라인(166) 상에 위치한 홀(이하, 제 1 홀)을 갖는다.
게이트 절연막(311)은 질화 규소(SiNx) 또는 산화 규소(SiOx) 등으로 만들어질 수 있다. 게이트 절연막(311)은 물리적 성질이 다른 적어도 두 개의 절연층들을 포함하는 다중막 구조를 가질 수 있다.
반도체층(321)은 게이트 절연막(311) 상에 위치한다. 반도체층(321)은 게이트 전극(GE), 소스 전극(SE) 및 드레인 전극(DE)과 중첩한다. 반도체층(321)은 비정질 규소 또는 다결정 규소 등으로 만들어질 수 있다.
소스 전극(SE)은 반도체층(321) 상에 위치한다. 도시되지 않았지만, 소스 전극(SE)은 게이트 절연막(311) 상에 더 위치할 수 있다. 소스 전극(SE)은 반도체층(321) 및 게이트 전극(GE)과 중첩한다. 소스 전극(SE)은 데이터 라인으로부터 돌출된 형상을 가질 수 있다. 소스 전극(SE)은 데이터 라인과 일체로 이루어질 수 있다. 소스 전극(SE)은 데이터 라인의 일부일 수도 있다.
소스 전극(SE)은 몰리브덴, 크롬, 탄탈륨 및 티타늄 등 내화성 금속(refractory metal) 또는 이들의 합금으로 만들어질 수 있다. 소스 전극(SE)은 내화성 금속막과 저저항 도전막을 포함하는 다중막 구조를 가질 수 있다. 다중막 구조의 예로는 크롬 또는 몰리브덴(또는 몰리브덴 합금) 하부막과 알루미늄 (또는 알루미늄 합금) 상부막의 이중막, 몰리브덴 (또는 몰리브덴 합금) 하부막과 알루미늄 (또는 알루미늄 합금) 중간막과 몰리브덴 (또는 몰리브덴 합금) 상부막의 삼중막을 들 수 있다. 한편, 소스 전극(SE)은 이외에도 여러 가지 다양한 금속 또는 도전체로 만들어질 수 있다.
드레인 전극(DE)은 소스 전극(SE)으로부터 소정 간격 이격되어 반도체층(321) 상에 위치한다. 도시되지 않았지만, 드레인 전극(DE)은 게이트 절연막(311) 상에 더 위치할 수 있다. 드레인 전극(DE)은 반도체층(321) 및 게이트 전극(GE)과 중첩한다. 드레인 전극(DE)과 소스 전극(SE) 사이에 스위칭 소자(TFT)의 채널 영역이 위치한다. 드레인 전극(DE)은 전술된 소스 전극(SE)과 동일한 물질 및 구조(다중막 구조)를 가질 수 있다. 드레인 전극(DE)과 소스 전극(SE)은 동일한 공정으로 동시에 만들어질 수 있다.
스위칭 소자(TFT)는 제 1 저항성 접촉층(321a) 및 제 2 저항성 접촉층(321b)을 더 포함할 수 있다.
제 1 저항성 접촉층(321a)은 반도체층(321)과 소스 전극(SE) 사이에 위치한다. 제 1 저항성 접촉층(321a)은 반도체층(321)과 소스 전극(SE) 간의 계면 저항을 낮춘다.
제 1 저항성 접촉층(321a)은 인(phosphorus) 또는 인화 수소(PH3)와 같은 n형 불순물 이온이 고농도로 도핑되어 있는 n+ 수소화 비정질 규소와 같은 물질로 만들어지거나 실리사이드(silicide)로 만들어질 수 있다.
제 2 저항성 접촉층(321b)은 반도체층(321)과 드레인 전극(DE) 사이에 위치한다. 제 2 저항성 접촉층(321b)은 반도체층(321)과 드레인 전극(DE) 간의 계면 저항을 낮춘다. 제 2 저항성 접촉층(321b)은 전술된 제 1 저항성 접촉층(321a)과 동일한 물질 및 구조(다중막 구조)를 가질 수 있다. 제 2 저항성 접촉층(321b)과 제 1 저항성 접촉층(321a)은 동일한 공정으로 동시에 만들어질 수 있다.
도시되지 않았지만, 반도체층(321)은 게이트 절연막(311)과 소스 전극(SE) 사이에 더 위치할 수 있다. 또한, 반도체층(321)은 게이트 절연막(311)과 드레인 전극(DE) 사이에 더 위치할 수 있다. 여기서, 게이트 절연막(311)과 소스 전극(SE) 사이에 위치한 반도체층을 제 1 추가 반도체층으로 정의하고, 게이트 절연막(311)과 드레인 전극(DE) 사이에 위치한 반도체층을 제 2 추가 반도체층으로 정의한다. 이때, 전술된 제 1 저항성 접촉층(321a)은 제 1 추가 반도체층과 소스 전극(SE) 사이에 더 위치할 수 있으며, 전술된 제 2 저항성 접촉층(321b)은 제 2 추가 반도체층과 드레인 전극(DE) 사이에 더 위치할 수 있다.
또한, 도시되지 않았지만, 반도체층(321)은 게이트 절연막(311)과 데이터 라인 사이에 더 위치할 수 있다. 여기서, 게이트 절연막(311)과 데이터 라인 사이에 위치한 반도체층을 제 3 추가 반도체층으로 정의한다. 이때, 전술된 제 1 저항성 접촉층(321a)은 제 3 추가 반도체층과 데이터 라인 사이에 더 위치할 수 있다.
보호막(320)은 소스 전극(SE), 드레인 전극(DE) 및 게이트 절연막(311) 상에 위치한다. 보호막(320)은 소스 전극(SE), 드레인 전극(DE) 및 게이트 절연막(311)을 포함한 제 1 기판(301)의 전면(全面)에 위치할 수 있다. 보호막(320)은 드레인 전극(DE) 상에 위치한 홀(이하, 제 2 홀)을 갖는다. 또한, 보호막(320)은 전술된 제 1 홀 상에 위치한 홀(이하, 제 3 홀)을 갖는다.
보호막(320)은 질화 규소(SiNx) 또는 산화 규소(SiOx)와 같은 무기 절연물로 만들어질 수 있는 바, 이와 같은 경우 그 무기 절연물질로서 감광성(photosensitivity)을 가지며 유전 상수(dielectric constant)가 약 4.0인 것이 사용될 수 있다. 이와 달리, 보호막(320)은 하부 무기막과 상부 유기막의 이중막 구조를 가질 수도 있다. 보호막(320)의 두께는 약 5000Å 이상일 수 있고, 약 6000 Å 내지 약 8000 Å 일 수 있다.
컬러 필터(354)는 수직적으로 보호막(320) 상에 위치한다. 컬러 필터(354)는 평면적으로 화소(PX)의 출광 영역(111)에 대응되게 위치한다. 이때, 컬러 필터(354)의 일부는 출광 영역(111)의 외부로 더 연장되어 차광 영역에 위치할 수 있다. 예를 들어, 컬러 필터(354)의 가장자리는 차광 영역에 위치할 수 있다. 차광 영역에 위치한 컬러 필터(354)의 가장자리는 수직적으로 드레인 전극(DE)과 중첩할 수 있다. 컬러 필터(354)는 전술된 제 2 홀 상에 위치한 홀(이하, 제 4 홀)을 갖는다.
캡핑층(391)은 컬러 필터(354) 및 보호막(320) 상에 위치한다. 캡핑층(391)은 컬러 필터(354)의 염료가 액정층(333)으로 확산되지 않도록 방지한다. 캡핑층(391)은 제 4 홀 상에 위치한 홀(이하, 제 5 홀)을 갖는다. 또한, 캡핑층(391)은 제 3 홀 상에 위치한 제 6 홀을 갖는다. 캡핑층(391)은 질화 실리콘 또는 산화 실리콘 등으로 이루어질 수 있다.
화소 전극(PE)은 수직적으로 캡핑층(391) 상에 위치한다. 화소 전극(PE)은 평면적으로 출광 영역(111)에 대응되게 위치한다. 화소 전극(PE)의 일부는 출광 영역(111)의 외부로 연장되어 차광 영역에 위치한다. 예를 들어, 화소 전극(PE)의 가장자리는 차광 영역에 위치한다. 화소 전극(PE)은 드레인 콘택홀(901)을 통해 드레인 전극(DE)에 연결된다. 다시 말하여, 화소 전극(PE)은 차광 영역에서 드레인 콘택홀(901)을 통해 드레인 전극(DE)에 연결된다. 드레인 콘택홀(901)은 전술된 제 2 홀, 제 4 홀 및 제 5 홀을 포함한다.
화소 전극(PE)은 ITO(Indium tin oxide) 또는 IZO(Indium zinc oxide) 등의 투명한 도전 물질로 만들어질 수 있다. 이때, ITO는 다결정 또는 단결정의 물질일 수 있다. IZO 역시 다결정 또는 단결정의 물질일 수 있다. 이와 달리, IZO는 비정질(amorphous) 물질일 수 있다.
차광층(376)은 제 2 기판(302) 상에 위치한다. 차광층(376)은 화소(PX)의 출광 영역(111)을 정의한다. 차광층(376)은 출광 영역(111)을 제외한 영역(즉, 차광 영역)에서 광이 출광되는 것을 차단한다. 이를 위해, 차광층(376)은 차광 영역에 위치한다. 예를 들어, 차광층(376)은 차광 영역에 대응되게 제 2 기판(302) 상에 위치한다.
오버 코트층(343; overcoat layer)은 차광층(376) 및 제 2 기판(302) 상에 위치한다. 오버 코트층(343)은 차광층(376)과 제 2 기판(302) 간의 높낮이 차를 제거한다. 다시 말하여, 오버 코트층(343)은 제 2 기판(302)을 평탄화한다. 오버 코트층(343)은 유기막 재질로 이루어질 수 있다.
공통 전극(330)은 오버 코트층(343) 상에 위치한다. 공통 전극(330)은 화소 전극(PE)과 동일한 물질로 만들어질 수 있다. 한편, 화소 전극(PE)이 IZO 물질로 제조될 때, 공통 전극(330)은 ITO로 제조될 수 있다.
메인 컬럼 스페이서(472a) 및 서브 컬럼 스페이서(472b)는 공통 전극(330) 상에 위치한다. 메인 컬럼 스페이서(472a)는 서브 컬럼 스페이서(472b)보다 더 높은 두께를 갖는다.
쇼트부(888)는, 도 1에 도시된 바와 같이 공통 라인(330) 상에 위치한다. 본 발명의 액정 표시 장치는 적어도 2개의 쇼트부(888)들을 포함할 수 있는 바, 도 1에는 하나의 예로서 18개의 쇼트부(888)들을 포함하는 액정 표시 장치가 도시되어 있다.
18개의 쇼트부(888)들 중 인접한 9개의 쇼트부들(이하, 제 1 쇼트부군(561))은 제 1 기판(301)의 상측 변과 표시 영역(AR1) 사이에 위치하며, 인접한 나머지 9개의 쇼트부들(이하, 제 2 쇼트부군(562))은 제 1 기판(301)의 하측 변과 표시 영역(AR1) 사이에 위치한다. 제 1 쇼트부군(561)에 포함된 9개의 쇼트부(888)들은 제 1 기판(301)의 하측 변보다 상측 변에 보다 더 근접하여 위치하며, 제 2 쇼트부군(562)에 포함된 9개의 쇼트부(888)들은 그 제 1 기판(301)의 상측 변보다 하측 변에 더 근접하여 위치한다.
쇼트부(888)는, 도 2에 도시된 바와 같이, 공통 라인(166)과 공통 전극(330) 사이에 위치한다. 쇼트부(888)의 일측은 공통 라인(166)과 접촉하며, 쇼트부(888)의 타측은 공통 전극(330)과 접촉한다. 쇼트부(888)의 일측은 공통 콘택홀(902)을 통해 공통 라인(166)과 접촉한다. 공통 콘택홀(902)은 전술된 제 1 홀, 제 3 홀 및 제 6 홀을 포함한다. 여기서, 쇼트부(888) 중 공통 라인(166)과 접촉하는 부분을 그 쇼트부(888)의 접촉면으로 정의하자.
전술된 복수의 쇼트부(888)들 중 적어도 2개의 쇼트부들은 서로 다른 크기의 접촉면을 가질 수 있다. 다시 말하여, 전술된 복수의 쇼트부(888)들 중 적어도 2개의 쇼트부들은 서로 다른 면적(접촉 면적)의 접촉면을 가질 수 있다. 하나의 예로서, 복수의 쇼트부(888)들 중 제 1 기판(301)의 모서리에 근접하여 위치한 쇼트부의 접촉면은 다른 쇼트부의 접촉면과 다른 크기를 가질 수 있다. 구체적인 예로서, 복수의 쇼트부(888)들 중 제 1 기판(301)의 각 모서리에 근접하여 위치한 쇼트부의 접촉면은 다른 쇼트부의 접촉면보다 더 클 수 있다. 더욱 구체적인 예로서, 각 모서리에 근접한 쇼트부의 접촉면은 다른 쇼트부의 접촉면의 1.2배 내지 2배의 크기를 가질 수 있다.
전술된 바와 같은 예를 도 1을 통해 더 구체적으로 살펴보면 다음과 같다. 먼저, 제 2 쇼트부군(562)에 포함된 9개의 쇼트부(888)들 중 서로로부터 가장 멀리 위치한 2개의 쇼트부들 각각을 제 1 최외각 쇼트부(888L) 및 제 2 최외곽 쇼트부(888R)로 정의하자. 이때, 제 1 최외각 쇼트부(888L) 및 제 2 최외각 쇼트부(888R) 중 적어도 하나는 그 2개의 최외각 쇼트부들(888L, 888R)을 제외한 나머지 쇼트부와 다른 크기의 접촉면을 가질 수 있다. 구체적인 예로서, 제 1 최외각 쇼트부(888L)의 접촉면은 어느 하나의 나머지 쇼트부(888C)의 접촉면보다 더 클 수 있다. 다시 말하여, 제 1 최외각 쇼트부(888L)와 공통 라인(166) 간의 접촉면의 면적은 쇼트부(888C)와 공통 라인(166) 간의 접촉면의 면적보다 더 클 수 있다. 또한, 제 2 최외각 쇼트부(888R)의 접촉면은 쇼트부(888C)의 접촉면보다 더 클 수 있다. 다시 말하여, 제 2 최외각 쇼트부(888R)와 공통 라인(160) 간의 접촉면의 면적은 쇼트부(888C)와 공통 라인(166) 간의 접촉면의 면적보다 더 클 수 있다. 한편, 제 1 최외각 쇼트부(888L)의 접촉면은 제 2 최외각 쇼트부(888R)의 접촉면과 동일한 크기를 가질 수 있다.
마찬가지로, 제 1 쇼트부군(561)에 포함된 9개의 쇼트부(888)들 중 서로로부터 가장 멀리 위치한 2개의 쇼트부들 각각을 제 1 최외각 쇼트부(888L`)및 제 2 최외각 쇼트부(888R`)로 정의하자. 제 1 최외각 쇼트부(888L`) 및 제 2 최외각 쇼트부(888R`) 중 적어도 하나는 그 2개의 최외각 쇼트부들(888L`, 888R`)을 제외한 나머지 쇼트부와 다른 접촉면을 가질 수 있다. 구체적인 예로서, 제 1 최외각 쇼트부(888L`) 및 제 2 최외각 쇼트부(888R`)의 접촉면은 어느 하나의 나머지 쇼트부(888C`)의 접촉면보다 더 클 수 있다.
제 1 쇼트부군(561)의 제 1 최외각 쇼트부(888L), 제 1 쇼트부군(561)의 제 2 최외각 쇼트부(888R), 제 2 쇼트부군(562)의 제 1 최외각 쇼트부(888L`) 및 제 2 쇼트부군(562)의 제 2 최외각 쇼트부(888R`)는 서로 동일한 크기의 접촉면을 가질 수 있다. 또한, 전술된 최외각 쇼트부들(888L, 888R, 888L`, 888R`)을 제외한 나머지 쇼트부들은 서로 동일한 크기의 접촉면을 가질 수 있다. 이들 나머지 쇼트부들은 전술된 최외각 쇼트부들(888L, 888R, 888L`, 888R`)보다 더 작은 접촉면을 갖는다.
한편, 본 발명의 액정 표시 장치는, 도 1에 도시된 바와 같이, 제 1 및 제 2 보조 쇼트부들(888LL, 888RR)을 더 포함할 수 있다. 제 1 보조 쇼트부(888LL)는 전술된 제 1 쇼트부군(561)의 제 1 최외각 쇼트부(888L`)보다 제 1 기판(301)의 상부 좌측 모서리에 더 근접하여 위치하며, 제 2 보조 쇼트부(888RR)는 전술된 제 1 쇼트부군(561)의 제 2 최외각 쇼트부(888R`)보다 제 1 기판(301)의 상부 우측 모서리에 더 근접하여 위치한다.
제 1 보조 쇼트부(888LL)는 전술된 제 1 쇼트부군(561)의 제 1 최외각 쇼트부(888L`)와 동일한 크기의 접촉면을 가질 수 있으며, 제 2 보조 쇼트부(888RR)는 전술된 제 1 쇼트부군(561)의 제 2 최외각 쇼트부(888R`)와 동일한 크기의 접촉면을 가질 수 있다.
한편, 제 1 쇼트부군(561)의 제 1 최외각 쇼트부(888L`)는 제 1 보조 쇼트부(888LL)의 위치로 옮겨질 수 있으며, 제 1 쇼트부군(561)의 제 2 최외각 쇼트부(888R`)는 제 2 보조 쇼트부(888RR)의 위치로 옮겨질 수 있다. 이와 같은 경우, 제 1 및 제 2 보조 쇼트부들(888LL, 888RR)은 생략될 수 있다.
전술된 쇼트부(888)의 접촉면을 그 쇼트부(888)의 제 1 접촉면으로 재정의하고, 그 쇼트부(888) 중 공통 전극(330)과 접촉하는 부분을 그 쇼트부(888)의 제 2 접촉면으로 정의할 때, 복수의 쇼트부(888)들 중 제 1 기판(301)의 모서리에 근접하여 위치한 쇼트부의 제 2 접촉면은 다른 쇼트부의 제 2 접촉면과 다른 크기를 가질 수 있다. 구체적인 예로서, 복수의 쇼트부(888)들 중 제 1 기판(301)의 각 모서리에 근접하여 위치한 쇼트부의 제 2 접촉면은 다른 쇼트부의 제 2 접촉면보다 더 클 수 있다. 다시 말하여, 최외각 쇼트부의 제 2 접촉면은 나머지 쇼트부의 제 2 접촉면보다 더 큰 크기를 가질 수 있다. 이와 같이, 각 쇼트부의 제 2 접촉면도 전술된 쇼트부의 제 1 접촉면(즉, 접촉면)과 동일한 특성을 가질 수 있다.
쇼트부(888)는 은(Ag)을 포함할 수 있다. 예를 들어, 쇼트부(888)는 은으로 제조될 수 있다.
실링(sealing)부(155)는, 도 2에 도시된 바와 같이, 비표시 영역(AR2)에 위치한다. 실링부(155)는 표시 영역(AR1)을 둘러싼다. 실링부(155)는 쇼트부(888)의 일부를 중첩할 수 있다. 실링부(155)는 제 1 기판(301)에 위치한 공통 라인(166)을 따라 위치한다. 또한, 실링부(155)는 데이터 라인들(DL1 내지 DLj)의 각 연장부와 교차한다. 실링부(166)는 폐곡선 형상을 갖는다.
도 3은 도 2의 제 2 쇼트부군에 포함된 쇼트부들 중 최외각 쇼트부들을 제외한 어느 하나의 쇼트부 및 그 쇼트부의 주변에 대한 평면도이고, 도 4는 도 3의 I-I`의 선을 따라 자른 단면도이다.
쇼트부(888C)는, 도 3 및 도 4에 도시된 예와 같이, 적어도 하나의 공통 콘택홀(902)을 통해 공통 라인(166)과 접촉할 수 있다. 예를 들어, 쇼트부(888C)는 10개의 공통 콘택홀(902)들을 통해 공통 라인(166)과 접촉할 수 있다. 쇼트부(888C)의 접촉면의 크기는 공통 콘택홀(902)의 개수 및 크기에 비례한다.
도 3에 도시된 표시 영역(AR1)의 변은 도 1과 달리 실선으로 도시되어 있는 바, 이는 도 3에서 표시 영역(AR1)의 변과 그 주변의 외곽 점선이 구분될 수 있도록 하기 위해 그렇게 그려진 것이다.
도 5는 도 2의 제 1 최외각 쇼트부 및 그 제 1 최외각 쇼트부의 주변에 대한 평면도이고, 도 6은 도 5의 I-I`의 선을 따라 자른 단면도이다.
제 1 최외각 쇼트부(888L)는, 도 5 및 도 6에 도시된 예와 같이, 적어도 하나의 공통 콘택홀(902)을 통해 공통 라인(166)과 접촉할 수 있다. 예를 들어, 제 1 최외각 쇼트부(888L)는 12개의 공통 콘택홀(902)들을 통해 공통 라인(166)과 접촉할 수 있다. 제 1 최외각 쇼트부(888L)의 접촉면의 크기는 공통 콘택홀(902)의 개수 및 크기에 비례한다.
도 5에 도시된 표시 영역(AR1)의 변은 도 1과 달리 실선으로 도시되어 있는 바, 이는 도 5에서 표시 영역(AR1)의 변과 그 주변의 외곽 점선이 구분될 수 있도록 하기 위해 그렇게 그려진 것이다.
도 3에 도시된 쇼트부(888C)와 공통 라인(166) 사이에 배치된 공통 콘택홀(902)의 크기가 도 5에 도시된 제 1 최외각 쇼트부(888L)와 공통 라인(166) 사이에 배치된 공통 콘택홀(902)의 크기와 동일할 때, 상대적으로 더 많은 수의 공통 콘택홀(902)들을 통해 공통 라인(166)에 연결된 제 1 최외각 쇼트부(888L)는 쇼트부(888C)보다 더 큰 접촉면을 갖는다.
한편, 제 1 최외각 쇼트부(888L)는, 도 5에 도시된 바와 같이, 제 1 연장선(VLL)과 교차할 수 있다. 제 1 연장선(VLL)은 표시 영역(AR1)을 정의하는 4개의 변들 중 어느 하나의 변(552; 이하, 표시 영역(AR1)의 좌측 변)으로부터 연장된 가상의 선이다. 표시 영역(AR1)의 좌측 변(552)은 제 1 기판(301)의 좌측 변(752)과 마주본다. 제 1 연장선(VLL)은 제 1 기판(301)의 하측 변(751)과 교차한다.
제 1 최외각 쇼트부(888L)는 제 1 접촉부(81L) 및 제 2 접촉부(82L)를 포함할 수 있다. 예를 들어, 제 1 최외각 쇼트부(888L)는 전술된 제 1 연장선(VLL)에 의해 2개의 부분들로 구분될 수 있는 바, 이때 제 1 연장선(VLL)을 기준으로 이의 우측에 위치한 부분이 제 1 접촉부(81L)이고, 그 제 1 연장선(VLL)의 좌측에 위치한 부분이 제 2 접촉부(82L)이다.
제 1 접촉부(81L)는, 도 5에 도시된 바와 같이, 표시 영역(AR1)의 하측 변(551)과 제 1 기판(301)의 하측 변(751) 사이에 위치한다. 이때, 제 1 접촉부(81L)는 전술된 나머지 쇼트부들 중 어느 하나의 쇼트부(예를 들어, 888C)와 동일한 크기의 접촉면을 가질 수 있다.
제 2 접촉부(82L)는, 도 5에 도시된 바와 같이, 제 1 연장선(VLL), 제 2 연장선(HL), 제 1 기판(301)의 하측 변(751) 및 제 1 기판(301)의 좌측 변(752)에 의해 둘러싸여 정의된 영역에 위치한다. 이때, 이 영역에서, 제 2 접촉부(82L)는 제 2 연장선(HL)보다는 제 1 기판(301)의 하측 변(751)에 더 근접하게 위치할 수 있다. 제 2 연장선(HL)은 표시 영역(AR1)을 정의하는 4개의 변들 중 다른 하나의 변(즉, 하측 변(551))으로부터 연장된 가상의 선이다.
도 7은 도 2의 제 2 최외각 쇼트부 및 그 제 2 최외각 쇼트부의 주변에 대한 평면도이고, 도 8은 도 7의 I-I`의 선을 따라 자른 단면도이다.
제 2 최외각 쇼트부(888R)는, 도 7 및 도 8에 도시된 예와 같이, 적어도 하나의 공통 콘택홀(902)을 통해 공통 라인(166)과 접촉할 수 있다. 예를 들어, 제 2 최외각 쇼트부(888R)는 12개의 공통 콘택홀(902)들을 통해 공통 라인(166)과 접촉할 수 있다. 제 2 최외각 쇼트부(888R)의 접촉면의 크기는 공통 콘택홀(902)의 개수 및 크기에 비례한다.
도 7에 도시된 표시 영역(AR1)의 변은 도 1과 달리 실선으로 도시되어 있는 바, 이는 도 7에서 표시 영역(AR1)의 변과 그 주변의 외곽 점선이 구분될 수 있도록 하기 위해 그렇게 그려진 것이다.
도 3에 도시된 쇼트부(888C)와 공통 라인(166) 사이에 배치된 공통 콘택홀(902)의 크기가 도 7에 도시된 제 2 최외각 쇼트부(888R)와 공통 라인(166) 사이에 배치된 공통 콘택홀(902)의 크기와 동일할 때, 상대적으로 더 많은 수의 공통 콘택홀(902)들을 통해 공통 라인(166)에 연결된 제 2 최외각 쇼트부(888R)는 전술된 쇼트부(888C)보다 더 큰 접촉면을 갖는다.
한편, 제 2 최외각 쇼트부(888R)는, 도 7에 도시된 바와 같이, 제 3 연장선(VLR)과 교차할 수 있다. 제 3 연장선(VLR)은 표시 영역(AR1)을 정의하는 4개의 변들 중 또 다른 하나의 변(553; 이하, 표시 영역(AR1)의 우측 변)으로부터 연장된 가상의 선이다. 표시 영역(AR1)의 우측 변(553)은 제 1 기판(301)의 우측 변(753)과 마주본다. 제 3 연장선(VLR)은 제 1 기판(301)의 하측 변(751)과 교차한다. 제 3 연장선(VLR)은 전술된 제 1 연장선(VLL)과 실질적으로 평행하다.
제 2 최외각 쇼트부(888R)는 제 1 접촉부(81R) 및 제 2 접촉부(82R)를 포함할 수 있다. 예를 들어, 제 2 최외각 쇼트부(888R)는 전술된 제 3 연장선(VLR)에 의해 2개의 부분들로 구분될 수 있는 바, 이때 제 3 연장선(VLR)을 기준으로 이의 좌측에 위치한 부분이 제 1 접촉부(81R)이고, 그 제 3 연장선(VLR)의 우측에 위치한 부분이 제 2 접촉부(82R)이다.
제 1 접촉부(81R)는, 도 7에 도시된 바와 같이, 표시 영역(AR1)의 하측 변(551)과 제 1 기판(301)의 하측 변(751) 사이에 위치한다. 이때, 제 1 접촉부(81R)는 전술된 나머지 쇼트부들 중 어느 하나의 쇼트부(예를 들어, 888C)와 동일한 크기의 접촉면을 가질 수 있다.
제 2 접촉부(82R)는, 도 7에 도시된 바와 같이, 제 3 연장선(VLR), 제 2 연장선(HL), 제 1 기판(301)의 하측 변(751) 및 제 1 기판(301)의 우측 변(753)에 의해 둘러싸여 정의된 영역에 위치한다. 이때, 이 영역에서, 제 2 접촉부(82R)는 제 2 연장선(HL)보다는 제 1 기판(301)의 하측 변(751)에 더 근접하게 위치할 수 있다.
도 9는 도 2의 제 1 최외각 쇼트부 및 그 제 1 최외각 쇼트부의 주변에 대한 다른 평면도이고, 도 10은 도 2의 제 2 최외각 쇼트부 및 그 제 1 최외각 쇼트부의 주변에 대한 다른 평면도이다.
도 9 및 도 10에 도시된 표시 영역(AR1)의 변은 도 1과 달리 실선으로 도시되어 있는 바, 이는 도 9 및 도 10에서 표시 영역(AR1)의 변과 그 주변의 외곽 점선이 구분될 수 있도록 하기 위해 그렇게 그려진 것이다.
제 1 최외각 쇼트부(888L)는, 도 9에 도시된 바와 같이, 표시 영역(AR1)의 하측 변(551)과 제 1 기판(301)의 하측 변(751) 사이에 위치할 수 있다.
제 2 최외각 쇼트부(888R)는, 도 10에 도시된 바와 같이, 표시 영역(AR1)의 하측 변(551)과 제 1 기판(301)의 하측 변(751) 사이에 위치할 수 있다.
다시 말하여, 제 1 최외각 쇼트부(888L) 및 제 2 최외각 쇼트부(888R)는 표시 영역의 하측 변(551), 제 1 기판의 하측 변(751), 제 1 연장선(VLL) 및 제 3 연장선(VLR)에 의해 둘러싸여 정의된 영역 내에 위치할 수 있다.
도 11은 본 발명의 다른 실시예에 따른 액정 표시 장치를 나타낸 도면이다.
제 2 쇼트부군(562)의 쇼트부들(861, 862L, 863L, 862R, 863R)은, 도 11에 도시된 바와 같이, 하측 변(751; 제 1 기판의 하측 변)의 양 단부에 근접할수록 더 큰 접촉면을 가질 수 있다. 다시 말하여, 제 2 쇼트부군(562)의 쇼트부들(861, 862L, 863L, 862R, 863R)은 제 1 기판(301)의 모서리에 근접할수록 더 큰 접촉면을 가질 수 있다.
예를 들어, 도 11에는 5개의 쇼트부들(861, 862L, 863L, 862R, 863R)이 도시되어 있는 바, 이들(861, 862L, 863L, 862R, 863R) 중 하측 변(751)의 좌측 단부에 가장 근접한 쇼트부(863L; 이하, 제 1 최외각 쇼트부) 및 하측 변(751)의 우측 단부에 가장 근접한 쇼트부(863R; 이하, 제 2 최외각 쇼트부)는 다른 쇼트부들(861, 862L, 862R)보다 더 큰 접촉면을 갖는다. 또한, 도시되지 않았지만, 제 1 최외각 쇼트부(863L) 및 제 2 최외각 쇼트부(863R)는 전술된 제 1 쇼트부군(561)의 쇼트부(888)들보다 더 큰 접촉면을 가질 수 있다.
제 1 최외각 쇼트부(863L)와 제 2 최외각 쇼트부(863R)는 동일한 크기의 접촉면을 가질 수 있다.
제 1 최외각 쇼트부(863L)는, 전술된 도 5에 도시된 바와 같이, 제 1 연장선(VLL)과 교차할 수 있다. 이와 달리, 제 1 최외각 쇼트부(863L)는, 전술된 도 9에 도시된 바와 같이, 표시 영역(AR1)의 하측 변(551)과 제 1 기판(301)의 하측 변(751) 사이에 위치할 수 있다.
제 2 최외각 쇼트부(863R)는, 전술된 도 7에 도시된 바와 같이, 제 2 연장선(VLR)과 교차할 수 있다. 이와 달리, 제 2 최외각 쇼트부(863R)는, 전술된 도 10에 도시된 바와 같이, 표시 영역(AR1)의 하측 변(551)과 제 1 기판(301)의 하측 변(751) 사이에 위치할 수 있다.
하측 변(751)의 중심에 위치한 쇼트부(861; 이하, 중심 쇼트부)는 그 5개의 쇼트부들(861, 862L, 863L, 862R, 863R) 중 가장 작은 접촉면을 가질 수 있다.
중심 쇼트부(861)와 제 1 최외각 쇼트부(863L) 사이에 위치한 쇼트부(862L)는 중심 쇼트부(861)보다 더 크고 제 1 최외각 쇼트부(863L)보다 더 작은 접촉면을 갖는다.
중심 쇼트부(861)와 제 2 최외각 쇼트부(863R) 사이에 위치한 쇼트부(862R)는 중심 쇼트부(861)보다 더 크고 제 2 최외각 쇼트부(863R)보다 더 작은 접촉면을 갖는다.
도시되지 않았지만, 제 1 쇼트부군(561)의 쇼트부(888)들은 상측 변(제 1 기판의 상측 변)의 양 단부에 근접할수록 더 큰 접촉면을 가질 수 있다.
제 1 기판(301)의 각 모서리 부분, 예를 들어 하측 변 중 이의 양측 가장자리(즉, 제 1 기판의 하측의 양측 모서리)는 정전기가 가장 많이 유입되는 부분이다. 본 발명에 따른 액정 표시 장치는 공통 라인(166) 및 그 공통 라인(166)과 접촉하는 복수의 쇼트부(888)들이 위치한 제 1 기판(301)을 포함하는 바, 쇼트부(888)들 중 제 1 기판(301)의 각 모서리에 위치한 최외각 쇼트부들은 다른 쇼트부들에 비하여 더 큰 접촉면을 갖는다. 따라서, 액정 표시 장치에 인가된 정전기는 최외각 쇼트부들을 통해 외부로 용이하게 방전될 수 있다.
이상에서 설명한 본 발명은 상술한 실시예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.
301: 제 1 기판 HL: 제 2 연장선
VLL: 제 1 연장선 AR1: 표시 영역
AR2: 비표시 영역 751: 제 1 기판의 하측 변
752: 제 1 기판의 좌측 변 551: 표시 영역의 하측 변
552: 표시 영역의 좌측 변 888L: 제 1 최외각 쇼트부
81L: 제 1 접촉부 82L: 제 2 접촉부
902: 공통 콘택홀 166: 공통 라인

Claims (19)

  1. 서로 이격된 제 1 기판 및 제 2 기판;
    상기 제 1 기판과 상기 제 2 기판 사이의 액정층;
    상기 제 1 기판 상의 공통 라인;
    상기 제 2 기판 상의 공통 전극; 및
    상기 공통 라인과 상기 공통 전극 사이에 위치한 복수의 쇼트부들을 포함하며;
    상기 복수의 쇼트부들 각각은 상기 공통 라인과 접촉된 접촉면을 가지며;
    적어도 2개의 쇼트부들은 서로 다른 크기의 접촉면을 갖는 액정 표시 장치.
  2. 제 1 항에 있어서,
    상기 제 1 기판의 모서리에 근접한 쇼트부는 다른 쇼트부와 다른 크기의 접촉면을 갖는 액정 표시 장치.
  3. 제 2 항에 있어서,
    상기 제 1 기판의 모서리에 근접한 쇼트부는 다른 쇼트부보다 더 큰 크기의 접촉면을 갖는 액정 표시 장치.
  4. 제 1 항에 있어서,
    상기 복수의 쇼트부들과 상기 공통 라인 사이에 위치하며, 상기 복수의 쇼트부들과 상기 공통 라인 간을 연결하기 위한 콘택홀을 갖는 절연막을 더 포함하는 액정 표시 장치.
  5. 제 4 항에 있어서,
    상기 적어도 2개의 쇼트부들은 서로 다른 수의 콘택홀들을 통해 공통 라인에 연결된 액정 표시 장치.
  6. 제 1 항에 있어서,
    상기 복수의 쇼트부들은,
    상기 제 1 기판의 서로 마주보는 제 1 및 제 2 변들 중 상기 제 1 변에 더 근접하여 위치한 적어도 하나의 제 1 쇼트부; 및
    상기 제 1 및 제 2 변들 중 상기 제 2 변에 더 근접하게 위치한 적어도 하나의 제 2 쇼트부를 포함하는 액정 표시 장치.
  7. 제 6 항에 있어서,
    상기 제 1 기판의 제 1 변의 패드부에 연결된 데이터 드라이버를 더 포함하는 액정 표시 장치.
  8. 제 6 항에 있어서,
    복수의 제 2 쇼트부들 중 서로로부터 가장 멀리 위치한 2개의 최외각 쇼트부들 중 적어도 하나는 그 2개의 최외각 쇼트부들을 제외한 나머지 쇼트부와 다른 접촉면을 갖는 액정 표시 장치.
  9. 제 8 항에 있어서,
    상기 적어도 하나의 최외각 쇼트부는 상기 나머지 쇼트부보다 더 큰 접촉면을 갖는 액정 표시 장치.
  10. 제 8 항에 있어서,
    상기 복수의 쇼트부들과 상기 공통 라인 사이에 위치하며, 상기 복수의 쇼트부들과 상기 공통 라인 간을 연결하기 위한 콘택홀을 갖는 절연막을 더 포함하는 액정 표시 장치.
  11. 제 10 항에 있어서,
    상기 적어도 하나의 최외각 쇼트부는 상기 나머지 쇼트부보다 더 많은 수의 콘택홀을 통해 상기 공통 라인과 접촉하는 액정 표시 장치.
  12. 제 8 항에 있어서,
    상기 최외각 쇼트부들 중 어느 하나는 제 1 기판의 표시 영역을 정의하는 변들 중 제 1 변의 연장선과 교차하는 액정 표시 장치.
  13. 제 12 항에 있어서,
    상기 최외각 쇼트부들 중 다른 하나는 상기 표시 영역을 정의하는 변들 중 제 2 변의 연장선과 교차하는 액정 표시 장치.
  14. 제 13 항에 있어서,
    상기 표시 영역의 제 1 변의 연장선 및 상기 표시 영역의 제 2 변의 연장선은 각각 상기 제 1 기판의 제 2 변과 교차하는 액정 표시 장치.
  15. 제 12 항에 있어서,
    상기 최외각 쇼트부들 중 어느 하나는,
    상기 표시 영역을 정의하는 변들 중 상기 제 1 기판의 제 2 변과 마주보는 제 3 변과 상기 제 1 기판의 제 2 변 사이에 위치한 제 1 접촉부; 및
    상기 제 1 기판의 제 2 변, 상기 표시 영역의 제 3 변의 연장선, 상기 표시 영역의 제 1 변의 연장선, 상기 제 1 기판의 변들 중 상기 표시 영역의 제 1 변의 연장선과 마주보는 제 4 변에 의해 정의된 영역에 위치하는 제 2 접촉부를 포함하는 액정 표시 장치.
  16. 제 15 항에 있어서,
    상기 최외각 쇼트부들 중 어느 하나의 제 1 접촉부는 상기 나머지 쇼트부와 동일한 크기의 접촉면을 갖는 액정 표시 장치.
  17. 제 13 항에 있어서,
    상기 최외각 쇼트부들 중 다른 하나는,
    상기 표시 영역을 정의하는 변들 중 상기 제 1 기판의 제 2 변과 마주보는 제 3 변과 상기 제 1 기판의 제 2 변 사이에 위치한 제 1 접촉부; 및
    상기 제 1 기판의 제 2 변, 상기 표시 영역의 제 3 변의 연장선, 상기 표시 영역의 제 2 변의 연장선, 상기 제 1 기판의 변들 중 상기 표시 영역의 제 2 변의 연장선과 마주보는 제 4 변에 의해 정의된 영역에 위치하는 제 2 접촉부를 포함하는 액정 표시 장치.
  18. 제 17 항에 있어서,
    상기 최외각 쇼트부들 중 다른 하나의 제 1 접촉부는 상기 나머지 쇼트부와 동일한 크기의 접촉면을 갖는 액정 표시 장치.
  19. 제 4 항에 있어서,
    상기 제 2 쇼트부들은 상기 제 1 기판의 제 2 변의 양 단부에 근접할수록 더 큰 접촉면을 갖는 액정 표시 장치.

KR1020160082308A 2016-06-30 2016-06-30 액정 표시 장치 KR102526508B1 (ko)

Priority Applications (4)

Application Number Priority Date Filing Date Title
KR1020160082308A KR102526508B1 (ko) 2016-06-30 2016-06-30 액정 표시 장치
US15/596,332 US10018884B2 (en) 2016-06-30 2017-05-16 Liquid crystal display device having improved electrostatic discharge tolerance
CN201710514016.8A CN107561749B (zh) 2016-06-30 2017-06-29 具有提高的静电放电容限的液晶显示设备
US16/001,209 US10732469B2 (en) 2016-06-30 2018-06-06 Liquid crystal display device having improved electrostatic discharge tolerance

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020160082308A KR102526508B1 (ko) 2016-06-30 2016-06-30 액정 표시 장치

Publications (2)

Publication Number Publication Date
KR20180003661A true KR20180003661A (ko) 2018-01-10
KR102526508B1 KR102526508B1 (ko) 2023-04-26

Family

ID=60806937

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020160082308A KR102526508B1 (ko) 2016-06-30 2016-06-30 액정 표시 장치

Country Status (3)

Country Link
US (2) US10018884B2 (ko)
KR (1) KR102526508B1 (ko)
CN (1) CN107561749B (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11588002B2 (en) 2018-12-21 2023-02-21 Samsung Disolay Co., Ltd. Display device including common power supply line

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102526508B1 (ko) * 2016-06-30 2023-04-26 티씨엘 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 액정 표시 장치
KR102347961B1 (ko) 2016-10-28 2022-01-06 삼성디스플레이 주식회사 표시 장치 및 그 제조 방법

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070042790A (ko) * 2005-10-19 2007-04-24 엘지.필립스 엘시디 주식회사 액정 표시 장치 및 그 제조방법
KR20070116511A (ko) * 2006-06-05 2007-12-10 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 제조 방법
KR101542401B1 (ko) * 2009-03-05 2015-08-07 삼성디스플레이 주식회사 액정 표시 장치 및 액정 표시 장치의 구동 방법
KR101603315B1 (ko) * 2009-09-25 2016-03-15 삼성디스플레이 주식회사 액정 표시 장치 및 그 제조 방법
KR101769586B1 (ko) * 2010-09-24 2017-08-21 삼성디스플레이 주식회사 유기 발광 디스플레이 장치

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100778836B1 (ko) * 2000-12-30 2007-11-22 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 제조방법
KR101024642B1 (ko) * 2003-11-13 2011-03-25 엘지디스플레이 주식회사 액정표시패널 및 그 제조방법
KR101147123B1 (ko) * 2004-11-30 2012-05-25 엘지디스플레이 주식회사 액정표시소자
DE102005059789B4 (de) * 2004-12-23 2010-07-22 Lg Display Co., Ltd. Flüssigkristallanzeigevorrichtung
KR20060072318A (ko) * 2004-12-23 2006-06-28 엘지.필립스 엘시디 주식회사 액정 표시 패널 및 그 제조방법
KR101107239B1 (ko) * 2004-12-23 2012-01-25 엘지디스플레이 주식회사 액정 표시 패널 및 그 제조방법
KR101201068B1 (ko) * 2005-12-20 2012-11-14 엘지디스플레이 주식회사 액정 표시 장치 및 그 제조방법
KR20080005680A (ko) 2006-07-10 2008-01-15 삼성전자주식회사 포토레지스트층의 형성 방법 및 표시 기판의 제조 방법
KR101279509B1 (ko) * 2006-07-31 2013-06-28 삼성디스플레이 주식회사 액정 표시 패널 및 그 제조 방법
KR101325198B1 (ko) 2006-08-29 2013-11-04 삼성디스플레이 주식회사 쇼트 패드와 이를 구비한 박막 트랜지스터 기판 및액정표시패널
KR101275792B1 (ko) * 2010-07-28 2013-06-18 삼성디스플레이 주식회사 표시 장치 및 유기 발광 표시 장치
KR20120061129A (ko) 2010-10-25 2012-06-13 삼성모바일디스플레이주식회사 표시 장치
JP5866439B2 (ja) * 2012-05-16 2016-02-17 シャープ株式会社 液晶ディスプレイ
KR101985481B1 (ko) * 2012-07-23 2019-06-05 삼성디스플레이 주식회사 표시 장치 및 표시 장치 제조 방법
US9250489B2 (en) * 2012-11-16 2016-02-02 Shenzhen China Star Optoelectronics Technology Co., Ltd. LCD panel with anti-electrostatic discharge function and LCD device using same
KR101987320B1 (ko) * 2012-12-31 2019-06-11 삼성디스플레이 주식회사 표시 장치
KR101981593B1 (ko) * 2013-03-15 2019-05-24 삼성디스플레이 주식회사 액정 표시 장치 및 그 제조 방법
CN103441119B (zh) 2013-07-05 2016-03-30 京东方科技集团股份有限公司 一种制造esd器件的方法、esd器件和显示面板
KR20150135909A (ko) 2014-05-26 2015-12-04 삼성전기주식회사 복합 전자부품, 제조방법, 그 실장 기판 및 포장체
CN104090436B (zh) 2014-06-26 2017-03-22 京东方科技集团股份有限公司 一种阵列基板的栅极行驱动电路及显示装置
KR102492032B1 (ko) * 2016-04-04 2023-01-27 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법
KR102526508B1 (ko) * 2016-06-30 2023-04-26 티씨엘 차이나 스타 옵토일렉트로닉스 테크놀로지 컴퍼니 리미티드 액정 표시 장치

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070042790A (ko) * 2005-10-19 2007-04-24 엘지.필립스 엘시디 주식회사 액정 표시 장치 및 그 제조방법
KR20070116511A (ko) * 2006-06-05 2007-12-10 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 제조 방법
KR101542401B1 (ko) * 2009-03-05 2015-08-07 삼성디스플레이 주식회사 액정 표시 장치 및 액정 표시 장치의 구동 방법
KR101603315B1 (ko) * 2009-09-25 2016-03-15 삼성디스플레이 주식회사 액정 표시 장치 및 그 제조 방법
KR101769586B1 (ko) * 2010-09-24 2017-08-21 삼성디스플레이 주식회사 유기 발광 디스플레이 장치

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11588002B2 (en) 2018-12-21 2023-02-21 Samsung Disolay Co., Ltd. Display device including common power supply line

Also Published As

Publication number Publication date
KR102526508B1 (ko) 2023-04-26
CN107561749B (zh) 2022-07-26
US20180004051A1 (en) 2018-01-04
US10018884B2 (en) 2018-07-10
CN107561749A (zh) 2018-01-09
US10732469B2 (en) 2020-08-04
US20180284550A1 (en) 2018-10-04

Similar Documents

Publication Publication Date Title
KR20170044226A (ko) 액정 표시장치
KR20160049150A (ko) 액정 표시장치
KR102507718B1 (ko) 표시 장치 및 이의 제조 방법
KR102473310B1 (ko) 표시 장치
KR102492032B1 (ko) 표시 장치 및 이의 제조 방법
KR20030091357A (ko) 액정 표시 장치용 박막 트랜지스터 기판
US10453834B2 (en) Display device with electrostatic dispersion line
KR20180051734A (ko) 표시 장치
US10355027B2 (en) Display device
KR20170097259A (ko) 표시 장치 및 이의 제조 방법
US9989818B2 (en) Liquid crystal display device
KR20080071435A (ko) 박막트랜지스터 기판
KR102367314B1 (ko) 표시 장치
KR20190084189A (ko) 표시 장치
US10732469B2 (en) Liquid crystal display device having improved electrostatic discharge tolerance
US10073304B2 (en) Display panel including barrier wall and liquid crystal display device having the same
KR20170115139A (ko) 표시 장치
KR20180031898A (ko) 공통 전압 배선을 포함하는 표시 장치
KR102622269B1 (ko) 표시 장치
KR20150002254A (ko) 액정표시장치용 어레이 기판
KR20170130660A (ko) 표시 장치
KR102482815B1 (ko) 액정 표시장치
KR20160116097A (ko) 액정 표시장치
KR20070076624A (ko) 액정 표시 장치
KR20170125171A (ko) 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant