KR20140089015A - 표시 장치 및 그 제조 방법 - Google Patents

표시 장치 및 그 제조 방법 Download PDF

Info

Publication number
KR20140089015A
KR20140089015A KR1020120158590A KR20120158590A KR20140089015A KR 20140089015 A KR20140089015 A KR 20140089015A KR 1020120158590 A KR1020120158590 A KR 1020120158590A KR 20120158590 A KR20120158590 A KR 20120158590A KR 20140089015 A KR20140089015 A KR 20140089015A
Authority
KR
South Korea
Prior art keywords
forming
gate
pad
layer
display device
Prior art date
Application number
KR1020120158590A
Other languages
English (en)
Inventor
배주한
유동현
전형일
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020120158590A priority Critical patent/KR20140089015A/ko
Priority to US14/026,917 priority patent/US9291841B2/en
Priority to CN201310724131.XA priority patent/CN103913907A/zh
Publication of KR20140089015A publication Critical patent/KR20140089015A/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/133305Flexible substrates, e.g. plastics, organic film
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/1368Active matrix addressed cells in which the switching element is a three-electrode device
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/133377Cells with plural compartments or having plurality of liquid crystal microcells partitioned by walls, e.g. one microcell per pixel
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1339Gaskets; Spacers; Sealing of cells
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13458Terminal pads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1248Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or shape of the interlayer dielectric specially adapted to the circuit arrangement
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/133368Cells having two substrates with different characteristics, e.g. different thickness or material

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Mathematical Physics (AREA)
  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Manufacturing & Machinery (AREA)

Abstract

본 발명은 마스크의 수를 줄여 공정을 단순화할 수 있는 표시 장치 및 그 제조 방법에 관한 것으로, 본 발명의 일 실시예에 의한 표시 장치는 화소 영역을 포함하는 기판; 상기 기판 위에 형성되어 있는 박막 트랜지스터; 상기 화소 영역의 경계에 형성되어 있는 차광 부재; 상기 박막 트랜지스터에 연결되어 상기 화소 영역 내에 형성되어 있는 화소 전극; 상기 차광 부재 위에 상기 화소 전극과 공간을 사이에 두고 이격되도록 형성되어 있는 공통 전극; 상기 공통 전극 위에 형성되고, 색필터로 이루어져 있는 지붕층; 상기 공간의 일부가 노출되도록 상기 공통 전극 및 상기 지붕층에 형성되어 있는 개구부; 상기 공간을 채우도록 형성되어 있는 액정; 및, 상기 개구부를 덮도록 상기 지붕층 위에 형성되어, 상기 화소 영역 별로 상기 공간을 밀봉하는 덮개막을 포함하는 것을 특징으로 한다.

Description

표시 장치 및 그 제조 방법{DISPLAY DEVICE AND MANUFACTURING METHOD THEREOF}
본 발명은 표시 장치 및 그 제조 방법에 관한 것으로, 보다 상세하게는 마스크의 수를 줄여 공정을 단순화할 수 있는 표시 장치 및 그 제조 방법에 관한 것이다.
액정 표시 장치는 현재 가장 널리 사용되고 있는 평판 표시 장치 중 하나로서, 화소 전극과 공통 전극 등 전기장 생성 전극이 형성되어 있는 두 장의 표시판과 그 사이에 들어 있는 액정층으로 이루어지며, 전기장 생성 전극에 전압을 인가하여 액정층에 전기장을 생성하고 이를 통하여 액정층의 액정 분자들의 배향을 결정하고 입사광의 편광을 제어함으로써 영상을 표시한다.
액정 표시 장치를 구성하는 두 장의 표시판은 박막 트랜지스터 표시판과 대향 표시판으로 이루어질 수 있다. 박막 트랜지스터 표시판에는 게이트 신호를 전송하는 게이트선과 데이터 신호를 전송하는 데이터선이 서로 교차하여 형성되고, 게이트선 및 데이터선과 연결되어 있는 박막 트랜지스터, 박막 트랜지스터와 연결되어 있는 화소 전극 등이 형성될 수 있다. 대향 표시판에는 차광부재, 색필터, 공통 전극 등이 형성될 수 있다. 경우에 따라 차광 부재, 색필터, 공통 전극이 박막 트랜지스터 표시판에 형성될 수도 있다.
그러나, 종래의 액정 표시 장치에서는 두 장의 기판이 필수적으로 사용되고, 두 장의 기판 위에 각각의 구성 요소들을 형성함으로써, 표시 장치가 무겁고, 두꺼우며, 비용이 많이 들고, 공정 시간이 오래 걸리는 등의 문제점이 있었다.
본 발명은 상기와 같은 문제점을 해결하기 위해 안출한 것으로, 하나의 기판을 이용하여 표시 장치를 제조함으로써, 무게, 두께, 비용 및 공정 시간을 줄일 수 있는 표시 장치 및 그 제조 방법을 제공하는데 그 목적이 있다.
또한, 상기와 같은 표시 장치를 제조하는데 필요한 마스크의 수를 줄여 공정을 단순화할 수 있는 표시 장치 및 그 제조 방법을 제공하는데 그 목적이 있다.
상기와 같은 목적에 따른 본 발명의 일 실시예에 의한 표시 장치는 화소 영역을 포함하는 기판; 상기 기판 위에 형성되어 있는 박막 트랜지스터; 상기 화소 영역의 경계에 형성되어 있는 차광 부재; 상기 박막 트랜지스터에 연결되어 상기 화소 영역 내에 형성되어 있는 화소 전극; 상기 차광 부재 위에 상기 화소 전극과 공간을 사이에 두고 이격되도록 형성되어 있는 공통 전극; 상기 공통 전극 위에 형성되고, 색필터로 이루어져 있는 지붕층; 상기 공간의 일부가 노출되도록 상기 공통 전극 및 상기 지붕층에 형성되어 있는 개구부; 상기 공간을 채우도록 형성되어 있는 액정; 및, 상기 개구부를 덮도록 상기 지붕층 위에 형성되어, 상기 화소 영역 별로 상기 공간을 밀봉하는 덮개막을 포함하는 것을 특징으로 한다.
본 발명의 일 실시예에 의한 표시 장치는 상기 기판 위에 형성되어 상기 박막 트랜지스터와 연결되어 있는 게이트선 및 데이터선; 상기 게이트선과 연결되어 있는 게이트 패드; 상기 게이트 패드 위에 형성되어 있는 제1 보조 게이트 패드; 상기 데이터선과 연결되어 있는 데이터 패드; 및, 상기 데이터 패드 위에 형성되어 있는 제1 보조 데이터 패드를 더 포함할 수 있다.
상기 게이트 패드는 상기 게이트선과 동일한 금속으로 이루어져 있고, 상기 데이터 패드는 상기 데이터선과 동일한 금속으로 이루어질 수 있다.
상기 제1 보조 게이트 패드 및 상기 제1 보조 데이터 패드는 상기 화소 전극과 동일한 금속으로 이루어질 수 있다.
본 발명의 일 실시예에 의한 표시 장치는 상기 제1 보조 게이트 패드 위에 형성되어 있는 제2 보조 게이트 패드; 및, 상기 제1 보조 데이터 패드 위에 형성되어 있는 제2 보조 데이터 패드를 더 포함할 수 있다.
상기 제2 보조 게이트 패드 및 상기 제2 보조 데이터 패드는 상기 공통 전극과 동일한 금속으로 이루어질 수 있다.
본 발명의 일 실시예에 의한 표시 장치의 제조 방법은 화소 영역을 포함하는 기판 위에 박막 트랜지스터를 형성하는 단계; 상기 화소 영역의 경계에 차광 부재를 형성하는 단계; 상기 화소 영역 내에 상기 박막 트랜지스터와 연결되는 화소 전극을 형성하는 단계; 상기 화소 전극 및 상기 차광 부재 위에 희생층을 형성하는 단계; 상기 희생층을 애싱하는 단계; 상기 희생층 및 상기 차광 부재 위에 공통 전극을 형성하는 단계; 상기 공통 전극 위에 색필터로 이루어진 지붕층을 형성하는 단계; 상기 공통 전극 및 상기 지붕층에 개구부를 형성하고, 상기 희생층을 제거하여 공간을 형성하는 단계; 상기 개구부를 통해 공간을 채우도록 액정을 주입하는 단계; 상기 개구부를 밀봉하는 덮개막을 형성하는 단계를 포함하는 것을 특징으로 한다.
본 발명의 일 실시예에 의한 표시 장치의 제조 방법은 상기 기판 위에 게이트선을 형성하는 단계; 상기 게이트선 위에 게이트 절연막을 형성하는 단계; 상기 게이트 절연막 위에 데이터선을 형성하는 단계; 및, 상기 데이터선 위에 보호막을 형성하는 단계를 더 포함하고, 상기 박막 트랜지스터의 일부는 상기 게이트선과 연결되고, 상기 박막 트랜지스터의 다른 일부는 상기 데이터선과 연결되도록 형성될 수 있다.
상기 게이트선을 형성하는 단계에서 상기 게이트선과 연결되는 게이트 패드를 형성하고, 상기 게이트 절연막을 형성하는 단계에서 상기 게이트 패드 위에 상기 게이트 절연막을 형성하고, 상기 데이터선을 형성하는 단계에서 상기 데이터선과 연결되는 데이터 패드를 형성하고, 상기 보호막을 형성하는 단계에서 상기 데이터 패드 위에 상기 보호막을 형성할 수 있다.
상기 게이트 패드는 상기 게이트선과 동일한 금속으로 형성하고, 상기 데이터 패드는 상기 데이터선과 동일한 금속으로 형성할 수 있다.
본 발명의 일 실시예에 의한 표시 장치의 제조 방법은 상기 보호막 및 상기 게이트 절연막을 패터닝하여 상기 게이트 패드 위에 위치하는 게이트 절연막 및 보호막의 일부를 제거하고, 상기 데이터 패드 위에 위치하는 보호막의 일부를 제거하는 단계를 더 포함하고, 상기 화소 전극을 형성하는 단계에서 상기 게이트 패드 위에 제1 보조 게이트 패드를 형성하고, 상기 데이터 패드 위에 제1 보조 데이터 패드를 형성할 수 있다.
상기 제1 보조 게이트 패드 및 상기 제1 보조 데이터 패드는 상기 화소 전극과 동일한 금속으로 형성할 수 있다.
상기 희생층을 형성한 후, 상기 희생층을 패터닝하여 상기 제1 보조 게이트 패드 및 상기 제1 보조 데이터 패드 위에 위치하는 희생층을 제거하는 단계를 더 포함할 수 있다.
상기 공통 전극을 형성하는 단계에서 상기 제1 보조 게이트 패드 위에 제2 보조 게이트 패드를 형성하고, 상기 제1 보조 데이터 패드 위에 제2 보조 데이터 패드를 형성할 수 있다.
상기 제2 보조 게이트 패드 및 상기 제2 보조 데이터 패드는 상기 공통 전극과 동일한 금속으로 형성할 수 있다.
상기 차광 부재를 형성한 후, 상기 화소 전극 및 상기 차광 부재 위에 제1 절연층을 형성하는 단계를 더 포함하고, 상기 제1 보조 게이트 패드 및 상기 제1 보조 데이터 패드 위에 위치하는 희생층을 제거하는 단계에서, 상기 제1 보조 게이트 패드 및 상기 제1 보조 데이터 패드 위에 위치하는 제1 절연층을 제거할 수 있다.
상기 공통 전극을 형성한 후, 상기 공통 전극, 상기 제2 보조 게이트 패드, 및 상기 제2 보조 데이터 패드 위에 제2 절연층을 형성하는 단계를 더 포함하고, 상기 지붕층을 형성한 후, 상기 지붕층, 및 상기 제2 절연층 위에 제3 절연층을 형성하는 단계; 및, 상기 제2 절연층 및 상기 제3 절연층을 패터닝하여 상기 제2 보조 게이트 패드 및 상기 제2 보조 데이터 패드 위에 위치하는 제2 절연층 및 제3 절연층을 제거하는 단계를 더 포함할 수 있다.
상기 공통 전극을 형성하는 단계에서 상기 게이트 패드 및 상기 데이터 패드 위에도 상기 공통 전극을 형성하고, 상기 공통 전극 위에 제2 절연층을 형성하는 단계를 더 포함하고, 상기 지붕층을 형성한 후, 상기 지붕층 및 상기 제2 절연층 위에 제3 절연층을 형성하는 단계를 더 포함할 수 있다.
본 발명의 일 실시예에 의한 표시 장치의 제조 방법은 상기 공통 전극, 상기 제2 절연층, 및 상기 제3 절연층을 패터닝하여 상기 제1 보조 게이트 패드 및 상기 제2 보조 데이터 패드 위에 위치하는 상기 공통 전극, 상기 제2 절연층, 및 상기 제3 절연층을 제거하는 단계를 더 포함할 수 있다.
상기 희생층을 애싱하는 단계에서, 상기 차광 부재 위에 위치한 희생층을 제거할 수 있다.
상기한 바와 같은 본 발명의 일 실시예에 의한 표시 장치 및 그 제조 방법은 다음과 같은 효과가 있다.
본 발명의 일 실시예에 의한 표시 장치 및 그 제조 방법은 하나의 기판을 이용하여 표시 장치를 제조함으로써, 무게, 두께, 비용 및 공정 시간을 줄일 수 있다.
또한, 표시 장치의 제조 공정에 필요한 마스크의 수를 줄임으로써, 공정을 단순화할 수 있다.
도 1은 본 발명의 일 실시예에 의한 표시 장치를 나타낸 평면도이다.
도 2는 도 1의 II-II선을 따라 나타낸 본 발명의 일 실시예에 의한 표시 장치를 나타낸 단면도이다.
도 3은 도 1의 III-III선을 따라 나타낸 본 발명의 일 실시예에 의한 표시 장치를 나타낸 단면도이다.
도 4 내지 도 23은 본 발명의 일 실시예에 의한 표시 장치의 제조 방법을 나타낸 공정 단면도이다.
도 24 및 도 25는 본 발명의 일 실시예에 의한 표시 장치를 나타내는 단면도이다.
도 26 내지 도 31은 본 발명의 일 실시예에 의한 표시 장치의 제조 방법을 나타낸 공정 단면도이다.
이하에서 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다.
도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타내었다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다. 층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 있다고 할 때, 이는 다른 부분 "바로 위에" 있는 경우뿐 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다. 반대로 어떤 부분이 다른 부분 "바로 위에" 있다고 할 때에는 중간에 다른 부분이 없는 것을 뜻한다.
먼저, 도 1 내지 도 3을 참조하여 본 발명의 일 실시예에 의한 표시 장치에 대해 설명하면 다음과 같다.
도 1은 본 발명의 일 실시예에 의한 표시 장치를 나타낸 평면도이고, 도 2는 도 1의 II-II선을 따라 나타낸 본 발명의 일 실시예에 의한 표시 장치를 나타낸 단면도이며, 도 3은 도 1의 III-III선을 따라 나타낸 본 발명의 일 실시예에 의한 표시 장치를 나타낸 단면도이다.
본 발명의 일 실시예에 의한 표시 장치는 유리 또는 플라스틱 등과 같은 재료로 만들어진 기판(110) 위에 일 방향으로 형성되어 있는 게이트선(121) 및 타방향으로 형성되어 있는 데이터선(171)을 포함한다. 게이트선(121)과 데이터선(171)은 서로 교차하도록 형성될 수 있다.
기판(110)은 복수의 화소 영역을 포함하고, 복수의 화소 영역은 게이트선(121)과 데이터선(171)에 의해 정의될 수 있다.
게이트선(121)은 주로 가로 방향으로 뻗어있으며 게이트 신호를 전달한다. 또한, 게이트선(121)으로부터 돌출되어 있는 게이트 전극(124)이 형성되어 있고, 게이트선(121)과 연결되어 있는 게이트 패드(125)가 형성되어 있다. 게이트 패드(125)는 게이트선(121)의 단부와 연결되어 있다. 게이트 패드(125)는 게이트선(121)보다 넓은 폭을 가지도록 형성될 수 있다.
게이트 패드(125)는 외부로부터 게이트 신호를 인가 받아 게이트선(121)으로 전달하고, 게이트선(121)을 통해 게이트 전극(124)으로 게이트 신호가 인가된다.
게이트선(121) 및 게이트 전극(124)과 이격되도록 화소 영역 내에 유지 전극(133)이 더 형성될 수 있다. 도시된 바와 같이 유지 전극(133)은 게이트선(121) 및 데이터선(171)과 나란한 방향으로 형성될 수 있다. 이와 달리 게이트선(121)과 나란한 방향으로만 형성될 수도 있다. 서로 이웃한 화소 영역들에 형성된 복수의 유지 전극(133)들은 서로 연결되도록 형성되어 있다. 유지 전극(133)에는 공통 전압 등과 같은 일정한 전압이 인가된다.
게이트선(121), 게이트 전극(124), 및 유지 전극(133) 위에는 게이트 절연막(140)이 형성되어 있다. 게이트 절연막(140)은 실리콘 질화물(SiNx), 실리콘 산화물(SiOx) 등과 같은 무기 절연 물질로 이루어질 수 있다. 또한, 게이트 절연막(140)은 단일막 또는 다중막으로 이루어질 수 있다.
게이트 절연막(140) 위에는 반도체층(150)이 형성되어 있다. 반도체층(150)은 게이트 전극(124) 위에 위치할 수 있다. 또한, 도시된 바와 같이 데이터선(171)의 아래까지 연장되어 형성될 수도 있다. 반도체층(150)은 비정질 실리콘(amorphous silicon), 다결정 실리콘(polycrystalline silicon), 금속 산화물(metal oxide) 등으로 이루어질 수 있다.
반도체층(150) 위에는 데이터선(171), 데이터선(171)으로부터 돌출되어 있는 소스 전극(173), 및 소스 전극(173)과 이격되어 있는 드레인 전극(175)이 형성되어 있다. 또한, 데이터선(171)과 연결되어 있는 데이터 패드(177)가 형성되어 있다. 데이터 패드(177)는 데이터선(171)의 단부와 연결되어 있다. 데이터 패드(177)는 데이터선(171)보다 넓은 폭을 가지도록 형성될 수 있다.
데이터선(171)은 주로 세로 방향으로 뻗어 있으며, 데이터 신호를 전달한다. 데이터 패드(177)는 외부로부터 데이터 신호를 인가 받아 데이터선(171)으로 전달하고, 데이터선(171)을 통해 소스 전극(173)으로 데이터 신호가 인가된다.
게이트 전극(124), 반도체층(150), 소스 전극(173), 및 드레인 전극(175)은 하나의 박막 트랜지스터를 구성한다. 박막 트랜지스터가 온 상태일 때 소스 전극(173)에 인가된 데이터 신호는 드레인 전극(175)으로 전달된다.
즉, 박막 트랜지스터의 일부인 게이트 전극(124)은 게이트선(121)과 연결되고, 박막 트랜지스터의 다른 일부인 소스 전극(173)은 데이터선(171)과 연결되어 있다.
데이터선(171), 소스 전극(173), 드레인 전극(175), 소스 및 드레인 전극(173, 175) 사이로 노출되어 있는 반도체층(150)의 위에는 보호막(180)이 형성되어 있다. 보호막(180)은 유기 절연 물질 또는 무기 절연 물질로 이루어질 수 있으며, 단일막 또는 다중막으로 형성될 수 있다.
보호막(180) 위에는 화소 영역의 경계에 차광 부재(220)가 형성되어 있다. 차광 부재(220)는 화소 영역을 둘러싸는 격벽으로 이루어질 수 있다. 또한, 차광 부재(220)는 박막 트랜지스터 위에 더 형성될 수 있다. 차광 부재(220)는 광을 차단할 수 있는 물질로 이루어져 빛샘을 방지하는 역할을 한다.
보호막(180)에는 드레인 전극(175)의 일부가 노출되도록 제1 접촉 구멍(181)이 형성되어 있다. 차광 부재(220)는 박막 트랜지스터의 일부 위에 형성될 수 있고, 제1 접촉 구멍(181)의 주변에는 형성되지 않을 수 있다.
보호막(180) 위에는 제1 접촉 구멍(181)을 통해 드레인 전극(175)과 연결되는 화소 전극(191)이 형성되어 있다. 화소 전극(191)은 차광 부재(220)와 중첩되지 않도록 형성될 수 있다.
다만, 본 발명은 이에 한정되지 아니하며, 차광 부재(220)가 박막 트랜지스터의 전체를 덮도록 형성되고, 제1 접촉 구멍(181)이 차광 부재(220)에도 형성되며, 화소 전극(191)의 일부가 차광 부재(220)와 중첩되도록 형성될 수도 있다.
화소 전극(191)은 각 화소 영역 내에 형성되고, 드레인 전극(175)과 연결되어 있어 박막 트랜지스터가 온 상태일 때 드레인 전극(175)으로부터 데이터 신호를 인가 받는다. 화소 전극(191)은 인듐-주석 산화물(ITO, Indium Tin Oxide), 인듐-아연 산화물(IZO, Indium Zinc Oxide) 등과 같은 투명한 금속 물질로 이루어질 수 있다.
화소 전극(191)은 가로 줄기부(193), 가로 줄기부(193)와 직교하는 세로 줄기부(192), 및 복수의 제1 내지 제4 미세 가지부(194a, 194b, 194c, 194d)를 포함한다.
가로 줄기부(193)는 게이트선(121)과 나란한 방향으로 형성될 수 있고, 세로 줄기부(192)는 데이터선(171)과 나란한 방향으로 형성될 수 있다. 가로 줄기부(193)는 인접한 두 게이트선(121) 사이의 대략 중간에 형성될 수 있고, 세로 줄기부(192)는 인접한 두 데이터선(171) 사이의 대략 중간에 형성될 수 있다.
하나의 화소 영역은 가로 줄기부(193)와 세로 줄기부(192)에 의해 제1 부화소 영역, 제2 부화소 영역, 제3 부화소 영역, 및 제4 부화소 영역으로 나뉜다. 제1 부화소 영역은 가로 줄기부(193)의 좌측 및 세로 줄기부(192)의 상측에 위치하고, 제2 부화소 영역은 가로 줄기부(193)의 우측 및 세로 줄기부(192)의 상측에 위치한다. 제3 부화소 영역은 가로 줄기부(193)의 좌측 및 세로 줄기부(192)의 하측에 위치하고, 제4 부화소 영역은 가로 줄기부(193)의 우측 및 세로 줄기부(192)의 하측에 위치한다.
제1 미세 가지부(194a)는 제1 부화소 영역 내에 형성되고, 제2 미세 가지부(194b)는 제2 부화소 영역 내에 형성된다. 제3 미세 가지부(194c)는 제3 부화소 영역 내에 형성되고, 제4 미세 가지부(194d)는 제4 부화소 영역 내에 형성된다.
제1 미세 가지부(194a)는 가로 줄기부(193) 또는 세로 줄기부(192)로부터 좌상 방향으로 비스듬하게 뻗어 있으며, 제2 미세 가지부(194b)는 가로 줄기부(193) 또는 세로 줄기부(192)로부터 우상 방향으로 비스듬하게 뻗어 있다. 또한 제3 미세 가지부(194c)는 가로 줄기부(193) 또는 세로 줄기부(192)로부터 좌하 방향으로 비스듬하게 뻗어 있으며, 제4 미세 가지부(194d)는 가로 줄기부(193) 또는 세로 줄기부(192)에서부터 우하 방향으로 비스듬하게 뻗어 있다.
제1 내지 제4 미세 가지부(194a-194d)는 게이트선(121) 또는 가로 줄기부(193)와 대략 45° 또는 135°의 각을 이루도록 형성될 수 있다. 또한, 이웃하는 부화소 영역의 제1 내지 제4 미세 가지부(194a-194d)는 서로 직각을 이루도록 형성될 수 있다.
상기에서 도 1에 도시되어 있는 화소 전극(191)의 형상에 대해 설명하였으나, 화소 전극(191)의 형상은 이에 한정되지 아니하고 다양하게 변형이 가능하다. 또한, 하나의 화소 영역이 네 개의 부화소 영역으로 나뉘어 지는 것으로 설명하였으나, 더 많은 영역으로 나뉘어질 수도 있고, 복수의 부화소 영역으로 나뉘어지지 않을 수도 있다.
화소 전극(191)과 동일한 층에 제1 보조 게이트 패드(195) 및 제1 보조 데이터 패드(197)가 더 형성될 수 있다. 제1 보조 게이트 패드(195) 및 제1 보조 데이터 패드(197)는 화소 전극(191)과 동일한 물질로 이루어질 수 있다.
제1 보조 게이트 패드(195)는 게이트 패드(125) 위에 형성될 수 있다. 게이트 패드(125) 위에는 게이트 절연막(140) 및 보호막(180)이 형성되어 있다. 게이트 절연막(140) 및 보호막(180)에는 게이트 패드(125)의 적어도 일부를 노출하는 제2 접촉 구멍(185)이 형성되어 있다. 제1 보조 게이트 패드(195)는 제2 접촉 구멍(185)을 통해 게이트 패드(125)와 연결된다. 제1 보조 게이트 패드(195)의 일부는 보호막(180) 위에 형성되고, 다른 일부는 게이트 패드(125) 바로 위에 형성될 수 있다.
제1 보조 데이터 패드(197)는 데이터 패드(177) 위에 형성될 수 있다. 데이터 패드(177) 위에는 게이트 절연막(140) 및 보호막(180)이 형성되어 있다. 게이트 절연막(140) 및 보호막(180)에는 데이터 패드(177)의 적어도 일부를 노출하는 제3 접촉 구멍(187)이 형성되어 있다. 제1 보조 데이터 패드(197)는 제3 접촉 구멍(187)을 통해 데이터 패드(177)와 연결된다. 제1 보조 데이터 패드(197)의 일부는 보호막(180) 위에 형성되고, 다른 일부는 데이터 패드(177) 바로 위에 형성될 수 있다.
일반적으로, 게이트 패드 및 데이터 패드는 외부로부터 신호를 인가 받게 되므로, 외부 단자와 접촉이 이루어지도록 하기 위해 상부 면의 일부가 노출될 수 있다. 이때, 게이트 패드 및 데이터 패드가 산화 등이 이루어져 접촉 불량이 발생할 수 있다. 본 발명의 일 실시예에 의한 표시 장치에서는 게이트 패드(125) 및 데이터 패드(177) 위에 금속 산화물로 이루어진 제1 보조 게이트 패드(195) 및 제1 보조 데이터 패드(197)가 형성되어 이러한 접촉 불량을 방지할 수 있다.
차광 부재(220) 및 화소 전극(191) 위에는 제1 절연층(240)이 더 형성될 수 있다. 제1 절연층(240)은 실리콘 질화물(SiNx), 실리콘 산화물(SiOx) 등과 같은 무기 절연 물질로 이루어질 수 있다. 제1 절연층(240)은 유기 물질로 이루어진 차광 부재(220)를 보호하는 역할을 하고, 도전성 금속으로 이루어진 화소 전극(191)이 다른 금속층과 단락되는 것을 방지하는 역할도 할 수 있으며, 필요에 따라 생략될 수도 있다.
제1 절연층(240)은 제1 보조 게이트 패드(195) 및 제1 보조 데이터 패드(197) 위에는 형성되지 않을 수 있다.
차광 부재(220) 및 화소 전극(191) 위에는 공통 전극(270)이 형성되어 있다. 제1 절연층(240)이 형성되어 있는 경우 공통 전극(270)은 제1 절연층(240) 위에 형성되어 있다.
공통 전극(270)은 화소 전극(191)과 공간(200)을 사이에 두고 이격되도록 형성되어 있다. 화소 전극(191)과 공통 전극(270)은 일정한 거리를 두고 이격될 수 있으며, 화소 전극(191)과 공통 전극(270) 사이의 거리는 차광 부재(220)의 높이와 실질적으로 동일할 수 있다. 공간(200)의 폭과 넓이는 표시 장치의 해상도에 따라 다양하게 변경될 수 있다.
공통 전극(270)은 인듐-주석 산화물(ITO, Indium Tin Oxide), 인듐-아연 산화물(IZO, Indium Zinc Oxide) 등과 같은 투명한 금속 물질로 이루어질 수 있다. 공통 전극(270)에는 일정한 전압이 인가될 수 있고, 화소 전극(191)과 공통 전극(270) 사이에 전계가 형성될 수 있다.
공통 전극(270)과 동일한 층에 제2 보조 게이트 패드(275) 및 제2 보조 데이터 패드(277)가 더 형성될 수 있다. 제2 보조 게이트 패드(275) 및 제2 보조 데이터 패드(277)는 공통 전극(270)과 동일한 물질로 이루어질 수 있다.
제2 보조 게이트 패드(275)는 제1 보조 게이트 패드(195) 위에 형성될 수 있다. 제2 보조 게이트 패드(275)는 제1 보조 게이트 패드(195)의 전체를 덮도록 형성될 수 있다. 제2 보조 게이트 패드(275)의 일부는 보호막(180) 위에 형성되고, 다른 일부는 제1 보조 게이트 패드(195) 바로 위에 형성될 수 있다.
제2 보조 데이터 패드(277)는 제1 보조 데이터 패드(197) 위에 형성될 수 있다. 제2 보조 데이터 패드(277)는 제1 보조 데이터 패드(197)의 전체를 덮도록 형성될 수 있다. 제2 보조 데이터 패드(277)의 일부는 보호막(180) 위에 형성되고, 다른 일부는 제1 보조 데이터 패드(197) 바로 위에 형성될 수 있다.
또한, 제1 보조 게이트 패드(195) 및 제1 보조 데이터 패드(197) 주변에 위치한 보호막(180) 위에 제1 절연층(240)이 형성되어 있다면, 제2 보조 게이트 패드(275) 및 제2 보조 데이터 패드(277)의 일부는 제1 절연층(240) 위에 형성될 수도 있다.
화소 전극(191)과 공통 전극 사이의 공간(200) 내에는 액정(3)이 채워져 있다. 액정(3)은 복수의 액정 분자들로 이루어져 있으며, 전계가 인가되지 않은 상태에서 기판(110)에 수직한 방향으로 서 있을 수 있다. 즉, 수직 배향이 이루어질 수 있다. 또한, 이에 한정되지 아니하며, 수평 배향이 이루어질 수도 있다.
액정(3)은 네마틱(nematic), 스메틱(smetic), 콜레스테릭(cholesteric), 카이랄(chiral) 액정 물질 중 어느 하나로 이루어질 수 있다. 또한, 액정(3)은 네거티브(negative)형의 액정 물질 또는 포지티브(positive)형의 액정 물질로 이루어질 수 있다.
상기에서 화소 전극(191)은 공간(200)을 기준으로 아래에 형성되어 있고, 공통 전극(270)은 공간(200)을 기준으로 위에 형성되어 있는 것으로 설명하였으나, 본 발명은 이에 한정되지 아니한다. 화소 전극(191)과 공통 전극(270)이 모두 공간(200)을 기준으로 아래에 형성될 수도 있다. 이때, 화소 전극(191)과 공통 전극(270)이 동일한 층에 형성될 수도 있고, 절연층을 사이에 두고 서로 다른 층에 형성될 수도 있다. 이때, 액정(3)은 공간(200) 내에서 기판(110)과 평행한 방향으로 누워있도록 형성될 수 있다.
화소 전극(191) 위에는 제1 배향막(11)이 형성되어 있다. 화소 전극(191) 위에 제1 절연층(240)이 형성되어 있는 경우 제1 배향막(11)은 제1 절연층(240) 위에 형성될 수 있다.
제1 배향막(11)과 마주보도록 공통 전극(270) 아래에는 제2 배향막(21)이 형성되어 있다.
제1 배향막(11)과 제2 배향막(21)은 수직 배향막으로 이루어질 수 있고, 폴리 아믹산(Polyamic acid), 폴리 실록산(Polysiloxane), 폴리 이미드(Polyimide) 등의 물질로 이루어질 수 있다. 제1 및 제2 배향막(11, 21)은 화소 영역의 가장자리에서 서로 연결될 수 있다. 즉, 제1 및 제2 배향막(11, 21)은 공간(200)과 접하고 있는 차광 부재(220)의 측면에도 형성될 수 있다.
공간(200)은 제1 절연층(240)과 공통 전극(270)에 의해 둘러싸여 있다. 공통 전극(270)은 데이터선(171)과 중첩되는 부분에서 제1 절연층(240) 바로 위에 접촉되도록 형성될 수 있다. 공통 전극(270)은 행 방향으로 인접한 화소 영역들을 따라 연결되도록 형성될 수 있다.
공통 전극(270)은 화소 영역의 일부 경계에는 형성되지 않아 공간(200)의 일부가 외부로 노출되도록 할 수 있다. 예를 들면, 열 방향으로 인접한 화소 영역들의 경계에서 공통 전극(270)이 형성되지 않도록 할 수 있다. 이처럼 공간(200)의 일부가 외부로 노출되는 부분을 개구부(201)라고 한다. 개구부(201)는 열 방향으로 인접한 화소 영역들의 경계에 형성될 수 있고, 개구부(201)를 통해 액정(3)이 공간(200)의 내부로 주입된다.
상기에서 공통 전극(270)이 행 방향으로 인접한 화소 영역들을 따라 연결되도록 형성되고, 개구부(201)가 열 방향으로 인접한 화소 영역들의 경계에 형성되는 것으로 설명하였으나 본 발명은 이에 한정되지 아니한다. 공통 전극(270)이 열 방향으로 인접한 화소 영역들을 따라 연결되도록 형성되고, 개구부(201)가 행 방향으로 인접한 화소 영역들의 경계에 형성될 수도 있다.
공통 전극(270) 위에는 제2 절연층(280)이 더 형성될 수 있다. 제2 절연층(280)은 실리콘 질화물(SiNx), 실리콘 산화물(SiOx) 등과 같은 무기 절연 물질로 이루어질 수 있으며, 필요에 따라 생략될 수도 있다.
공통 전극(270) 위에는 각 화소 영역 내에 색필터로 이루어져 있는 지붕층(230)이 형성되어 있다. 제2 절연층(280)이 형성되어 있는 경우, 지붕층(230)은 제2 절연층(280) 위에 형성될 수 있다.
지붕층(230)을 구성하는 색필터는 적색, 녹색 및 청색의 삼원색 등 기본색(primary color) 중 하나를 표시할 수 있는 유기 물질로 이루어질 수 있다. 색필터는 적색, 녹색, 및 청색의 삼원색에 한정되지 아니하고, 청록색(cyan), 자홍색(magenta), 옐로우(yellow), 화이트 계열의 색 등을 표시할 수도 있다.
지붕층(230)의 아래에는 공간(200)이 형성되어 있고, 지붕층(230)에 의해 공간(200)의 형상이 유지될 수 있다. 공간(200)의 일부가 지붕층(230)의 외부로 노출되도록 하기 위해 개구부(201)가 지붕층(230)에도 형성되어 있다.
지붕층(230) 위에는 제3 절연층(290)이 더 형성될 수 있다. 제3 절연층(290)은 실리콘 질화물(SiNx), 실리콘 산화물(SiOx) 등과 같은 무기 절연 물질로 이루어질 수 있다. 제3 절연층(290)은 지붕층(230)의 상부면 및 측면을 덮도록 형성될 수 있다. 제3 절연층(290)은 유기 물질로 이루어진 지붕층(230)을 보호하는 역할을 하며, 필요에 따라 생략될 수도 있다.
제3 절연층(290) 위에는 덮개막(295)이 형성될 수 있다. 덮개막(295)은 공간(200)의 일부를 외부로 노출시키는 개구부(201)를 덮도록 형성된다. 즉, 제3 절연층(290)은 공간(200)의 내부에 형성되어 있는 액정(3)이 외부로 나오지 않도록 개구부(201)를 밀봉할 수 있다. 덮개막(295)은 액정(3)과 접촉하게 되므로, 액정(3)과 반응하지 않는 물질로 이루어지는 것이 바람직하다. 예를 들면, 덮개막(295)은 페릴렌(Parylene) 등으로 이루어질 수 있다.
덮개막(295)은 이중막, 삼중막 등과 같이 다중막으로 이루어질 수도 있다. 이중막은 서로 다른 물질로 이루어진 두 개의 층으로 이루어져 있다. 삼중막은 세 개의 층으로 이루어지고, 서로 인접하는 층의 물질이 서로 다르다. 예를 들면, 덮개막(295)은 유기 절연 물질로 이루어진 층과 무기 절연 물질로 이루어진 층을 포함할 수 있다.
제2 절연층(280), 제3 절연층(290), 및 덮개막(295)은 제2 보조 게이트 패드(275) 및 제2 보조 데이터 패드(277)의 적어도 일부를 덮지 않도록 형성될 수 있다. 제2 보조 게이트 패드(275) 및 제2 보조 데이터 패드(277)는 외부로 노출되어 외부 단자와 접촉이 이루어질 수 있다.
도시는 생략하였으나, 표시 장치의 상하부 면에는 편광판이 더 형성될 수 있다. 편광판은 제1 편광판 및 제2 편광판으로 이루어질 수 있다. 제1 편광판은 기판의 하부 면에 부착되고, 제2 편광판은 덮개막(295) 위에 부착될 수 있다.
다음으로, 도 4 내지 도 23을 참조하여 본 발명의 일 실시예에 의한 표시 장치의 제조 방법에 대해 설명하면 다음과 같다.
도 4 내지 도 23은 본 발명의 일 실시예에 의한 표시 장치의 제조 방법을 나타낸 공정 단면도이다. 도 4, 도 6, 도 8, 도 10, 도 12, 도 14, 도 16, 도 18, 도 20, 및 도 22는 동일한 선을 따라 나타낸 단면도이다. 또한, 도 5, 도 7, 도 9, 도 11, 도 13, 도 15, 도 17, 도 19, 도 21, 및 도 23은 동일한 선을 따라 나타낸 단면도이다.
먼저, 도 4 및 도 5에 도시된 바와 같이, 유리 또는 플라스틱 등으로 이루어진 기판(110) 위에 일방향으로 뻗어있는 게이트선(도시하지 않음) 및 게이트선으로부터 돌출되는 게이트 전극(124)을 형성한다.
또한, 게이트선과 연결되어 있는 게이트 패드(125)를 형성한다. 게이트 패드(125)는 게이트선의 단부와 연결되어 있다. 게이트 패드(125)는 게이트선보다 넓은 폭을 가지도록 형성할 수 있다. 게이트 패드(125)는 게이트선 및 게이트 전극(124)과 동일한 물질로 동일 공정에서 형성한다.
또한, 게이트선 및 게이트 전극(124)과 이격되도록 유지 전극(133)을 형성한다. 유지 전극(133)은 게이트선 및 게이트 전극(124)과 동일한 물질로 동일 공정에서 형성한다.
이어, 게이트선, 게이트 전극(124), 게이트 패드(125), 및 유지 전극(133)을 포함한 기판(110) 위의 전면에 실리콘 산화물(SiOx) 또는 실리콘 질화물(SiNx)과 같은 무기 절연 물질을 이용하여 게이트 절연막(140)을 형성한다. 게이트 절연막(140)은 단일막 또는 다중막으로 형성될 수 있다.
도 6 및 도 7에 도시된 바와 같이, 게이트 절연막(140) 위에 비정질 실리콘(amorpous silicon), 다결정 실리콘(polycystalline silicon), 금속 산화물(metal oxide) 등과 같은 반도체 물질을 증착한 후 이를 패터닝하여 반도체층(150)을 형성한다. 반도체층(150)은 게이트 전극(124) 위에 위치하도록 형성할 수 있다.
이어, 금속 물질을 증착한 후 이를 패터닝하여 타방향으로 뻗어있는 데이터선(171)을 형성한다. 또한, 데이터선(171)으로부터 반도체층(150) 위로 돌출되는 소스 전극(173) 및 소스 전극(173)과 이격되는 드레인 전극(175)을 함께 형성한다. 금속 물질은 단일막 또는 다중막으로 이루어질 수 있다.
또한, 데이터선(171)과 연결되어 있는 데이터 패드(177)를 형성한다. 데이터 패드(177)는 데이터선(171)의 단부와 연결되어 있다. 데이터 패드(177)는 데이터선(171)보다 넓은 폭을 가지도록 형성할 수 있다. 데이터 패드(177)는 데이터선(171), 소스 전극(173), 및 드레인 전극(175)과 동일한 물질로 동일 공정에서 형성한다.
반도체 물질과 금속 물질을 연속으로 증착한 후 이를 동시에 패터닝하여 반도체층(150), 데이터선(171), 소스 전극(173), 드레인 전극(175), 및 데이터 패드(177)를 형성할 수도 있다. 이때, 반도체층(150)은 데이터선(171), 데이터 패드(177)의 아래까지 연장되어 형성된다.
게이트 전극(124), 반도체층(150), 소스 전극(173), 및 드레인 전극(175)은 하나의 박막 트랜지스터를 구성한다. 게이트선과 데이터선(171)은 서로 교차하여 형성될 수 있으며, 게이트선과 데이터선(171)에 의해 복수의 화소 영역이 정의될 수 있다.
도 8 및 도 9에 도시된 바와 같이, 데이터선(171), 소스 전극(173), 드레인 전극(175), 소스 및 드레인 전극(173, 175) 사이로 노출되어 있는 반도체층(150) 위에 보호막(180)을 형성한다. 보호막(180)은 유기 절연 물질 또는 무기 절연 물질로 이루어질 수 있으며, 단일막 또는 다중막으로 형성될 수 있다.
이어, 보호막(180) 위에 광 차단 물질을 도포한 후 이를 패터닝하여 화소 영역의 경계에 차광 부재(220)를 형성한다. 차광 부재(220)는 화소 영역을 둘러싸는 격벽으로 이루어질 수 있다. 또한, 차광 부재(220)는 박막 트랜지스터 위에 더 형성될 수 있다.
차광 부재(220)는 박막 트랜지스터의 일부 위에 형성될 수 있고, 드레인 전극(175)과 일부 중첩되지 않도록 형성될 수 있다. 다만, 본 발명은 이에 한정되지 아니하며, 차광 부재(220)가 박막 트랜지스터의 전체를 덮도록 형성될 수도 있다.
도 10 및 도 11에 도시된 바와 같이, 드레인 전극(175)의 적어도 일부가 노출되도록 보호막(180)을 식각하여 제1 접촉 구멍(181)을 형성한다.
차광 부재(220)가 드레인 전극(175)과 일부 중첩되지 않도록 형성된 경우 제1 접촉 구멍(181)은 보호막(180)에만 형성될 수 있다. 이와 달리, 차광 부재(220)가 드레인 전극(175)과 전체적으로 중첩되는 경우 제1 접촉 구멍(181)은 보호막(180)뿐만 아니라 차광 부재(220)에도 형성될 수 있다.
또한, 제1 접촉 구멍(181)을 형성하는 공정에서, 게이트 패드(125)의 적어도 일부가 노출되도록 게이트 절연막(140) 및 보호막(180)을 식각하여 제2 접촉 구멍(185)을 형성할 수 있다. 또한, 데이터 패드(177)의 적어도 일부가 노출되도록 보호막(180)을 식각하여 제3 접촉 구멍(187)을 형성할 수 있다.
이어, 차광 부재(220) 및 보호막(180) 위에 인듐-주석 산화물(ITO, Indium Tin Oxide), 인듐-아연 산화물(IZO, Indium Zinc Oxide) 등과 같은 투명한 금속 물질을 증착한 후 패터닝하여 화소 영역 내에 화소 전극(191)을 형성한다. 화소 전극(191)은 제1 접촉 구멍(181)을 통해 드레인 전극(175)과 연결되도록 형성한다.
또한, 화소 전극(191)을 형성하는 공정에서, 게이트 패드(125) 위에 제1 보조 게이트 패드(195)를 형성하고, 데이터 패드(177) 위에 제1 보조 데이터 패드(197)를 형성할 수 있다. 제1 보조 게이트 패드(195) 및 제1 보조 데이터 패드(197)는 화소 전극(191)과 동일한 물질로 이루어질 수 있다.
제1 보조 게이트 패드(195)의 일부는 보호막(180) 위에 형성되고, 다른 일부는 게이트 패드(125) 바로 위에 형성될 수 있다. 또한, 제1 보조 데이터 패드(197)의 일부는 보호막(180) 위에 형성되고, 다른 일부는 데이터 패드(177) 바로 위에 형성될 수 있다.
도 12 및 도 13에 도시된 바와 같이, 차광 부재(220) 및 화소 전극(191) 위에 실리콘 질화물(SiNx), 실리콘 산화물(SiOx) 등과 같은 무기 절연 물질로 제1 절연층(240)을 형성한다.
제1 절연층(240)은 유기 물질로 이루어진 차광 부재(220)를 보호하는 역할을 하고, 도전성 금속으로 이루어진 화소 전극(191)이 다른 금속층과 단락 되는 것을 방지하는 역할도 할 수 있으며, 필요에 따라 생략될 수도 있다.
이어, 차광 부재(220) 및 화소 전극(191) 위에 유기 절연 물질로 희생층(210)을 형성한다. 제1 절연층(240)을 형성하는 경우, 희생층(210)은 제1 절연층(240) 위에 형성한다.
희생층(210)을 패터닝하여 제1 보조 게이트 패드(195) 및 제1 보조 데이터 패드(197) 위에 위치한 희생층(210)을 제거한다. 이때, 제1 보조 게이트 패드(195) 및 제1 보조 데이터 패드(197)의 주변에 위치한 희생층(210)을 함께 제거할 수 있다.
희생층(210)은 감광성 고분자 물질로 이루어질 수 있으며, 포토 공정을 진행하여, 희생층(210)을 패터닝할 수 있다.
도 14 및 도 15에 도시된 바와 같이, 패터닝된 희생층(210)을 마스크로 사용하여 제1 절연층(240)을 패터닝함으로써, 제1 보조 게이트 패드(195) 및 제1 보조 데이터 패드(197) 위에 위치한 제1 절연층(240)을 제거한다. 이때, 제1 보조 게이트 패드(195) 및 제1 보조 데이터 패드(197)의 주변에 위치한 제1 절연층(240)을 함께 제거할 수 있다.
이어, 산소 플라즈마를 공급하여 희생층(210)을 애싱함으로써, 희생층(210)의 높이를 전체적으로 감소시킨다. 애싱 공정을 통해 차광 부재(220) 위에 형성되어 있는 희생층(210)을 제거할 수 있다. 또한, 희생층(210)의 높이가 차광 부재(220)와 실질적으로 동일하도록 감소시킬 수 있다. 따라서, 차광 부재(220)가 희생층(210)의 주변을 둘러싸는 격벽의 역할을 할 수 있다. 애싱 공정의 진행 후에 희생층(210)은 화소 영역 내에 남아있게 된다.
도 16 및 도 17에 도시된 바와 같이, 희생층(210) 및 차광 부재(220) 위에 인듐-주석 산화물(ITO, Indium Tin Oxide), 인듐-아연 산화물(IZO, Indium Zinc Oxide) 등과 같은 투명한 금속 물질을 증착한 후 패터닝하여 공통 전극(270)을 형성한다. 공통 전극(270)이 행 방향으로 인접한 화소 영역들을 따라 연결되도록 형성할 수 있다.
공통 전극(270)은 화소 영역의 일부 경계에는 형성되지 않아 희생층(210)의 일부가 외부로 노출된다. 예를 들면, 열 방향으로 인접한 화소 영역들의 경계에서 공통 전극(270)이 형성되지 않도록 패터닝할 수 있다. 이처럼 희생층(210)의 일부가 외부로 노출되는 부분을 개구부(201)라고 한다.
상기에서 공통 전극(270)이 행 방향으로 인접한 화소 영역들을 따라 연결되도록 형성되고, 개구부(201)가 열 방향으로 인접한 화소 영역들의 경계에 형성되는 것으로 설명하였으나 본 발명은 이에 한정되지 아니한다. 공통 전극(270)이 열 방향으로 인접한 화소 영역들을 따라 연결되도록 형성되고, 개구부(201)가 행 방향으로 인접한 화소 영역들의 경계에 형성될 수도 있다.
공통 전극(270)을 형성하는 공정에서, 제1 보조 게이트 패드(195) 위에 제2 보조 게이트 패드(275)를 형성하고, 제1 보조 데이터 패드(197) 위에 제2 보조 데이터 패드(277)를 형성할 수 있다. 제2 보조 게이트 패드(275) 및 제2 보조 데이터 패드(277)는 공통 전극(270)과 동일한 물질로 이루어질 수 있다.
제2 보조 게이트 패드(275)는 제1 보조 게이트 패드(195)의 전체를 덮도록 형성될 수 있다. 제2 보조 게이트 패드(275)의 일부는 보호막(180) 위에 형성되고, 다른 일부는 제1 보조 게이트 패드(195) 바로 위에 형성될 수 있다.
제2 보조 데이터 패드(277)는 제1 보조 데이터 패드(197) 위에 형성될 수 있다. 제2 보조 데이터 패드(277)는 제1 보조 데이터 패드(197)의 전체를 덮도록 형성될 수 있다. 제2 보조 데이터 패드(277)의 일부는 보호막(180) 위에 형성되고, 다른 일부는 제1 보조 데이터 패드(197) 바로 위에 형성될 수 있다.
또한, 제1 보조 게이트 패드(195) 및 제1 보조 데이터 패드(197) 주변에 위치한 보호막(180) 위에 제1 절연층(240)이 형성되어 있다면, 제2 보조 게이트 패드(275) 및 제2 보조 데이터 패드(277)의 일부는 제1 절연층(240) 위에 형성될 수도 있다.
상기에서 희생층(210)을 형성한 후 공통 전극(270)을 형성하는 것으로 설명하였으나, 본 발명은 이에 한정되지 아니한다. 희생층(210)을 형성하기 전에 공통 전극(270)을 형성할 수도 있다. 이때, 화소 전극(191)과 공통 전극(270)을 동일한 층에 형성할 수도 있고, 절연층을 사이에 두고 서로 다른 층에 형성할 수도 있다.
도 18 및 도 19에 도시된 바와 같이, 공통 전극(270), 제2 보조 게이트 패드(275), 및 제2 보조 데이터 패드(277) 위에 실리콘 산화물 또는 실리콘 질화물과 같은 무기 절연 물질로 제2 절연층(280)을 형성한다. 제2 절연층(280)은 공통 전극(270), 제2 보조 게이트 패드(275), 및 제2 보조 데이터 패드(277)을 보호하는 역할을 하며, 필요에 따라 생략될 수도 있다.
이어, 공통 전극(270) 위에 색필터로 이루어진 지붕층(230)을 형성한다. 제2 절연층(280)이 형성되어 있는 경우 지붕층(230)은 제2 절연층(280) 위에 형성될 수 있다.
지붕층(230)은 각 화소 영역 내에 형성된다. 복수의 화소 영역의 열 방향을 따라 동일한 색의 색필터로 이루어진 지붕층(230)을 형성할 수 있다. 세 가지 색의 색필터로 이루어진 지붕층(230)을 형성하는 경우 지붕층(230)은 제1 색의 지붕층, 제2 색의 지붕층, 및 제3 색의 지붕층으로 이루어질 수 있다. 먼저, 제1 색의 지붕층을 형성한 후 마스크를 쉬프트 시켜 제2 색의 지붕층을 형성할 수 있다. 이어, 마스크를 다시 쉬프트시켜 제3 색의 지붕층을 형성할 수 있다.
지붕층(230)은 개구부(201) 위에 형성되지 않도록 패터닝할 수 있다.
도 20 및 도 21에 도시된 바와 같이, 지붕층(230) 및 제2 절연층(280) 위에 실리콘 질화물(SiNx), 실리콘 산화물(SiOx) 등과 같은 무기 절연 물질로 제3 절연층(290)을 형성할 수 있다. 제3 절연층(290)은 패터닝된 지붕층(230) 위에 형성되므로 지붕층(230)의 상부면 및 측면을 덮어 보호할 수 있다. 필요에 따라 제3 절연층(290)은 생략될 수 있다.
도 22 및 도 23에 도시된 바와 같이, 제2 절연층(280) 및 제3 절연층(290)을 패터닝하여 개구부(201)를 덮고 있는 제2 절연층(280) 및 제3 절연층(290)을 제거한다. 이에 따라, 희생층(210)의 일부가 외부로 노출된다.
또한, 제2 보조 게이트 패드(275), 및 제2 보조 데이터 패드(277) 위에 형성되어 있는 제2 절연층(280) 및 제3 절연층(290)을 제거할 수 있다.
이어, 희생층(210)이 노출된 기판(110) 위에 산소 플라즈마를 공급하여 애싱하거나, 현상액을 공급하여 희생층(210)을 전면 제거한다. 희생층(210)이 제거되면 희생층(210)이 위치하였던 자리에 공간(200)이 발생한다. 즉, 화소 전극(191)과 지붕층(230)이 공간(200)을 사이에 두고 서로 이격된다. 공간(200)의 형상은 지붕층(230)에 의해 유지될 수 있다.
이어, 스핀 코팅 방식 또는 잉크젯 방식으로 배향 물질이 포함되어 있는 배향액을 기판(110) 위에 떨어뜨리면, 배향액이 개구부(201)를 통해 공간(200) 내부로 주입된다. 배향액을 공간(200)의 내부로 주입한 후 경화 공정을 진행하면 용액 성분은 증발하고, 배향 물질이 공간(200) 내부의 벽면에 남게 된다.
따라서, 화소 전극(191) 위에 제1 배향막(11)을 형성하고, 공통 전극(270) 아래에 제2 배향막(21)을 형성할 수 있다. 화소 전극(191) 위에 제1 절연층(240)이 형성되어 있는 경우 제1 배향막(11)은 제1 절연층(240) 위에 형성될 수 있다.
제1 배향막(11)과 제2 배향막(21)은 공간(200)을 사이에 두고 마주보도록 형성되고, 화소 영역의 가장자리에서는 서로 연결되도록 형성된다. 즉, 제1 및 제2 배향막(11, 21)은 공간(200)과 접하고 있는 차광 부재(220)의 측면에도 형성될 수 있다.
이때, 제1 및 제2 배향막(11, 21)은 공간(200)의 측면을 제외하고는 제1 기판(110)에 대해 수직한 방향으로 배향이 이루어진다. 추가로 제1 및 제2 배향막(11, 21)에 UV를 조사하는 공정을 진행함으로써, 기판(110)에 대해 수평한 방향으로 배향이 이루어지도록 할 수도 있다.
이어, 잉크젯 방식 또는 디스펜싱 방식으로 액정 분자들로 이루어진 액정(3)을 기판(110) 위에 떨어뜨리면, 액정(3)이 개구부(201)를 통해 공간(200) 내부로 주입된다. 이때, 액정(3)을 홀수 번째 게이트선과 인접하여 형성된 개구부(201)에 떨어뜨리고, 짝수 번째 게이트선과 인접하여 형성된 개구부(201)에는 떨어뜨리지 않을 수 있다. 이와 반대로, 액정(3)을 짝수 번째 게이트선과 인접하여 형성된 개구부(201)에 떨어뜨리고, 홀수 번째 게이트선과 인접하여 형성된 개구부(201)에는 떨어뜨리지 않을 수 있다.
홀수 번째 게이트선과 인접하여 형성된 개구부(201)에 액정(3)을 떨어뜨리면 모세관력(capillary force)에 의해 액정(3)이 개구부(201)를 통과하여 공간(200) 내부로 들어가게 된다. 개구부(201)는 홀수 번째 게이트선을 기준으로 위, 아래로 형성되어 있다. 이때, 짝수 번째 게이트선을 따라 형성된 개구부(201)를 통해 공간(200) 내부의 공기가 빠져나감으로써, 액정(3)이 홀수 번째 게이트선의 위, 아래에 위치한 공간(200) 내부로 잘 들어가게 된다.
이어, 제3 절연층(290) 위에 액정(3)과 반응하지 않는 물질을 증착하여 덮개막(295)을 형성한다. 예를 들면, 페릴렌(Parylene) 등의 물질로 덮개막(295)을 형성할 수 있다. 덮개막(295)은 공간(200)이 외부로 노출되어 있는 개구부(201)를 덮도록 형성되어 화소 영역 별로 공간(200)을 밀봉한다.
덮개막(295)은 이중막, 삼중막 등과 같은 다중막으로 형성할 수도 있다. 예를 들면, 덮개막(295)은 유기 절연 물질로 이루어진 층과 무기 절연 물질로 이루어진 층을 포함할 수 있다.
덮개막(295)이 제2 보조 게이트 패드(275) 및 제2 보조 데이터 패드(277)의 적어도 일부를 덮지 않도록 형성할 수 있다. 제2 보조 게이트 패드(275) 및 제2 보조 데이터 패드(277)는 외부로 노출되어 외부 단자와 접촉이 이루어질 수 있다.
이어, 도시는 생략하였으나, 표시 장치의 상하부 면에 편광판을 더 부착할 수 있다. 편광판은 제1 편광판과 제2 편광판으로 이루어질 수 있다. 기판(110)의 하부 면에 제1 편광판을 부착하고, 덮개막(295) 위에 제2 편광판을 부착할 수 있다.
다음으로, 도 24 및 도 25를 참조하여 본 발명의 다른 일 실시예에 의한 표시 장치에 대해 설명하면 다음과 같다.
도 24 및 도 25에 도시된 본 발명의 일 실시예에 의한 표시 장치는 도 1 내지 도 3에 도시된 본 발명의 일 실시예에 의한 표시 장치와 동일한 부분이 상당하므로, 이에 대한 설명은 생략하고 차이점이 있는 부분에 대해서만 이하에서 설명한다. 앞선 실시예와 가장 큰 차이점은 제2 보조 게이트 패드 및 제2 보조 데이터 패드가 형성되지 않는다는 점이며, 이하에서 더욱 상세히 설명한다.
도 24 및 도 25는 본 발명의 일 실시예에 의한 표시 장치를 나타내는 단면도이고, 도 24 및 도 25는 서로 다른 선을 따라 나타낸 단면도이다.
본 발명의 일 실시예에 의한 표시 장치는 복수의 화소 영역을 포함하는 기판(110) 위에 게이트선(121), 데이터선(171), 및 박막 트랜지스터가 형성되어 있다. 화소 영역의 경계에는 차광 부재(220)가 형성되어 있고, 화소 영역에는 화소 전극(191)이 형성되어 있다. 화소 전극(191)과 공간(200)을 사이에 두고 이격되도록 공통 전극(270)이 형성되어 있고, 공통 전극(270) 위에는 색필터로 이루어진 지붕층(230)이 형성되어 있다. 공통 전극(270) 및 지붕층(230)에 개구부(201)가 형성되어 있고, 공간(200) 내에는 액정(3)이 채워져 있다. 지붕층(230) 위에는 개구부(201)를 덮도록 덮개막(295)이 형성되어 화소 영역 별로 공간(200)을 밀봉한다.
도 24 및 도 25에 도시되어 있는 실시예는 화소 영역 및 화소 영역의 경계에서의 구조는 도 1 내지 도 3에 도시되어 있는 실시예와 거의 유사하다. 다만, 게이트 패드부 및 데이터 패드부에서 차이점을 나타내고 있다.
게이트 패드(125)는 게이트선(121)과 연결되어 있고, 게이트선(121) 및 게이트 전극(124)과 동일한 물질로 이루어져 있다.
데이터 패드(177)는 데이터선(171)과 연결되어 있고, 데이터선(171), 소스 전극(173), 및 드레인 전극(175)과 동일한 물질로 이루어져 있다.
게이트 패드(125) 위에는 제1 보조 게이트 패드(195)가 형성되어 있고, 데이터 패드(177) 위에는 제1 보조 데이터 패드(197)가 형성되어 있다. 제1 보조 게이트 패드(195) 및 제1 보조 데이터 패드(197)는 화소 전극(191)과 동일한 물질로 동일한 층에 형성되어 있다.
제1 보조 게이트 패드(195) 및 제1 보조 데이터 패드(197) 위에는 공통 전극(270)과 동일한 물질로 이루어진 층이 형성되지 않는다.
공통 전극(270) 위에는 제2 절연층(280), 제3 절연층(290), 및 덮개막(295)이 더 형성될 수 있다. 제2 절연층(280), 제3 절연층(290), 및 덮개막(295)은 제1 보조 게이트 패드(195) 및 제1 보조 데이터 패드(197) 위에는 형성되지 않는다. 제1 보조 게이트 패드(195) 및 제1 보조 데이터 패드(197)는 외부로 노출되어 외부 단자와 접촉이 이루어질 수 있다.
다음으로, 도 26 내지 도 31을 참조하여 도 24 및 도 25에 도시되어 있는 본 발명의 다른 일 실시예에 의한 표시 장치의 제조 방법에 대해 설명하면 다음과 같다.
도 26 내지 도 31은 본 발명의 일 실시예에 의한 표시 장치의 제조 방법을 나타낸 공정 단면도이다. 도 26, 도 28, 및 도 31은 동일한 선을 따라 나타낸 단면도이다. 또한, 도 27, 도 29, 및 도 31은 동일한 선을 따라 나타낸 단면도이다.
도 26 내지 도 31에 도시된 본 발명의 일 실시예에 의한 표시 장치의 제조 방법은 도 4 내지 도 23에 도시된 본 발명의 일 실시예에 의한 표시 장치의 제조 방법과 동일한 부분이 상당하므로, 이에 대한 설명은 생략하고 차이점이 있는 부분에 대해서만 이하에서 설명한다. 도 4 내지 도 15에 도시된 공정과 동일한 공정이 이루어지므로, 해당 도면은 생략하고 이후 공정에 대해서만 설명한다.
도 26 및 도 27에 도시된 바와 같이, 희생층(210) 및 차광 부재(220) 위에 인듐-주석 산화물(ITO, Indium Tin Oxide), 인듐-아연 산화물(IZO, Indium Zinc Oxide) 등과 같은 투명한 금속 물질을 증착하여 공통 전극(270)을 형성한다.
공통 전극(270)은 제1 보조 게이트 패드(195) 및 제1 보조 데이터 패드(197) 위에도 형성된다.
도 28 및 도 29에 도시된 바와 같이, 공통 전극(270) 위에 실리콘 산화물 또는 실리콘 질화물과 같은 무기 절연 물질로 제2 절연층(280)을 형성한다. 제2 절연층(280)은 공통 전극(270)을 보호하는 역할을 하며, 필요에 따라 생략될 수도 있다.
이어, 공통 전극(270) 위에 색필터로 이루어진 지붕층(230)을 형성한다. 제2 절연층(280)이 형성되어 있는 경우 지붕층(230)은 제2 절연층(280) 위에 형성될 수 있다.
지붕층(230)은 각 화소 영역 내에 형성된다. 복수의 화소 영역의 열 방향을 따라 동일한 색의 색필터로 이루어진 지붕층(230)을 형성할 수 있다. 세 가지 색의 색필터로 이루어진 지붕층(230)을 형성하는 경우 지붕층(230)은 제1 색의 지붕층, 제2 색의 지붕층, 및 제3 색의 지붕층으로 이루어질 수 있다. 먼저, 제1 색의 지붕층을 형성한 후 마스크를 쉬프트 시켜 제2 색의 지붕층을 형성할 수 있다. 이어, 마스크를 다시 쉬프트시켜 제3 색의 지붕층을 형성할 수 있다.
이어, 지붕층(230) 및 제2 절연층(280) 위에 실리콘 질화물(SiNx), 실리콘 산화물(SiOx) 등과 같은 무기 절연 물질로 제3 절연층(290)을 형성할 수 있다. 제3 절연층(290)은 패터닝된 지붕층(230) 위에 형성되므로 지붕층(230)의 상부면 및 측면을 덮어 보호할 수 있다. 필요에 따라 제3 절연층(290)은 생략될 수 있다.
도 30 및 도 31에 도시된 바와 같이, 공통 전극(270), 제2 절연층(280), 및 제3 절연층(290)을 패터닝하여 희생층(210)이 노출되도록 개구부(201)를 형성한다. 공통 전극(270)은 일 방향으로 인접한 화소 영역들을 따라 연결되도록 형성하고, 개구부(201)는 타 방향으로 인접한 화소 영역의 경계에 형성할 수 있다.
예를 들면, 공통 전극(270)을 행 방향으로 인접한 화소 영역들을 따라 연결되도록 형성할 수 있다. 또한, 개구부(201)를 열 방향으로 인접한 화소 영역의 경계에 형성할 수 있다. 또한, 이와 달리 공통 전극(270)을 열 방향으로 인접한 화소 영역들을 따라 연결되도록 형성하고, 개구부(201)를 행 방향으로 인접한 화소 영역들의 경계에 형성할 수도 있다.
개구부(201)를 형성하는 단계에서, 제1 보조 게이트 패드(195), 및 제1 보조 데이터 패드(197) 위에 형성되어 있는 공통 전극(270), 제2 절연층(280) 및 제3 절연층(290)을 제거할 수 있다.
이어, 희생층(210)이 노출된 기판(110) 위에 산소 플라즈마를 공급하여 애싱하거나, 현상액을 공급하여 희생층(210)을 전면 제거한다. 희생층(210)이 제거되면 희생층(210)이 위치하였던 자리에 공간(200)이 발생한다. 즉, 화소 전극(191)과 지붕층(230)이 공간(200)을 사이에 두고 서로 이격된다. 공간(200)의 형상은 지붕층(230)에 의해 유지될 수 있다.
이어, 스핀 코팅 방식 또는 잉크젯 방식으로 배향 물질이 포함되어 있는 배향액을 기판(110) 위에 떨어뜨리면, 배향액이 개구부(201)를 통해 공간(200) 내부로 주입된다. 배향액을 공간(200)의 내부로 주입한 후 경화 공정을 진행하면 용액 성분은 증발하고, 배향 물질이 공간(200) 내부의 벽면에 남게 된다.
따라서, 화소 전극(191) 위에 제1 배향막(11)을 형성하고, 공통 전극(270) 아래에 제2 배향막(21)을 형성할 수 있다. 제1 배향막(11) 및 제2 배향막(21)은 수직 또는 수평으로 배향이 이루어지도록 할 수 있다.
이어, 잉크젯 방식 또는 디스펜싱 방식으로 액정 분자들로 이루어진 액정(3)을 기판(110) 위에 떨어뜨리면, 액정(3)이 개구부(201)를 통해 공간(200) 내부로 주입된다. 이때, 액정(3)을 홀수 번째 게이트선과 인접하여 형성된 개구부(201)에 떨어뜨리고, 짝수 번째 게이트선과 인접하여 형성된 개구부(201)에는 떨어뜨리지 않을 수 있다. 이와 반대로, 액정(3)을 짝수 번째 게이트선과 인접하여 형성된 개구부(201)에 떨어뜨리고, 홀수 번째 게이트선과 인접하여 형성된 개구부(201)에는 떨어뜨리지 않을 수 있다.
이어, 제3 절연층(290) 위에 액정(3)과 반응하지 않는 물질을 증착하여 덮개막(295)을 형성한다. 예를 들면, 페릴렌(Parylene) 등의 물질로 덮개막(295)을 형성할 수 있다. 덮개막(295)은 공간(200)이 외부로 노출되어 있는 개구부(201)를 덮도록 형성되어 화소 영역 별로 공간(200)을 밀봉한다.
덮개막(295)이 제1 보조 게이트 패드(195) 및 제1 보조 데이터 패드(197)의 적어도 일부를 덮지 않도록 형성할 수 있다. 제1 보조 게이트 패드(195) 및 제1 보조 데이터 패드(197)는 외부로 노출되어 외부 단자와 접촉이 이루어질 수 있다.
이어, 도시는 생략하였으나, 표시 장치의 상하부 면에 편광판을 더 부착할 수 있다. 편광판은 제1 편광판과 제2 편광판으로 이루어질 수 있다. 기판(110)의 하부 면에 제1 편광판을 부착하고, 덮개막(295) 위에 제2 편광판을 부착할 수 있다.
도 26 내지 도 31에 도시된 표시 장치의 제조 방법에 의하면, 앞선 실시예와 달리 공통 전극(270)을 패터닝하기 위한 마스크가 별도로 사용되지 않으므로, 공정을 더 단순화 할 수 있다. 즉, 공통 전극(270)을 제2 절연층(280) 및 제3 절연층(290)과 함께 패터닝함으로써, 비용 및 시간을 절감할 수 있다.
이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명의 권리범위는 이에 한정되는 것은 아니고 다음의 청구범위에서 정의하고 있는 본 발명의 기본 개념을 이용한 당업자의 여러 변형 및 개량 형태 또한 본 발명의 권리범위에 속하는 것이다.
3: 액정 11: 제1 배향막
21: 제2 배향막 121: 게이트선
124: 게이트 전극 133: 유지 전극
140: 게이트 절연막 150: 반도체층
171: 데이터선 173: 소스 전극
175: 드레인 전극 180: 보호막
181: 제1 접촉 구멍 185: 제2 접촉 구멍
187: 제3 접촉 구멍 191: 화소 전극
195: 제1 보조 게이트 패드 197: 제2 보조 데이터 패드
192: 세로 줄기부 193: 가로 줄기부
194a: 제1 미세 가지부 194b: 제2 미세 가지부
194c: 제3 미세 가지부 194d: 제4 미세 가지부
200: 공간 201: 개구부
210: 희생층 220: 차광 부재
230: 지붕층 240: 제1 절연층
270: 공통 전극 275: 제2 보조 게이트 패드
277: 제2 보조 데이터 패드 280: 제2 절연층
290: 제3 절연층 295: 덮개막

Claims (20)

  1. 화소 영역을 포함하는 기판;
    상기 기판 위에 형성되어 있는 박막 트랜지스터;
    상기 화소 영역의 경계에 형성되어 있는 차광 부재;
    상기 박막 트랜지스터에 연결되어 상기 화소 영역 내에 형성되어 있는 화소 전극;
    상기 차광 부재 위에 상기 화소 전극과 공간을 사이에 두고 이격되도록 형성되어 있는 공통 전극;
    상기 공통 전극 위에 형성되고, 색필터로 이루어져 있는 지붕층;
    상기 공간의 일부가 노출되도록 상기 공통 전극 및 상기 지붕층에 형성되어 있는 개구부;
    상기 공간을 채우도록 형성되어 있는 액정; 및,
    상기 개구부를 덮도록 상기 지붕층 위에 형성되어, 상기 화소 영역 별로 상기 공간을 밀봉하는 덮개막을 포함하는,
    표시 장치.
  2. 제1 항에 있어서,
    상기 기판 위에 형성되어 상기 박막 트랜지스터와 연결되어 있는 게이트선 및 데이터선;
    상기 게이트선과 연결되어 있는 게이트 패드;
    상기 게이트 패드 위에 형성되어 있는 제1 보조 게이트 패드;
    상기 데이터선과 연결되어 있는 데이터 패드; 및,
    상기 데이터 패드 위에 형성되어 있는 제1 보조 데이터 패드를 더 포함하는,
    표시 장치.
  3. 제2 항에 있어서,
    상기 게이트 패드는 상기 게이트선과 동일한 금속으로 이루어져 있고,
    상기 데이터 패드는 상기 데이터선과 동일한 금속으로 이루어져 있는,
    표시 장치.
  4. 제2 항에 있어서,
    상기 제1 보조 게이트 패드 및 상기 제1 보조 데이터 패드는 상기 화소 전극과 동일한 금속으로 이루어져 있는,
    표시 장치.
  5. 제2 항에 있어서,
    상기 제1 보조 게이트 패드 위에 형성되어 있는 제2 보조 게이트 패드; 및,
    상기 제1 보조 데이터 패드 위에 형성되어 있는 제2 보조 데이터 패드를 더 포함하는,
    표시 장치.
  6. 제5 항에 있어서,
    상기 제2 보조 게이트 패드 및 상기 제2 보조 데이터 패드는 상기 공통 전극과 동일한 금속으로 이루어져 있는,
    표시 장치.
  7. 화소 영역을 포함하는 기판 위에 박막 트랜지스터를 형성하는 단계;
    상기 화소 영역의 경계에 차광 부재를 형성하는 단계;
    상기 화소 영역 내에 상기 박막 트랜지스터와 연결되는 화소 전극을 형성하는 단계;
    상기 화소 전극 및 상기 차광 부재 위에 희생층을 형성하는 단계;
    상기 희생층을 애싱하는 단계;
    상기 희생층 및 상기 차광 부재 위에 공통 전극을 형성하는 단계;
    상기 공통 전극 위에 색필터로 이루어진 지붕층을 형성하는 단계;
    상기 공통 전극 및 상기 지붕층에 개구부를 형성하고, 상기 희생층을 제거하여 공간을 형성하는 단계;
    상기 개구부를 통해 공간을 채우도록 액정을 주입하는 단계; 및,
    상기 개구부를 밀봉하는 덮개막을 형성하는 단계를 포함하는,
    표시 장치의 제조 방법.
  8. 제7 항에 있어서,
    상기 기판 위에 게이트선을 형성하는 단계;
    상기 게이트선 위에 게이트 절연막을 형성하는 단계;
    상기 게이트 절연막 위에 데이터선을 형성하는 단계; 및,
    상기 데이터선 위에 보호막을 형성하는 단계를 더 포함하고,
    상기 박막 트랜지스터의 일부는 상기 게이트선과 연결되고, 상기 박막 트랜지스터의 다른 일부는 상기 데이터선과 연결되도록 형성되어 있는,
    표시 장치의 제조 방법.
  9. 제8 항에 있어서,
    상기 게이트선을 형성하는 단계에서 상기 게이트선과 연결되는 게이트 패드를 형성하고,
    상기 게이트 절연막을 형성하는 단계에서 상기 게이트 패드 위에 상기 게이트 절연막을 형성하고,
    상기 데이터선을 형성하는 단계에서 상기 데이터선과 연결되는 데이터 패드를 형성하고,
    상기 보호막을 형성하는 단계에서 상기 데이터 패드 위에 상기 보호막을 형성하는,
    표시 장치의 제조 방법.
  10. 제9 항에 있어서,
    상기 게이트 패드는 상기 게이트선과 동일한 금속으로 형성하고,
    상기 데이터 패드는 상기 데이터선과 동일한 금속으로 형성하는,
    표시 장치의 제조 방법.
  11. 제9 항에 있어서,
    상기 보호막 및 상기 게이트 절연막을 패터닝하여 상기 게이트 패드 위에 위치하는 게이트 절연막 및 보호막의 일부를 제거하고, 상기 데이터 패드 위에 위치하는 보호막의 일부를 제거하는 단계를 더 포함하고,
    상기 화소 전극을 형성하는 단계에서 상기 게이트 패드 위에 제1 보조 게이트 패드를 형성하고, 상기 데이터 패드 위에 제1 보조 데이터 패드를 형성하는,
    표시 장치의 제조 방법.
  12. 제11 항에 있어서,
    상기 제1 보조 게이트 패드 및 상기 제1 보조 데이터 패드는 상기 화소 전극과 동일한 금속으로 형성하는,
    표시 장치의 제조 방법.
  13. 제11 항에 있어서,
    상기 희생층을 형성한 후,
    상기 희생층을 패터닝하여 상기 제1 보조 게이트 패드 및 상기 제1 보조 데이터 패드 위에 위치하는 희생층을 제거하는 단계를 더 포함하는,
    표시 장치의 제조 방법.
  14. 제13 항에 있어서,
    상기 공통 전극을 형성하는 단계에서,
    상기 제1 보조 게이트 패드 위에 제2 보조 게이트 패드를 형성하고, 상기 제1 보조 데이터 패드 위에 제2 보조 데이터 패드를 형성하는,
    표시 장치의 제조 방법.
  15. 제14 항에 있어서,
    상기 제2 보조 게이트 패드 및 상기 제2 보조 데이터 패드는 상기 공통 전극과 동일한 금속으로 형성하는,
    표시 장치의 제조 방법.
  16. 제14 항에 있어서,
    상기 차광 부재를 형성한 후,
    상기 화소 전극 및 상기 차광 부재 위에 제1 절연층을 형성하는 단계를 더 포함하고,
    상기 제1 보조 게이트 패드 및 상기 제1 보조 데이터 패드 위에 위치하는 희생층을 제거하는 단계에서,
    상기 제1 보조 게이트 패드 및 상기 제1 보조 데이터 패드 위에 위치하는 제1 절연층을 제거하는,
    표시 장치의 제조 방법.
  17. 제16 항에 있어서,
    상기 공통 전극을 형성한 후,
    상기 공통 전극, 상기 제2 보조 게이트 패드, 및 상기 제2 보조 데이터 패드 위에 제2 절연층을 형성하는 단계를 더 포함하고,
    상기 지붕층을 형성한 후,
    상기 지붕층, 및 상기 제2 절연층 위에 제3 절연층을 형성하는 단계; 및,
    상기 제2 절연층 및 상기 제3 절연층을 패터닝하여 상기 제2 보조 게이트 패드 및 상기 제2 보조 데이터 패드 위에 위치하는 제2 절연층 및 제3 절연층을 제거하는 단계를 더 포함하는,
    표시 장치의 제조 방법.
  18. 제13 항에 있어서,
    상기 공통 전극을 형성하는 단계에서 상기 게이트 패드 및 상기 데이터 패드 위에도 상기 공통 전극을 형성하고,
    상기 공통 전극 위에 제2 절연층을 형성하는 단계를 더 포함하고,
    상기 지붕층을 형성한 후,
    상기 지붕층 및 상기 제2 절연층 위에 제3 절연층을 형성하는 단계를 더 포함하는,
    표시 장치의 제조 방법.
  19. 제18 항에 있어서,
    상기 공통 전극, 상기 제2 절연층, 및 상기 제3 절연층을 패터닝하여 상기 제1 보조 게이트 패드 및 상기 제2 보조 데이터 패드 위에 위치하는 상기 공통 전극, 상기 제2 절연층, 및 상기 제3 절연층을 제거하는 단계를 더 포함하는,
    표시 장치의 제조 방법.
  20. 제7 항에 있어서,
    상기 희생층을 애싱하는 단계에서,
    상기 차광 부재 위에 위치한 희생층을 제거하는,
    표시 장치의 제조 방법.
KR1020120158590A 2012-12-31 2012-12-31 표시 장치 및 그 제조 방법 KR20140089015A (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020120158590A KR20140089015A (ko) 2012-12-31 2012-12-31 표시 장치 및 그 제조 방법
US14/026,917 US9291841B2 (en) 2012-12-31 2013-09-13 Display device and method of manufacturing the same
CN201310724131.XA CN103913907A (zh) 2012-12-31 2013-12-25 显示装置及其制造方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020120158590A KR20140089015A (ko) 2012-12-31 2012-12-31 표시 장치 및 그 제조 방법

Publications (1)

Publication Number Publication Date
KR20140089015A true KR20140089015A (ko) 2014-07-14

Family

ID=51016845

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020120158590A KR20140089015A (ko) 2012-12-31 2012-12-31 표시 장치 및 그 제조 방법

Country Status (3)

Country Link
US (1) US9291841B2 (ko)
KR (1) KR20140089015A (ko)
CN (1) CN103913907A (ko)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20180020348A (ko) * 2016-08-17 2018-02-28 삼성디스플레이 주식회사 표시 장치 및 그 제조 방법

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20150121387A (ko) * 2014-04-18 2015-10-29 삼성디스플레이 주식회사 표시 장치 및 그 제조 방법
KR101676770B1 (ko) * 2014-10-22 2016-11-17 삼성디스플레이 주식회사 액정 표시 장치 및 그 제조 방법
KR20160086529A (ko) * 2015-01-09 2016-07-20 삼성디스플레이 주식회사 액정 표시 장치 및 그 제조 방법
KR20160122933A (ko) * 2015-04-14 2016-10-25 삼성디스플레이 주식회사 표시 장치 및 그 제조 방법
KR20170037703A (ko) * 2015-09-25 2017-04-05 삼성디스플레이 주식회사 액정 표시 장치 및 이의 제조 방법
KR102422035B1 (ko) * 2015-12-01 2022-07-19 엘지디스플레이 주식회사 표시장치
CN105892176A (zh) * 2016-06-15 2016-08-24 深圳市华星光电技术有限公司 一种液晶显示面板的走线结构及其制作方法
JP2019066719A (ja) * 2017-10-03 2019-04-25 シャープ株式会社 表示パネル
CN113658912B (zh) * 2021-07-09 2024-04-16 深圳莱宝高科技股份有限公司 阵列基板制造方法、阵列基板、电子纸器件及其制造方法

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100243262B1 (ko) * 1992-12-26 2000-02-01 윤종용 액정표시소자의 제조방법
US6038006A (en) * 1996-09-02 2000-03-14 Casio Computer Co., Ltd. Liquid crystal display device with light shield and color filter overlapping two edges of pixel electrode
US6141072A (en) * 1997-04-04 2000-10-31 Georgia Tech Research Corporation System and method for efficient manufacturing of liquid crystal displays
JP2000330130A (ja) 1999-05-18 2000-11-30 Advanced Display Inc 液晶表示装置およびその製造方法
EP1257873A2 (en) 2000-12-14 2002-11-20 Koninklijke Philips Electronics N.V. Liquid crystal display laminate and method of manufacturing such
TW559686B (en) 2002-12-27 2003-11-01 Prime View Int Co Ltd Optical interference type panel and the manufacturing method thereof
KR100659912B1 (ko) * 2003-12-03 2006-12-20 엘지.필립스 엘시디 주식회사 액정표시장치 및 그 제조방법
KR101002332B1 (ko) * 2003-12-30 2010-12-17 엘지디스플레이 주식회사 액정표시소자 및 그 제조방법
JP4344726B2 (ja) 2004-12-30 2009-10-14 エルジー ディスプレイ カンパニー リミテッド 液晶表示装置およびその製造方法
US7623287B2 (en) 2006-04-19 2009-11-24 Qualcomm Mems Technologies, Inc. Non-planar surface structures and process for microelectromechanical systems
KR101448000B1 (ko) * 2008-08-26 2014-10-14 삼성디스플레이 주식회사 박막 트랜지스터 기판 및 그 제조 방법
KR101605821B1 (ko) * 2010-09-10 2016-03-24 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법
KR101703985B1 (ko) 2012-08-22 2017-02-08 삼성디스플레이 주식회사 액정 표시 장치 및 그 제조 방법

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20180020348A (ko) * 2016-08-17 2018-02-28 삼성디스플레이 주식회사 표시 장치 및 그 제조 방법

Also Published As

Publication number Publication date
CN103913907A (zh) 2014-07-09
US9291841B2 (en) 2016-03-22
US20140184974A1 (en) 2014-07-03

Similar Documents

Publication Publication Date Title
KR20140089015A (ko) 표시 장치 및 그 제조 방법
KR101984873B1 (ko) 표시 장치 및 그 제조 방법
US9482917B2 (en) Display device and manufacturing method thereof
US9007550B2 (en) Display device and manufacturing method thereof
US9171933B2 (en) Display device and manufacturing method thereof
US9188814B2 (en) Display device and method of manufacturing the same
EP3012684B1 (en) Liquid crystal display
KR20140082049A (ko) 표시 장치 및 그 제조 방법
KR20140095120A (ko) 표시 장치 및 그 제조 방법
KR20150015767A (ko) 표시 장치 및 그 제조 방법
KR101682079B1 (ko) 표시 장치 및 그 제조 방법
JP2016128906A (ja) 液晶表示装置及びその製造方法
KR20140087857A (ko) 표시 장치 및 그 제조 방법
KR20160071512A (ko) 액정 표시 장치 및 그 제조 방법
KR20150085732A (ko) 표시 장치 및 그 제조 방법
US9671633B2 (en) Display device and method of manufacturing the same
KR20150061849A (ko) 액정 표시 장치 및 그 제조 방법
KR20170085622A (ko) 표시 장치 및 그 제조 방법
KR20160044692A (ko) 액정 표시 장치 및 그 제조 방법
KR20160092107A (ko) 표시 장치 및 그 제조 방법
KR20160002449A (ko) 표시 장치 및 그 제조 방법
KR20150122899A (ko) 표시 장치 및 이의 제조 방법
KR20180020348A (ko) 표시 장치 및 그 제조 방법
KR20170083178A (ko) 표시 장치 및 그 제조 방법
KR20150050997A (ko) 표시 장치 및 그 제조 방법

Legal Events

Date Code Title Description
WITN Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid