KR20120128677A - 영상 표시 시스템, 정보 처리 장치, 및 영상 표시 장치 - Google Patents

영상 표시 시스템, 정보 처리 장치, 및 영상 표시 장치 Download PDF

Info

Publication number
KR20120128677A
KR20120128677A KR1020127023903A KR20127023903A KR20120128677A KR 20120128677 A KR20120128677 A KR 20120128677A KR 1020127023903 A KR1020127023903 A KR 1020127023903A KR 20127023903 A KR20127023903 A KR 20127023903A KR 20120128677 A KR20120128677 A KR 20120128677A
Authority
KR
South Korea
Prior art keywords
signal
wiring
information processing
video
video display
Prior art date
Application number
KR1020127023903A
Other languages
English (en)
Other versions
KR101416883B1 (ko
Inventor
시게오 사쿠마
Original Assignee
후지쯔 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 후지쯔 가부시끼가이샤 filed Critical 후지쯔 가부시끼가이샤
Publication of KR20120128677A publication Critical patent/KR20120128677A/ko
Application granted granted Critical
Publication of KR101416883B1 publication Critical patent/KR101416883B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/433Content storage operation, e.g. storage operation in response to a pause request, caching operations
    • H04N21/4333Processing operations in response to a pause request
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/14Digital output to display device ; Cooperation and interconnection of the display device with other functional units
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/12Use of DVI or HDMI protocol in interfaces along the display data pipeline
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/22Detection of presence or absence of input display information or of connection or disconnection of a corresponding information source
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/4104Peripherals receiving signals from specially adapted client devices
    • H04N21/4122Peripherals receiving signals from specially adapted client devices additional display device, e.g. video projector

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Human Computer Interaction (AREA)
  • General Engineering & Computer Science (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)

Abstract

영상 신호를 생성해서 출력하는 정보 처리 장치, 정보 처리 장치에 접속되어 정보 처리 장치로부터 수신한 영상 신호에 의거하는 영상을 표시하는 영상 표시 장치, 및 그들 정보 처리 장치와 영상 표시 장치를 갖는 영상 표시 시스템 등에 관한 것으로서, 오동작의 방지를 도모하면서 영상의 표시 정지, 재개를 지체없이 행하기 위해서, 영상 표시 장치가 정보 처리 장치에 접속된 것을 나타내는 접속 신호를 정보 처리 장치에 전달하는 신호선을 이용해서, 정보 처리 장치로부터 영상 표시 장치를 향해서 표시 금지 지시 신호를 출력하고, 그 사이, 영상 표시 장치가 정보 처리 장치로부터 분리된 것으로 간주되지 않도록 유사 접속 신호를 생성한다.

Description

영상 표시 시스템, 정보 처리 장치, 및 영상 표시 장치{VIDEO DISPLAY SYSTEM, INFORMATION PROCESSING APPARATUS, AND VIDEO DISPLAY APPARATUS}
본 발명은, 영상 신호를 생성해서 출력하는 정보 처리 장치, 정보 처리 장치에 접속되어 정보 처리 장치로부터 수신한 영상 신호에 의거하는 영상을 표시하는 영상 표시 장치, 및 그들 정보 처리 장치와 영상 표시 장치를 갖는 영상 표시 시스템에 관한 것이다.
디지털 영상 표시 장치의 기술 진보는 엄청나서, 영숫자 표시, 해상도로 해서 320×200 도트 정도로 시작된 것이, 현재 1920×1080 도트의 고밀도 디지털 영상 표시 장치가 일반 가정의 퍼스널컴퓨터에 접속되어 있다. 규격상으로는 8192×4320 도트, 7680×4320 도트의 것도 존재한다. 그러나, 역사적으로 정보 처리 장치는 그 고해상도의 표시를 처음부터 표시할 수는 없다.
특히 퍼스널컴퓨터에서는 기동 시에는 기본이 되는 해상도 640×480 도트로 표시를 행하고, OS의 기동에 따라 해상도를 적절하게 올린다.
텔레비전에서도 기본이 되는 해상도(640×480, 720×480, 1280×720)가 결정되어 있다. 영상 표시의 도중에 이들 중의 어느 하나의 해상도로부터 다른 해상도로 전환하는 경우가 많이 존재한다.
해상도가 변경될 때, 정보 처리 장치 측에서는 영상 표시 신호 및 클럭 신호를 일단 정지하고, 해상도를 올린 신호를 재차 출력한다. 그러나 신호의 출력이 재개될 때에는 영상 처리 장치에 통지하지 않고 신호의 출력을 재개한다.
이렇게, 해상도가 도중에 전환되는 시스템의 경우, 해상도가 전환될 때, 정보 처리 장치로부터의 영상 신호가 불안정한 상태가 될 경우가 많이 있다. DVI(Digital Visual Interface) 규격·HDMI(High Definition Multimedia Interface) 규격에 있어서, 영상 표시 장치 측에 영상 표시 신호가 정지되어 있는 것을 명시적으로 통지하는 인터페이스는 존재하지 않는다. 삽입/발출이 행해진 것은 영상 처리 장치 측에는 +5V 전원 신호를 이용하고, 정보 처리 장치 측에는 HPD(Hot Plug Detect) 신호를 이용해서 서로가 접속되어 있는 정보가 주고받아진다. 그러나 영상이 출력되고 있는지의 여부의 정보가 아니다. 따라서, 해상도가 전환될 때의 짧은 시간의 불안정한 영상 신호의 표시를 억제하는 것이나, 전환된 후의 영상 표시를 빠르게 행할 수 없다. 이 때문에, 영상 표시 장치 측에서는, 클럭 신호가 정지되어 있는 것을 상시 감시하는 것 등에 의해, 영상의 출력 정지를 행하고 있다.
해상도가 전환될 때, 영상 표시 장치에 있어서의 클럭 신호가 정지한 것의 판정이 오동작해서 부정(不定)한 영상이 표시될 경우가 있다.
이 경우, 사용자는 정보 처리 장치나 영상 표시 장치의 고장이라고 생각하게 될 우려가 있다. 또한, 영상 표시 장치는 의미 없는 화면을 표시하게 되어 헛된 전력을 소비하게 된다. 또한, 영상 표시 장치는 불안정한 신호를 수신해서 소자의 파괴로 이어질 경우가 있다.
클럭 정지의 상태에서 정보 처리 장치로부터 다시 영상 표시 신호가 출력되었을 때, 영상 표시 장치는 클럭 신호를 감시하고 있기 때문에, 클럭이 안정화된 것을 판단하기까지 시간이 걸린다. 그 때문에 영상 표시 장치에 영상이 다시 표시되기까지 시간이 걸린다.
DVI 및 HDMI 규격에 있는 +5V 단자는 정보 처리 장치로부터 영상 표시 장치에 전원을 공급함과 함께, 영상 처리 장치에 정보 처리 장치가 접속된 것을 통지하는 신호로서 사용되고 있다. 클럭의 정지를 감시하는 것 대신에, 이 전원 신호선 등을 제어함으로써 영상 처리 장치의 영상 표시·비(非)표시의 통지·전환을 행하는 것도 제안되어 있다.
그러나 이 방식은 전력을 공급하는 것이 주목적이기 때문에, 부유 용량이 매우 크며, 영상의 표시·비표시를 빠르게 전환하는 신호로서 이용할 수 없다. 또한, 전원이 끊기는 것은 즉 인터페이스가 삽입/발출되는 것을 의미하기 때문에, +5V 전원 신호가 부활한 직후에 정보 처리 장치에서는 영상 처리 장치 정보(EDID)의 판독 입력이나 인증 처리(HDCP)의 통신이 발생한다. 이것에는 시간이 걸리기 때문에, 안정된 영상으로 빠르게 전환할 수 없다.
또한, 최신의 Display Port 규격에 있어서는, CONFIG라는 2개의 단자에 의해 정보 처리 장치와 영상 표시 장치에서 통신을 행하여, 영상 출력이 개시된 것이나 정지된 것을 통지한다.
그러나 이 통신에서는 매우 많은 정보가 주고받아져서, 부정한 영상의 표시를 중지하거나 영상 전환 시에 빠르게 영상을 표시시키기 위해서만 사용하기에는 지나치게 복잡하고 실현하기 위해서는 비용이 든다. 또한, DVI 및 HDMI의 규격에는 잉여의 신호 핀이 없기 때문에 실장(實裝)할 수 없다.
DVI 및 HDMI의 단자, 예를 들면 DDC DATA·DDC CLOCK을 CONFIG로 변경했을 경우, 부정한 영상이 표시되는 것이나 영상이 표시될 때까지 시간이 걸리는 문제는 해결할 수 있다. 그러나, DVI 및 HDMI 규격에 따른 정보 처리 장치나 영상 표시 장치와의 조합에서는 호환성이 없어진다.
일본국 특개2007-288407호 공보 일본국 특개2004-272132호 공보 일본국 특개2003-209920호 공보
본 발명의 과제는 상기 사정을 감안해서, DVI 규격이나 HDMI 규격 등의 종래의 규격에 준거한 기기와의 호환성을 유지하면서, 표시, 비표시를 지체없이 전환하는 것에 있다.
본 발명 개시의 영상 표시 시스템은, 영상 신호를 출력하는 정보 처리 장치와, 정보 처리 장치에 접속되어 정보 처리 장치로부터 수신한 영상 신호에 의거하는 영상을 표시하는 영상 표시 장치를 갖는다.
여기에서, 정보 처리 장치는 제1 배선과 접속 판정 회로를 갖는다.
제1 배선은 영상 표시 장치와의 접속을 나타내는 접속 신호가 그 영상 표시 장치에 의해 공급되는 배선이다.
또한, 접속 판정 회로는 제1 배선 상의 신호에 의거해서 영상 표시 장치의 접속 유무를 판정하는 회로이다.
또한, 영상 표시 장치는 접속 신호 생성 회로와 제2 배선을 갖는다.
여기에서, 접속 신호 생성 회로는 상기 접속 신호를 생성한다.
또한, 제2 배선은 상기 제1 배선에 접속되어 제1 배선에 상기 접속 신호를 공급한다.
여기에서, 정보 처리 장치는 표시 제어 회로와, 드라이브 회로와, 유사 접속 신호 전달 회로를 더 갖는다.
표시 제어 회로는 영상 표시 장치에서의 영상의 표시 정지를 지시하는 표시 정지 지시 신호를 출력한다.
또한, 드라이브 회로는 표시 정지 지시 신호를 수신해서 상기 제1 배선 상에 있어서 상기 접속 신호보다 표시 정지 지시 신호를 유효하게 한다.
또한, 유사 접속 신호 전달 회로는 표시 정지 지시 신호를 수신해서 상기 접속 신호 대신에 유사 접속 신호를 상기 접속 판정 회로에 전달한다.
또한, 영상 표시 장치는 표시 정지 지시 검출 회로를 더 갖는다.
표시 정지 지시 검출 회로는 상기 제1 배선에 의해 상기 제2 배선에 전달된 상기 표시 정지 지시 신호를 검출한다.
또한, 본 발명 개시의 정보 처리 장치는 본 발명 개시의 영상 표시 시스템을 구성하는 정보 처리 장치이다.
또한, 본 발명 개시의 영상 표시 장치는 본 발명 개시의 영상 표시 시스템을 구성하는 영상 표시 장치이다.
본 발명은, 영상 표시 장치가 정보 처리 장치에 접속되어 있는 것을 나타내는 접속 신호를 전달하는 제1 배선 및 제2 배선을 그대로 사용해서 정보 처리 장치로부터 영상 표시 장치를 향해서 표시 정지 지시 신호를 보내는 구성이다. 이 때문에 본 발명에 따르면, 오(誤)검출, 오동작의 방지가 도모되고, 또한 표시 정지 지시가 영상 표시 장치에 빠르게 전달된다.
도 1은 비교예로서의 영상 표시 시스템을 나타내는 블록도.
도 2는 도 1에 나타내는 비교예에 있어서의 클럭 신호 판정 회로의 일례를 나타내는 블록도.
도 3은 본 발명의 일 실시형태로서의 영상 표시 시스템을 나타내는 블록도.
도 4는 도 3에 나타내는 본 발명의 일 실시형태로서의 영상 표시 시스템의 영상 표시 장치를 구성하는 클럭 신호 판정 회로의 내부 구성을 나타내는 블록도.
도 5는 도 3에 나타내는 영상 표시 시스템에 있어서의 영상 출력 시의 상태를 나타내는 도면.
도 6은 도 3에 나타내는 영상 표시 시스템에 있어서의 영상 출력 정지 시의 상태를 나타내는 도면.
이하, 본 발명의 실시형태와 대비되는 비교예에 대해서 먼저 설명하고, 다음으로 그 비교예를 토대로 해서 본 발명의 실시형태를 설명한다.
도 1은 비교예로서의 영상 표시 시스템을 나타내는 블록도이다. 이 도 1에서는, 본 발명의 특징 부분과 대비되는 부분만 도시하고, 다른 구성 요소에 대한 도시 및 설명은 생략한다. 또한, 후술하는 본 발명의 실시형태를 나타내는 각 도면에 대해서도 마찬가지이다. 또한, 이 도 1에서는 비교예인 것을 명시하기 위해서 각 부호에 ‘C’을 붙여서 나타낸다.
이 도 1에 나타내는 영상 표시 시스템(1C)은 정보 처리 장치(10C)와 영상 표시 장치(20C)를 갖는다. 영상 표시 장치(20C)는 커넥터(21C) 및 케이블(22C)을 갖고, 그 커넥터(21C)가 정보 처리 장치(10C) 측의 커넥터(11C)와 결합됨으로써, 정보 처리 장치(10C)에 그들 커넥터(11C, 21C) 및 케이블(22C)을 개재해서 접속된다.
정보 처리 장치(10C)는 영상 신호를 생성해서 영상 표시 장치(20C)를 향해서 출력하는 장치이다. 또한, 영상 표시 장치(20C)는 정보 처리 장치(10C)로부터 출력된 영상 신호를 수신해서, 그 영상 신호에 의거하는 영상을 표시기(23C)에 표시하는 장치이다. 이들 정보 처리 장치(10C)와 영상 표시 장치(20C)는 DVI 또는 HDMI의 규격에 준거한 통신을 행한다.
또한, 정보 처리 장치(10C)는 제1 배선(12C)과 표시기 접속 판정 회로(13C)를 갖는다. 제1 배선(12C)은 저항값이 큰 저항체(14C)를 개재해서 접지되어 있다. 이 제1 배선(12C)은 영상 표시 장치(20C) 측으로부터, 이 정보 처리 장치(10C)에의 영상 표시 장치(20C)의 접속을 나타내는 접속 신호의 전달을 받는 배선이다. 또한, 표시기 접속 판정 회로(13C)는 제1 배선(10) 상의 신호를 감시해서 영상 표시 장치(20C)의 접속 유무를 판정하는 회로이다.
한편, 영상 표시 장치(20C)는 제2 배선(24C)과 저항체(25C)를 갖는다. 제2 배선(24C)은 영상 표시 장치(20C)의 정보 처리 장치(10C)에의 접속에 의해 정보 처리 장치(10C) 측의 제1 배선(12C)에 접속된다. 저항체(25C)는 이 영상 표시 장치(20C)의 회로 동작에 필요한 +5V의 전원 라인과 제2 배선(24C) 사이를 접속하고 있다. 이 저항체(25C)는 정보 처리 장치(10C) 측의 저항체(14C)의 저항값과 비교해 충분히 작은 저항값을 갖는다. 여기에서 이 저항체(25C)는 정보 처리 장치(10C)에의 영상 표시 장치(20C)의 접속을 나타내는 접속 신호(HPD(Hot Plug Detect) 신호, 여기에서는 +5V의 High 레벨의 신호)를 생성해서 제2 배선(24C)에 전달한다.
정보 처리 장치(10C) 측의 제1 배선(12C)의 전위는, 영상 표시 장치(20C)가 정보 처리 장치(10C)에 접속되어 있지 않은 비(非)접속의 상태에서는, 접지 전위(여기에서는 0V)에 있다. 표시기 접속 판정 회로(13C)에서는, 제1 배선(12C)이 접지 전위에 있는 것에 의해 영상 표시 장치(20C)가 접속되어 있지 않은 것이 검출된다. 정보 처리 장치(10C)에 영상 표시 장치(20C)가 접속되면, 저항체(25C)를 개재해서 제2 배선(24C)에 전달되고 있는 +5V의 접속 신호가 제1 배선(12C)에도 전달된다. 표시기 접속 판정 회로(13C)에서는 그 제1 배선(12C)에 전달된 +5V의 접속 신호가 검출되고, 정보 처리 장치(10C)에서는 영상 표시 장치(20C)가 접속된 것이 인식된다. 정보 처리 장치(10C)는 영상 표시 장치(20C)가 접속된 상태에 있어서 영상 표시 장치(20C)를 향해서 영상 신호를 출력한다. 정보 처리 장치(10C)로부터 영상 표시 장치(20C)를 향해서 출력되는 영상 신호에는 클럭 신호도 포함되어 있으며, 여기에서는 그 클럭 신호에 착안한다. 클럭 신호는, 여기에서는 차동(差動) 신호이며, 2개의 클럭 신호선(26C)을 경유해서 클럭 신호 판정 회로(27C)에 전달된다. 이 클럭 신호 판정 회로(27C)는 안정된 클럭 신호가 전달되어 오고 있는지의 여부를 판정하는 회로이다. 클럭 신호 판정 회로(27C)의 출력은 안정된 클럭 신호가 전달되어 오고 있는지의 여부를 나타내고 있다.
표시기(23C)는 클럭 신호 판정 회로(27C)로부터의 출력에 따라서, 안정된 클럭 신호가 전달되어 오고 있을 때에는 영상을 표시하고, 그렇지 않을 때에는 영상을 비표시로 한다.
도 2는 도 1에 나타내는 비교예에 있어서의 클럭 신호 판정 회로(27C)의 일례를 나타내는 블록도이다.
정보 처리 장치(10C)로부터 2개의 클럭 신호선(26C)(도 1 참조)을 경유해서 전달되어 온 차동 신호로서의 클럭 신호는 차동 버퍼(271C)에서 통상의 신호로 변환된다. 또한, 클럭 발생 회로(272C)는 차동 버퍼(271C)에 입력되어 온 클럭 신호보다 반복 주파수가 충분히 높은 클럭 신호를 발생시키는 회로이다. 이 클럭 발생 회로(272C)에서 발생한 클럭 신호는 카운터 회로(273C)에 입력되고, 카운터 회로(273C)에서는 이 클럭 신호의 클럭 수가 차동 버퍼(271C)의 출력에 동기해서 카운트된다. 카운터 회로(273C)에서의 카운트 수는 마이크로컴퓨터(이하, 「마이컴」으로 약기함)(274C)에 입력된다. 이 마이컴(274C)에서는 차동 버퍼(271C)의 출력에 동기해서 카운터 회로(273C)에서 카운트된 클럭 수를 복수 회 계측한다. 그리고, 이 마이컴(274C)은 복수 회 계측한 클럭 수가 안정되어 있으면, 차동 버퍼(271C)에 입력되어 온 차동 신호로서의 클럭 신호가 안정되어 있는 것을 출력한다.
여기에서, 이 도 2에 나타내는 클럭 신호 판정 회로(27C)의 경우, 마이컴(274C)에서 복수 회의 클럭 수의 집계를 행하기 때문에, 도 1에 나타내는 정보 처리 장치(10C)가 클럭 신호를 출력하고나서, 클럭 신호 판정 회로(27C)가 출력할 때까지 시간이 걸린다. 그 시간은 영상 표시 장치(20C)가 화면을 수회 이상 묘화(描畵)하는데 요하는 시간과 거의 일치하며 몇 분의 1초에서 몇 초에 이른다. 그사이, 정보 처리 장치(10C)로부터 영상 신호가 정상적으로 출력되고 있음에도 불구하고 영상 표시 장치는 영상을 표시할 수 없다. 또한, 정보 처리 장치(10C)로부터는 클럭 신호를 포함하는 영상 신호의 출력이 정지해 있음에도 불구하고, 노이즈 등에 의해 차동 버퍼(271C)의 입력이 불안정해져서 차동 버퍼(271C)가 오동작하는 경우가 있다. 이 오동작이 발생하면, 정보 처리 장치(10C)로부터 영상 신호가 출력되고 있는 것으로 판정되어, 영상 신호가 정상이 아닌데도 불구하고 영상 표시 장치(20C)는 영상을 표시하려고 해서 부정한 영상이 출력되게 된다.
이상의 비교예의 설명을 토대로, 다음에 본 발명의 실시형태를 설명한다.
도 3은 본 발명의 일 실시형태로서의 영상 표시 시스템을 나타내는 블록도이다.
이 도 3에 나타내는 영상 표시 시스템에 있어서, 도 1에 나타내는 영상 정보 시스템(1C)에 있어서의 각 요소에 대응하는 요소에는, 도 1에 있어서 부여한 부호로부터 ‘C’을 제거한 부호를 붙이고 설명을 생략하는 경우가 있다.
이 도 3에 나타내는 영상 표시 시스템(1)에 있어서도, 도 1에 나타내는 영상 표시 시스템(1C)과 마찬가지로, 본 발명의 실시형태로서의 특징 부분만 도시하고, 다른 요소에 대한 도시 및 설명은 생략한다.
이 도 3에 나타내는 영상 표시 시스템(1)은 정보 처리 장치(10)와 영상 표시 장치(20)를 갖는다. 영상 표시 장치(20)는 커넥터(21) 및 케이블(22)을 갖고, 그 커넥터(21)가 정보 처리 장치(10) 측의 커넥터(11)와 결합됨으로써, 정보 처리 장치(10)에 그들 커넥터(11, 21) 및 케이블(22)을 개재해서 접속된다.
정보 처리 장치(10)는 영상 신호를 생성해서 영상 표시 장치(20)를 향해서 출력하는 장치이다. 또한 영상 표시 장치(20)는 정보 처리 장치(10)로부터 출력된 영상 신호를 수신해서, 그 영상 신호에 의거하는 영상을 표시기(23)에 표시하는 장치이다. 이들 정보 처리 장치(10)와 영상 표시 장치(20)는 DVI 또는 HDMI의 규격에 준거한 통신을 행한다.
또한, 정보 처리 장치(10)는 제1 배선(12)과 표시기 접속 판정 회로(13)를 갖는다. 제1 배선(12)은 저항값이 큰 저항체(14)를 개재해서 접지 라인(본 발명에서 말하는 제2 전위선)에 접속되어 있다. 이 제1 배선(12)은 영상 표시 장치(20) 측으로부터, 이 정보 처리 장치(10)에의 영상 표시 장치(20)의 접속을 나타내는 접속 신호의 전달을 받는 배선이다. 또한, 표시기 접속 판정 회로(13)는 제1 배선(10) 상의 신호를 감시해서 영상 표시 장치(20)의 접속 유무를 판정하는 회로이다.
한편, 영상 표시 장치(20)는 제2 배선(24)과 저항체(25)를 갖는다. 제2 배선(24)은 영상 표시 장치(20)의 정보 처리 장치(10)에의 접속에 의해 정보 처리 장치(10) 측의 제1 배선(12)에 접속된다. 저항체(25)는 이 영상 표시 장치(20)의 회로 동작에 필요한 +5V의 전원 라인(본 발명에서 말하는 제1 전위선)과 제2 배선(24) 사이를 접속하고 있다. 이 저항체(25)는 정보 처리 장치(10) 측의 저항체(14)의 저항값과 비교해 충분히 작은 저항값을 갖는다. 여기에서 이 저항체(25)는 본 발명에서 말하는 접속 신호 생성 회로의 일례이다. 즉, 이 저항체(25)는 정보 처리 장치(10)에의 영상 표시 장치(20)의 접속을 나타내는 접속 신호(HPD(Hot Plug Detect) 신호)를 생성해서 제2 배선(24)에 전달한다. 이 접속 신호(HPD 신호)는 본 발명에서 말하는 제1 전위의 일례인 +5V의 H 레벨의 신호이다.
정보 처리 장치(10) 측의 제1 배선(12)의 전위는, 영상 표시 장치(20)가 정보 처리 장치(10)에 접속되어 있지 않은 비접속의 상태에서는, 본 발명에서 말하는 제2 전위의 일례인 접지 전위(여기에서는 0V ; L 레벨)에 있다. 표시기 접속 판정 회로(13)에서는, 제1 배선(12)이 접지 전위에 있는 것에 의해 영상 표시 장치(20)가 접속되어 있지 않은 것이 검출된다. 정보 처리 장치(10)에 영상 표시 장치(20)가 접속되면, 저항체(25)를 개재해서 제2 배선(24)에 전달되고 있는 H 레벨의 접속 신호가 제1 배선(12)에도 전달된다. 표시기 접속 판정 회로(13)에서는 그 제1 배선(12)에 전달된 +5V의 접속 신호가 검출되고, 정보 처리 장치(10)에서는 영상 표시 장치(20)가 접속된 것이 인식된다. 정보 처리 장치(10)는 영상 표시 장치(20)가 접속된 상태에 있어서 영상 표시 장치(20)를 향해서 영상 신호를 출력한다. 정보 처리 장치(10)로부터 영상 표시 장치(20)를 향해서 출력되는 영상 신호에는 클럭 신호도 포함되어 있으며, 여기에서는 그 클럭 신호에 착안한다. 클럭 신호는, 여기에서는 차동 신호이며, 2개의 클럭 신호선(26)을 경유해서 클럭 신호 판정 회로(27)에 전달된다. 이 클럭 신호 판정 회로(27)는 안정된 클럭 신호가 전달되어 오고 있는지의 여부를 판정하는 회로이다.
단, 이 클럭 판정 회로(27)는 전술한 비교예의 클럭 신호 판정 회로(27C)(도 1, 도 2 참조)와 상이한 부분이 있다. 즉, 이 클럭 신호 판정 회로(27)는 정보 처리 장치(10) 측으로부터 안정된 클럭 신호가 출력되고 있고, 또한 정보 처리 장치(10) 측으로부터 영상 표시 장치(20) 측에서의 영상의 표시 정지를 지시하는 표시 정지 지시 신호가 출력되어 있지 않을 경우에, 표시 허가 신호(여기에서는 H 레벨의 신호)를 출력한다. 단 표시 허가 신호의 출력을 개시(開始)하는 타이밍에 대해서는 후술한다. 한편, 클럭 신호가 검출되고 있어도 정보 처리 장치(10) 측으로부터 표시 정지 지시 신호(여기에서는 L 레벨의 신호)를 수신하고 있을 때에는 표시 정지 지시 신호를 출력한다.
표시기(23)는 클럭 신호 판정 회로(27)로부터의 출력에 따라서, 그 클럭 신호 판정 회로(27)로부터 표시 허가 신호(H 레벨의 신호)가 출력되고 있을 때에는 영상을 표시하고, 표시 금지 신호(L 레벨의 신호)가 출력되고 있을 때에는 영상을 비표시로 한다.
도 4는 도 3에 나타내는 본 발명의 일 실시형태로서의 영상 표시 시스템(1)의 영상 표시 장치(20)를 구성하는 클럭 신호 판정 회로(27)의 내부 구성을 나타내는 블록도이다.
정보 처리 장치(10)로부터 2개의 클럭 신호선(26)(도 3 참조)을 경유해서 전달되어 온 차동 신호로서의 클럭 신호는 차동 버퍼(271)에서 통상의 신호로 변환된다. 또한, 클럭 발생 회로(272)는 차동 버퍼(271)로부터 출력된 신호보다 반복 주파수가 충분히 높은 클럭 신호를 발생시키는 회로이다. 이 클럭 발생 회로(272)에서 발생한 클럭 신호는 카운터 회로(273)에 입력되고, 카운터 회로(273)에서는 이 클럭 신호의 클럭 수가 차동 버퍼(271)의 출력에 동기해서 카운트된다. 카운터 회로(273)에서의 카운트 수는 마이크로컴퓨터(마이컴)(274)에 입력된다. 이 마이컴(274)에서는 차동 버퍼(271)의 출력에 동기해서 카운터 회로(273)에서 카운트된 클럭 수를 복수 회 계측한다. 그리고, 이 마이컴(274)은 복수 회 계측한 클럭 수가 안정되어 있고, 또한 후술하는 HPD 신호가 H 레벨에 있으면, H 레벨의 표시 허가 신호를 출력한다.
한편, 차동 버퍼(271)에 차동 신호로서의 클럭 신호가 입력되지 않을 경우, 및 HPD 신호가 L 레벨에 있을(즉 정보 처리 장치(10)로부터 표시 정지 지시 신호가 출력되어 있을) 경우에는 L 레벨의 표시 금지 신호를 출력한다.
도 3으로 돌아와서 다시 설명을 계속한다.
도 3에 나타내는 영상 표시 시스템(1)을 구성하는 정보 처리 장치(10)는, 도 1에 나타내는 비교예의 영상 표시 시스템(1C)에는 존재하지 않았던 구성 요소로서, 표시/비표시 제어 회로(110), 드라이브 회로(120), 및 유사 접속 신호 전달 회로(130)를 더 갖는다. 또한, 도 3에 나타내는 영상 표시 장치(20)는, 도 4를 참조하면서 설명한 클럭 신호 판정 회로(27)를 포함하는 표시 정지 지시 검출 회로(210)를 갖는다.
정보 처리 장치(10) 내의 표시/비표시 제어 회로(110)는, 영상 표시 장치(20)를 향해서 영상 신호의 공급을 정지할 때, 영상 신호의 정지와 동시에 표시 정지 지시 신호(여기에서는 H 레벨의 신호)를 출력한다.
드라이브 회로(120)는 저항체(121)와 NMOS 트랜지스터(122)로 구성되어 있다. NMOS 트랜지스터(122)는 제1 배선(12)과 접지 라인 사이에 배치되어 있다. 또한 저항체(121)는 표시/비표시 제어 회로(110)와 NMOS 트랜지스터(122)의 게이트 사이에 배치되어 있으며, 표시/비표시 제어 회로(110)의 출력 신호를 NMOS 트랜지스터(122)의 게이트에 전달한다.
또한, 유사 접속 신호 전달 회로(130)는, 인버터(131)와 저항체(132)와 NMOS 트랜지스터(133)를 갖는 스위치부, 및 저항체(134)와 NMOS 트랜지스터(135)와 저항체(136)를 갖는 유사 접속 신호 생성부로 이루어진다. 인버터(131)는 표시/비표시 제어 회로(110)의 출력 신호를 반전해서 출력한다. 저항체(132)는 인버터(131)의 출력과 NMOS 트랜지스터(133)의 게이트 사이에 배치되어 있으며, 인버터(131)의 출력 신호를 NMOS 트랜지스터(133)의 게이트에 전달한다. 또한, NMOS 트랜지스터(133)는 제1 배선(12) 상의 드라이브 회로(120)가 접속된 개소보다 표시기 접속 판정 회로(13) 측인 개소에 배치되어 있으며, 제1 배선(12)을 그 개소에서 접속하고, 및 절단하는 역할을 담당하고 있다.
또한, 저항체(134)는 표시/비표시 제어 회로(110)의 출력과 NMOS 트랜지스터(135)의 게이트 사이에 배치되어 있으며, 표시/비표시 제어 회로(110)의 출력 신호를 NMOS 트랜지스터(135)의 게이트에 전달한다. NMOS 트랜지스터(134)와 저항체(136)는 서로 직렬로 접속되고, NMOS 트랜지스터(134)가 제1 배선(12)에 접속되어, 저항체(136)가 이 정보 처리 장치(10)의 회로 동작에 필요한 +5V의 전원 라인에 접속되어 있다.
또한, 영상 표시 장치(20) 내의 표시 정지 지시 검출 회로(210)는 도 5에 나타내는 클럭 신호 판정 회로(27) 외에 버퍼 회로(211)를 갖는다. 버퍼 회로(211)의 입력은 제2 배선(24)에 접속되어 있고, 버퍼 회로(211)의 출력은 클럭 신호 판정 회로(27)에 접속되어 있다.
도 5는 도 3에 나타내는 영상 표시 시스템에 있어서의 영상 출력 시의 상태를 나타내는 도면이다.
영상 출력 시에는, 정보 처리 장치(10)의 표시/비표시 제어 회로(110)는 그 출력이 L 레벨의 상태(표시 정지 지시 신호가 출력되고 있지 않은 상태)에 있다. 이때, NMOS 트랜지스터(122)는 오프 상태에 있고, NMOS 트랜지스터(133)는 인버터(131)를 개재해서 접속되어 있기 때문에 온 상태에 있고, NMOS 트랜지스터(135)는 오프 상태에 있다. 이 상태일 때에는, 제1 배선(12) 및 제2 배선(24)은 저항체(25)를 개재해서 전원 전압(+5V)이 공급되어 H 레벨의 상태에 있다. 정보 처리 장치(10)의 표시기 접속 판정 회로(13)는, 제1 배선(12)이 H 레벨의 상태에 있는 것에 의해, 영상 표시 장치(20)가 접속되어 있는 것을 검출한다.
또한, 영상 표시 장치(20)의 클럭 신호 판정 회로(27)에는 버퍼 회로(211)를 개재해서 H 레벨의 신호가 입력된다. 이 클럭 신호 판정 회로(27)는 버퍼 회로(211)로부터 H 레벨의 신호가 입력되어 있을 때에는, 영상의 표시가 허가되어 있는 것으로 인식하고, 표시기(23)를 향해서 표시 허가 신호를 출력한다. 표시기(23)는 이 표시 허가 신호의 입력을 받아서 영상 신호에 의거하는 영상을 표시한다.
도 6은 도 3에 나타내는 영상 표시 시스템에 있어서의 영상 출력 정지 시의 상태를 나타내는 도면이다.
정보 처리 장치(10)는 영상 표시 장치(20)에서의 영상 출력을 정지시킬 때에는, 클럭 신호를 포함하는 영상 신호의 출력을 정지함과 함께, 또한 표시/비표시 제어 회로(110)로부터 H 레벨의 표시 정지 지시 신호를 출력한다. 그러면, NMOS 트랜지스터(122)는 온 상태, NMOS 트랜지스터(133)는 오프 상태, 및 NMOS 트랜지스터(135)는 온 상태가 된다. 저항체(25)는 저항체(14)와 비교하면 충분히 작은 저항값을 갖는 저항체이지만, 온 상태에 있는 NMOS 트랜지스터(122)의 등가적인 저항값과 비교하면 충분히 큰 저항값을 갖는다. 따라서, NMOS 트랜지스터(122)가 온 상태가 됨으로써, 제1 배선(12)의 NMOS 트랜지스터(133)보다 제2 배선(24) 측인 부분, 및 제2 배선(22)이 L 레벨이 된다. 클럭 신호 판정 회로(27)에는 버퍼 회로(211)를 개재해서 L 레벨의 표시 정지 지시 신호가 전달된다. 그러면, 클럭 신호 판정 회로(27)는 클럭 신호선(26)로부터의 클럭 신호가 가령 오검출되어 있었다고 해도, 표시기(23)를 향해서 표시 정지 지시 신호를 출력한다. 표시기(23)는 이 표시 정지 지시 신호의 입력을 받아서 영상 표시를 정지한다.
또한, 표시/비표시 제어 회로(110)로부터 H 레벨의 표시 정지 지시 신호가 출력되면, 상술한 바와 같이, NMOS 트랜지스터(133)는 오프 상태, NMOS 트랜지스터(135)는 온 상태가 된다. 그러면, 제1 배선(12)의, NMOS 트랜지스터(133)보다 표시기 접속 판정 회로(13) 측인 부분에는, NMOS 트랜지스터(135)를 개재해서 전원 전압(+5V)이 공급되어 H 레벨의 상태가 유지된다. 여기에서는, NMOS 트랜지스터(135)를 개재해서 공급된 H 레벨의 신호를 유사 접속 신호라고 한다. 표시기 접속 판정 회로(13)는 저항체(25)를 개재해서 전달되어 오고 있었던 접속 신호와 이 유사 접속 신호를 구별할 수 없기 때문에, 영상 표시 장치(20)가 계속 접속되어 있는 것을 인식한다.
영상 표시 장치(20)에서의 영상 표시가 재개될 때에는, 정보 처리 장치(10)는 영상 표시 장치(20)를 향해서 영상 신호를 출력하고, 또한 표시/비표시 제어 회로(110)의 출력을 L 레벨로 변화시킴으로써 표시 정지 지시 신호(H 레벨)의 출력을 정지한다.
이 표시 정지 지시 신호의 출력 정지(L 레벨의 출력)는 클럭 신호 판정 회로(27)에 즉시 전달되고, 클럭 신호 판정 회로(27)는 표시기(23)를 향해서 표시 허가 신호를 즉시 출력한다. 클럭 신호 판정 회로(27)에서는, 표시 허가 신호의 출력으로부터 지연해서, 클럭 신호선(26)을 경유해서 클럭 신호가 안정적으로 공급되어 온 것을 확인한다. 만일, 안정적인 클럭 신호를 확인할 수 없었을 때에는 표시 허가 신호가 일단 취소된다. 이 경우, 이 영상 표시 장치(20)에서는 에러 처리가 실행된다.
이상의 실시형태에 따르면, 영상 표시 장치(20)가 정보 처리 장치(10)에 접속된 것을 알리는 HPD 신호를 전달하는 신호선(제1 배선 및 제2 배선)을 그대로 활용함으로써 종래 기기와의 호환성을 유지하면서, 영상 출력/금지의 고속 전환이 가능해진다.
또, 상기 실시형태에 있어서의 드라이브 회로(120), 유사 접속 신호 전달 회로(130), 및 표시 정지 지시 검출 회로(210)는 각각 일례에 불과하며, 본 발명의 사상을 구축하는 구성이면 되고, 여기에 예시한 회로 구성에 한정되는 것이 아니다.
1, 1C : 영상 표시 시스템
10, 10C : 정보 처리 장치
11, 11C, 21, 21C : 커넥터
12, 12C : 제1 배선
13, 13C : 표시기 접속 판정 회로
14, 14C, 25, 25C, 121, 132, 134, 136 : 저항체
20, 20C : 영상 표시 장치
22, 22C : 케이블
23, 23C : 표시기
24, 24C : 제2 배선
26, 26C : 클럭 신호선
27, 27C : 클럭 신호 판정 회로
110 : 표시/비표시 제어 회로
120 : 드라이브 회로
122, 133, 135 : NMOS 트랜지스터
130 : 유사 접속 신호 전달 회로
131 : 인버터
210 : 표시 정지 지시 검출 회로
211 : 버퍼 회로
271, 271C : 차동 버퍼
272, 272C : 클럭 발생 회로
273, 273C : 카운터 회로
274, 274C : 마이크로컴퓨터(마이컴)

Claims (5)

  1. 영상 신호를 출력하는 정보 처리 장치와, 당해 정보 처리 장치에 접속되어 당해 정보 처리 장치로부터 수신한 영상 신호에 의거하는 영상을 표시하는 영상 표시 장치를 갖는 영상 표시 시스템으로서,
    상기 정보 처리 장치는,
    상기 영상 표시 장치와의 접속을 나타내는 접속 신호가 당해 영상 표시 장치에 의해 공급되는 제1 배선과,
    상기 제1 배선 상의 신호에 의거해서 상기 영상 표시 장치의 접속 유무를 판정하는 접속 판정 회로와,
    상기 영상 표시 장치에서의 영상의 표시 정지를 지시하는 표시 정지 지시 신호를 출력하는 표시 제어 회로와,
    상기 표시 정지 지시 신호를 수신해서 상기 제1 배선 상에서 상기 접속 신호보다 당해 표시 정지 지시 신호를 유효하게 하는 드라이브 회로와,
    상기 표시 정지 지시 신호를 수신해서 상기 접속 신호 대신에 유사 접속 신호를 상기 접속 판정 회로에 전달하는 유사 접속 신호 전달 회로를 갖고,
    상기 영상 표시 장치는,
    상기 접속 신호를 생성하는 접속 신호 생성 회로와,
    상기 정보 처리 장치의 상기 제1 배선에 접속되어 당해 제1 배선에 상기 접속 신호를 공급하는 제2 배선과,
    상기 제1 배선에 의해 상기 제2 배선에 전달된 상기 표시 정지 지시 신호를 검출하는 표시 정지 지시 검출 회로를 갖는 것을 특징으로 하는 영상 표시 시스템.
  2. 제1항에 있어서,
    상기 접속 신호 생성 회로가, 제1 전위선과 상기 제2 배선 사이에 접속되며 당해 제2 배선에 제1 전위로 이루어지는 접속 신호를 전달하는 제1 저항체를 갖고,
    상기 접속 판정 회로가, 상기 제1 배선이 H 레벨의 전위에 있는 것에 의해 상기 영상 표시 장치가 접속되어 있는 것을 검출하는 것인 것을 특징으로 하는 영상 표시 시스템.
  3. 제2항에 있어서,
    상기 드라이브 회로는, 상기 표시 제어 회로로부터의 상기 표시 정지 지시 신호를 수신해서 상기 제1 배선을 제2 전위선에 접속함으로써, 당해 제1 배선을 제2 전위로 천이(遷移)시키는 것이며,
    상기 유사 접속 신호 전달 회로가, 상기 표시 제어 회로로부터의 상기 표시 정지 지시 신호를 수신해서 상기 제1 배선 상의 상기 드라이브 회로가 접속된 제1 개소보다 상기 접속 판정 회로 측인 제2 개소를 전기적으로 절단하는 스위치를 갖고, 당해 제1 배선 상의 상기 제2 개소보다 상기 접속 판정 회로 측인 제3 개소에 상기 제1 전위로 이루어지는 유사 접속 신호를 전달하는 것인 것을 특징으로 하는 영상 표시 시스템.
  4. 수신한 영상 신호에 의거하는 영상을 표시하는 영상 표시 장치가 접속되며, 당해 영상 표시 장치를 향해서 영상 신호를 출력하는 정보 처리 장치로서,
    상기 영상 표시 장치와의 접속을 나타내는 접속 신호가 당해 영상 표시 장치에 의해 공급되는 제1 배선과,
    상기 제1 배선 상의 신호에 의거해서 상기 영상 표시 장치의 접속 유무를 판정하는 접속 판정 회로와,
    상기 영상 표시 장치에서의 영상의 표시 정지를 지시하는 표시 정지 지시 신호를 출력하는 표시 제어 회로와,
    상기 표시 정지 지시 신호를 수신해서 상기 제1 배선 상에서 상기 접속 신호보다 당해 표시 정지 지시 신호를 유효하게 하는 드라이브 회로와,
    상기 표시 정지 지시 신호를 수신해서 상기 접속 신호 대신에 유사 접속 신호를 상기 접속 판정 회로에 전달하는 유사 접속 신호 전달 회로를 갖는 것을 특징으로 하는 정보 처리 장치.
  5. 영상 신호를 출력하는 정보 처리 장치에 접속되며, 당해 정보 처리 장치로부터 수신한 영상 신호에 의거하는 영상을 표시하는 영상 표시 장치로서,
    당해 영상 표시 장치와 상기 정보 처리 장치의 접속을 나타내는 접속 신호를 생성하는 접속 신호 생성 회로와,
    상기 정보 처리 장치의 제1 배선에 접속되어 당해 제1 배선에 상기 접속 신호를 공급하는 제2 배선과,
    상기 정보 처리 장치로부터 상기 제1 배선에 의해 출력되고 또한 상기 정보 처리 장치에 의해 상기 접속 신호보다 유효하게 된 상기 제2 배선 상의 영상 표시 정지를 지시하는 표시 정지 지시 신호를 검출하는 표시 정지 지시 검출 회로를 갖는 것을 특징으로 하는 영상 표시 장치.
KR1020127023903A 2010-03-17 2010-03-17 영상 표시 시스템, 정보 처리 장치, 및 영상 표시 장치 KR101416883B1 (ko)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2010/054554 WO2011114458A1 (ja) 2010-03-17 2010-03-17 映像表示システム、情報処理装置、および映像表示装置

Publications (2)

Publication Number Publication Date
KR20120128677A true KR20120128677A (ko) 2012-11-27
KR101416883B1 KR101416883B1 (ko) 2014-07-08

Family

ID=44648587

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020127023903A KR101416883B1 (ko) 2010-03-17 2010-03-17 영상 표시 시스템, 정보 처리 장치, 및 영상 표시 장치

Country Status (6)

Country Link
US (1) US9258598B2 (ko)
EP (1) EP2549749B1 (ko)
JP (1) JP5556881B2 (ko)
KR (1) KR101416883B1 (ko)
CN (1) CN102804801B (ko)
WO (1) WO2011114458A1 (ko)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102804801B (zh) * 2010-03-17 2016-06-29 富士通株式会社 视频显示***、信息处理装置
JP2013250523A (ja) * 2012-06-04 2013-12-12 Mitsubishi Electric Corp 液晶表示装置
CN106548761B (zh) * 2017-01-17 2019-01-18 京东方科技集团股份有限公司 一种显示面板的显示控制电路、显示控制方法及相关装置
CN111741344B (zh) * 2020-06-30 2022-08-16 歌尔科技有限公司 一种vr设备的视频显示方法及vr设备
JP7143910B2 (ja) * 2021-03-05 2022-09-29 カシオ計算機株式会社 受信装置、受信方法及びプログラム

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10268794A (ja) * 1997-03-26 1998-10-09 Sharp Corp 表示パネル
US7019791B2 (en) * 2001-11-09 2006-03-28 Hitachi, Ltd. Video processing device
JP3745279B2 (ja) 2002-01-16 2006-02-15 日本航空電子工業株式会社 Dvi光延長ケーブル接続および外部電源入力確認システム
JP3989861B2 (ja) 2003-03-12 2007-10-10 富士通株式会社 情報処理装置本体、表示装置及び情報処理装置
JP2007288407A (ja) 2006-04-14 2007-11-01 Matsushita Electric Ind Co Ltd テレビジョン受像機
EP2071557B1 (en) 2006-09-27 2013-12-25 NEC Corporation Display method, display system, mobile communication terminal, and display controller
JP2008158595A (ja) * 2006-12-20 2008-07-10 Sony Corp 情報処理装置
US9110624B2 (en) 2007-09-21 2015-08-18 Nvdia Corporation Output restoration with input selection
US20090086089A1 (en) * 2007-09-27 2009-04-02 Takayuki Matsui Video/audio output apparatus
JP2009100456A (ja) * 2007-09-27 2009-05-07 Panasonic Corp ビデオ・オーディオ出力装置および記録媒体
KR20090058359A (ko) * 2007-12-04 2009-06-09 삼성전자주식회사 액정 판넬 디스플레이 장치 및 방법
JP4596052B2 (ja) * 2008-07-18 2010-12-08 ソニー株式会社 コンテンツ出力装置およびコンテンツ出力方法、並びにプログラム
JP5335309B2 (ja) * 2008-07-22 2013-11-06 キヤノン株式会社 通信装置
JP5501442B2 (ja) * 2010-03-09 2014-05-21 キヤノン株式会社 映像表示装置及び映像表示装置の制御方法ならびに映像出力装置及び映像出力装置の制御方法
CN102804801B (zh) * 2010-03-17 2016-06-29 富士通株式会社 视频显示***、信息处理装置

Also Published As

Publication number Publication date
EP2549749A1 (en) 2013-01-23
WO2011114458A1 (ja) 2011-09-22
JP5556881B2 (ja) 2014-07-23
US20130009922A1 (en) 2013-01-10
JPWO2011114458A1 (ja) 2013-06-27
CN102804801A (zh) 2012-11-28
CN102804801B (zh) 2016-06-29
EP2549749A4 (en) 2013-08-21
KR101416883B1 (ko) 2014-07-08
US9258598B2 (en) 2016-02-09
EP2549749B1 (en) 2017-05-10

Similar Documents

Publication Publication Date Title
US8862791B2 (en) Electronic device and digital interface determining method of connected external device
US20050225547A1 (en) Display system and control method thereof
US10152447B2 (en) Universal serial bus converter circuit and related method
KR100690581B1 (ko) 디스플레이장치
JP5007657B2 (ja) 通信システム、電子機器、および通信方法
EP3051801A1 (en) Video switch and switching method thereof
WO2014050807A1 (ja) 電子機器、通信システムおよびホットプラグ制御方法
KR20120128677A (ko) 영상 표시 시스템, 정보 처리 장치, 및 영상 표시 장치
WO2014049686A1 (ja) Hdmi装置、通信システムおよびホットプラグ制御方法
US20150350592A1 (en) Electronic device and video data receiving method thereof
US20080074555A1 (en) Reset circuit and method for high definition multimedia interface
US9083175B2 (en) Protection circuit
CN102148951A (zh) 用于自动检测接收器掉电的发射器和包括该发射器的***
EP3531705A1 (en) Hdmi optical cable and hdmi optical conversion apparatus
US20060115009A1 (en) Signal transmitting and receiving device and signal transmitting and receiving method
CN101471060B (zh) 显示处理装置及时序控制器
US8458378B2 (en) Cable
US20130117491A1 (en) Electronic device and control method thereof
CN114609938A (zh) 电子装置***与电源传递方法
JP2012044311A (ja) 通信回路
US8994702B2 (en) Display system and associated control method
US11493944B2 (en) Electronic device system and power delivery method
CN115733941A (zh) 接口电路、接口切换方法、显示设备及数据传输***
CN111418217A (zh) 视频设备及视频设备的控制方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20170616

Year of fee payment: 4