KR20080055704A - 액정 디스플레이 패널용 백라이트 휘도 제어 - Google Patents

액정 디스플레이 패널용 백라이트 휘도 제어 Download PDF

Info

Publication number
KR20080055704A
KR20080055704A KR1020070129989A KR20070129989A KR20080055704A KR 20080055704 A KR20080055704 A KR 20080055704A KR 1020070129989 A KR1020070129989 A KR 1020070129989A KR 20070129989 A KR20070129989 A KR 20070129989A KR 20080055704 A KR20080055704 A KR 20080055704A
Authority
KR
South Korea
Prior art keywords
image data
display panel
image
clock signal
circuit
Prior art date
Application number
KR1020070129989A
Other languages
English (en)
Other versions
KR100934597B1 (ko
Inventor
히로부미 후리하타
다카시 노세
Original Assignee
엔이씨 일렉트로닉스 가부시키가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엔이씨 일렉트로닉스 가부시키가이샤 filed Critical 엔이씨 일렉트로닉스 가부시키가이샤
Publication of KR20080055704A publication Critical patent/KR20080055704A/ko
Application granted granted Critical
Publication of KR100934597B1 publication Critical patent/KR100934597B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3406Control of illumination source
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • G09G2320/064Adjustment of display parameters for control of overall brightness by time modulation of the brightness of the illumination source
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • G09G2320/0646Modulation of illumination source brightness and image signal correlated to each other
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2360/00Aspects of the architecture of display systems
    • G09G2360/16Calculation or use of calculated indices related to luminance levels in display data
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

디스플레이 디바이스에는, 복수의 디스플레이 픽셀이 제공되는 디스플레이 패널; 디스플레이 패널을 조명하는 백라이트; 및 디스플레이 패널을 구동하는 디스플레이 패널 구동기가 제공된다. 디스플레이 패널 구동기는 이미지 데이터, 및 이미지 데이터를 수신하는 타이밍을 제어하기 위한 클럭 신호를 외부에서 수신한다. 디스플레이 패널 구동기는 백라이트를 구동하기 위한 PWM-변조 구동 신호를 생성하는 백라이트 제어기를 포함한다. PWM-변조 구동 신호는 외부에서 수신된 클럭 신호의 주파수 분할에 의해 생성된 주파수 분할 클럭 신호에 의존한다. 주파수 분할 클럭 신호는, 외부에서 수신된 클럭 신호의 주파수가 스위칭되는 경우 PWM-변조 구동 신호가 일정하게 유지되도록 생성된다.
Figure P1020070129989
LCD, PWM 변조

Description

액정 디스플레이 패널용 백라이트 휘도 제어{BACKLIGHT BRIGHTNESS CONTROL FOR LIQUID CRYSTAL DISPLAY PANEL}
본 발명은 디스플레이 디바이스에 관한 것이고, 더 상세하게는, 액정 디스플레이 (LCD) 디바이스와 같은 디스플레이 디바이스용 백라이트 휘도 제어에 관한 것이다.
액정 디스플레이 디바이스는 그 감소된 치수에 기인하여, 셀 전화와 같은 이동식 정보 디바이스에 종종 사용된다. 이동식 정보 디바이스에 관한 최근의 요구사항은, 데스크탑 컴퓨터와 같은 범용 정보 디바이스에 대해 기능이 한정된 대용품을 제공하는 것뿐만 아니라 데스크탑 시스템에 필적하는 충분한 성능을 제공하는 것이다.
예를 들어, 이동식 정보 디바이스의 스크린 디스플레이에 관한 하나의 요구사항은 개선된 백라이트 휘도 조절을 제공하는 것이다. 일본 공개 특허 공보 제 2005-123097 호는 액정 디스플레이 디바이스에 대한 백라이트 제어 기술을 개시한다.
도 1 은 그 출원에 개시된 액정 디스플레이 디바이스의 구성을 도시하는 블 록도이다. 개시된 액정 디스플레이에는, 액정 디스플레이 패널 (41), 데이터 라인 구동기 회로 (42), 스캔 라인 구동기 회로 (43), 제어기 (44), 조명 타이밍 제어기 (45), 인버터 세트 (461 내지 464), 주파수 제어기 세트 (471 내지 474), 및 백라이트 세트 (481 내지 484) 가 제공되며, 각각 냉음극 튜브에 통합된다. TFT (박막 트랜지스터; 51), 및 공통 전극 (COM) 에 대향하는 픽셀 전극 (52) 을 각각 포함하는 디스플레이 픽셀 (50) 은 액정 디스플레이 패널 (41) 상에 배치된다. 데이터 라인 구동기 회로 (42) 는 액정 디스플레이 패널 (41) 의 데이터 라인 X1 내지 Xm 을 구동하고, 스캔 라인 구동기 회로 (43) 는 액정 디스플레이 패널 (41) 의 스캔 라인 Y1 내지 Ym 을 구동한다.
음냉극 튜브 백라이트 (481 내지 484) 를 안정적이고 효율적으로 턴온하기 위해, 조명 타이밍 제어기 (45) 및 주파수 제어기 (471 내지 474) 는 인버터 (461 내지 464) 로부터 백라이트 (481 내지 484) 로 공급되는 구동 펄스 전압 (e1 내지 e4) 에 대한 주파수 제어를 제공한다. 이러한 액정 디스플레이 디바이스에서, 구동 펄스 전압 (e1 내지 e4) 의 주파수는 백라이트 (481 내지 484) 를 조명하는 개시 스테이지에서 증가되고, 그 후 백라이트 (481 내지 484) 의 동작이 안정화된 후 감소된다.
백라이트 휘도를 제어하는 하나의 공지된 방법은, 백라이트에 PWM-변조 구동 신호를 공급하는 단계를 포함하는 PWM (펄스 폭 변조) 제어이고, 여기서, PWM-변조 구동 신호는 소망하는 휘도에 따라 제어되는 펄스폭을 갖는 ON/OFF 제어 구형 펄스 신호이다. 이러한 방법은 종종 LED 백라이트에 대한 백라이트 휘도 제어에 적용된다. 백라이트는, PWM-변조 구동 신호가 "H" 로 풀업되는 경우 턴온되고, PWM-변조 구동 신호가 "L" 로 풀다운되는 경우 턴오프된다. 백라이트의 휘도는 PWM-변조 구동 신호의 듀티 비율에 의해 제어된다.
통상적으로, 백라이트 휘도의 PWM 제어는 전용 클럭 신호에 의해 클러킹된다. 이것은, LCD 구동기에 2 이상의 클럭 신호, 즉, PWM 제어에 전용으로 사용되는 클럭 신호, 및 디스플레이될 프레임 이미지의 각각의 이미지 픽셀의 그레이스케일 레벨을 나타내는 데이터인 픽셀 데이터의 데이터 송신에 사용되는 또 다른 클럭 신호를 공급하는 것을 요구하여 바람직하지 못하며, 후자의 클럭 신호는 종종 "도트 클럭" 으로 지칭된다. 2 개의 클럭 신호의 사용은 전력 소모 감소의 요구사항을 충족하는데 바람직하지 못하며; 증가된 수의 클럭 신호를 생성하는 것은 전력 소모를 증가시켜 바람직하지 못하다. 증가된 전력 소모는, 고해상도 요구사항을 충족하기 위한 데이터 송신의 증가된 양의 배경으로부터 이동식 정보 디바이스의 이슈 중 하나이다.
본 발명의 일 양태에서, 디스플레이 디바이스에는, 복수의 디스플레이 픽셀이 제공되는 디스플레이 패널; 디스플레이 패널을 조명하는 백라이트; 및 디스플레이 패널을 구동하는 디스플레이 패널 구동기가 제공된다. 이 디스플레이 패널 구동기는 이미지 데이터, 및 이미지 데이터를 수신하는 타이밍을 제어하기 위한 클럭 신호를 외부에서 수신한다. 이 디스플레이 패널 구동기는 백라이트를 구동하는 PWM-변조 구동 신호를 생성하는 백라이트 제어기를 포함한다. PWM-변조 구동 신호의 주파수는 외부에서 수신된 클럭 신호의 주파수 분할에 의해 생성된 주파수 분할 클럭 신호에 의존한다. 주파수 분할 클럭 신호는, 외부에서 수신된 클럭 신호의 주파수가 스위칭되는 경우 PWM-변조 구동 신호가 일정하게 유지되도록 생성된다.
본 발명에 따른 LCD 구동기는 도트 클럭 신호의 주파수 분할을 통해 주파수 분할 클럭 신호를 생성하도록 설계된다. 이것은, 백라이트 휘도의 PWM 제어에 전용되는 클럭 신호를 LCD 구동기에 외부적으로 공급할 필요성을 제거하여, 액정 디스플레이 디바이스의 전력 소모를 효과적으로 감소시킨다. 주파수 분할 비율은 이미지 데이터에 대해 정의된 이미지 사이즈 (또는 이미지 해상도) 상에서 제어되어, 그에 따라, 주파수 분할 클럭 신호의 주파수 (즉, PWM-변조 구동 신호의 주파수) 를 불변으로 유지한다. 이것은, 백라이트의 휘도에서의 바람직하지 못한 변화를 효과적으로 회피한다.
본 발명의 전술한 목적, 이점, 특성 및 다른 목적, 이점, 특성은 첨부한 도면과 관련된 특정한 바람직한 실시형태의 다음의 설명으로부터 더 명백해질 것이다.
제 1 구현에서, LCD 구동기는, 그 LCD 구동기로 픽셀 데이터의 데이터 송신에 사용되는 외부에서 제공된 클럭 신호인 도트 클럭 신호의 주파수 분할을 통해 백라이트 휘도의 PWM 제어에 사용되는 클럭 신호를 생성하도록 설계된다. 이것은, PWM 제어에 전용하는 클럭 신호를 생성할 필요성을 제거하여, LCD 디바이스 내의 전력 소모를 효과적으로 감소시킨다.
이러한 접근방식의 하나의 이슈는, PWM 제어에 사용된 클럭 신호의 주파수에서의 변화에 의해 도트 클럭 신호의 주파수에서의 변화가 달성된다는 점이다. LCD 구동기는 종종 (640×480 이미지 픽셀을 제공하는 VGA (비디오 그래픽 어레이) 해상도 및 320×240 이미지 픽셀을 제공하는 QVGA (quarter VGA) 해상도와 같은 상이한 이미지 해상도에 적용되도록 설계된다. 도트 클럭 신호의 주파수는, VGA 및 QVGA 해상도에 대한 도트 신호 DOTCLK, 수평 동기화 신호 Hsync, 및 수직 동기화 신호 Vsync 의 종래의 파형을 도시하는 도 2 에 도시된 바와 같이 이미지 해상도에 의존하여 변화한다.
바람직하지 못하게, LED 백라이트의 휘도는 공급된 PWM-변조 구동 신호의 주파수에 의존하며, 따라서, 소망하는 해상도에 따라 도트 클럭 신호의 주파수를 스위칭하는 것은 백라이트 휘도에서의 바람직하지 못한 변화를 초래할 수도 있다. PWM-변조 구동 신호의 주파수에 의존하는 LED 백라이트의 휘도에서의 변화는 다음 에 상세히 설명한다.
도 3 은 LED 백라이트에 공급된 PWM-변조 구동 신호의 듀티 비율에 대한 LED 백라이트를 통한 전류의 그래프이다. 도 3 의 그래프를 획득하는데에는, Texas Instrument 의 LED 구동기, TPS61060 이 사용되었다. 수평축은 PWM-변조 구동 신호의 듀티 비율을 퍼센티지 단위 (0 내지 100%) 로 나타내고, 수직축은 LED 백라이트에 공급되는 전류를 밀리암페어 단위 (0 내지 22mA) 로 나타낸다. 또한, LED 백라이트를 통한 전류는 PWM-변조 구동 신호의 전압 레벨에 의존하고, 따라서 도 3 의 그래프에 나타낸 전류의 값들은 예시로서만 이해해야 한다. 3 개의 곡선이 도 3 에 도시되어; 하나는 PWM-변조 구동 신호의 주파수가 100 Hz 인 경우이고, 또 다른 하나는 500 Hz 인 경우이고, 나머지 하나는 1 kHz 인 경우이다.
PWM-변조 구동 신호의 듀티와 LED 백라이트를 통한 전류 사이의 관계는 PWM-변조 구동 신호의 주파수에 대한 무시할 수 없는 변화를 나타낸다. LED 백라이트의 휘도는 통과하는 전류에 의존하고, 따라서, PWM-변조 구동 신호의 주파수에도 의존한다. 따라서, 백라이트 휘도를 일정하게 유지하는 것은 PWM-변조 구동 신호의 듀티 및 주파수 모두를 불변으로 유지하는 것을 요구한다.
다음에 설명하는 LCD 구동기 아키텍쳐가 이러한 이슈를 효과적으로 해결한다. 다음에 설명하는 LCD 구동기 아키텍쳐에서, 백라이트 휘도의 PWM 제어에 사용된 클럭 신호는 도트 클럭 신호의 주파수 분할을 통해 생성된다. 주파수 분할 비율은, 백라이트 휘도에서의 바람직하지 못한 변화를 회피하기 위해, 디스플레이될 이미지의 해상도가 스위치되는 경우에도 PWM-변조 구동 신호의 주파수가 불 변으로 유지되도록 제어된다.
이하, 예시적인 실시형태를 참조하여 본 발명을 설명한다. 본 발명의 교시를 사용하여 다수의 대안적인 실시형태들이 달성될 수 있고, 본 발명은 예시적인 목적으로 설명되는 실시형태에 한정되지 않음을 당업자는 인식할 것이다.
(제 1 실시형태)
도 4 는 본 발명의 제 1 실시형태에 있어서의 액정 디스플레이 디바이스의 전체 구성의 블록도이다. 제 1 실시형태의 액정 디스플레이 디바이스에는, 프로세서 (100), LCD 구동기 (200), LCD 패널 (300) 및 백라이트 (400) 가 제공된다. 복수의 디스플레이 픽셀이 LCD 패널 (300) 상에서 행과 열로 정렬된다. 이 실시형태에서는, LED 백라이트가 백라이트 (400) 로서 사용된다.
LCD 구동기 (200) 은 제어 회로부 (210), 디스플레이 패널 제어부 (220), 및 백라이트 제어부 (230) 로 구성된다. 제어 회로부 (210) 는 제어 회로 (211), 사이즈 인식 회로 (213), 및 수평 확대 회로 (214) 를 포함한다. 제어 회로 (211) 는 사용자 설정 레지스터 (212) 를 포함한다. 디스플레이 패널 제어부 (220) 는 그레이스케일 전압 생성기 (211), 게이트 라인 구동기 회로 (222), 래치 회로 (223), D/A 변환기 (224), 및 데이터 라인 구동기 회로 (225) 를 포함한다. 백라이트 제어부 (230) 는 백라이트 제어 회로 (233) 를 포함한다.
프로세서 (100) 가 제어 회로 (211) 및 사용자 설정 레지스터 (212) 에 접속된다. 제어 회로 (211) 는 사이즈 인식 회로 (213), 그레이스케일 전압 생성기 (221), 및 게이트 라인 구동기 회로 (222) 에 접속된다. 사용자 설정 레지스터 (212) 는 백라이트 제어 회로 (233) 에 접속된다. 사이즈 인식 회로 (213) 는 수평 확대 회로 (214) 및 백라이트 제어 회로 (233) 에 접속된다. 수평 확대 회로 (214) 는 래치 회로 (223) 에 접속된다. 래치 회로 (223) 는 D/A 변환기 (224) 에 접속된다. 그레이스케일 전압 생성기 (221) 또한 D/A 변환기 (224) 에 접속된다. D/A 변환기 (224) 는 데이터 라인 구동기 회로 (225) 에 접속된다. 데이터 라인 구동기 회로 (225) 는 LCD 패널 (300) 에 접속된다. 게이트 라인 구동기 회로 (222) 또한 LCD 패널 (300) 에 접속된다. 백라이트 제어 회로 (233) 는 백라이트 (400) 에 접속된다.
프로세서 (100) 는 이미지 데이터 (901), 도트 클럭 신호 (920), 동기화 신호 (910), 및 사용자 설정값 (930) 을 제어 회로 (211) 에 제공한다. 이미지 데이터 (901) 은, 디스플레이될 이미지에서 대응하는 이미지 픽셀의 그레이스케일 레벨을 나타내는 픽셀 데이터를 포함한다. 도트 클럭 신호 (920) 는, 이미지 데이터 (901) 의 LCD 구동기 (200) 로의 송신시에 동기화에 사용되는 클럭 신호이고; 도트 클럭 신호 (920) 는, 제어 회로 (211) 가 이미지 데이터 (901) 의 각각의 픽셀 데이터를 래치하는 타이밍을 나타낸다. 동기화 신호 (910) 는 수평 동기화 신호 Hsync 및 수직 동기화 신호 Vsync 를 포함한다. 당업계에 공지된 바와 같이, 수평 동기화 신호 (912) 는, 각각의 수평 스캔 주기의 개시를 나타내는 타이밍 신호이고; 디스플레이 픽셀의 하나의 수평 라인에 대한 픽셀 데이터는 각각의 수평 스캔 주기 동안 LCD 구동기 (200) 에 송신된다. 한편, 수직 동기화 신호 Vsync 는 각각의 수직 스캔 주기의 개시를 나타내는 타이밍 신호이고; 하나의 프레 임 이미지에 대한 픽셀 데이터는 각각의 수직 스캔 주기 동안 LCD 구동기 (200) 에 송신된다. 사용자 설정값 (930) 은 사용자에 의해 결정된 백라이트 (400) 의 소망하는 휘도를 나타낸다. 사용자 설정값 (930) 은 사용자 설정 레지스터 (212) 에 저장된다.
제어 회로 (211) 는 수신된 이미지 데이터 (901), 도트 클럭 신호 (920), 및 동기화 신호 (910) 를 사이즈 인식 회로 (213) 에 전송한다. 또한, 제어 회로 (211) 는 LCD 구동기 (200) 의 전체 제어를 제공한다. 더 상세하게, 제어기 회로 (211) 는, 이미지 데이터 (901), 도트 클럭 신호 (920) 및 동기화 신호 (910) 에 응답하여, 그레이스케일 전압 설정 신호 (941), 데이터 라인 구동 타이밍 제어 신호 (943), 및 게이트 라인 구동 타이밍 제어 신호 (944) 를 생성하고, 이러한 생성된 신호들을 그레이스케일 전압 생성기 (221), 데이터 라인 구동기 회로 (225), 및 게이트 라인 구동기 회로 (222) 에 각각 공급한다.
또한, 제어 회로 (211) 는 사용자 설정 레지스터 (212) 에 저장된 사용자 설정값 (930) 을 백라이트 제어 회로 (233) 로 전송한다.
사이즈 인식 회로 (213) 는 (수평 및 수직 동기화 신호 Hsync 및 Vsync 를 포함하여) 도트 클럭 신호 (920) 및 동기화 신호 (910) 로부터 이미지 데이터 (901) 에 대해 정의된 이미지 사이즈 (또는 이미지 해상도) 를 인식한다. 도 5 는 도크 클럭 신호 (920) 및 수평 및 수직 동기화 신호 Hsync 및 Vsync 를 도시한다. 수평 해상도는 수평 동기화 신호 Hsync 의 각각의 사이클 (즉, 각각의 수평 스캔 주기) 에 대한 도트 클럭 신호 (920) 의 클럭 사이클 수에 의해 결정될 수 있다. 수직 해상도는 수직 동기화 신호 Vsync 의 각각의 사이클 (즉, 각각의 수직 스캔 주기) 에 대한 수평 동기화 신호 Hsync 의 사이클 수에 의해 결정될 수 있다.
그러나, 수평 및 수직 해상도 중 하나가 결정되는 경우, 허용되는 이미지 해상도가 예비적으로 주어지기 때문에 다른 하나는 자동으로 결정된다. 예를 들어, 2 타입의 해상도: VGA (640×480 이미지 픽셀) 및 QVGA (320×240 이미지 픽셀) 만 허용되는 경우, 전체 이미지 해상도는 수평 동기화 신호 Hsync 의 특정 주기에 대한 도트 클럭 신호 (910) 의 클럭 사이클 수를 카운팅함으로써 결정될 수 있고; 수평 동기화 신호 Hsync 의 하나의 주기에서 도트 클럭 신호 (910) 의 480 사이클 (또는 그 이상) 이 카운팅되는 경우, 이미지는 VGA 포맷으로 결정될 수 있고, 그렇지 않으면 이미지는 QVGA 포맷으로 결정될 수 있다.
자동 사이즈 인식 프로세싱은 수직 백 포치 (VBP; vertical back porch) 주기 동안 수행되는 것이 바람직하다. 수직 백 포치 주기 동안, LCD 패널 (300) 은 LCD 구동기 (200) 에 의해 구동되지 않으며; 이것은, 자동 사이즈 인식 프로세싱에 요구되는 시간 주기에 기인한 이미지 디스플레이에서의 지연, 및 인접한 2 개의 프레임 이미지가 상이한 해상도를 갖는 경우에 잠재적으로 발생하는 디스플레이 이미지의 방해를 효과적으로 회피한다.
자동 이미지 사이즈 인식의 결과는 2 가지 목적에 사용된다. 첫째로, 사이즈 인식 회로 (213) 는, 백라이트 휘도의 PWM 제어에서 클러킹으로 사용되는 주파수 분할 클럭 신호 (921) 를 생성하기 위한 자동 이미지 사이즈 인식의 결과에 응답한다. 주파수 분할 클럭 신호 (921) 는 도트 클럭 신호 (910) 의 주파수 분할을 통해 생성된 클럭 신호이다. 주파수 분할 클럭 신호 (921) 의 주파수는 백라이트 (400) 에 공급된 PWM-변조 구동 신호를 결정한다. 주파수 분할의 주파수 분할 비율은 이미지 데이터 (901) 에 대해 정의된 이미지 사이즈 (또는 해상도) 에 의존하여 결정된다. 후술하는 바와 같이, 주파수 분할 비율은, 주파수 분할 클럭 신호 (921) 의 주파수가 도트 클럭 신호 (910) 의 주파수에서의 변화에 대해 불변으로 유지되도록 결정된다. 주파수 분할 비율은 1 로 설정될 수도 있으며; 이 경우, 주파수 분할 클럭 신호 (921) 는 도트 클럭 신호 (910) 의 재생산에 의해 생성된다. 일 구현에서, 주파수 분할 비율은 VGA 해상도에 대해서는 16 으로 설정되고, QVGA 해상도에 대해서는 4 로 설정되고; 주파수 분할 클럭 신호 (921) 의 주파수는, 디스플레이될 이미지가 VGA 해상도인 경우 도트 클럭 신호 (920) 의 주파수의 1/16 이고, 디스플레이될 이미지가 QVGA 해상도인 경우 도트 클럭 신호 (920) 의 주파수의 1/4 이다.
둘째로, 사이즈 인식 회로 (213) 는, 수평 확대 회로 (214) 에서 구현되는 수평 이미지 확대의 확대 비율을 나타내기 위해 수평 확대 회로 (214) 에 공급되는 수평 이미지 확대 제어 신호 (903) 을 생성하기 위한 자동 이미지 사이즈 인식의 결과에 응답한다. 또한, 사이즈 인식 회로 (213) 는 이미지 데이터 (901) 를 수평 확대 회로 (214) 에 전송한다.
사이즈 인식 회로 (213) 에 의해 생성되는 주파수 분할 클럭 신호 (921) 는 백라이트 제어 회로 (233) 에 의해 수신된다. 또한, 백라이트 제어 회로 (233) 는 사용자 설정 레지스터 (212) 로부터 사용자 설정값 (930) 을 수신하고, 주파수 분할 클럭 신호 (921) 및 사용자 설정 레지스터 (212) 에 응답하여 PWM-변조 구동 신호 (933) 를 생성한다. 더 상세하게는, PWM-변조 구동 신호 (933) 의 주파수가 주파수 분할 클럭 신호 (921) 와 동일하도록, 백라이트 제어 회로 (233) 가 주파수 분할 클럭 신호 (921) 에 동기화하여 PWM-변조 구동 신호 (933) 를 생성한다. PWM-변조 구동 신호 (933) 의 듀티 비율은 사용자 설정값 (930) 에 응답하여 0 내지 100% 의 범위 상에서 제어된다. 백라이트 제어 회로 (233) 는 PWM-변조 구동 신호 (933) 를 백라이트 (400) 에 공급하고, 그에 따라 백라이트 (400) 를 구동한다.
백라이트 (400) 는 PWM-변조 구동 신호 (933) 에 응답하여 LCD 패널 (300) 을 조명한다. 백라이트 (400) 는 LCD 패널 (300) 상에 광을 발산하며, PWM-변조 구동 신호 (933) 의 전압 레벨은 "H" 로 풀업된다.
한편, 수평 확대 회로 (214) 는 사이즈 인식 회로 (213) 로부터 수평 이미지 확대 제어 신호 (903) 및 이미지 데이터 (901) 를 수신하고, 요청된다면, 이미지 데이터 (901) 상에서 수평 이미지 확대 프로세싱을 수행한다. 결과로 얻어진 이미지 데이터는 이하, 확대된 이미지 데이터 (902) 로 지칭된다. 확대된 이미지 데이터 (902) 는 수평 이미지 확대 제어 신호 (903) 에 응답하여 이미지 데이터 (901) 를 수평 방향으로 확대함으로써 생성되는 이미지 데이터이다. 수평 이미지 확대 제어 신호 (903) 가 수평 방향에서 2 배의 확대를 나타내는 경우, 수평 확대 회로 (214) 는 확대된 이미지 데이터 (902) 에서 수평으로 인접한 대응하는 2 개의 픽셀의 픽셀 데이터로서 이미지 데이터 (901) 에서 각각의 이미지 픽셀의 픽셀 데이터를 복제한다. 확대 비율이 수평 이미지 확대 제어 신호 (903) 에 의해 1 로 표시되는 경우, 수신된 이미지 데이터 (901) 는 확대된 이미지 데이터 (902) 로서 변형없이 출력된다. 그 표시된 확대 비율이 정수가 아닌 경우, 확대 프로세싱은 공지의 기술을 통해 수평 방향에 대해 수행될 수도 있다. 또한, 표시된 확대 비율이 1 미만인 경우, 수평 방향에서 이미지 데이터 (901) 의 감소는 공지의 기술을 통해 수평 확대 회로 (214) 에서 수행될 수도 있다.
그레이스케일 전압 생성기 (221) 는 그레이스케일 전압 (942) 의 세트를 생성하기 위한 제어 회로 (211) 로부터 수신된 그레이스케일 전압 설정 신호 (941) 에 응답한다. 생성된 그레이스케일 전압 (942) 은 D/A 변환기 (224) 에 공급된다.
게이트 라인 구동기 회로 (222) 는 제어기 회로 (211) 로부터 게이트 라인 구동 타이밍 제어 신호 (944) 를 수신하고, 그 게이트 라인 구동 타이밍 제어 신호 (944) 에 응답하여 LCD 패널 (300) 의 구동 게이트 라인을 순차적으로 구동한다.
래치 회로 (223) 는 확대된 이미지 데이터 (902) 를 LCD 패널 (300) 상에서 디스플레이 픽셀의 수평 라인 단위로 래치하고, 확대된 이미지 데이터 (902) 를 D/A 변환기 (224) 로 전송한다. 이 실시형태에서, 게이트 라인 구동기 회로 (222) 및 래치 회로 (223) 는 확대된 이미지 데이터 (902) 에 대해 수직 이미지 확대를 제공하도록 구성된다. 일 구현에서, 게이트 라인 구동기 회로 (222) 는 인접한 2 개의 스캔 라인을 구동하고, 래치 회로 (223) 는 동일한 픽셀 데이터를 D/A 변환기 (224) 에 공급한다. 이것은 수직 방향에서 2 배의 이미지 확대를 달성시킨다.
D/A 변환기 (224) 는 확대된 이미지 데이터 (902) 를 래치 회로 (223) 로부터 수평 라인 단위로 수신하고, 또한, 그레이스케일 전압 생성기 (221) 로부터 그레이스케일 전압 (942) 을 수신한다. D/A 변환기 (224) 는 그레이스케일 전압 (942) 을 사용함으로써 확대된 이미지 데이터에 대해 D/A 변환을 제공하고, 그에 따라, 확대된 이미지 데이터 (902) 의 값에 대응하는 전압 레벨을 갖는 전압 신호를 생성한다. D/A 변환기 (224) 는 생성된 전압 신호를 데이터 라인 구동기 회로 (225) 에 공급한다.
데이터 라인 구동기 회로 (225) 는 D/A 변환기 (224) 로부터 수신된 전압 신호에 응답하여 LCD 패널 (300) 의 데이터 라인을 구동한다. 데이터 라인을 구동하는 타이밍은 제어 회로 (211) 로부터 수신된 데이터 라인 구동 타이밍 제어 신호 (943) 에 응답하여 제어된다.
다음으로, VGA 해상도 (640×480 이미지 픽셀) 및 QVGA 해상도 (320×240 이미지 픽셀) 중 하나에 따라 이미지 데이터 (901) 가 허용되는 경우의 LCD 구동기 (200) 의 예시적인 동작을 설명하며, LCD 패널 (300) 은 VGA 해상도에 따라 설계된다. 후술하는 바와 같이, 이미지 데이터 (901) 가 QVGA 해상도에 따르는 경우, 이미지 데이터 (901) 는 수평 및 수직 방향 모두에 대해 2 배의 이미지 확대에 종속된다.
프로세서 (100) 가 이미지 데이터 (901), 도트 클럭 신호 (910) 및 동기화 신호 (920) (수평 및 수직 동기화 신호 Hsync 및 Vsync) 를 LCD 구동기 (200) 에 공급함에 따라, 사이즈 인식 회로 (213) 는 VBP 주기에 포함된 수평 동기화 신호 Hsync 의 특정 사이클에 대한 도트 클럭 신호 (910) 의 클럭 사이클 수를 카운팅하는 것을 통해 자동 사이즈 인식을 구현한다. 수평 동기화 신호 Hsync 의 특정 사이클에 대한 도트 클럭 신호 (910) 의 480 사이클 (또는 그 이상) 을 카운팅하는 경우, 사이즈 인식 회로 (213) 는, 이미지 데이터 (901) 가 VGA 포맷으로 공급되는 것으로 결정하고, 그렇지 않으면, 사이즈 인식 회로 (213) 는, 이미지 데이터 (901) 가 QVGA 포맷으로 공급되는 것으로 결정한다.
사이즈 인식 회로 (213) 는 도트 클럭 신호 DOTCLK 의 주파수 분할을 통해 주파수 분할 클럭 신호 (921) 를 생성한다. 도트 클럭 신호 DOTCLK 의 주파수는 VGA 와 QVGA 해상도 사이에서 상이하지만, 사이즈 인식 회로 (213) 는 도 6 에 도시된 바와 같이 주파수 분할 비율을 조절함으로써 주파수 분할 클럭 신호 (921) 의 주파수를 불변으로 유지한다 (즉, PWM-변조 구동 신호 (933) 의 주파수를 불변으로 유지한다). 도 6 에 도시된 구현에서, 사이즈 인식 회로 (213) 는 VGA 포맷인 이미지 데이터 (901) 에 대해서는 주파수 분할 비율을 16 으로 설정하고, QVGA 포맷인 이미지 데이터 (901) 에 대해서는 주파수 분할 비율을 4 로 설정한다. 일반적으로, 수평 확대 회로 (214) 가 N 배의 수평 이미지 확대를 제공하는 반면 게이트 라인 구동 회로 (222) 및 래치 회로 (223) 는 M 배의 수직 이미지 확대를 제공하는 경우, 사이즈 인식 회로 (213) 는 주파수 분할 비율을 1/(N×M) 으로 감소시킨다.
도 7 은 수평 확대 회로 (214), 게이트 라인 구동기 회로 (222) 및 래치 회로 (223) 에 의해 제공된 수평 및 수직 이미지 확대를 도시하는 도면이다. 이미지 데이터 (901) 가 QVGA 포맷으로 공급되는 경우, 수평 확대 회로 (214) 는 2 배의 수평 이미지 확대를 제공하는 반면, 게이트 라인 구동기 회로 (222) 및 래치 회로 (223) 는 2 배의 수직 이미지 확대를 제공한다. 더 상세하게, 수평 확대 회로 (214) 는, 이미지 데이터 (901) 에서 숫자 "1" 로 표시된 각각의 이미지 픽셀의 픽셀 데이터를, 확대된 이미지 데이터 (902) 에서 숫자 "2" 로 표시된 인접한 2 개의 수평 픽셀의 픽셀 데이터로서 복제한다. 또한, 게이트 라인 구동기 회로 (222) 는 2 개의 인접한 게이트 라인을 구동하고, 래치 회로 (223) 는 D/A 변환기 (224) 에 동일한 픽셀 데이터를 공급한다. 이것은, 숫자 3 으로 표시된 LCD 패널 (300) 의 2×2 픽셀이 동일한 픽셀 데이터에 응답하여 구동되는 것을 초래한다. 도 8a 및 도 8b 는, 수평 및 수직 방향 모두에 대해 2 배의 이미지 확대가 제공된 경우, LCD 패널 (300) 상에서 픽셀을 실제로 구동하는데 사용된 확대된 이미지 데이터 (902) 의 픽셀 데이터와 입력 이미지 데이터 (901) 의 픽셀 데이터와의 관련성을 도시한다. 예를 들어, 이미지 데이터 (901) 에서 좌측 바닥의 이미지 픽셀과 관련된 픽셀 데이터 D00 은 LCD 패널 (300) 의 좌측 바닥 코너 상에서 2×2 픽셀의 어레이를 구동하는데 사용된다.
전술한 바와 같이, 이러한 실시형태의 LCD 구동기 (200) 는 도트 클럭 신호 (910) 의 주파수 분할을 통해 주파수 분할 클럭 신호를 생성하도록 설계된다. 이것은, 백라이트 휘도의 PWM 제어에 전용되는 클럭 신호를 LCD 구동기 (200) 에 외부적으로 공급할 필요성을 제거하여, 액정 디스플레이 디바이스의 전력 소모를 효과적으로 감소시킨다. 주파수 분할 비율은 이미지 데이터 (901) 에 대해 정의된 이미지 사이즈 (또는 이미지 해상도) 상에서 제어되어, 그에 따라, 주파수 분할 클럭 신호 (921) 의 주파수 (즉, PWM-변조 구동 신호 (933) 의 주파수) 를 불변으로 유지한다. 이것은, 백라이트 (400) 의 휘도에서의 바람직하지 못한 변화를 효과적으로 회피한다.
(제 2 실시형태)
도 9 는 제 2 실시형태에 있어서의 액정 디스플레이 디바이스의 예시적인 전체 구성을 도시하는 블록도이다. 제 2 실시형태의 액정 디스플레이 디바이스는, 디스플레이된 프레임 이미지의 평균 화상 레벨 (APL) 에 응답하여 백라이트 (400) 의 휘도가 자동으로 조절되는 것을 제외하고는 제 1 실시형태의 디바이스와 거의 동일하게 구성된다. 더 상세하게는, 사용자 설정 레지스터 (212) 대신에, 자동 휘도 조절 회로 (231) 가 백라이트 제어부 (23) 에 추가로 제공된다.
제 2 실시형태에 있어서, 사이즈 인식 회로 (213) 는, 이미지 수평 확대 제어 신호 (903) 및 주파수 분할 신호 (921) 에 부가하여, 이미지 데이터 (901) 에 대해 정의되는 수평 및 수직 해상도를 나타내는 이미지 해상도 신호 (904) 를 생성한다. 제 1 실시형태에서 설명한 바와 같이, 사이즈 인식 회로 (213) 는 각각의 수평 스캔 주기 동안 도트 클럭 신호 (910) 의 클럭 사이클 수로부터 수평 해상도를 결정하고, 각각의 수직 스캔 주기 동안 수평 동기화 신호 Hsync 의 사이클 수로부터 수직 해상도를 결정한다. 이미지 확대 제어 신호 (903) 및 주파수 분할 신호 (921) 의 생성은 제 1 실시형태와 동일한 방식으로 달성된다. 사이즈 인식 회로 (213) 는 이미지 데이터 (901), 주파수 분할 클럭 신호 (921) 및 이미지 해상도 신호 (904) 를 공급한다.
자동 휘도 조절 회로 (231) 는 사이즈 인식 회로 (213) 로부터 수신된 이미지 데이터 (901), 주파수 분할 클럭 신호 (921) 및 이미지 해상도 신호 (904) 에 응답하여 자동 휘도 설정값 (931) 을 생성한다. 자동 휘도 설정값 (931) 은 백라이트 (400) 의 소망하는 휘도를 나타낸다. 더 상세하게, 자동 휘도 조절 회로 (231) 는 이미지 데이터 (901) 로부터 계산된 각각의 프레임 이미지의 APL 을 계산하고, 그 계산된 APL 로부터 자동 휘도 설정값 (931) 을 결정한다. 자동 휘도 설정값 (931) 은 계산된 APL 에서의 증가에 따라 증가하여, 백라이트 (400) 의 휘도는 계산된 APL 에서의 증가에 따라 증가된다.
APL 계산시에, 자동 휘도 조절 회로 (231) 는, 이미지 해상도 신호 (904) 에 의해 표시되는 각각의 프레임 이미지에 포함된 픽셀의 수를 사용한다. 일 구현에서, 자동 휘도 조절 회로 (231) 는, APL 과 자동 휘도 설정값 (931) 사이의 대응을 설명하는 데이터베이스 테이블을 사용함으로써 APL 로부터 자동 휘도 설정값 (931) 을 결정한다. 대신에, 자동 휘도 조절 회로 (231) 는 APL 로부터 자동 휘도 설정값 (931) 을 계산하는 프로그램을 포함할 수도 있다.
백라이트 제어 회로 (233) 는 자동 휘도 조절 회로 (231) 로부터의 자동 휘도 설정값 (931) 및 주파수 분할 클럭 신호 (921) 을 수신하고, 주파수 분할 클럭 신호 (921) 및 자동 휘도 설정값 (931) 에 응답하여 PWM-변조 구동 신호 (933) 를 생성한다. 더 상세하게, 백라이트 제어 회로 (233) 는, PWM-변조 구동 신호 (933) 의 주파수가 주파수 분할 클럭 신호 (921) 와 동일하도록, 주파수 분할 클럭 신호 (921) 에 동기화하여 PWM-변조 구동 신호 (933) 를 생성한다. PWM-변조 구동 신호 (933) 의 듀티 비율은 자동 휘도 설정값 (931) 에 응답하여 0 내지 100% 의 범위 상에서 제어된다. 백라이트 제어 회로 (233) 는 백라이트 (400) 에 PWM-변조 구동 신호 (933) 를 공급하여, 그에 따라 백라이트 (400) 를 구동한다.
백라이트 (400) 는 PWM-변조 구동 신호 (933) 에 응답하여 LCD 패널 (300) 을 조명한다. 백라이트 (400) 는 LCD 패널 (300) 상에 광을 발산하고, PWM-변조 구동 신호 (933) 의 전압 레벨은 "H" 로 풀업된다.
전술한 LCD 구동기 아키텍쳐에서, 백라이트 (400) 의 휘도는 증가된 APL 을 갖는 프레임 이미지에 대해서는 증가되고, 감소된 APL 을 갖는 프레임 이미지에 대해서는 감소된다. 이것은 LCD 패널 (300) 의 전체 휘도에서의 변동을 효과적으로 감소시킨다.
APL 상에서 백라이트 (400) 의 휘도를 제어하는데 있어서 하나의 이슈는 APL 을 계산하는데 요구되는 계산량의 증가이다. 특정 프레임 이미지의 APL 을 계산하는 종래의 방법은, 그 프레임 이미지 내에서 모든 이미지 픽셀의 휘도의 총 합 (이하, 총 휘도의 합 YTotal 이라 함) 을 계산하는 단계, 및 그 총 휘도의 합 YTotal 을 그 이미지 픽셀의 총 수로 제산하는 단계를 포함한다. 그러나, 이 방법은, 합산 및 감산 연산에 비해 제산 연산에 요구되는 증가된 계산 로드때문에, 느린 계산 속도가 문제된다.
이 실시형태에서는, 이하 설명하는 바와 같이, APL 의 계산시에 계산 속도를 개선하는데 특별한 기술이 사용된다.
이 실시형태에서는, APL 이,
Figure 112007089715988-PAT00001
에 의해 정의되는 휘도 분수 F 로서 계산되며, 여기서, Yi 는 픽셀 i 의 휘도값이고, Sum_Ymax 는,
Sum_Ymax = Ymax × Npixel
에 의해 정의되는 허용되는 최대 휘도의 합이고, 여기서, Ymax 는 픽셀의 허용되는 최대 휘도이고, Npixel 은 타겟 프레임 이미지에서 픽셀의 총 수이다. 수학식 (1) 에서 분자의 시그마는 타겟 프레임 이미지에서 모든 픽셀에 대한 합을 의미한다.
수학식 (1) 에 의해 주어진 휘도 분수 F 는, 하나의 프레임 이미지에 포함되는 허용된 최대 휘도를 갖는 픽셀의 수의 형태로 표현되는 타겟 프레임 이미지의 전체 휘도를 나타내며; 타겟 프레임 이미지가 F 의 휘도 분수를 갖는 경우, 이것은, 타겟 프레임 이미지의 전체 휘도가, 허용된 최대 휘도를 갖는 F 픽셀을 포함하는 이미지의 전체 휘도와 실질적으로 동일함을 의미한다. 휘도값 Yi 가 타겟 프레임 이미지에서 각각의 픽셀에 대해 연속적으로 누산되고, 누산된 합이 허용된 최대 휘도 Ymax 의 임의의 배수에 도달하는 경우마다 카운트 값이 1 씩 증분되는 경우, 휘도 분수 F 는 결과적인 카운트값으로서 획득된다. 이러한 접근방식에서, 휘도 분수 F 의 최대값은 1, 즉, 100% 이다. 계산을 용이하게 하기 위해, 이러한 접근방식은, 휘도 분수 F 의 최대값이 256 이 되도록 변형된다. 더 상세하게는, 카운트값이 이미지에서 픽셀의 총 수의 1/256 에 도달하는 때마다 휘도 분수 F 를 1 씩 증가시킴으로써 휘도 분수 F 가 획득된다.
실제 구현에서, APL 은 도 10 에 도시된 과정을 통해 계산되는 것이 바람직하다. 이 과정에서는, 휘도 값 Yi 의 누산에 의해 YTotal 을 계산하는 대신에, YTotal 이 256 으로 제산되는 경우의 몫 Y_DIV 및 나머지 Y_MOD 가 가산 및 감산 연산을 통해서만 계산된다.
단계 S100 에서는, 변수 i, Y_MOD, Y_DIV, 및 APL 이 0 으로 리셋된다. 변수 "i" 는 타겟 프레임 이미지에 포함된 픽셀을 식별하는데 사용된다. 변수 "APL" 은 누산적인 합산을 통해 타겟 프레임 이미지에 대한 휘도값의 평균을 계산하는데 사용된다. 타겟 프레임 이미지의 APL 은 그 과정의 최종 스테이지에서 획득된 변수 "APL" 의 값으로서 획득된다.
단계 S101 에서는, 타겟 픽셀 i 에 대한 휘도값 Yi 이,
Yi = 0.299Ri + 0.587Gi + 0.114Bi
로부터 획득되며, 여기서, Ri, Gi, 및 Bi 는 타겟 픽셀의 적색 도트 (또는 서브픽셀), 녹색 도트 및 청색 도트의 그레이스케일 레벨이다. 변수 Y_MOD 는 이 렇게 획득된 휘도값 Yi 에 의해 증가된다.
단계 S102 에서 Y_MOD 가 소정의 상수, 255 이상으로 결정되는 경우, Y_MOD 는 단계 S103 에서 255 만큼 감소되고, 과정은 단계 S104 로 진행한다. 255 는 휘도값 Yi 의 허용된 최대값이다. 그렇지 않으면, 과정은 단계 S107 로 점프한다.
단계 S104 에서 변수 Y_DIV 가 소정의 상수 AREA 까지 증가되는 것으로 결정되는 경우, 과정은 단계 S105 로 진행하여, 변수 APL 은 1 만큼 증가되고 변수 Y_DIV 는 1 로 리셋된다. 상수 AREA 는 타겟 프레임 이미지에서 픽셀의 총 수의 1/256 과 동일한 값이다. 변수 Y_DIV 가 상수 AREA 까지 증가되지 않으면, 과정은 단계 S106 으로 진행한다.
단계 S106 에서는, 변수 Y_DIV 가 1 만큼 증가된다.
단계 S107 및 S108 에서는, 변수 i 가 1 만큼 증가되고, 종료 조건이 충족되는지 여부가 체크된다. 따라서, 단계 S101 내지 S106 은 타겟 프레임 이미지에서 모든 픽셀에 대해 루프된다.
최종적으로, 타겟 프레임 이미지의 APL 은 변수APL 에 저장된 값으로서 획득된다.
전술한 과정은 APL 의 계산에서 제산을 완벽하게 배제하여, 계산량을 효과적으로 감소시킨다. 이것은, 계산 속도를 효과적으로 개선한다. 또한, APL 의 계산 및 이미지 확대 프로세싱이 이 과정과 병렬로 수행되고; APL 을 계산하기 위한 (확대된 이미지 데이터 (902) 가 아닌) 오리지널 이미지 데이터 (901) 의 사용은 이러한 병렬적 연산을 허용한다. 이것은, LCD 구동기 (200) 의 전체 연산 속도를 효과적으로 향상시킨다.
도 11 은 APL 과 자동 휘도 설정값 (931) 사이의 대응을 대략적으로 도시한다. 자동 휘도 설정값 (931) 은 획득된 APL 이 증가함에 따라 증가되어, 전체 프레임 이미지가 평균적으로 더 밝아짐에 따라 백라이트 (400) 의 휘도가 증가되는 것을 허용한다. 반면, 자동 휘도 설정값 (931) 은 획득된 APL 이 감소함에 따라 감소되어, 전체 프레임 이미지가 더 어두워짐에 따라 백라이트 (400) 의 휘도가 감소되는 것을 허용한다.
(제 3 실시형태)
도 12 는 제 3 실시형태에 있어서의 액정 디스플레이 디바이스의 예시적인 전체 구성을 도시하는 블록도이다. 제 3 실시형태의 액정 디스플레이 디바이스의 구성은 제 1 실시형태의 구성과 거의 유사하다. 차이점은, 백라이트 (400) 의 휘도가 자동 휘도 조절 회로 (231) 에 의해 계산된 APL 및 사용자 설정 레지스터 (212) 에 저장된 사용자 설정값 (930) 모두에 의존하여 제어된다는 점이다. 다음으로, 이러한 차이점을 주로 설명한다.
제 3 실시형태에서, 백라이트 제어부 (230) 는 자동 휘도 조절 회로 (231) 및 백라이트 휘도 변형 계산 회로 (232) 를 추가적으로 포함한다. 자동 휘도 조절 회로 (231) 는 제 2 실시형태에서 설명한 방식과 거의 동일한 방식으로 동작하여; 자동 휘도 조절 회로 (231) 는 주파수 분할 클럭 신호 (921) 를 사이즈 인식 회로 (213) 로부터 백라이트 제어 회로 (233) 으로 전송하면서, 사이즈 인식 회로 (213) 으로부터 수신된 이미지 해상도 신호 (904) 및 이미지 데이터 (901) 로부터 자동 휘도 설정값 (931) 을 생성한다. 자동 휘도 설정값 (931) 은 백라이트 제어 회로 (233) 대신에 백라이트 휘도 변형 계산 회로 (232) 에 공급된다.
백라이트 휘도 변형 계산 회로 (232) 는 자동 휘도 조절 회로 (231) 로부터 자동 휘도 설정값 (931) 을 수신하고, 사용자 설정 레지스터로부터 사용자 설정값 (930) 을 수신한다. 백라이트 휘도 변형 계산 회로 (232) 는 사용자 설정값 (930) 및 자동 휘도 설정값 (931) 모두에 의존하여 결과적인 백라이트 휘도 설정값 (932) 을 생성한다. 사용자 설정값 (930), 자동 휘도 설정값 (931), 및 결과적인 백라이트 휘도 설정값 (932) 모두는 0 내지 100% 범위의 퍼센티지 단위로 표현된다. 일 구현에서, 결과적인 백라이트 휘도 설정값 (932) 은 단순히, 사용자 설정값 (930) 과 자동 휘도 설정값 (931) 과의 곱으로서 획득된다.
백라이트 제어 회로 (233) 는 주파수 분할 클럭 신호 (921) 및 결과적인 백라이트 휘도 설정값 (932) 에 응답하여 PWM-변조 구동 신호 (933) 를 생성한다. 제 3 실시형태에서 백라이트 제어 회로 (233) 의 동작은, 결과적인 백라이트 휘도 설정값 (932) 이 사용자 설정값 (930) 대신에 사용되는 것을 제외하고는 제 1 실시형태의 동작과 거의 동일하다. PWM-변조 구동 신호 (933) 는 백라이트 (400) 에 공급되어, 백라이트 (400) 을 구동한다.
본 발명이 전술한 실시형태에 한정되지 않으며, 본 발명의 범주를 벗어나지 않고 변형되거나 변경될 수도 있음은 자명하다. 본 발명은 액정 디스플레이 디 바이스 이외에도 백라이트를 포함하는 임의의 종류의 디스플레이 디바이스에 적용될 수도 있다.
도 1 은 종래의 액정 디스플레이 디바이스의 구성을 도시하는 회로도.
도 2 는 VGA 및 QVGA 해상도의 도트 클럭 신호, 수평 동기화 신호, 및 수직 동기화 신호의 예시적인 파형을 도시하는 도면.
도 3 은 LED 백라이트를 통한 전류의 PWM 듀티 비율에 대한 의존성을 도시하는 그래프.
도 4 는 본 발명의 제 1 실시형태에서 액정 디스플레이 디바이스의 전체 구성을 도시하는 블록도.
도 5 는 사이즈 인식 회로에 의해 수행되는 자동 사이즈 인식의 예시적인 도면.
도 6 은 제 1 실시형태에서 VGA 및 QVGA 해상도에 대한 도트 클럭 신호, 수평 동기화 신호, 수직 동기화 신호, 및 PWM-변조 구동 신호의 예시적인 파형을 도시하는 도면.
도 7 은 제 1 실시형태에서 수평 및 수직 이미지 확대를 도시하는 예시적인 도면.
도 8a 는 외부에서 제공된 이미지 데이터에서 픽셀 데이터의 이미지 픽셀과의 관련성을 도시하는 도면.
도 8b 는 외부에서 제공된 이미지 데이터에서 픽셀 데이터의 LCD 패널 상의 디스플레이 픽셀과의 관련성을 도시하는 도면.
도 9 는 본 발명의 제 2 실시형태에서 액정 디스플레이 디바이스의 전체 구 성을 도시하는 블록도.
도 10 은 평균 화상 레벨 (APL) 을 계산하는 과정을 도시하는 흐름도.
도 11 은 APL 과 자동 휘도 설정값 사이의 대응을 도시하는 도면.
도 12 는 제 3 실시형태에서 액정 디스플레이 디바이스의 전체 구성을 도시하는 블록도.
*도면의 주요 부분에 대한 부호의 설명*
41 : 액정 디스플레이 패널 42 : 데이터 라인 구동기 회로
43 : 스캔 라인 구동기 회로 44 : 제어기
45 : 조명 타이밍 제어기 46 : 인버터
47 : 주파수 제어기 48 : 백라이트
50 : 디스플레이 픽셀 51 : TFT
52 : 픽셀 전극 100 : 프로세서
200 : LCD 구동기 210 : 제어 회로부
211 : 제어 회로 212 : 사용자 설정 레지스터
213 : 사이즈 인식 회로 214 : 수평 확대 회로
220 : 디스플레이 패널 제어부 221 : 그레이스케일 전압 생성기
222 : 게이트 라인 구동기 회로 223 : 래치 회로
224 : D/A 변환기 225 : 데이터 라인 구동기 회로
230 : 백라이트 제어부 231 : 자동 휘도 조절 회로
232 : 백라이트 휘도 변형 계산 회로 233 : 백라이트 제어 회로
300 : LCD 패널 400 : 백라이트

Claims (13)

  1. 복수의 디스플레이 픽셀이 제공되는 디스플레이 패널;
    상기 디스플레이 패널을 조명하는 백라이트; 및
    상기 디스플레이 패널을 구동하는 디스플레이 패널 구동기를 구비하며,
    상기 디스플레이 패널 구동기는 이미지 데이터, 및 상기 이미지 데이터를 수신하는 타이밍을 제어하기 위한 클럭 신호를 외부에서 수신하고,
    상기 디스플레이 패널 구동기는 상기 백라이트를 구동하기 위한 PWM-변조 구동 신호를 생성하는 백라이트 제어기를 구비하고,
    상기 PWM-변조 구동 신호의 주파수는, 외부에서 수신된 상기 클럭 신호의 주파수 분할에 의해 생성된 주파수 분할 클럭 신호에 의존하고,
    상기 주파수 분할 클럭 신호는, 외부에서 수신된 상기 클럭 신호의 주파수가 스위칭되는 경우 상기 PWM-변조 구동 신호의 상기 주파수가 일정하게 유지되도록 생성되는, 디스플레이 디바이스.
  2. 제 1 항에 있어서,
    상기 이미지 데이터의 프레임 이미지 각각이 이미지 픽셀을 갖고, 상기 이미지 픽셀의 수가 상기 디스플레이 패널 상에 제공되는 상기 복수의 디스플레이 픽셀의 수보다 적은 경우, 상기 디스플레이 패널 구동기는 상기 이미지 데이터에 대해 이미지 확대를 행하고, 상기 이미지 확대를 하게된 상기 이미지 데이터에 응답하여 상기 디스플레이 패널을 구동하며, 상기 PWM-변조 구동 신호의 상기 주파수는 상기 주파수 분할 클럭 신호의 주파수를 제어함으로써 일정하게 유지되는, 디스플레이 디바이스.
  3. 제 2 항에 있어서,
    상기 디스플레이 패널 구동기는 사용자 설정 레지스터를 더 구비하며,
    상기 백라이트 제어기는 상기 사용자 설정 레지스터에 저장된 데이터에 응답하여 상기 PWM-변조 구동 신호의 듀티를 제어하는, 디스플레이 디바이스.
  4. 제 2 항에 있어서,
    상기 디스플레이 패널 구동기는 상기 이미지 데이터로부터 프레임 이미지 각각의 평균 화상 레벨을 계산하는 자동 휘도 조절 회로를 더 구비하며,
    상기 백라이트 제어기는 상기 계산된 평균 화상 레벨에 응답하여 상기 PWM-변조 구동 신호의 듀티를 제어하는, 디스플레이 디바이스.
  5. 제 4 항에 있어서,
    상기 이미지 데이터의 프레임 이미지 각각이 이미지 픽셀을 갖고, 상기 이미지 픽셀의 수가 상기 디스플레이 패널 상에 제공되는 상기 복수의 디스플레이 픽셀의 수보다 적은 경우, 상기 자동 휘도 조절 회로는 상기 이미지 데이터로부터의 상기 평균 화상 레벨을 상기 포맷으로 계산하고,
    상기 백라이트 제어기는 상기 계산된 평균 화상 레벨에 응답하여 상기 PWM-변조 구동 신호의 듀티를 제어하는, 디스플레이 디바이스.
  6. 제 5 항에 있어서,
    상기 이미지 픽셀에 대해 정의된 상기 이미지 픽셀의 수는 상기 디스플레이 패널 상에 제공되는 상기 디스플레이 픽셀의 1/2n 이 되도록 허용되는, 디스플레이 디바이스.
  7. 제 1 항에 있어서,
    상기 디스플레이 패널 구동기는 수직 및 수평 동기화 신호를 외부에서 수신하고, 상기 디스플레이 패널 구동기에 의해 외부에서 수신된 상기 클럭 신호는 도트 클럭 신호이고,
    상기 디스플레이 패널 구동기는,
    상기 도트 클럭 신호, 및 상기 수직 및 수평 동기화 신호에 응답하여, 상기 이미지 데이터의 수평 및 수직 해상도를 인식하는 사이즈 인식 회로;
    상기 이미지 데이터에 대해 수평 이미지 확대를 행하여 상기 인식된 수평 해상도에 응답하여 확대된 이미지 데이터를 생성하는 수평 확대 회로; 및
    상기 확대된 이미지 데이터에 응답하여 상기 디스플레이 패널을 구동하는 디스플레이 패널 제어부를 더 구비하는, 디스플레이 디바이스.
  8. 제 7 항에 있어서,
    상기 디스플레이 패널 제어부는 상기 인식된 수직 해상도에 응답하여 상기 수평 이미지 확대를 하게된 상기 이미지 데이터에 대해 수직 이미지 확대를 행하고,
    상기 디스플레이 패널 제어부는,
    그레이스케일 전압의 세트를 생성하는 그레이스케일 전압 생성기;
    상기 수평 확대 회로로부터 상기 확대된 이미지 데이터를 래치하도록 구성된 래치 회로;
    상기 그레이스케일 전압을 사용함으로써 상기 확대된 이미지에 대한 D/A 변환을 제공하여, 상기 확대된 이미지 데이터에 대응하는 전압 레벨을 갖는 전압 신호를 생성하는 D/A 변환기;
    상기 D/A 변환기로부터 수신된 상기 전압 신호에 응답하여 상기 디스플레이 패널의 데이터 라인을 구동하는 데이터 라인 구동기 회로; 및
    상기 인식된 수직 해상도에 응답하여 상기 디스플레이 패널의 스캔 라인을 구동하는 게이트 라인 구동기 회로를 구비하는, 디스플레이 디바이스.
  9. 이미지 데이터 및 클럭 신호를 외부에서 수신하고 상기 이미지 데이터에 대해 정의되는 해상도를 인식하며, 상기 이미지 데이터에 대해 수평 이미지 확대를 행하여 확대된 이미지 데이터를 생성하는 구성된 제어 회로부;
    상기 디스플레이 패널 상에 디스플레이되는 이미지가 상기 인식된 해상도에 응답하여 수직으로 확대되도록, 상기 이미지 데이터 및 상기 확대된 이미지 데이터 중 선택된 데이터에 응답하여 디스플레이 패널을 구동하는 디스플레이 패널 제어부; 및
    백라이트에 PWM-변조 구동 신호를 공급하는 백라이트 제어부를 구비하며,
    상기 PWM-변조 구동 신호의 주파수는 외부에서 수신된 상기 클럭 신호의 주파수 분할에 의해 생성된 주파수 분할 클럭 신호에 의존하고,
    상기 주파수 분할 클럭 신호는, 외부에서 수신된 상기 클럭 신호가 스위칭되는 경우 상기 PWM-변조 구동 신호의 상기 주파수가 일정하게 유지되도록 생성되는, 디스플레이 패널 구동기.
  10. 제 9 항에 있어서,
    외부에서 수신된 상기 클럭 신호는, 상기 이미지 데이터의 데이터 송신이 동기화되는 도트 클럭 신호이고,
    상기 디스플레이 패널 구동기는 수직 및 수평 동기화 신호를 외부에서 수신하고,
    상기 제어 회로부는,
    상기 이미지 데이터, 상기 도트 클럭 신호, 및 상기 수직 및 수평 동기화 신호를 수신하고, 상기 디스플레이 패널 구동기의 전체 제어를 제공하는 제어 회로;
    상기 도트 클럭 신호, 및 상기 수직 및 수평 동기화 신호로부터, 상기 이미 지 데이터의 수평 및 수직 해상도를 인식하는 사이즈 인식 회로; 및
    상기 인식된 수평 해상도에 응답하여 확대된 이미지 데이터를 생성하기 위해, 상기 이미지 데이터 상에 수평 이미지 확대를 구현하도록 구성된 수평 확대 회로를 구비하고,
    상기 디스플레이 패널 제어부는,
    그레이스케일 전압의 세트를 생성하는 그레이스케일 전압 생성기;
    상기 수평 확대 회로로부터의 상기 이미지 데이터 및 상기 확대된 이미지 데이터 중 선택된 데이터를 래치하도록 구성된 래치 회로;
    상기 그레이스케일 전압을 사용함으로써 상기 이미지 데이터 및 상기 확대된 이미지 데이터 중 선택된 데이터에 대한 D/A 변환을 제공하여, 상기 이미지 데이터 및 상기 확대된 이미지 데이터 중 선택된 데이터에 대응하는 전압 레벨을 갖는 전압 신호를 생성하는 D/A 변환기;
    상기 D/A 변환기로부터 수신된 상기 전압 신호에 응답하여 상기 디스플레이 패널의 데이터 라인을 구동하는 데이터 라인 구동기 회로; 및
    상기 인식된 수직 해상도에 응답하여 상기 디스플레이 패널의 스캔 라인을 구동하는 게이트 라인 구동기 회로를 구비하고,
    상기 백라이트 제어부는 상기 주파수 분할 클럭 신호에 응답하여 상기 PWM-변조 구동 신호를 생성하는 백라이트 제어 회로를 구비하는, 디스플레이 패널 구동기.
  11. 제 10 항에 있어서,
    상기 제어 회로는 외부에서 수신된 사용자 설정 데이터를 저장하는 사용자 설정 레지스터를 구비하고,
    상기 백라이트 제어 회로는 상기 사용자 설정 데이터에 응답하여 상기 PWM-변조 구동 신호의 듀티를 제어하는, 디스플레이 패널 구동기.
  12. 제 10 항에 있어서,
    상기 백라이트 제어부는 상기 이미지 데이터로부터의 프레임 이미지 각각의 평균 화상 레벨을 계산하는 자동 휘도 조절 회로를 더 구비하고,
    상기 백라이트 제어 회로는 상기 계산된 평균 화상 레벨에 응답하여 상기 PWM-변조 구동 신호의 듀티를 제어하는, 디스플레이 패널 구동기.
  13. 제 10 항에 있어서,
    상기 제어 회로는 외부에서 수신된 사용자 설정 데이터를 저장하는 사용자 설정 레지스터를 구비하고,
    상기 백라이트 제어부는,
    상기 이미지 데이터로부터의 프레임 이미지 각각의 평균 화상 레벨을 계산하는 자동 휘도 조절 회로; 및
    상기 평균 화상 레벨 및 상기 사용자 설정 데이터로부터의 휘도 설정값을 계산하는 백라이트 휘도 변형 계산 회로를 더 구비하고,
    상기 백라이트 제어 회로는 상기 휘도 설정값에 응답하여 상기 PWM-변조 구동 신호의 듀티를 제어하는, 디스플레이 패널 구동기.
KR1020070129989A 2006-12-13 2007-12-13 액정 디스플레이 패널용 백라이트 휘도 제어 KR100934597B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2006-00335383 2006-12-13
JP2006335383A JP5288579B2 (ja) 2006-12-13 2006-12-13 表示装置及び、コントローラドライバ

Publications (2)

Publication Number Publication Date
KR20080055704A true KR20080055704A (ko) 2008-06-19
KR100934597B1 KR100934597B1 (ko) 2009-12-31

Family

ID=39517157

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070129989A KR100934597B1 (ko) 2006-12-13 2007-12-13 액정 디스플레이 패널용 백라이트 휘도 제어

Country Status (5)

Country Link
US (1) US8749470B2 (ko)
JP (1) JP5288579B2 (ko)
KR (1) KR100934597B1 (ko)
CN (1) CN101202017B (ko)
TW (1) TWI395184B (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101528144B1 (ko) * 2008-11-25 2015-06-12 엘지디스플레이 주식회사 멀티 패널 표시장치 및 그 구동방법
CN114242003A (zh) * 2021-12-14 2022-03-25 Tcl华星光电技术有限公司 显示面板及其驱动方法
WO2023013902A1 (ko) * 2021-08-04 2023-02-09 주식회사 글로벌테크놀로지 디스플레이를 위한 백라이트 장치 및 그의 전류 제어 집적회로

Families Citing this family (74)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5311447B2 (ja) * 2008-01-22 2013-10-09 ルネサスエレクトロニクス株式会社 表示装置、表示パネルドライバ、及び表示パネル駆動方法
KR101482197B1 (ko) * 2008-07-11 2015-01-15 삼성디스플레이 주식회사 광원 구동방법, 이를 수행하기 위한 광원 구동회로 및 이를갖는 표시장치
CN101630487B (zh) * 2008-07-17 2013-10-23 群创光电股份有限公司 液晶显示器与驱动方法
US8441429B2 (en) 2008-10-14 2013-05-14 Sharp Kabushiki Kaisha Clock generation circuit, light source control circuit, and display device
KR101501481B1 (ko) * 2008-12-24 2015-03-30 삼성디스플레이 주식회사 디스플레이장치, 백라이트 유닛 및 상기 디스플레이 장치의구동 방법
JP5199171B2 (ja) * 2009-04-17 2013-05-15 株式会社ジャパンディスプレイイースト 表示装置
KR20100116850A (ko) * 2009-04-23 2010-11-02 삼성전자주식회사 디스플레이 장치 세팅방법 및 이를 적용한 디스플레이 장치
US8810611B2 (en) * 2009-07-03 2014-08-19 Sharp Kabushiki Kaisha Liquid crystal display device
CN101944328B (zh) * 2009-07-06 2012-07-18 奕力科技股份有限公司 背光控制的方法及其装置
JP4686644B2 (ja) * 2009-07-07 2011-05-25 シャープ株式会社 液晶表示装置
WO2011024497A1 (ja) * 2009-08-31 2011-03-03 シャープ株式会社 ドライバ装置、バックライトユニット、および画像表示装置
KR101080114B1 (ko) * 2009-12-31 2011-11-04 엠텍비젼 주식회사 알지비 인터페이스를 이용한 듀얼 디스플레이 제어 장치 및 그 방법
US8363024B2 (en) * 2010-08-18 2013-01-29 Winmate Communication Inc. Handwriting board with liquid crystal display for displaying handwritten content on a projector
TWI423240B (zh) * 2010-10-27 2014-01-11 Au Optronics Corp 控制閘極訊號之方法及相關裝置
CN102594951B (zh) * 2011-01-05 2014-12-31 中兴通讯股份有限公司 一种手机显示屏背光驱动控制装置及方法
JP5868048B2 (ja) * 2011-07-19 2016-02-24 キヤノン株式会社 制御装置及びその制御方法
EP2858269B1 (en) 2012-05-24 2018-02-28 Panasonic Intellectual Property Corporation of America Information communication method
KR101705541B1 (ko) 2012-06-15 2017-02-22 돌비 레버러토리즈 라이쎈싱 코오포레이션 이중 변조 디스플레이들을 제어하기 위한 시스템들 및 방법들
CN102737602A (zh) * 2012-06-26 2012-10-17 青岛海信电器股份有限公司 液晶显示装置及显示控制方法
JP6029433B2 (ja) * 2012-11-26 2016-11-24 ルネサスエレクトロニクス株式会社 マイコン
US8988574B2 (en) 2012-12-27 2015-03-24 Panasonic Intellectual Property Corporation Of America Information communication method for obtaining information using bright line image
US10530486B2 (en) 2012-12-27 2020-01-07 Panasonic Intellectual Property Corporation Of America Transmitting method, transmitting apparatus, and program
US9087349B2 (en) 2012-12-27 2015-07-21 Panasonic Intellectual Property Corporation Of America Information communication method
US10523876B2 (en) 2012-12-27 2019-12-31 Panasonic Intellectual Property Corporation Of America Information communication method
US9646568B2 (en) 2012-12-27 2017-05-09 Panasonic Intellectual Property Corporation Of America Display method
US10303945B2 (en) 2012-12-27 2019-05-28 Panasonic Intellectual Property Corporation Of America Display method and display apparatus
SG10201609857SA (en) 2012-12-27 2017-01-27 Panasonic Ip Corp America Information communication method
EP2940889B1 (en) * 2012-12-27 2019-07-31 Panasonic Intellectual Property Corporation of America Visible-light-communication-signal display method and display device
US10951310B2 (en) 2012-12-27 2021-03-16 Panasonic Intellectual Property Corporation Of America Communication method, communication device, and transmitter
JP5715301B2 (ja) 2012-12-27 2015-05-07 パナソニック インテレクチュアル プロパティ コーポレーション オブアメリカPanasonic Intellectual Property Corporation of America 表示方法および表示装置
US8922666B2 (en) 2012-12-27 2014-12-30 Panasonic Intellectual Property Corporation Of America Information communication method
US9608727B2 (en) 2012-12-27 2017-03-28 Panasonic Intellectual Property Corporation Of America Switched pixel visible light transmitting method, apparatus and program
EP2940893B1 (en) 2012-12-27 2021-05-19 Panasonic Intellectual Property Corporation of America Information communication method
US9088360B2 (en) 2012-12-27 2015-07-21 Panasonic Intellectual Property Corporation Of America Information communication method
US9560284B2 (en) 2012-12-27 2017-01-31 Panasonic Intellectual Property Corporation Of America Information communication method for obtaining information specified by striped pattern of bright lines
US9608725B2 (en) 2012-12-27 2017-03-28 Panasonic Intellectual Property Corporation Of America Information processing program, reception program, and information processing apparatus
US9252878B2 (en) 2012-12-27 2016-02-02 Panasonic Intellectual Property Corporation Of America Information communication method
KR102023067B1 (ko) * 2013-03-15 2019-09-19 삼성전자주식회사 시스템 온 칩과 이를 포함하는 디스플레이 시스템의 동작 방법
TW201437998A (zh) * 2013-03-29 2014-10-01 Hon Hai Prec Ind Co Ltd 高清液晶螢幕控制顯示系統及方法
US9324277B2 (en) 2013-12-06 2016-04-26 Shenzhen China Star Optoelectronics Technology Co., Ltd. Backlight driving circuit, liquid crystal display device and drive method
CN103680422B (zh) * 2013-12-06 2016-02-03 深圳市华星光电技术有限公司 一种背光源驱动电路及液晶显示装置和驱动方法
CN103778893A (zh) * 2014-02-07 2014-05-07 北京京东方视讯科技有限公司 一种背光控制方法、背光控制装置及显示设备
CN105451406A (zh) * 2014-08-13 2016-03-30 上海华建电力设备股份有限公司 一种光照度变送器电路
CN104301642B (zh) * 2014-09-04 2018-06-05 中航华东光电有限公司 Lcd显示器对比度调节***及方法
KR102270207B1 (ko) 2014-11-27 2021-06-29 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
KR102359723B1 (ko) * 2014-12-22 2022-02-08 엘지디스플레이 주식회사 유기전계 발광소자
KR102368641B1 (ko) * 2015-04-20 2022-03-02 삼성전자주식회사 발광 다이오드 구동 회로, 이를 구비한 디스플레이 장치 및 발광 다이오드 구동방법
CN105590590A (zh) * 2016-03-09 2016-05-18 深圳市华星光电技术有限公司 适应不同液晶面板的背光亮度自动调整***及液晶显示器
US10403224B2 (en) 2016-08-10 2019-09-03 Novatek Microelectronics Corp. Control method and control device for charging time sharing
CN106652919A (zh) * 2016-09-09 2017-05-10 青岛海信电器股份有限公司 一种图像显示方法及显示装置
US10587850B2 (en) 2016-12-14 2020-03-10 Nec Display Solutions, Ltd. Projector and method for controlling light source for projector
CN107424573B (zh) * 2017-07-31 2019-09-10 明基智能科技(上海)有限公司 显示影像的方法及显示***
JP6741628B2 (ja) * 2017-08-03 2020-08-19 セイコーエプソン株式会社 表示装置、電子機器、および表示装置の駆動方法
WO2019113823A1 (zh) * 2017-12-13 2019-06-20 深圳市柔宇科技有限公司 显示装置及显示驱动方法
CN109166521B (zh) * 2018-09-27 2020-10-02 武汉天马微电子有限公司 有机发光显示面板的驱动方法、驱动芯片和显示装置
TWI703545B (zh) * 2018-10-05 2020-09-01 瑞鼎科技股份有限公司 顯示驅動電路及顯示更新頻率調整方法
CN109410846B (zh) * 2018-10-22 2020-07-28 Oppo广东移动通信有限公司 屏幕背光设置方法、电子装置及计算机可读存储介质
TWI693825B (zh) * 2018-11-01 2020-05-11 明基電通股份有限公司 降低雙重影像效果的顯示方法及其顯示系統
CN109754762B (zh) * 2019-03-21 2020-11-13 明基智能科技(上海)有限公司 影像显示方法及影像显示***
JP7296039B2 (ja) * 2019-05-23 2023-06-22 京セラドキュメントソリューションズ株式会社 画像形成装置
CN113450726A (zh) 2020-03-26 2021-09-28 聚积科技股份有限公司 扫描式显示器及其驱动装置与驱动方法
CN113450723B (zh) 2020-03-26 2024-05-28 聚积科技股份有限公司 扫描式显示器及其驱动装置与驱动方法
CN113450719A (zh) 2020-03-26 2021-09-28 聚积科技股份有限公司 扫描式显示器的驱动方法及其驱动装置
TWI769616B (zh) * 2020-03-26 2022-07-01 聚積科技股份有限公司 掃描式顯示器的驅動方法及其驅動裝置
CN113450721B (zh) 2020-03-26 2024-05-28 聚积科技股份有限公司 扫描式显示器及其驱动装置与驱动方法
CN113450724A (zh) 2020-03-26 2021-09-28 聚积科技股份有限公司 扫描式显示器及其驱动装置
US11348543B2 (en) 2020-03-26 2022-05-31 Macroblock, Inc. Scan-type display apparatus, and driving device and driving method thereof
CN111415629B (zh) * 2020-04-28 2022-02-22 Tcl华星光电技术有限公司 一种显示设备驱动方法、显示设备
US11393390B2 (en) * 2020-04-29 2022-07-19 Asustek Computer Inc. Electronic device and brightness adjustment method thereof
TWI742674B (zh) * 2020-05-20 2021-10-11 友達光電股份有限公司 顯示裝置之操作方法
US11545072B2 (en) * 2021-06-08 2023-01-03 Huizhou China Star Optoelectronics Display Co., Ltd. Driving device of display panel and display device
CN114677978B (zh) * 2022-04-01 2022-09-20 北京芯格诺微电子有限公司 应对帧同步信号切换导致亮度异常的led背光驱动方法
TWI831443B (zh) * 2022-10-27 2024-02-01 瑞昱半導體股份有限公司 影像處理電路以及影像處理方法
CN116741110B (zh) * 2023-08-07 2023-12-08 长春希达电子技术有限公司 一种液晶背光动态分区控制方法及显示装置

Family Cites Families (48)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03241315A (ja) * 1989-08-31 1991-10-28 Nec Kansai Ltd 液晶ディスプレイのバックライトの点灯方法
US5841430A (en) * 1992-01-30 1998-11-24 Icl Personal Systems Oy Digital video display having analog interface with clock and video signals synchronized to reduce image flicker
JP3027298B2 (ja) * 1994-05-31 2000-03-27 シャープ株式会社 バックライト制御機能付き液晶表示装置
JP3603462B2 (ja) * 1996-03-28 2004-12-22 セイコーエプソン株式会社 バックライトの駆動装置および駆動方法
JPH1011009A (ja) * 1996-04-23 1998-01-16 Hitachi Ltd 映像信号の処理装置及びこれを用いた表示装置
US6067071A (en) * 1996-06-27 2000-05-23 Cirrus Logic, Inc. Method and apparatus for expanding graphics images for LCD panels
JP3298548B2 (ja) * 1999-04-09 2002-07-02 松下電器産業株式会社 液晶表示装置
JP3647338B2 (ja) 1999-11-11 2005-05-11 富士通株式会社 画像信号解像度変換方法及び装置
US6522365B1 (en) * 2000-01-27 2003-02-18 Oak Technology, Inc. Method and system for pixel clock recovery
KR100357148B1 (ko) * 2000-02-11 2002-11-07 엘지전자 주식회사 Lcd 모니터의 휘도 보상장치
US6724398B2 (en) * 2000-06-20 2004-04-20 Mitsubishi Denki Kabushiki Kaisha Image processing method and apparatus, and image display method and apparatus, with variable interpolation spacing
JP3753931B2 (ja) * 2000-08-04 2006-03-08 富士通株式会社 画像処理装置及び画像処理方法
JP3533185B2 (ja) * 2001-01-16 2004-05-31 Necエレクトロニクス株式会社 液晶ディスプレイの駆動回路
CN1200327C (zh) * 2001-06-14 2005-05-04 英业达股份有限公司 多频式高压产生装置
JP4218249B2 (ja) * 2002-03-07 2009-02-04 株式会社日立製作所 表示装置
KR100494707B1 (ko) * 2002-03-20 2005-06-13 비오이 하이디스 테크놀로지 주식회사 표시 장치에 사용되는 저잡음의 백라이트 시스템 및 이를구동하는 방법
JP3655258B2 (ja) * 2002-05-23 2005-06-02 セイコーエプソン株式会社 映像スケーリングを行う表示デバイス
AU2003289238A1 (en) * 2002-12-06 2004-06-30 Sharp Kabushiki Kaisha Liquid crystal display device
KR20040067579A (ko) * 2003-01-24 2004-07-30 삼성전자주식회사 액정 표시 장치의 백라이트 구동 장치
KR100509501B1 (ko) 2003-05-26 2005-08-22 삼성전자주식회사 액정 패널 디스플레이 장치
KR20050013821A (ko) * 2003-07-29 2005-02-05 삼성전자주식회사 쵸핑 주파수 조정 가능한 액정 디스플레이 장치 및 그조정 방법
JP4016915B2 (ja) * 2003-09-11 2007-12-05 株式会社日立製作所 表示システム及びそれに用いられる表示パネル、信号処理装置
US7259769B2 (en) * 2003-09-29 2007-08-21 Intel Corporation Dynamic backlight and image adjustment using gamma correction
US7233309B2 (en) * 2003-09-30 2007-06-19 Intel Corporation Coordinating backlight frequency and refresh rate in a panel display
JP4252420B2 (ja) 2003-10-09 2009-04-08 株式会社デジタル バックライトランプ点灯制御装置およびそれを備えたプログラマブル表示器
JP4371765B2 (ja) 2003-10-17 2009-11-25 Nec液晶テクノロジー株式会社 液晶表示装置
JP4527958B2 (ja) * 2003-10-20 2010-08-18 富士通株式会社 液晶表示装置
JP4180003B2 (ja) * 2004-03-24 2008-11-12 三洋電機株式会社 投射型映像表示装置
US8358262B2 (en) * 2004-06-30 2013-01-22 Intel Corporation Method and apparatus to synchronize backlight intensity changes with image luminance changes
US7502010B2 (en) * 2004-08-31 2009-03-10 Nvidia Corporation Variable brightness LCD backlight
US20060170639A1 (en) * 2004-09-06 2006-08-03 Seiji Kawaguchi Display control circuit, display control method, and liquid crystal display device
JP2006084710A (ja) * 2004-09-15 2006-03-30 Toshiba Matsushita Display Technology Co Ltd 表示制御回路、表示制御方法、および液晶表示装置
TWI281576B (en) * 2004-10-21 2007-05-21 Au Optronics Corp Module and method for controlling a backlight module and LCD for thereof
KR100609056B1 (ko) * 2004-12-01 2006-08-09 삼성전자주식회사 디스플레이장치 및 그 제어방법
US7483010B2 (en) * 2004-12-22 2009-01-27 Himax Technologies Limited Frame-varying addressing method of color sequential display
JP4525343B2 (ja) * 2004-12-28 2010-08-18 カシオ計算機株式会社 表示駆動装置、表示装置及び表示駆動装置の駆動制御方法
US7321400B1 (en) * 2005-02-22 2008-01-22 Kolorific, Inc. Method and apparatus for adaptive image data interpolation
US20060186833A1 (en) * 2005-02-23 2006-08-24 Yu Chung-Che Fluorescent tube driver circuit system of pulse-width modulation control
JP2006235461A (ja) * 2005-02-28 2006-09-07 Matsushita Electric Ind Co Ltd 液晶表示装置
JP2006301166A (ja) * 2005-04-19 2006-11-02 Hitachi Displays Ltd 表示装置及びその駆動方法
TWI326067B (en) * 2005-06-29 2010-06-11 Mstar Semiconductor Inc Flat display device, controller, and method for displaying images
JP4572144B2 (ja) * 2005-07-06 2010-10-27 Necディスプレイソリューションズ株式会社 表示パネル駆動装置および表示パネル駆動方法
US7570246B2 (en) * 2005-08-01 2009-08-04 Avago Technologies Ecbu Ip (Singapore) Pte. Ltd. Method and apparatus for communication using pulse-width-modulated visible light
JP4935258B2 (ja) * 2005-11-29 2012-05-23 ソニー株式会社 液晶表示装置組立体の駆動方法
US8136138B2 (en) * 2005-12-15 2012-03-13 Visteon Global Technologies, Inc. Display replication and control of a portable device via a wireless interface in an automobile
KR100737867B1 (ko) * 2006-06-02 2007-07-12 삼성전자주식회사 발광장치 및 발광장치의 제어방법
US7498751B2 (en) * 2006-06-15 2009-03-03 Himax Technologies Limited High efficiency and low cost cold cathode fluorescent lamp driving apparatus for LCD backlight
KR20080039160A (ko) * 2006-10-31 2008-05-07 삼성전자주식회사 디스플레이장치 및 그 제어방법

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101528144B1 (ko) * 2008-11-25 2015-06-12 엘지디스플레이 주식회사 멀티 패널 표시장치 및 그 구동방법
WO2023013902A1 (ko) * 2021-08-04 2023-02-09 주식회사 글로벌테크놀로지 디스플레이를 위한 백라이트 장치 및 그의 전류 제어 집적회로
CN114242003A (zh) * 2021-12-14 2022-03-25 Tcl华星光电技术有限公司 显示面板及其驱动方法

Also Published As

Publication number Publication date
CN101202017A (zh) 2008-06-18
CN101202017B (zh) 2012-05-23
KR100934597B1 (ko) 2009-12-31
TWI395184B (zh) 2013-05-01
US20080143757A1 (en) 2008-06-19
US8749470B2 (en) 2014-06-10
JP5288579B2 (ja) 2013-09-11
JP2008145916A (ja) 2008-06-26
TW200844966A (en) 2008-11-16

Similar Documents

Publication Publication Date Title
KR100934597B1 (ko) 액정 디스플레이 패널용 백라이트 휘도 제어
US8144108B2 (en) Liquid crystal display device and driving method thereof
CN101131505B (zh) 液晶显示装置及其驱动方法
US9019195B2 (en) Apparatus and method for driving backlight using scanning backlight scheme, liquid crystal display device and its driving method using scanning backlight scheme
US9852700B2 (en) Liquid crystal display and method for driving the same
JP4350035B2 (ja) 液晶表示装置
EP1927974A2 (en) Liquid crystal display with area adaptive backlight
US20050104841A1 (en) Method and apparatus for driving liquid crystal display
US20110285759A1 (en) Liquid crystal display device and method for driving same
JP4901437B2 (ja) 液晶表示装置及びその駆動方法
JP2009069835A (ja) 輝度調節が可能な映像表示装置および映像表示方法
JP2009181139A (ja) フラットパネル表示装置及びその駆動方法
CN109166553B (zh) 液晶显示装置及其驱动方法
CN107464541A (zh) 显示驱动方法、显示驱动装置和显示模组
JP4938831B2 (ja) 発光装置及びその駆動方法
JP2010134438A (ja) 表示装置および表示装置のイメージ輝度調整方法
US11651746B2 (en) Backlight driving device and operating method thereof
KR101415062B1 (ko) 액정표시장치 및 그 구동방법
CN114822435A (zh) 显示面板的驱动电路、显示器和公共电压调节方法
KR101363829B1 (ko) 액정표시장치 및 그 구동방법
CN110706658A (zh) 背光扫描式的显示方法及背光扫描式的显示***
KR101441381B1 (ko) 액정 표시장치의 구동장치와 그 구동방법
KR20050033731A (ko) 액정표시장치 및 그의 구동방법
KR20100077819A (ko) 액정표시장치 및 그 구동방법
KR20000014514A (ko) 액정 구동 전압 발생 회로

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
AMND Amendment
E601 Decision to refuse application
AMND Amendment
J201 Request for trial against refusal decision
B701 Decision to grant
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20121130

Year of fee payment: 4

FPAY Annual fee payment

Payment date: 20140609

Year of fee payment: 5

FPAY Annual fee payment

Payment date: 20141205

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20151118

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20161123

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20171117

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee