KR20050096801A - 액정 표시 장치의 구동 회로 - Google Patents

액정 표시 장치의 구동 회로 Download PDF

Info

Publication number
KR20050096801A
KR20050096801A KR1020040056811A KR20040056811A KR20050096801A KR 20050096801 A KR20050096801 A KR 20050096801A KR 1020040056811 A KR1020040056811 A KR 1020040056811A KR 20040056811 A KR20040056811 A KR 20040056811A KR 20050096801 A KR20050096801 A KR 20050096801A
Authority
KR
South Korea
Prior art keywords
common voltage
adjustable
data
digital interface
generation circuit
Prior art date
Application number
KR1020040056811A
Other languages
English (en)
Other versions
KR100606877B1 (ko
Inventor
린체-리
Original Assignee
노바텍 마이크로일렉트로닉스 코포레이션
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 노바텍 마이크로일렉트로닉스 코포레이션 filed Critical 노바텍 마이크로일렉트로닉스 코포레이션
Publication of KR20050096801A publication Critical patent/KR20050096801A/ko
Application granted granted Critical
Publication of KR100606877B1 publication Critical patent/KR100606877B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • G09G3/3655Details of drivers for counter electrodes, e.g. common electrodes for pixel capacitors or supplementary storage capacitors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/027Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Liquid Crystal (AREA)

Abstract

액정 표시 장치의 구동 회로가 제공되어 있다. 상기 액정 표시 장치의 구동 회로는, 상기 액정 표시 장치를 구성하는 복수개의 박막 트랜지스터들을 선택적으로 구동하기 위한 복수개의 게이트 드라이버들; 이미지 신호를 수신하기 위한 복수개의 소스 드라이버들로서, 상기 액정 표시 장치 상에 이미지를 표시하기 위해 상기 복수개의 게이트 드라이버들과 협동하고, 복수개의 소스 드라이버들 각각이 조정가능한 공통 전압 생성 회로를 더 포함하며, 각각의 조정가능한 공통 전압 생성 회로가, 공통 전압 조정가능 데이터 및 클록 신호를 기초로 하여, 각각의 조정가능한 공통 전압 생성 회로로부터 출력된 각각의 공통 전압을 동일하게 하거나 또는 액정 표시 장치 패널의 ITO 층에 출력된 각각의 공통 전압을 동일하게 하도록 각각의 조정가능한 공통 전압 생성 회로로부터 출력된 공통 전압을 보상하는 복수개의 소스 드라이버들; 및 제어 신호 및 데이터 흐름을 상기 복수개의 게이트 드라이버들 및 상기 복수개의 소스 드라이버들에 제공하고 상기 공통 전압 조정가능 데이터를 각각의 조정가능한 공통 전압 생성 회로에 제공하기 위한 타이밍 시퀀스 제어기를 포함한다.

Description

액정 표시 장치의 구동 회로{Driving circuit of liquid crystal display}
본 발명은, 일반적으로 기술하면, 액정 표시 장치(liquid crystal display; LCD)의 구동 회로에 관한 것이며, 보다 구체적으로 기술하면, 균일한 공통 전압 분포의 제공이 가능한 구동 회로에 관한 것이다.
최근에, 이미지 표시 기법이 향상됨에 따라, 상당 수의 전형적인 CRT 모니터들이 평면 표시 장치(flat panel display)들로 대체되었다. 상기 평면 표시 장치들 중에서, 박막 트랜지스터 액정 표시 장치(thin-film transistor liquid crystal display; TFT-LCD)가 가장 일반적인 것이다. 그 외에도, 발광 다이오드들 또는 플라즈마를 사용하는 평면 표시 장치는 또한 지금까지보다 점점 더 일반화되어 왔다.
상기 평면 표시 장치의 표시부는 픽셀 어레이를 포함한다. 상기 픽셀 어레이는 일반적으로 행렬 매트릭스(row-column matrix)이다. 그러한 픽셀들은 드라이버들에 의해 제어된다. 드라이버들은 래스터화(rasterization)된 이미지 데이터에 따라 대응하는 픽셀들을 구동하고, 상기 픽셀들은 규정 시간에 지정된 컬러들을 표시한다.
LCD 패널은 ITO 층을 포함한다. 상기 ITO 층은 공통 전압에 접속되어 있다. 상기 TFT-LCD 패널의 크기가 증가함에 따라, 상기 공통 전압의 레이아웃의 길이가 보다 길어진다. 그 결과, 상기 ITO 층 상의 공통 전압 분포의 균일성이 보다 나빠진다. 이러한 공통 전압 분포의 불균일성은 상기 ITO 층의 저항을 감소시킴으로써 해결될 수 있다. 그 외에도, 상기 공통 전압 공급 및 응답의 개선으로 플리커( flicker)가 더 개선될 수 있고, 패널 및 구동기 레이아웃의 개선으로 상기 공통 전압 분포의 균일성이 개선될 수 있다. 그러나, 공통 전압 강하는 그의 본래 구조에 기인하여 효율적으로 보상될 수 없다.
도 1은 전형적인 공통 전압 배선 레이아웃 및 전압 조정 회로를 보여주는 도면이다. 도 1을 참조하면, 공통 전압(Vcom)은 조정가능한 저항기(18a)로 전압 공급 VDD를 분할함으로써 획득되고 OP 버퍼(18b)에 의해 증폭되어 전체 패널(12) 상의 부하를 구동시킨다. 전압 분할기의 미세 조정은 상기 저항기의 기계식 트리머에 의해 구현될 수 있다. 각각의 패널에 대한 가장 양호한 공통 전압이 약간 상이하기 때문에, 상기 패널이 공장으로부터 출하되기 전에, 상기 공통 전압의 조정이 필요하다. 상기 트리머(18c)는 일반적으로 도 1에 도시된 바와 같이, 구동 회로 보드( 14)의 한 단에 배치된다. OP 버퍼(18b) 및 저항기 트리머(18a/18c)는 상기 패널(12 ) 및 구동 회로 보드(14)의 타 단 상에 배치된다. 상기 TFT-LCD의 유리 기판 상의 공통 전압 배선(16)은 소스 드라이버 측으로부터 상기 구동 회로 보드(14)를 통해 상기 버퍼(18b)에 연결된다.
이러한 구조 하에서는, 상기 버퍼(18b)의 출력 전압은 상기 공통 전압 배선( 16)을 통해 상기 패널(12) 상의 모든 점들(예컨대, 점(A,B,C)들)에 전송된다. 고정된 공통 전압(Vcom)은 상기 공통 전압 배선(16)에 기인하여 예컨대 점(A)에서 점(C )으로 강하하기 때문에 상기 패널(12) 상의 공통 전압 분포가 불균일하다.
그러므로, 어떠한 방식으로 표시 품질을 향상시키고 상기 공통 전압 분포의 불균일성을 개선해야 하는 지는 매우 중요하다. 전형적인 회로 특징들에 기인하여, 상기 공통 전압(Vcom)의 전압 강하는 효율적으로 개선될 수 없다. 어떠한 방식으로 상기 공통 전압 배선 및 회로를 수정해야 하는 지는 중요한 문제가 된다.
본 발명의 제1 목적은 ITO 층 상의 공통 전압 분포가 보다 균일해짐으로써 표시 품질을 향상시키기 위한 LCD의 구동 회로를 제공하는 것이다.
본 발명의 제2 목적은 ITO 층 상의 공통 전압 분포가 보다 균일해지도록 공통 전압을 자동 조정하기 위한 LCD의 구동 회로를 제공하는 것이다.
본 발명의 제3 목적은 게이트 드라이버 및 소스 드라이버가 공통 전압에 대하여 서로 다른 보상 전압을 생성함으로써 각각의 공통 전압을 트리밍(trimming)하여 보다 균일한 공통 전압 분포를 획득할 수 있게 하기 위한 LCD의 구동 회로를 제공하는 것이다.
본 발명은 ITO 층 상의 공통 전압 분포가 보다 균일해짐으로써 표시 품질을 향상시키기 위한 LCD의 구동 회로에 관한 것이다.
본 발명은 ITO 층 상의 공통 전압 분포가 보다 균일해지도록 공통 전압을 자동 조정하기 위한 LCD의 구동 회로에 관한 것이다.
본 발명은 게이트 드라이버 및 소스 드라이버가 공통 전압에 대하여 서로 다른 보상 전압을 생성함으로써 각각의 공통 전압을 미세조정(trimming)하여 보다 균일한 공통 전압 분포를 획득할 수 있게 하기 위한 LCD의 구동 회로에 관한 것이다.
본 발명의 제1 실시예에 의하면, 상기 구동 회로는 복수개의 게이트 드라이버들, 복수개의 소스 드라이버들 및 타이밍 시퀀스 제어기를 포함한다. 상기 게이트 드라이버들은 액정 표시 장치를 구성하는 복수개의 박막 트랜지스터들을 선택적으로 구동하기에 적합하다. 상기 소스 드라이버들은 이미지 신호를 수신하기에 적합하고, 상기 복수개의 소스 드라이버들은 액정 표시 장치 상에 이미지를 표시하도록 상기 복수개의 게이트 드라이버들과 협동한다. 상기 복수개의 소스 드라이버들 각각은 조정가능한 공통 전압 생성 회로를 포함하며, 각각의 조정가능한 공통 전압 생성 회로는, 공통 전압 조정가능 데이터 및 클록 신호를 기초로 하여, 각각의 조정가능한 공통 전압 생성 회로로부터 출력된 각각의 공통 전압을 실질적으로 동일하게 하거나 또는 액정 표시 장치 패널의 ITO 층에 출력된 각각의 공통 전압을 실질적으로 동일하게 하도록 각각의 조정가능한 공통 전압 생성 회로로부터 출력된 공통 전압을 보상한다. 상기 타이밍 시퀀스 제어기는 제어 신호 및 데이터 흐름을 상기 복수개의 게이트 드라이버들 및 상기 복수개의 소스 드라이버들에 제공하고 상기 공통 전압 조정가능 데이터를 각각의 조정가능한 공통 전압 생성 회로에 제공하기에 적합하다.
본 발명의 한 실시예에 있어서, 상기 조정가능한 공통 전압 생성 회로는 디지털 인터페이스, 디지털-아날로그 변환기 및 출력 버퍼를 포함한다. 상기 디지털 인터페이스는 상기 공통 전압 조정가능 데이터 및 상기 클록 신호를 수신하기에 적합하다. 상기 디지털-아날로그 변환기는 상기 디지털 인터페이스에 연결되고 상기 공통 전압 조정가능 데이터를 기초로 하여 아날로그 신호를 생성하기에 적합하다. 상기 출력 버퍼는 상기 디지털-아날로그 변환기에 연결되고 상기 공통 전압의 부하를 구동하도록 상기 아날로그 신호를 기초로 하여 상기 공통 전압을 생성하기에 적합하다.
상기 구조를 사용함으로써, 각각의 소스 드라이버 또는/및 각각의 게이트 드라이버의 공통 전압 생성기는 공통 전압 분포의 불균일성을 해결하기 위해 동일한 공통 전압을 출력하는 것이 가능하다.
본 발명의 한 실시예에 있어서, 상기 디지털 인터페이스는 직렬 데이터 인터페이스, 병렬 디지털 인터페이스, 단일 단자 디지털 인터페이스 및 차동(differ-ential) 디지털 인터페이스 중 적어도 하나를 포함한다. 상기 디지털 인터페이스는 시프트 레지스터 및/또는 래치를 포함하며, 출력 버퍼는 연산 증폭기를 포함한다.
본 발명의 한 실시예에 있어서, 상기 타이밍 시퀀스 제어기는 타이밍 시퀀스 제어 유닛 및 공통 전압 조정가능한 데이터 생성 유닛을 포함한다. 상기 타이밍 시퀀스 제어 유닛은 상기 제어 신호 및 상기 데이터 흐름를 제공하기에 적합하며, 상기 공통 전압 조정가능 데이터 생성 유닛은 상기 타이밍 시퀀스 제어 유닛에 연결되고 상기 공통 전압 조정가능 데이터를 생성하기에 적합하다. 상기 공통 전압 조정가능한 데이터 생성 유닛의 동작 타이밍 시퀀스는 상기 타이밍 시퀀스 제어 유닛에 의해 제어된다.
본 발명의 한 실시예에 있어서, 상기 공통 전압 조정가능한 데이터 생성 유닛은 프로세싱 유닛, 저장 유닛 및 인터페이스 유닛을 포함한다. 상기 프로세싱 유닛은 공통 전압 조정가능 데이터를 생성하도록 입력 데이터를 기초로 하여 최적의 공통 전압 데이터를 획득하기에 적합하다. 상기 저장 유닛은 상기 프로세싱 유닛에 연결되며 상기 최적의 공통 전압 데이터를 저장하기에 적합하다. 상기 인터페이스 유닛은 상기 프로세싱 회로에 연결되어 있으며 상기 공통 전압 조정가능 데이터를 상기 조정가능한 공통 전압 생성 회로에 출력하기에 적합하다.
위에서 언급된 설명은 선행 기술에 있어서의 몇가지 결함들 및 본 발명의 이점들에 대한 간단한 설명이다. 본 발명의 다른 특징들, 이점들 및 실시예들은 당업자라면 이하의 설명, 첨부 도면 및 청구범위로부터 자명해질 것이다.
도 2는 본 발명의 제1 실시예에 따른 공통 전압 배선 레이아웃 및 LCD의 구동 회로를 보여주는 도면이다. 도 2의 구조는 도 1의 개선된 구조이다. 도 2에 도시된 바와 같이, 본래 회로 보드(130) 상에 배치된 버퍼가 각각의 소스 드라이버( 110) 및 각각의 게이트 드라이버(112) 내측에(예컨대, 도 2의 위치(112a,110a))에 배치된다. 공통 전압 배선(120)의 레이아웃은 상기 회로 보드(130)로부터 상기 패널(100) 내측의 각각의 소스 드라이버(110) 및 (도시되지 않은) ITO 층으로 연장된다. 그 외에도, 상기 공통 전압 배선(120)은 또한 각각의 게이트 드라이버(112)가 상기 공통 전압(Vcom)을 출력할 수 있도록 각각의 게이트 드라이버(112)에 연장된다.
이러한 구조 하에서, 상기 공통 전압(Vcom)은 각각의 소스 드라이버로부터 상기 패널(100) 내측의 ITO 층으로 출력되고 조정가능한 저항기/트리머(122)는 상기 회로 보드(130) 상에 여전히 존재한다. 즉, 상기 공통 전압의 미세 조정은 수동으로 수행된다. 그러나, 버퍼(135)는 상기 소스 드라이버(110) 및 상기 게이트 드라이버(112) 내에 합체되고 상기 버퍼(135)의 입력 단자는 고 저항 노드이기 때문에, 상기 조정가능한 저항기/트리머(122) 및 상기 버퍼(135) 간에는 어떠한 전류도 흐르지 않는다. 그 결과, 각각의 소스 드라이버(110)에 의해 출력된 공통 전압( Vcom)은 보다 균일해짐으로써 선행 기술에서의 공통 전압 강하의 결점을 극복하고 플리커 문제를 해결한다.
비록 위에서 언급된 구조가 부분적으로 공통 전압 강하 문제를 해결할 수 있지만, 공통 전압의 미세 조정은 수동으로 수행된다. 보다 더 효율적으로 공통 전압 강하를 방지하기 위해 그리고 자동적으로나 또는 동적으로 상기 공통 전압을 조정하기 위해, 다음과 같은 실시예가 제안된다.
도 3은 본 발명의 제2 실시예에 따른 공통 전압 배선 레이아웃 및 LCD의 구동 회로를 보여주는 도면이다. 상기 LCD 구동 회로는 적어도 액정 표시 장치를 구성하는 복수개의 박막 트랜지스터들을 선택적으로 구동하기 위한 복수개의 게이트 드라이버(112)들 및 이미지 신호를 수신하기 위한 복수개의 소스 드라이버(110)들을 포함하며, 상기 복수개의 소스 드라이버들은 액정 표시 장치 상에 이미지를 표시하기 위해 상기 복수개의 게이트 드라이버들과 협동한다. 각각의 소스 드라이버( 110)는 조정가능한 공통 전압 생성 회로(116)를 더 포함하며 각각의 조정가능한 공통 전압 생성 회로(116)는 공통 전압 조정가능 데이터(도 4 및 도 5에 도시된 바와 같은 Vcom_data) 및 클록 신호를 기초로 하여 각각의 조정가능한 공통 전압 생성 회로(116)로부터 출력된 공통 전압(Vcom)을 보상하여 각각의 조정가능한 공통 전압 생성 회로로부터 출력된 각각의 공통 전압을 실질적으로 동일하게 한다. 또한, 상기 조정가능한 공통 전압 생성 회로(114)는 또한 각각의 게이트 드라이버(112) 내에 합체될 수 있음으로써 상기 공통 전압 분포가 보다 균일하게 될 수 있다. 상기 구동 회로는 제어 신호 및 데이터 흐름을 상기 복수개의 게이트 드라이버(112)들 및 상기 복수개의 소스 드라이버(110)들에 제공하기 위해 그리고 상기 공통 전압 조정가능 데이터를 조정가능한 공통 전압 생성 회로(114,116)에 제공하기 위해 타이밍 시퀀스 제어기(140)를 더 포함한다.
도 3에 도시된 바와 같이, 위에서 언급된 조정가능한 공통 전압 생성 회로( 114,116)는 디지털 인터페이스(114a/116a), 및 디지털-아날로그 변환기(DAC; 114b/ 116b)를 더 포함한다. 상기 디지털 인터페이스(114a/116a)는 상기 공통 전압 조정가능 데이터(Vcom_data) 및 상기 클록 신호를 수신하기에 적합하다. 상기 디지털-아날로그 변환기(DAC; 114b/116b)는 상기 디지털 인터페이스(114a/116a)에 연결되어 있으며 상기 공통 전압 조정가능 데이터(Vcom_data)를 기초로 하여 아날로그 신호를 생성하기에 적합하다. 출력 버퍼(114c/116c)는 상기 디지털-아날로그 변환기에 연결되어 있으며 상기 공통 전압(Vcom)의 부하를 구동하도록 상기 아날로그 신호를 기초로 하여 상기 공통 전압을 생성하기에 적합하다. 상기 디지털 인터페이스 (114a/116a)는 직렬 디지털 인터페이스, 병렬 디지털 인터페이스, 단일 단자 디지털 인터페이스 및 차동 디지털 인터페이스 중 적어도 하나일 수 있다. 상기 디지털 인터페이스(114a/116a)는 예를 들면 시프트 레지스터 및/또는 래치를 포함한다. 상기 출력 버퍼(114c/116c)는 예를 들면 연산 증폭기에 의해 구성될 수 있다.
도 4는 도 3의 타이밍 제어기의 블록 선도이다. 도 4에 도시된 바와 같이, 상기 타이밍 시퀀스 제어기(140)는 타이밍 시퀀스 제어 유닛(142)을 포함하며, 그리고 공통 전압 조정가능한 데이터 생성 유닛(144)은 상기 타이밍 시퀀스 제어 유닛(142)에 연결되어 있으며 상기 공통 전압 조정가능 데이터(Vcom_data)를 생성하기에 적합하고 또한 상기 공통 전압 조정가능 데이터(Vcom_data)를 각각의 게이트 드라이버(112)의 공통 전압 생성기(114)에 그리고 각각의 소스 드라이버(110)의 공통 전압 생성기(116)에 출력하기에 적합하다. 상기 타이밍 시퀀스 제어 유닛(142)은 예를 들면, 전형적인 타이밍 시퀀스 제어기일 수 있으며 상기 제어 신호 및 상기 데이터 흐름을 각각의 소스 드라이버(110) 및 게이트 드라이버(112)에 제공하기에 적합할 수 있다. 상기 공통 전압 조정가능한 데이터 생성 유닛(144)은 상기 공통 전압(Vcom)을 조정하기 위한 데이터를 생성하여 상기 패널(100)의 ITO 층 상에서 상기 공통 전압(Vcom)을 동적으로 조정할 수 있음으로써, 각각의 공통 전압은 동일하거나 실질적으로 동일할 수도 있고 상기 ITO 층 상에서의 각각의 공통 전압은 균일한 공통 전압 분포의 목적을 달성하기 위해 동일하거나 또는 실질적으로 동일할 수도 있다. 상기 공통 전압 조정가능한 데이터 생성 유닛(144)에 대한 동작 타이밍 시퀀스는 상기 타이밍 시퀀스 제어 유닛(142)에 의해 제어된다.
도 5는 도 4의 공통 전압 조정가능한 데이터 생성 유닛의 블록 선도이다. 상기 공통 전압 조정가능한 데이터 생성 유닛(144)은 프로세싱 유닛(144a), 저장 유닛(144b) 및 인터페이스 유닛(144c)을 포함한다. 상기 프로세싱 유닛(144a)은 상기 타이밍 시퀀스 제어 유닛(142)으로부터 입력 데이터를 수신한다. 상기 프로세싱 유닛(144a)은 마이크로 프로세싱 유닛일 수 있다. 상기 저장 유닛(144b)은 상기 공통 전압의 조정 또는 미세 조정에 관한 데이터를 저장하기 위해 상기 프로세싱 유닛에 연결되어 있다. 상기 프로세싱 유닛(144a)은 수신된 입력 데이터를 기초로 하여 저장 유닛(144b)으로부터 상기 공통 전압의 조정 또는 미세 조정량에 관한 데이터를 획득한다. 그후, 상기 프로세싱 유닛(144a)은 상기 인터페이스(144c)를 통해 상기 타이밍 시퀀스 제어기(140)로부터 상기 공통 전압의 조정 또는 미세 조정량에 관한 데이터를 출력시킨다.
도 3을 참조하면, 상기 공통 전압 조정가능 데이터(Vcom_data)는, 상기 인터페이스(144c)를 통해 상기 타이밍 시퀀스 제어기(140)로부터 출력된 후, 각각의 소스 드라이버(110)의 공통 전압 생성기(116) 및 각각의 게이트 드라이버(112)의 공통 전압 생성기(114)에 전송된다. 이후, 상기 공통 전압 생성기(114,116)들은 상기 공통 전압(Vcom)을 상기 패널(100)의 ITO 층에 출력시킨다. 이러한 구조 하에서, 각각의 소스 드라이버(110) 및 게이트 드라이버(112)의 공통 전압 생성기(114,116)들이 서로 다른 공통 전압 보상량을 생성하기 때문에, 상기 공통 전압 생성기( 114,116)들로부터 출력된 최종의 공통 전압들은 동일하거나 실질적으로 동일하고 또한 상기 ITO 층 상의 공통 전압들은 동일하거나 실질적으로 동일하다. 그 결과, 상기 ITO 층 상의 공통 전압(Vcom)은 플리커를 제거하기 위해 보다 균일해진다.
도 6은 본 발명의 공통 전압 데이터 생성기를 지닌 소스 드라이버에 대한 다이어그램이다. 도 6에 도시된 바와 같이, 상기 소스 드라이버(110)는 통상적인 소스 드라이버(110b)(즉, 도 6에서의 RSDS 수신기, 데이터 레지스터, 시프트 레지스터, 라인 래치, 레벨 시프터, DAC 및 출력 버퍼) 외에도, 상기 공통 전압 생성기( 116)를 더 포함한다. 상기 소스 드라이버(110b)의 기능 및 구조는 선행 기술과 유사함으로써 이를 설명하지 않기로 한다. 상기 공통 전압 생성기(116)는 디지털 인터페이스(116a), DAC(116b) 및 출력 버퍼(116c)를 포함한다.
상기 디지털 인터페이스(116a)는 공통 전압 조정가능한 데이터 생성 유닛( 144)으로부터 공통 전압 조정가능 데이터(Vcom_data)를 수신한다. 그후, 상기 DAC( 116b)는 상기 디지털 인터페이스(116a)로부터의 공통 전압 조정가능 데이터( Vcom_data)를 기초로 하여 아날로그 신호를 생성한다. 그후, 상기 출력 버퍼(116c)는 상기 아날로그 신호를 증폭하여 상기 공통 전압(Vcom)을 생성한다. 상기 DAC( 116b)는 임의 종류의 DAC일 수 있으며 미세 조정될 수 있다.
그 결과, 위에서 언급된 구조를 사용함으로써, 본 발명은 단일 모듈 내에 통상적인 소스 드라이버 및 상기 공통 전압 생성기를 조합한다. 본 발명의 소스 드라이버를 통해, 모든 소스 드라이버들은 상기 공통 전압(Vcom)을 상기 패널의 ITO 층에 출력시킨다. 그 외에도, 모든 소스 드라이버들 내의 공통 전압 생성기들이 특정 조건들을 기초로 하여 서로 다른 공통 전압 보상량을 생성하기 때문에, 상기 ITO 층 상의 공통 전압들은 동일하거나 또는 실질적으로 동일하다. 그 결과, 상기 ITO 층 상의 공통 전압들은 플리커를 제거하기 위해 보다 균일해진다.
도 7은 본 발명의 공통 전압 데이터 생성기를 지닌 게이트 드라이버에 대한 다이어그램이다. 도 7에 도시된 바와 같이, 상기 게이트 드라이버(112)는, 통상적인 게이트 드라이버(112b)(즉, 도 7에서의 RSDS 수신기, 데이터 레지스터, 시프트 레지스터, 라인 래치, 레벨 시프터, DAC 및 출력 버퍼) 외에도, 상기 공통 전압 생성기(114)를 더 포함한다. 상기 게이트 드라이버(112b)의 기능 및 구조는 선행 기술과 유사함으로써 본 명세서에서 그의 설명은 생략한다. 상기 공통 전압 생성기( 114)는 디지털 인터페이스(114a), DAC(114b) 및 출력 버퍼(114c)를 포함한다.
상기 디지털 인터페이스(114a)는 공통 전압 조정가능한 데이터 생성 유닛( 144)으로부터 공통 전압 조정가능 데이터(Vcom_data)를 수신한다. 그후, 상기 DAC( 114b)는 상기 디지털 인터페이스(114a)로부터의 공통 전압 조정가능 데이터( Vcom_data)를 기초로 하여 아날로그 신호를 생성한다. 그후, 상기 출력 버퍼(114c)는 상기 아날로그 신호를 증폭하여 상기 공통 전압(Vcom)을 생성한다. 상기 DAC( 114b)는 임의 종류의 DAC일 수 있으며 미세 조정될 수 있다.
그 결과, 위에서 언급된 구조를 사용함으로써, 본 발명은 단일 모듈 내에 상기 통상적인 게이트 드라이버 및 상기 공통 전압 생성기를 조합한다. 본 발명의 게이트 드라이버를 통해, 모든 게이트 드라이버들이 상기 패널의 ITO 층에 상기 공통 전압(Vcom)을 출력시킨다. 그 외에도, 모든 소스 드라이버들 내의 공통 전압 생성기들이 특정 조건들을 기초로 하여 서로 다른 공통 전압 보상량을 생성하기 때문에, 상기 ITO 층 상의 공통 전압들은 동일하거나 또는 실질적으로 동일하다. 그 결과, 상기 ITO 층 상의 공통 전압들은 플리커를 제거하도록 보다 균일해진다.
본 발명의 한 실시예에 있어서, 위에서 언급된 공통 전압 생성기는 상기 소스 드라이버 및 상기 게이트 드라이버 내에 배치될 수 있다. 그 결과, 각각의 소스 드라이버 또는/및 각각의 게이트 드라이버 내의 공통 전압 생성기는 공통 전압 분포의 불균일성을 해결하기 위해 동일한 공통 전압을 출력시킨다.
지금까지 본 발명이 한 바람직한 실시예로 설명되었지만, 이러한 설명은 본 발명을 제한하려고 의도된 것이 아니다. 상기 실시예의 여러 변형예들이 당업자라면 자명해질 것이다. 그러므로, 첨부된 청구항들이 본 발명의 진정한 범위에 속하는 그러한 변형예들 또는 실시예들을 포함하는 것이라고 생각된다.
본 발명은 복수개의 게이트 드라이버들, 복수개의 소스 드라이버들 및 타이밍 시퀀스 제어기를 포함함으로써, ITO 층 상의 공통 전압 분포가 보다 균일해짐으로써 표시 품질을 향상시키고, ITO 층 상의 공통 전압 분포가 보다 균일해지도록 공통 전압을 자동 조정하고, 게이트 드라이버 및 소스 드라이버가 공통 전압에 대하여 서로 다른 보상 전압을 생성함으로써 각각의 공통 전압을 미세조정(trimming)하여 보다 균일한 공통 전압 분포를 획득할 수 있게 한다.
도 1은 전형적인 공통 전압 회로 레이아웃 및 전압 조정 회로를 보여주는 도면.
도 2는 본 발명의 제1 실시예에 따른 공통 전압 회로 레이아웃 및 LCD의 구동 회로를 보여주는 도면.
도 3은 본 발명의 제2 실시예에 따른 공통 전압 회로 레이아웃 및 LCD의 구동 회로를 보여주는 도면.
도 4는 도 3의 타이밍 제어기에 대한 블록 선도.
도 5는 도 4의 조정가능한 공통 전압 데이터 생성기에 대한 블록 선도.
도 6은 본 발명의 한 실시예에 따라 상기 공통 전압 데이터 생성기를 지니는 소스 드라이버에 대한 다이어그램.
도 7은 본 발명의 한 실시예에 따라 상기 공통 전압 데이터 생성기를 지니는 게이트 드라이버에 대한 다이어그램.

Claims (18)

  1. 액정 표시 장치의 구동 회로에 있어서,
    상기 액정 표시 장치를 구성하는 복수개의 박막 트랜지스터들을 선택적으로 구동하기 위한 복수개의 게이트 드라이버들;
    이미지 신호를 수신하기 위한 복수개의 소스 드라이버들로서, 상기 액정 표시 장치 상에 이미지를 표시하기 위해 상기 복수개의 게이트 드라이버들과 협동하고, 복수개의 소스 드라이버들 각각이 조정가능한 공통 전압 생성 회로를 더 포함하며, 각각의 조정가능한 공통 전압 생성 회로가, 공통 전압 조정가능 데이터 및 클록 신호를 기초로 하여, 각각의 조정가능한 공통 전압 생성 회로로부터 출력된 각각의 공통 전압을 동일하게 하거나 또는 액정 표시 장치 패널의 ITO 층에 출력된 각각의 공통 전압을 동일하게 하도록 각각의 조정가능한 공통 전압 생성 회로로부터 출력된 공통 전압을 보상하는 복수개의 소스 드라이버들; 및
    제어 신호 및 데이터 흐름을 상기 복수개의 게이트 드라이버들 및 상기 복수개의 소스 드라이버들에 제공하고 상기 공통 전압 조정가능 데이터를 각각의 조정가능한 공통 전압 생성 회로에 제공하는 타이밍 시퀀스 제어기를 포함하는 것을 특징으로 하는 액정 표시 장치의 구동 회로.
  2. 제1항에 있어서, 상기 조정가능한 공통 전압 생성 회로는,
    상기 공통 전압 조정가능 데이터 및 클록 신호를 수신하는 디지털 인터페이스;
    상기 디지털 인터페이스에 연결되어 상기 공통 전압 조정가능 데이터를 기초로 하여 아날로그 신호를 생성하는 디지털-아날로그 변환기; 및
    상기 디지털-아날로그 변환기에 연결되어 상기 공통 전압의 부하를 구동하도록 상기 아날로그 신호를 기초로 하여 상기 공통 전압을 생성하는 출력 버퍼를 포함하는 것을 특징으로 하는 액정 표시 장치의 구동 회로.
  3. 제2항에 있어서, 상기 디지털 인터페이스는 직렬 디지털 인터페이스, 병렬 디지털 인터페이스, 단일 단자 디지털 인터페이스 및 차동 디지털 인터페이스 중 적어도 하나를 포함하는 것을 특징으로 하는 액정 표시 장치의 구동 회로.
  4. 제2항에 있어서, 상기 디지털 인터페이스는 시프트 레지스터를 포함하는 것을 특징으로 하는 액정 표시 장치의 구동 회로.
  5. 제2항에 있어서, 상기 디지털 인터페이스는 래치를 포함하는 것을 특징으로 하는 액정 표시 장치의 구동 회로.
  6. 제2항에 있어서, 상기 출력 버퍼는 연산 증폭기를 포함하는 것을 특징으로 하는 액정 표시 장치의 구동 회로.
  7. 제2항에 있어서, 상기 타이밍 시퀀스 제어기는,
    상기 제어 신호 및 상기 데이터 흐름을 제공하는 타이밍 시퀀스 제어 유닛; 및
    상기 타이밍 시퀀스 제어 유닛에 연결되어 공통 전압 조정가능 데이터를 생성하는 공통 전압 조정가능한 데이터 생성 유닛을 포함하는 것을 특징으로 하는 액정 표시 장치의 구동 회로.
  8. 제7항에 있어서, 상기 공통 전압 조정가능한 데이터 생성 유닛용 동작 타이밍 시퀀스는 상기 타이밍 시퀀스 제어 유닛에 의해 제어되는 것을 특징으로 하는 액정 표시 장치의 구동 회로.
  9. 제7항에 있어서, 상기 공통 전압 조정가능한 데이터 생성 유닛은,
    상기 공통 전압 조정가능 데이터를 생성하도록 입력 데이터를 기초로 하여 최적의 공통 전압 데이터를 획득하는 프로세싱 유닛;
    상기 프로세싱 유닛에 연결되어 상기 최적의 공통 전압 데이터를 저장하는 저장 유닛; 및
    상기 프로세싱 유닛에 연결되어 상기 공통 전압 조정가능 데이터를 상기 조정가능한 공통 전압 생성 회로에 출력하는 인터페이스 유닛을 포함하는 것을 특징으로 하는 액정 표시 장치의 구동 회로.
  10. 액정 표시 장치의 구동 회로에 있어서,
    상기 표시 장치를 구성하는 복수개의 박막 트랜지스터들을 선택적으로 구동하기 위한 복수개의 게이트 드라이버들로서, 복수개의 게이트 드라이버들 각각이 제1의 조정가능한 공통 전압 생성 회로를 포함하고, 각각의 제1의 조정가능한 공통 전압 생성 회로가 공통 전압 조정가능 데이터 및 클록 신호를 기초로 하여, 각각의 제1의 조정가능한 공통 전압 생성 회로로부터 출력된 각각의 공통 전압을 동일하게 하거나 또는 액정 표시 장치 패널의 ITO 층에 출력된 각각의 공통 전압을 동일하게 하도록 각각의 제1의 조정가능한 공통 전압 생성 회로로부터 출력된 공통 전압을 보상하는 복수개의 게이트 드라이버들;
    이미지 신호를 수신하기 위한 복수개의 소스 드라이버들로서, 상기 액정 표시 장치 상에 이미지를 표시하도록 상기 복수개의 게이트 드라이버들과 협동하며, 복수개의 소스 드라이버들 각각이 제2의 조정가능한 공통 전압 생성 회로를 더 포함하고, 각각의 제2의 조정가능한 공통 전압 생성 회로가, 공통 전압 조정가능 데이터 및 클록 신호를 기초로 하여, 각각의 제2의 조정가능한 공통 전압 생성 회로로부터 출력된 각각의 공통 전압을 동일하게 하거나 또는 상기 액정 표시 장치 패널의 ITO 층에 출력된 각각의 공통 전압을 동일하게 하도록 각각의 제2의 조정가능한 공통 전압 생성 회로로부터 출력된 공통 전압을 보상하는 복수개의 소스 드라이버들; 및
    제어 신호 및 데이터 흐름을 상기 복수개의 게이트 드라이버들 및 상기 복수개의 소스 드라이버들에 제공하며 상기 공통 전압 조정가능한 데이터를 상기 제1 및 제2의 조정가능한 공통 전압 생성 회로들 각각에 제공하는 타이밍 시퀀스 제어기를 포함하는 것을 특징으로 하는 액정 표시 장치의 구동 회로.
  11. 제10항에 있어서, 상기 제1 및 제2의 조정가능한 공통 전압 생성 회로들 각각은,
    상기 공통 전압 조정가능 데이터 및 상기 클록 신호를 수신하는 디지털 인터페이스;
    상기 디지털 인터페이스에 연결되어 상기 공통 전압 조정가능 데이터를 기초로 하여 아날로그 신호를 생성하는 디지털-아날로그 변환기; 및
    상기 디지털-아날로그 변환기에 연결되어 상기 공통 전압의 부하를 구동하도록 상기 아날로그 신호를 기초로 하여 상기 공통 전압을 생성하는 출력 버퍼를 포함하는 것을 특징으로 하는 액정 표시 장치의 구동 회로.
  12. 제11항에 있어서, 상기 디지털 인터페이스는 직렬 디지털 인터페이스, 병렬 디지털 인터페이스, 단일 단자 디지털 인터페이스 및 차동 디지털 인터페이스 중 적어도 하나를 포함하는 것을 특징으로 하는 액정 표시 장치의 구동 회로.
  13. 제11항에 있어서, 상기 디지털 인터페이스는 시프트 레지스터를 포함하는 것을 특징으로 하는 액정 표시 장치의 구동 회로.
  14. 제11항에 있어서, 상기 디지털 인터페이스는 래치를 포함하는 것을 특징으로 하는 액정 표시 장치의 구동 회로.
  15. 제11항에 있어서, 상기 출력 버퍼는 연산 증폭기를 포함하는 것을 특징으로 하는 액정 표시 장치의 구동 회로.
  16. 제11항에 있어서, 상기 타이밍 시퀀스 제어기는,
    상기 제어 신호 및 상기 데이터 흐름을 제공하는 타이밍 시퀀스 제어 유닛; 및
    상기 타이밍 시퀀스 제어 유닛에 연결되어 상기 공통 전압 조정가능 데이터를 생성하는 공통 전압 조정가능한 데이터 생성 회로를 포함하는 것을 특징으로 하는 액정 표시 장치의 구동 회로.
  17. 제16항에 있어서, 상기 공통 전압 조정가능한 데이터 생성 유닛용 동작 타이밍 시퀀스는 상기 타이밍 시퀀스 제어 유닛에 의해 제어되는 것을 특징으로 하는 액정 표시 장치의 구동 회로.
  18. 제16항에 있어서, 상기 공통 전압 조정가능한 데이터 생성 회로는,
    상기 공통 전압 조정가능 데이터를 생성하도록 입력 데이터를 기초로 하여 최적의 공통 전압 데이터를 획득하는 프로세싱 유닛;
    상기 프로세싱 유닛에 연결되어 상기 최적의 공통 전압 데이터를 저장하는 저장 유닛; 및
    상기 프로세싱 유닛에 연결되어, 상기 제1 및 제2의 조정가능한 공통 전압 생성 회로들에 상기 공통 전압 조정가능 데이터를 출력하는 인터페이스 유닛을 포함하는 것을 특징으로 하는 액정 표시 장치의 구동 회로.
KR1020040056811A 2004-03-29 2004-07-21 액정 표시 장치의 구동 회로 KR100606877B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW093108464A TWI235988B (en) 2004-03-29 2004-03-29 Driving circuit of liquid crystal display
TW093108464 2004-03-29

Publications (2)

Publication Number Publication Date
KR20050096801A true KR20050096801A (ko) 2005-10-06
KR100606877B1 KR100606877B1 (ko) 2006-08-01

Family

ID=34989181

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020040056811A KR100606877B1 (ko) 2004-03-29 2004-07-21 액정 표시 장치의 구동 회로

Country Status (4)

Country Link
US (1) US7403198B2 (ko)
JP (1) JP4102336B2 (ko)
KR (1) KR100606877B1 (ko)
TW (1) TWI235988B (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101285026B1 (ko) * 2006-06-29 2013-07-10 엘지디스플레이 주식회사 액정표시장치
KR101361956B1 (ko) * 2009-12-03 2014-02-12 엘지디스플레이 주식회사 액정표시장치
KR20170028510A (ko) * 2015-09-03 2017-03-14 엘지디스플레이 주식회사 액정표시장치

Families Citing this family (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101016290B1 (ko) * 2004-06-30 2011-02-22 엘지디스플레이 주식회사 라인 온 글래스형 액정표시장치 및 구동방법
KR20060020074A (ko) * 2004-08-31 2006-03-06 삼성전자주식회사 표시장치
JP4111521B2 (ja) * 2004-10-26 2008-07-02 インターナショナル・ビジネス・マシーンズ・コーポレーション 電気光学装置
KR101167314B1 (ko) * 2005-06-29 2012-07-19 엘지디스플레이 주식회사 액정표시장치
KR20070015257A (ko) * 2005-07-30 2007-02-02 삼성전자주식회사 표시 장치, 이의 구동 방법 및 이의 구동 장치
US20070070013A1 (en) * 2005-09-27 2007-03-29 Yu-Cheng Chen Common voltage modification circuit and the method thereof
KR100804632B1 (ko) * 2006-05-12 2008-02-20 삼성전자주식회사 전류 소모를 줄이는 데이터 전송 장치 및 방법, 액정 표시장치의 소스 드라이버 및 소스 구동 방법, 이를 포함하는액정 표시 장치
US20080062111A1 (en) * 2006-09-13 2008-03-13 Himax Technologies Limited Apparatus for Driving a Display
TW200828244A (en) * 2006-12-25 2008-07-01 Himax Tech Ltd Common voltage adjustment apparatus
TWI354977B (en) * 2007-04-18 2011-12-21 Au Optronics Corp Display panel and opto-electronic apparatus
TW200923892A (en) * 2007-11-23 2009-06-01 Novatek Microelectronics Corp Voltage generating system
KR101500680B1 (ko) * 2008-08-29 2015-03-10 삼성디스플레이 주식회사 표시 장치
TWI416479B (zh) * 2008-10-03 2013-11-21 Hannstar Display Corp 液晶顯示器及其驅動方法
US8184078B2 (en) * 2008-12-03 2012-05-22 Himax Media Solutions, Inc. Liquid crystal display and source driving circuit having a gamma and common voltage generator thereof
TWI425467B (zh) * 2010-02-03 2014-02-01 Au Optronics Corp 具有抑制共用電壓之漣波的顯示器
GB201106350D0 (en) * 2011-04-14 2011-06-01 Plastic Logic Ltd Display systems
CN102592560B (zh) * 2012-03-12 2013-09-04 友达光电(苏州)有限公司 共通电压产生电路
CN103869859A (zh) * 2012-12-12 2014-06-18 硕颉科技股份有限公司 共享电压产生电路
US9449567B2 (en) * 2013-02-26 2016-09-20 Au Optronics Corporation Common voltage compensation in display apparatus
CN104299593B (zh) * 2014-11-07 2017-01-25 深圳市华星光电技术有限公司 液晶显示装置
TWI550591B (zh) * 2015-06-04 2016-09-21 友達光電股份有限公司 顯示裝置及其操作方法
CN105116579B (zh) * 2015-09-30 2019-05-03 深圳市华星光电技术有限公司 液晶显示面板及其驱动方法
CN105448256B (zh) * 2015-12-22 2019-04-05 昆山龙腾光电有限公司 液晶显示装置及其驱动方法
JP2018031855A (ja) * 2016-08-23 2018-03-01 株式会社ジャパンディスプレイ 表示ドライバ及び液晶表示装置
JP6729670B2 (ja) * 2018-12-11 2020-07-22 セイコーエプソン株式会社 表示ドライバー、電気光学装置及び電子機器

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH064046A (ja) 1992-06-22 1994-01-14 Fujitsu Ltd アクティブマトリクス型液晶パネル用駆動回路
JP3439171B2 (ja) 1999-02-26 2003-08-25 松下電器産業株式会社 液晶表示装置
JP4674939B2 (ja) 1999-08-18 2011-04-20 株式会社半導体エネルギー研究所 駆動回路、表示装置、電子機器
JP2001166726A (ja) 1999-12-10 2001-06-22 Sharp Corp 表示装置および該表示装置に用いられるドライバ
JP2004021067A (ja) 2002-06-19 2004-01-22 Sanyo Electric Co Ltd 液晶表示装置、液晶表示装置の調整方法
KR100527089B1 (ko) * 2002-11-04 2005-11-09 비오이 하이디스 테크놀로지 주식회사 액정표시장치의 공통전압 조정회로
JP2004191581A (ja) * 2002-12-10 2004-07-08 Sharp Corp 液晶表示装置およびその駆動方法
KR100905669B1 (ko) * 2002-12-12 2009-06-30 엘지디스플레이 주식회사 강유전성 액정의 전계배향방법과 이를 이용한 액정표시장치
KR101001963B1 (ko) * 2003-05-15 2010-12-17 삼성전자주식회사 액정표시장치

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101285026B1 (ko) * 2006-06-29 2013-07-10 엘지디스플레이 주식회사 액정표시장치
KR101361956B1 (ko) * 2009-12-03 2014-02-12 엘지디스플레이 주식회사 액정표시장치
KR20170028510A (ko) * 2015-09-03 2017-03-14 엘지디스플레이 주식회사 액정표시장치

Also Published As

Publication number Publication date
JP2005284239A (ja) 2005-10-13
TWI235988B (en) 2005-07-11
KR100606877B1 (ko) 2006-08-01
US7403198B2 (en) 2008-07-22
JP4102336B2 (ja) 2008-06-18
TW200532630A (en) 2005-10-01
US20050212735A1 (en) 2005-09-29

Similar Documents

Publication Publication Date Title
KR100606877B1 (ko) 액정 표시 장치의 구동 회로
US20090135116A1 (en) Gamma reference voltage generating device and gamma voltage generating device
JP4400605B2 (ja) 表示駆動装置及び表示装置
KR100306197B1 (ko) 인터페이스 회로 및 액정구동회로
JP4278510B2 (ja) 液晶表示装置及び駆動方法
US8836733B2 (en) Gamma voltage controller, gradation voltage generator, and display device including them
US20050012700A1 (en) Gamma correction circuit, liquid crystal driving circuit, display and power supply circuit
US20080150930A1 (en) Liquid crystal display devices and methods that compensate for location-based source driver power voltage variations
US20080012840A1 (en) Liquid Crystal Display Device and Liquid Crystal Display Driving Circuit
JP2006039205A (ja) 階調電圧発生回路、駆動回路及び電気光学装置
KR20020036941A (ko) 표시 구동기 및 그것을 사용한 표시 장치
JP2989952B2 (ja) アクティブマトリクス液晶表示装置
US20090040158A1 (en) Gamma reference voltage generating device, method for generating gamma reference votlage, and gray level voltage generating device
US9299309B2 (en) Integrated source driver and liquid crystal display device using the same
US20060087485A1 (en) Electro-optic device
KR20070116408A (ko) 액정 표시 장치 및 그의 구동 방법
KR100735385B1 (ko) 저 전력 소모를 위한 액정표시장치
KR20070117019A (ko) 액정 표시 장치 및 그 구동 방법
KR20080048732A (ko) 감마기준전압 생성회로
KR100498549B1 (ko) 엘씨디 모듈의 소스 드라이버 집적 회로 및 이를 이용한 소스 구동 시스템
KR20080026860A (ko) 액정 표시 장치 및 그의 구동 방법
KR100909052B1 (ko) 액정표시장치의 감마 기준전압회로
KR20050104757A (ko) 액정표시장치용 감마전압 발생회로와 이를 채용한구동드라이버 및 그 구동방법
KR100666446B1 (ko) 액정표시장치의 구동 장치
KR20060019909A (ko) 액정 표시 장치 및 그의 구동 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130705

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20140716

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee