KR20040105976A - 내부 전압 발생기 - Google Patents

내부 전압 발생기 Download PDF

Info

Publication number
KR20040105976A
KR20040105976A KR1020030037149A KR20030037149A KR20040105976A KR 20040105976 A KR20040105976 A KR 20040105976A KR 1020030037149 A KR1020030037149 A KR 1020030037149A KR 20030037149 A KR20030037149 A KR 20030037149A KR 20040105976 A KR20040105976 A KR 20040105976A
Authority
KR
South Korea
Prior art keywords
voltage
reference voltage
driver
differential amplifier
differential
Prior art date
Application number
KR1020030037149A
Other languages
English (en)
Other versions
KR100762873B1 (ko
Inventor
도창호
Original Assignee
주식회사 하이닉스반도체
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 하이닉스반도체 filed Critical 주식회사 하이닉스반도체
Priority to KR1020030037149A priority Critical patent/KR100762873B1/ko
Priority to US10/736,816 priority patent/US20040251957A1/en
Priority to TW092135668A priority patent/TWI244652B/zh
Publication of KR20040105976A publication Critical patent/KR20040105976A/ko
Application granted granted Critical
Publication of KR100762873B1 publication Critical patent/KR100762873B1/ko

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C5/00Details of stores covered by group G11C11/00
    • G11C5/14Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/462Regulating voltage or current wherein the variable actually regulated by the final control device is dc as a function of the requirements of the load, e.g. delay, temperature, specific voltage/current characteristic
    • G05F1/465Internal voltage generators for integrated circuits, e.g. step down generators

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • General Physics & Mathematics (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Automation & Control Theory (AREA)
  • Power Engineering (AREA)
  • Continuous-Control Power Sources That Use Transistors (AREA)
  • Dram (AREA)

Abstract

본 발명은 반도체 메모리 장치의 비트라인에 사용되는 비트라인 프리차지 전압 또는 메모리 셀 플레이트에 사용되는 셀 플레이트 전압을 공급하는 내부 전압 발생기에 관한 것으로, 제 1 및 제 2 기준전압을 발생하는 기준전압 분배기, 제 1 기준전압을 제 1 입력단으로 수신하여 제 1 차동 신호를 발생하는 제 1 차동 증폭기, 제 2 기준전압을 제 1 입력단으로 수신하여 제 2 차동 신호를 발생하는 제 2 차동 증폭기, 제 1 및 제 2 차동 신호에 의하여 구동되는 드라이버를 구비하며,반도체 장치의 내부전압으로 사용되는 드라이버의 출력신호는 상기 제 1 차동 증폭기의 제 2 입력단 및 제 2 차동 증폭기의 제 2 입력단으로 인가된다.
본 발명에서는 내부전압 분배기에 사용되는 공급전압을 내부전압인 코아전압으로 함으로써 공급전압이 낮아지는 경우에도 일정한 내부전압(VHALF)을 안정되게 출력할 수 있다. 또한, 본 발명에 따른 내부전압 발생기를 사용하는 경우, 어떤 원인으로 인하여 내부전압이 변동하는 경우에도 목표값으로의 회복을 원활히 함으로써 이를 사용하는 반도체 장치의 안정된 동작을 보장할 수 있다.

Description

내부 전압 발생기{An internal voltage generator}
본 발명은 내부 전압 발생기에 관한 것으로, 특히 반도체 메모리 장치의 비트라인에 사용되는 비트라인 프리차지 전압 또는 메모리 셀 플레이트에 사용되는 셀 플레이트 전압을 공급하는 내부 전압 발생기에 관한 것이다.
일반적으로, 반도체 장치에 인가되는 외부전압은 반도체 장치의 내부회로에 직접 사용되지는 않는다. 왜냐하면, 1) 외부전압이 갑자기 반도체 장치의 내부회로에 직접 인가되면 내부회로의 동작에 이상이 생길 수도 있으며, 2) 또한 외부전압은 노이즈와 함께 섞여 들어오기 때문에 전위 레벨이 불안정하기 때문이다.
이러한 이유로 인하여, 반도체 장치에 인가된 외부전압은 내부 버퍼를 통과한 다음 내부전압으로 사용되는 것이 일반적이다. 여기서, 내부 전압이란 메모리셀 커패시터의 플레이트 전압으로 사용되는 전압인 VCP, 비트라인 프리차지 전압인 VBLP, 메모리 셀 트랜지스터의 바디 전원인 VBB 등을 의미하지만, 본 명세서에서는 앞의 2 가지 전압을 발생시키는 내부 전압 발생기에 관하여 다루기로 한다.
일반적으로, 반도체 메모리 장치는 크게 메모리 셀 영역을 포함하는 코아 영역과, 그 주변 영역으로 나누어진다. 여기서, 코아전압 발생기는 반도체 메모리 장치의 주변 영역에 형성되며, 메모리 셀 영역인 코아 영역을 구동하기 위한 내부전압을 발생하는 장치이다. 이에 대하여 보다 상세히 설명하기로 한다.
반도체 메모리 장치는 데이터 저장 요소인 메모리 셀을 포함하고 있으며, 이 메모리 셀에 저장되는 하이 데이터의 전압(즉, 코아 전압)을 기준으로 특정 전압을 갖는 내부 전압 발생기를 구비한다. 본 발명에서는 이러한 코아전압의 약 1/2 의 전압을 출력하는 내부전압 발생기에 관한 것으로, 대개 메모리 셀 커패시터의 플레이트 전압으로 사용되는 전압인 VCP, 비트라인 프리차지 전압인 VBLP 이 코아 전압의 약 1/2 전압을 필요로 한다.
이하, 반도체 장치에 사용되는 종래의 내부전압 발생기의 일예에 대하여 설명하기로 한다.
도 1 은 코아 전압의 1/2 전압을 발생시키는 내부 전압 발생기의 일예이다.
도시된 바와같이, 종래의 내부 전압 발생기는 코아 전압을 공급전압으로 사용하고 있으며, 또한, 드라이버단을 구동하는 장치가 소오스 팔로우어 형태로 구성되어 있다. 이러한 구성 형태에서 드라이버단을 구동하는 신호(p_drv)를 만드는 NMOS 트랜지스터(NM0)가 제대로 동작하기 위해서는 노드(P0)의 전압이 VHALF+Vth(NMOS 트랜지스터의 임계 전압) 이상이 되어야 한다. 그런데, 공급전원이 저전압화되어가는 현재의 추세로 보면 도 1 의 회로는 동작상의 한계를 가지고 있다. 또한, 풀 다운 드라이버를 구동하는 신호(n_drv) 역시 출력전압(VHALF)이 낮아지면, 이 신호를 만드는 PMOS 트랜지스터(MP0)가 턴온되기 힘들어지고, 이로 인하여 풀 다운 동작 역시 저전압에서는 정상 동작을 할 수 없다.
본 발명은 전술한 문제점을 해결하기 위하여 제안된 것으로, 내부 전압 발생기에 공급되는 공급전압의 저전압화에 따른 한계를 극복하기 위하여, 내부전압이 변동하는 경우에도 목표값으로의 회복을 원활히 할 수 있는 내부전압 발생기를 제공하고자 한다.
도 1 은 코아 전압의 1/2 전압을 발생시키는 내부 전압 발생기의 일예.
도 2 및 3 은 본 발명에 따른 내부전압 발생기의 제 1, 2 실시예.
도 4 는 도 2 또는 도 3 에 도시된 전압들의 변화를 도시한 그래프.
도 5 는 본 발명에 따른 내부전압 발생기의 동작을 나타낸 그래프.
본 발명에 따른 내부전압 발생기는 제 1 및 제 2 기준전압을 발생하는 기준전압 분배기, 제 1 기준전압을 제 1 입력단으로 수신하여 제 1 차동 신호를 발생하는 제 1 차동 증폭기, 제 2 기준전압을 제 1 입력단으로 수신하여 제 2 차동 신호를 발생하는 제 2 차동 증폭기, 제 1 및 제 2 차동 신호에 의하여 구동되는 드라이버를 구비하며, 반도체 장치의 내부전압으로 사용되는 드라이버의 출력신호는 제 1 차동 증폭기의 제 2 입력단 및 제 2 차동 증폭기의 제 2 입력단으로 인가된다.
본 발명에 있어서, 제 1 기준전압은 제 2 기준전압보다 낮으며, 드라이버의 출력신호는 제 1 기준전압보다 높고 제 2 기준전압보다 낮다.
(실시예)
이하, 도면을 참조하여 본 발명의 실시예에 대하여 보다 구체적으로 설명하기로 한다.
참고로, 설명의 편의상 본 명세서에서 사용하는 부호는 다음과 같이 정의하기로 한다.
VDD: 공급전원
VCORE : 반도체 메모리 장치의 메모리 셀에 하이 레벨의 데이타가 저장되는 경우의 그 전위 레벨을 의미하며, 일반적으로 공급전압(VDD)보다 낮은 전위 레벨을 갖는다.
VSS : 그라운드 전위
VREF_P : 목표로 하는 내부전압보다 낮은 전압치를 갖는 기준전압
VREF_N : 목표로 하는 내부전압보다 높은 전압치를 갖는 기준전압
VBAIS : 차동 증폭기의 동작을 가능하게 하는 바이어스 전압
VHALF : 본 발명에서 발셍시키고자 하는 내부 전압
도 2 는 본 발명에 따른 내부전압 발생기의 제 1 실시예이다.
도 2 의 내부전압 발생기는 기준전압 분배기(200)와, 제 1 차동 증폭기(222)와 제 2 차동 증폭기(224)를 갖는 비교기(220)와, 드라이버(240)를 구비한다.
도시된 바와같이, 기준전압 분배기(200)는 코아전압(VCORE)과 접지 전압사이에 직렬로 연결된 복수개의 저항 소자로 구성되며, 제 1 기준전압(VREF_P) 및 제 2 기준전압(VREF_N)을 발생한다. 여기서, 제 1 기준전압(VREF_P)은 제 2 기준전압(VREF_N)보다 낮으며, 후술하겠지만, 드라이버의 출력신호(VHALF)는 제 1기준전압(VREF_P)보다 높고 제 2 기준전압(VREF_N)낮도록 선택된다.
다음, 비교기(220)를 구성하는 제 1 및 제 2 차동 증폭기(222, 224)는 커런트 미러형의 부하단을 갖는 일반적인 2 입력 차동 증폭기이다.
제 1 차동 신호(p_drv)를 발생시키는 제 1 차동 증폭기(222)는 제 1 입력단과 제 2 입력단을 가지며, 제 1 기준전압(VREF_P)은 제 1 차동 증폭기(222) 제 1 입력단으로 인가된다.
제 2 차동 신호(n_drv)를 발생시키는 제 2 차동 증폭기(224)는 제 1 입력단과 제 2 입력단을 가지며, 제 2 기준전압(VREF_N)은 제 2 차동 증폭기(224) 제 1 입력단으로 인가된다.
드라이버(240)는 제 1 및 제 2 차동 신호(p_drv, n_drv)에 의하여 구동되며, 반도체 장치의 내부전압으로 사용되는 드라이버(240)의 출력신호(VHALF)는 제 1 차동 증폭기(222)의 제 2 입력단 및 상기 제 2 차동 증폭기(224)의 제 2 입력단으로 피드백되어 인가된다.
구성에 있어서, 드라이버(240)는 공급전압(VDD)과 접지전압(VSS)사이에 직렬 연결된 PMOS 트랜지스터와 NMOS 트랜지스터를 포함한다. 여기서, 제 1 차동 신호(p_drv)는 PMOS 트랜지스터의 게이트에 인가되고, 제 2 차동 신호(n_drv)는 NMOS 트랜지스터의 게이트에 인가되며, 드라이버의 출력신호(VHALF)는 직렬 연결된 PMOS 트랜지스터와 NMOS 트랜지스터의 중간 노드로부터 출력된다.
이하, 도 2 에 도시된 내부전압 발생기의 동작에 대하여 구체적으로 설명하기로 한다.
먼저, 기준전압 발생기(200)는 코아전압(VCORE)과 접지전압(VSS)사이에 저항 소자를 연결하고 그로부터 2 개의 노드로부터 각각 제 1 기준전압(VREF_P)과 제 2 기준전압(VREF_N)을 출력한다.
다음, 비교기(220)는 드라이버(240)의 풀업 소자인 PMOS 트랜지스터를 구동하기 위한 제 1 차동 증폭기(222)와 드라이버(240)의 풀다운 소자인 NMOS 트랜지스터를 구동하기 위한 제 2 차동 증폭기(224)를 구비한다.
제 1 및 제 2 차동 증폭기(222. 224)에 공통으로 입력되는 바이어스 전압 (VBIAS)은 제 1 및 제 2 차동 증폭기(222. 224)의 전류 소오스로 사용되는 NMOS 트랜지스터의 게이트에 인가되어 차동 증폭기의 동작을 가능하게 하는 전압으로서, NMOS 트랜지스터의 임계전압보다 높은 전압치를 갖는 것이 바람직하다.
다음, 풀업 소자인 PMOS 트랜지스터를 구동하는 제 1 차동 증폭기(222)는 출력전압(VHALF)의 목표치보다 낮은 제 1 기준전압(VREF_P)을 제 1 입력단으로 수신하고 제 2 입력단으로 드라이버(240)의 출력전압(VHALF)을 피드백받아 수신한다. 따라서, 출력전압(VHALF)의 전압 레벨이 제 1 기준전압(VREF_P)의 전압 레벨보다 낮으면, 제 1 차동 증폭기의 출력전압인 제 1 차동 신호(p_drv)의 전압 레벨은 로우 레벨로 되어 풀업 소자인 PMOS 트랜지스터를 구동하여 드라이버(240)의 출력전압(VHALF)의 전압 레벨을 상승시킨다. 그러나, 상승된 출력전압(VHALF)의 전압 레벨이 제 1 기준전압(VREF_P)보다 높으면, 제 1 차동 증폭기(222)의 출력전압인 제 1 차동 신호(p_drv)는 하이 레벨로 되어 풀업 소자인 PMOS 트랜지스터를 턴오프시킨다. 따라서, 드라이버(240)의 출력전압(VHALF)의 전압 레벨은 제 1 기준전압(VREF_P)보다 높은 전압 레벨을 유지하게 된다.
다음, 풀다운 소자인 NMOS 트랜지스터를 구동하는 제 2 차동 증폭기(224)는 출력전압(VHALF)의 목표치보다 높은 제 2 기준전압(VREF_N)을 제 1 입력단으로 수신하고 제 2 입력단으로 드라이버(240)의 출력전압(VHALF)을 피드백받아 수신한다. 따라서, 출력전압(VHALF)의 전압 레벨이 제 2 기준전압(VREF_N)의 전압 레벨보다 높으면, 제 2 차동 증폭기의 출력전압인 제 2 차동 신호(n_drv)의 전압 레벨은 하이 레벨로 되어 풀다운 소자인 NMOS 트랜지스터를 구동하여 드라이버(240)의 출력전압(VHALF)의 전압 레벨을 하강시킨다. 그러나, 하강된된 출력전압(VHALF)의 전압 레벨이 제 2 기준전압(VREF_N)보다 낮아지면, 제 2 차동 증폭기(224)의 출력전압인 제 2 차동 신호(n_drv)는 로우 레벨로 되어 풀다운 소자인 NMOS 트랜지스터를 턴오프시킨다. 따라서, 드라이버(240)의 출력전압(VHALF)의 전압 레벨은 제 2 기준전압 (VREF_N)보다 낮은 전압 레벨을 유지하게 된다.
다음, 드라이버(240)에 대하여 설명한다.
동작에 있어서, 드라이버(240)를 구성하는 풀업 소자인 PMOS 트랜지스터와 풀다운 소자인 NMOS 트랜지스터는 다음과 같이 Tri-state 형태로 제어된다.
1) 출력전압(VHALF)이 제 1 기준전압(VREF_P)보다는 높고 제 2 기준전압(VREF_N)보다는 낮은 전압 레벨을 가지는 경우, 풀업 소자인 PMOS 트랜지스터와 풀다운 소자인 NMOS 트랜지스터가 모두 턴온 상태이다.
2) 출력전압(VHALF)이 제 2 기준전압(VREF_N)보다 높은 전압 레벨을 가지는 경우, 풀업 소자인 PMOS 트랜지스터는 턴오프이고 풀다운 소자인 NMOS 트랜지스터가 턴온되어 출력전압(VHALF)을 하강시킨다.
3) 출력전압(VHALF)이 제 1 기준전압(VREF_N)보다 낮은 전압 레벨을 가지는 경우, 풀업 소자인 PMOS 트랜지스터는 턴온되고 풀다운 소자인 NMOS 트랜지스터는 턴오프되어 출력전압(VHALF)을 상승시킨다.
따라서, 본 발명에 따른 내부전압 발생기의 출력전압(VHALF)은 제 1 기준전압(VREF_P)과 제 2 기준전압(VREF_N)사이의 값을 가지게 된다.
본 발명에 있어서, 출력전압(VHALF)은 제 1 기준전압(VREF_P)과 제 2 기준전압(VREF_N)사이에서 변동하게 되는데, 그 변동폭을 줄이고자 한다면, 기준전압 분배기(200)의 저항값을 적절히 조절하여 그 변동폭을 조절할 수 있다. 또한, 출력전압(VHALF)의 평균적인 전압 레벨을 높이거나 낮추고자 할 때에도 기준 전압 분배기의 저항비를 조정함으로써 출력전압(VHALF)의 평균적인 전압 레벨을 조절할 수 있다.
도 3 은 본 발명에 따른 내부전압 발생기의 제 2 실시예이다.
도 2 에 도시된 제 1 실시예와 다른 점은 일반적인 기준전압 발생기(레퍼런스 레귤레이터)를 사용하여 제 1 및 제 2 기준전압(VREF_P, VREF_N)을 발생시킨다는 점이다. 즉, 공급전압(VDD)에 의하여 동작하는 일반적인 기준전압 발생기(레퍼런스 레귤레이터)를 사용한다는 점이다. 제 2 실시예의 경우, 내부전압의 일종인 코아전압(VCORE)을 사용하는 제 1 실시예의 경우에 비하여 보다 안정된 기준전압을 발생시킬 수 있으므로, 코아전압(VCORE)에 연동되지 않는 출력전압(VHALF)을 발생시킬 수 있다.
전술한 바와같이, 본 발명에 따른 내부전압 발생기는 메모리 장치의 비트라인 프리차지 전압이나 셀 플레이트 전압으로 사용되지만, 반도체 메모리 장치에서 사용되는 다양한 내부전압 발생기에도 적용될 수 있다.
도 4 는 반도체 메모리 장치에 인가된 공급전압(VDD)이 상승하는 경우, 도 2 또는 도 3 에 도시된 전압들의 변화를 도시한 그래프이다. 도시된 바와같이, 공급전압(VDD)이 인가된 다음, 일정 시간이 경과한 경우, 원하는 내부전압(VHALF)은 기준전압(VREF_P, VREF_N)사이에 존재하게 된다.
도 5 는 반도체 메모리 장치가 동작하는 경우, 본 발명에 따른 내부전압 발생기의 동작을 나타낸 그래프이다.
도시된 바와같이, 내부전압 발생기에 의하여 발생된 내부전압(VHALF)에 변동이 있는 경우,
제 1 기준전압(VREF_P)과 제 2 기준전압(VREF_N)사이에 존재하는 내부전압(VHALF)의 전압 레벨이 반도체 메모리 장치의 동작으로 인하여 낮아지는 경우, 제 1 차동증폭기의 출력인 제 1 차동 신호(p_drv)가 로우 레벨로 천이하며, 풀업 소자인 PMOS 트랜지스터의 소오스 전압(VDD)과 제 1 차동 신호(p_drv)의 전압간의 차이가 풀업 소자인 PMOS 트랜지스터의 임계전압(Vt)이상이 되면 풀업 소자인 PMOS 트랜지스터가 턴온되어 내부전압(VHALF)을 상승시켜 내부전압(VHALF)을 제 1 기준전압(VREF_P)과 제 2 기준전압(VREF_N)사이에 존재하도록 한다.
마찬가지로, 제 1 기준전압(VREF_P)과 제 2 기준전압(VREF_N)사이에 존재하는 내부전압(VHALF)의 전압 레벨이 어떤 원인으로 인하여 높아지는 경우, 제 2 차동증폭기의 출력인 제 2 차동 신호(n_drv)가 하이 레벨로 천이하며, 풀다운 소자인 NMOS 트랜지스터의 제 1 차동 신호(p_drv)의 전압과 소오스 전압(VSS)간의 차이가 풀다운 소자인 NMOS 트랜지스터의 임계전압(Vt)이상이 되면 풀다운 소자인 NMOS 트랜지스터가 턴온되어 내부전압(VHALF)을 하강시켜 내부전압(VHALF)을 제 1 기준전압(VREF_P)과 제 2 기준전압(VREF_N)사이에 존재하도록 한다.
전술한 바와같이, 본 발명에 있어서, 출력전압(VHALF)은 제 1 기준전압(VREF_P)과 제 2 기준전압(VREF_N)사이에서 변동하게 되는데, 그 변동폭을 줄이고자 한다면, 기준전압 분배기(200)의 저항값을 적절히 조절하여 그 변동폭을 조절할 수 있음을 알 수 있을 것이다. 또한, 출력전압(VHALF)의 평균적인 전압 레벨을 높이거나 낮추고자 할 때에도 기준 전압 분배기의 저항비를 조정함으로써 출력전압(VHALF)의 평균적인 전압 레벨을 조절할 수 있음을 알 수 있을 것이다.
이상에서 알 수 있는 바와같이, 본 발명에서는 내부전압 분배기에 사용되는 공급전압을 내부전압인 코아전압으로 함으로써 공급전압이 낮아지는 경우에도 일정한 내부전압(VHALF)을 안정되게 출력할 수 있다.
또한, 본 발명에 따른 내부전압 발생기를 사용하는 경우, 어떤 원인으로 인하여 내부전압이 변동하는 경우에도 목표값으로의 회복을 원활히 함으로써 이를 사용하는 반도체 장치의 안정된 동작을 보장할 수 있다.

Claims (6)

  1. 제 1 및 제 2 기준전압을 발생하는 기준전압 분배기,
    상기 제 1 기준전압을 제 1 입력단으로 수신하여 제 1 차동 신호를 발생하는 제 1 차동 증폭기,
    상기 제 2 기준전압을 제 1 입력단으로 수신하여 제 2 차동 신호를 발생하는 제 2 차동 증폭기,
    상기 제 1 및 제 2 차동 신호에 의하여 구동되는 드라이버를 구비하며,
    반도체 장치의 내부전압으로 사용되는 상기 드라이버의 출력신호는 상기 제 1 차동 증폭기의 제 2 입력단 및 상기 제 2 차동 증폭기의 제 2 입력단으로 인가되는 것을 특징으로 하는 내부전압 발생기.
  2. 제 1 항에 있어서, 상기 제 1 기준전압은 상기 제 2 기준전압보다 낮은 것을 특징으로 하는 내부전압 발생기.
  3. 제 1 항에 있어서, 상기 드라이버의 출력신호는 상기 제 1 기준전압보다 높고 상기 제 2 기준전압보다 낮은 것을 특징으로 하는 내부전압 발생기.
  4. 제 1 항에 있어서,
    상기 드라이버는 직렬 연결된 PMOS 트랜지스터와 NMOS 트랜지스터로 구성되며,
    상기 제 1 차동 신호는 상기 PMOS 트랜지스터의 게이트에 인가되고, 상기 제 2 차동 신호는 상기 NMOS 트랜지스터의 게이트에 인가되는 것을 특징으로 하는 내부전압 발생기.
  5. 제 4 항에 있어서, 상기 드라이버의 출력신호는 직렬 연결된 상기 PMOS 트랜지스터와 상기 NMOS 트랜지스터의 중간 노드로부터 출력되는 것을 특징으로 하는 내부전압 발생기.
  6. 제 1 항에 있어서, 상기 기준전압 분배기의 공급전압은 상기 반도체 장치의 내부에서 발생된 또 다른 내부전압을 사용하는 것을 특징으로 하는 내부전압 발생기.
KR1020030037149A 2003-06-10 2003-06-10 내부 전압 발생기 KR100762873B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020030037149A KR100762873B1 (ko) 2003-06-10 2003-06-10 내부 전압 발생기
US10/736,816 US20040251957A1 (en) 2003-06-10 2003-12-16 Internal voltage generator
TW092135668A TWI244652B (en) 2003-06-10 2003-12-16 Internal voltage generator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030037149A KR100762873B1 (ko) 2003-06-10 2003-06-10 내부 전압 발생기

Publications (2)

Publication Number Publication Date
KR20040105976A true KR20040105976A (ko) 2004-12-17
KR100762873B1 KR100762873B1 (ko) 2007-10-08

Family

ID=33509643

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030037149A KR100762873B1 (ko) 2003-06-10 2003-06-10 내부 전압 발생기

Country Status (3)

Country Link
US (1) US20040251957A1 (ko)
KR (1) KR100762873B1 (ko)
TW (1) TWI244652B (ko)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100771878B1 (ko) * 2006-08-09 2007-11-01 삼성전자주식회사 세미-듀얼 기준전압을 이용한 데이터 수신 장치
KR100817080B1 (ko) * 2006-12-27 2008-03-26 삼성전자주식회사 내부 전원 전압들을 독립적으로 제어할 수 있는 반도체메모리 장치 및 그 장치를 이용하는 방법
US7391254B2 (en) 2005-09-15 2008-06-24 Samsung Electronics Co., Ltd. Circuit and method of generating internal supply voltage in semiconductor memory device
KR101038998B1 (ko) * 2010-01-08 2011-06-03 주식회사 하이닉스반도체 반도체 메모리 장치의 비트라인 프리차지 전압 생성 회로

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060170466A1 (en) * 2005-01-31 2006-08-03 Sangbeom Park Adjustable start-up circuit for switching regulators
KR100688539B1 (ko) * 2005-03-23 2007-03-02 삼성전자주식회사 내부전압 발생기
US7362167B2 (en) * 2005-09-29 2008-04-22 Hynix Semiconductor Inc. Voltage generator
JP4920398B2 (ja) * 2006-12-20 2012-04-18 株式会社東芝 電圧発生回路
EP2488926B1 (en) * 2009-10-14 2013-08-07 Energy Micro AS Low power reference
KR101226275B1 (ko) * 2011-02-28 2013-01-25 에스케이하이닉스 주식회사 내부전압생성회로
KR20130076584A (ko) * 2011-12-28 2013-07-08 에스케이하이닉스 주식회사 내부전압 생성회로

Family Cites Families (29)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB1536872A (en) * 1975-05-15 1978-12-20 Welding Inst Electrical inter-connection method and apparatus
US4002282A (en) * 1976-03-25 1977-01-11 The United States Of America As Represented By The Secretary Of The Army Insulation of microcircuit interconnecting wires
JPS5863142A (ja) * 1981-10-12 1983-04-14 Toshiba Corp ボンデイズグワイヤおよびボンデイング方法
JPS5963737A (ja) * 1982-10-04 1984-04-11 Hitachi Ltd 布線の接続方法
US4705204A (en) * 1985-03-01 1987-11-10 Mitsubishi Denki Kabushiki Kaisha Method of ball forming for wire bonding
US4860941A (en) * 1986-03-26 1989-08-29 Alcan International Limited Ball bonding of aluminum bonding wire
JPH0690655B2 (ja) * 1987-12-18 1994-11-14 株式会社東芝 中間電位発生回路
EP0416133B1 (en) * 1989-03-28 1995-01-25 Nippon Steel Corporation Resin-coated bonding wire, method of producing the same and semiconductor device
JP2766369B2 (ja) * 1990-03-20 1998-06-18 新日本製鐵株式会社 半導体用ボンディング細線
US5027053A (en) * 1990-08-29 1991-06-25 Micron Technology, Inc. Low power VCC /2 generator
JP3011510B2 (ja) * 1990-12-20 2000-02-21 株式会社東芝 相互連結回路基板を有する半導体装置およびその製造方法
TW211013B (ko) * 1991-12-27 1993-08-11 Takeda Pharm Industry Co Ltd
US5310702A (en) * 1992-03-20 1994-05-10 Kulicke And Soffa Industries, Inc. Method of preventing short-circuiting of bonding wires
US5317254A (en) * 1992-09-17 1994-05-31 Micro Control Company Bipolar power supply
US5340771A (en) * 1993-03-18 1994-08-23 Lsi Logic Corporation Techniques for providing high I/O count connections to semiconductor dies
US5455745A (en) * 1993-07-26 1995-10-03 National Semiconductor Corporation Coated bonding wires in high lead count packages
US5490040A (en) * 1993-12-22 1996-02-06 International Business Machines Corporation Surface mount chip package having an array of solder ball contacts arranged in a circle and conductive pin contacts arranged outside the circular array
US5468999A (en) * 1994-05-26 1995-11-21 Motorola, Inc. Liquid encapsulated ball grid array semiconductor device with fine pitch wire bonding
US5444303A (en) * 1994-08-10 1995-08-22 Motorola, Inc. Wire bond pad arrangement having improved pad density
US5530287A (en) * 1994-09-14 1996-06-25 Unisys Corporation High density wire bond pattern for integratd circuit package
US5610442A (en) * 1995-03-27 1997-03-11 Lsi Logic Corporation Semiconductor device package fabrication method and apparatus
JPH08330346A (ja) * 1995-05-31 1996-12-13 Nec Kyushu Ltd 半導体装置の製造方法
JPH0974347A (ja) * 1995-06-26 1997-03-18 Mitsubishi Electric Corp Mos集積回路
KR0177784B1 (ko) * 1996-04-30 1999-04-15 김광호 다수개의 승압전압 발생기를 갖는 반도체 메모리장치
KR0183874B1 (ko) * 1996-05-31 1999-04-15 김광호 반도체 메모리장치의 내부 전원전압 발생회로
US6180891B1 (en) * 1997-02-26 2001-01-30 International Business Machines Corporation Control of size and heat affected zone for fine pitch wire bonding
KR100336751B1 (ko) * 1999-07-28 2002-05-13 박종섭 전압 조정회로
JP2003168290A (ja) * 2001-11-29 2003-06-13 Fujitsu Ltd 電源回路及び半導体装置
JP3960848B2 (ja) * 2002-04-17 2007-08-15 株式会社ルネサステクノロジ 電位発生回路

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7391254B2 (en) 2005-09-15 2008-06-24 Samsung Electronics Co., Ltd. Circuit and method of generating internal supply voltage in semiconductor memory device
KR100771878B1 (ko) * 2006-08-09 2007-11-01 삼성전자주식회사 세미-듀얼 기준전압을 이용한 데이터 수신 장치
KR100817080B1 (ko) * 2006-12-27 2008-03-26 삼성전자주식회사 내부 전원 전압들을 독립적으로 제어할 수 있는 반도체메모리 장치 및 그 장치를 이용하는 방법
KR101038998B1 (ko) * 2010-01-08 2011-06-03 주식회사 하이닉스반도체 반도체 메모리 장치의 비트라인 프리차지 전압 생성 회로
US8379463B2 (en) 2010-01-08 2013-02-19 SK Hynix Inc. Bit line precharge voltage generation circuit for semiconductor memory apparatus

Also Published As

Publication number Publication date
TW200428390A (en) 2004-12-16
TWI244652B (en) 2005-12-01
KR100762873B1 (ko) 2007-10-08
US20040251957A1 (en) 2004-12-16

Similar Documents

Publication Publication Date Title
US7468624B2 (en) Step-down power supply
KR20020048264A (ko) 펌핑 전압 레귤레이션 회로
US7646652B2 (en) Internal voltage generator for use in semiconductor memory device
US7456681B2 (en) Power supply voltage step-down circuit, delay circuit, and semiconductor device having the delay circuit
US7778100B2 (en) Internal voltage generation circuit of semiconductor memory device
JP4445780B2 (ja) 電圧レギュレータ
US7969797B2 (en) Semiconductor memory device and method for operating the same
KR100762873B1 (ko) 내부 전압 발생기
US6721211B2 (en) Voltage generator for semiconductor memory device
US8339871B2 (en) Voltage sensing circuit capable of controlling a pump voltage stably generated in a low voltage environment
US6927621B2 (en) Voltage generator
KR20120098169A (ko) 반도체 장치의 내부전압 생성회로
US7142045B2 (en) Circuit for generating internal voltage
JPWO2005022284A1 (ja) 電源装置およびそれを備える電子機器
US20140028276A1 (en) Internal voltage generator having immunity to ground bouncing
KR100889312B1 (ko) 반도체 소자의 문턱전압 검출부 및 검출방법, 이를 이용한내부전압 생성회로
KR100390994B1 (ko) 반도체 메모리 소자의 전압 발생장치
KR20090047700A (ko) 기준전압 발생회로
US9690310B2 (en) Internal voltage generator of semiconductor device and method for driving the same
KR930008314B1 (ko) 반도체 메모리 장치의 정전압 발생회로
KR100721204B1 (ko) 내부전압 드라이버회로
KR20080030357A (ko) 내부전압 생성장치
KR20010004661A (ko) 내부전압 발생장치
KR20040095891A (ko) 반도체 메모리 장치의 위들러형 기준전압 발생 장치
KR19980037968A (ko) 반도체 메모리 장치의 내부 전원 공급 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
G170 Publication of correction
LAPS Lapse due to unpaid annual fee