KR20030022948A - Driving method for plasma display panel using a rising ramp - Google Patents

Driving method for plasma display panel using a rising ramp Download PDF

Info

Publication number
KR20030022948A
KR20030022948A KR1020010055805A KR20010055805A KR20030022948A KR 20030022948 A KR20030022948 A KR 20030022948A KR 1020010055805 A KR1020010055805 A KR 1020010055805A KR 20010055805 A KR20010055805 A KR 20010055805A KR 20030022948 A KR20030022948 A KR 20030022948A
Authority
KR
South Korea
Prior art keywords
electrode
voltage
ramp
rising ramp
period
Prior art date
Application number
KR1020010055805A
Other languages
Korean (ko)
Other versions
KR100450179B1 (en
Inventor
김준구
정남성
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR10-2001-0055805A priority Critical patent/KR100450179B1/en
Priority to DE10224181A priority patent/DE10224181B4/en
Priority to US10/158,013 priority patent/US6867754B2/en
Priority to CNB021228132A priority patent/CN1331105C/en
Priority to JP2002179016A priority patent/JP2003084712A/en
Publication of KR20030022948A publication Critical patent/KR20030022948A/en
Application granted granted Critical
Publication of KR100450179B1 publication Critical patent/KR100450179B1/en
Priority to US11/033,170 priority patent/US7167145B2/en

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

PURPOSE: A method for driving a plasma display panel by using a rising ramp waveform is provided to reduce the amount of background illumination generated during the initial driving by using the rising ramp waveform and to realize a stable high contrast by securing the stable background illumination to the various image input. CONSTITUTION: A method for driving a plasma display panel by using a rising ramp waveform, wherein one field period is consist of at least one sub fields, each of the sub fields is provided with an initial period to initialize each of the cell status, an address period to record by selecting a cell to turn off and a cell to turn on and a sustain period to discharge the dedicated cell to turn on during the address period, includes the steps of applying the rising ramp to the scanning electrode during the set time and the following falling ramp signal during the initial period control and applying the voltage of the sustain electrode to the ramp voltage electrically floated in response to the voltage of the scanning electrode by setting the floating point in response to the load ratio during the rising ramp applied to the scanning electrode.

Description

상승 램프 파형을 이용한 플라즈마 디스플레이 패널 구동방법{Driving method for plasma display panel using a rising ramp}Driving method for plasma display panel using rising ramp waveform

본 발명은 상승 램프 파형을 이용한 플라즈마 디스플레이 패널(PDP; Plasma Display Panel) 구동방법에 관한 것으로서, 더 상세하게 말하자면, 컴퓨터(computer)의 모니터(monitor) 또는 텔레비전(television) 수상기 등으로 사용되는 교류형 플라즈마 디스플레이 패널을 구동하는 데에 있어서, 상승 램프(rising ramp) 파형을 이용한 초기화(reset) 구동시 발생하는 백그라운드(background) 발광량을 줄이기 위해, 주사전극에 램프 인가시 표시영상의 부하비(Load Ratio)에 따라 기울기가 가변되는 램프를 유지전극에 인가시킴으로써, 다양한 영상 입력에 대해서 일정한 백그라운드 휘도를 확보하여 하이 콘트라스트(high contrast)를 구현할 수 있도록 하는 플라즈마 디스플레이 패널 구동방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a plasma display panel (PDP) driving method using a rising ramp waveform. More specifically, the present invention relates to an AC type used as a monitor or television receiver of a computer. In driving the plasma display panel, the load ratio of the display image when the lamp is applied to the scan electrode in order to reduce the amount of background light emission generated during the reset driving using the rising ramp waveform. The present invention relates to a plasma display panel driving method for applying high contrast to a sustain electrode by applying a ramp having a variable inclination to a sustain electrode, thereby ensuring high background contrast for various image inputs.

방전현상을 이용하여 화상을 표현하는 디스플레이로서 플라즈마 디스플레이 패널이 있는데, 일반적으로 플라즈마 디스플레이 패널은 구동 전압의 형태에 따라서 직류형과 교류형으로 나눌 수 있으며, 직류형의 경우 방전시간의 지연시간이 긴 단점으로 인하여 교류형 플라즈마 디스플레이 패널의 개발이 많이 이루어지고 있다.Plasma display panel is a display that displays images by using discharge phenomenon. In general, plasma display panel can be divided into direct current type and alternating current type according to the driving voltage. In the case of direct current type, the delay time of discharge time is long. Due to the disadvantages, the development of the AC plasma display panel has been made a lot.

일반적인 교류형 디스플레이 패널은 도 1에 도시된 바와 같이, 다층의 판으로 이루어져 있으며, 종래의 화면표시장치인 음극선관(CRT)에 비하여 두께가 얇고 가벼우면서도 넓은 화면을 제공할 수 있기에 공간적으로 유리함을 알 수 있다.As shown in FIG. 1, a general AC display panel is formed of a multi-layered plate, and has a thinner, lighter, and wider space compared to a conventional cathode ray tube (CRT). Able to know.

도 1을 참조하여 교류형 디스플레이 패널의 주요 구성을 살펴보면, 방전셀이위치한 최상면의 제1유리기판(1)과 최하면의 제2유리기판(6) 사이에 주사전극(4)과 유지전극(5), 그리고 유전체층(2), 보호막(3), 절연체층(7)이 순서대로 위치하고 있다.Referring to FIG. 1, a main configuration of an AC display panel is described. A scan electrode 4 and a sustain electrode (eg, between a first glass substrate 1 on a top surface and a second glass substrate 6 on a bottom surface on which discharge cells are positioned) are described. 5), and the dielectric layer 2, the protective film 3, and the insulator layer 7 are sequentially placed.

상기 제1유리기판(1)과 유전체층(2) 및 보호막(3) 사이의 주사전극(4)과 유지전극(5)은 쌍을 이루며 종방향으로 평행하게 배열되어 있고, 상기 제2유리기판(6) 상에는 절연체층(7)으로 덮인 어드레스(address) 전극(8)이 횡방향으로 설치되어 있으며, 그와 나란하게 절연체층(7)상에 격벽(9)이 형성되어 있다.The scan electrodes 4 and the sustain electrodes 5 between the first glass substrate 1, the dielectric layer 2, and the protective film 3 are paired and arranged in parallel in the longitudinal direction, and the second glass substrate ( 6, an address electrode 8 covered with the insulator layer 7 is provided in the transverse direction, and the partition 9 is formed on the insulator layer 7 in parallel.

그리고, 상기 절연체층(7)의 표면 및 상기 격벽(9)의 양측면에는 형광체(10)가 형성되어 있고, 상기 주사전극(4)과 유지전극(5)은 상기 어드레스 전극(8)과 직교하도록 형성되어 있으며, 그 교차부에 방전 공간이 되어 방전셀(12)을 형성한다.Phosphors 10 are formed on the surface of the insulator layer 7 and on both side surfaces of the partition 9, and the scan electrode 4 and the sustain electrode 5 are perpendicular to the address electrode 8. And discharge cells 12 are formed at the intersections of the discharge spaces.

따라서, 도 2에 도시된 것과 같이, 상기 주사전극(4), 유지전극(5)과 어드레스 전극(8)의 수에 의하여 매트릭스 형태의 방전셀을 형성한다.Therefore, as shown in FIG. 2, a discharge cell in a matrix form is formed by the number of the scan electrodes 4, the sustain electrodes 5, and the address electrodes 8.

상기와 같이 구성된 플라즈마 디스플레이 패널의 화질을 좋게 하기 위해서는 여러 가지 품위 관련 항목 중에서 콘트라스트를 향상시키는 것이 매우 중요하다.In order to improve the image quality of the plasma display panel configured as described above, it is very important to improve the contrast among various quality-related items.

콘트라스트는 패널에서 표시되는 화상에서 가장 밝은 피크 화이트(peak white)의 휘도와 가장 어두운 방전이 없을 때의 휘도의 비로서 표현되는데, 피크 화이트는 주로 유지 방전에 의하여 발생된 빛으로 구성되고, 가장 어두운 부분은 초기화 방전에 의하여 발생된 빛으로 구성된다.Contrast is expressed as the ratio of the brightness of the brightest peak white to the brightness in the absence of the darkest discharge in the image displayed on the panel. The peak white consists mainly of the light generated by the sustain discharge, the darkest The part consists of light generated by the initialization discharge.

따라서, 콘트라스트를 향상시키기 위해서는 밝은 부분을 더욱 밝게 하거나 어두운 부분을 더욱 어둡게 함으로써 구현하는데, 방전이 없을 때의 백그라운드 휘도가 낮을수록 콘트라스트는 향상된다.Therefore, in order to improve the contrast, the brighter part is made brighter or the darker part is made darker, and the lower the background luminance when there is no discharge, the contrast is improved.

그런데, 상기와 같은 교류형 플라즈마 디스플레이 패널을 구동시키는 신호의 한 필드(field)는 8내지 12개의 서브필드(subfield)로 이루어지고, 각각의 서브필드는 4개의 기간으로 이루어져 있는데, 각각 초기화 기간, 어드레스 기간, 유지 기간, 소거 기간으로 이루어져 있다.However, one field of the signal for driving the AC plasma display panel as described above is composed of 8 to 12 subfields, and each subfield is composed of four periods. It consists of an address period, a sustain period, and an erase period.

상기에서 어드레스 기간은 실제 데이터를 인가하는 기간으로서, 패널에서 켜지는 셀(cell)과 그렇지 않은 셀을 선택하여 켜지는 셀에 벽전하를 쌓아두는 동작을 수행하는 기간이고, 상기 초기화 기간은 상기 어드레스 기간에서 데이터를 인가하기 전에 그 동작이 원활히 수행되도록 하기 위해 각 셀의 상태를 초기화시키는 기간이다.The address period is a period in which actual data is applied, and a period in which a wall charge is accumulated in a cell that is turned on and a cell that is not turned on in the panel is stored, and the initialization period is the address. In this period, the state of each cell is initialized to smoothly perform the operation before applying data.

그리고, 유지 기간은 상기 어드레스 기간의 동작에 의하여 어드레싱된 셀에 실제로 화상을 표시하기 위한 방전을 수행하는 기간이며, 소거 기간은 셀의 벽전하를 감소시켜 유지방전 동작을 종료시킨다.The sustain period is a period in which discharge for actually displaying an image is performed on the cells addressed by the operation of the address period, and the erasing period reduces the wall charge of the cell to terminate the sustain discharge operation.

종래의 백그라운드 휘도를 낮추는 플라즈마 디스플레이 구동장치 및 방법에 대한 기술로서, 일본 특허공개 제2000-214823호(발명의 명칭 : AC형 플라즈마 디스플레이 패널의 구동방법, 출원인 : 마쯔시다덴끼산교 가부시키가이샤, 출원일 : 1999. 1. 22)와, 일본 특허공개 제2000-242224호(발명의 명칭 : AC형 플라즈마 디스플레이 패널의 구동방법, 출원인 : 마쯔시다덴끼산교 가부시키가이샤, 출원일 : 1999. 2. 22)가 있다.As a technique for a conventional plasma display driving apparatus and method for lowering background luminance, Japanese Patent Application Laid-Open No. 2000-214823 (Invention: Driving Method of AC Type Plasma Display Panel, Applicant: Matsushita Denki Sangyo Co., Ltd.) January 22, 1999, and Japanese Patent Application Laid-Open No. 2000-242224 (invention: AC drive method of plasma display panel, Applicant: Matsushita Denki Sangyo Co., Ltd., date of application: February 22, 1999).

상기 일본 특허공개 제2000-214823호와 일본 특허공개 제2000-242224호는 각서브 필드에서의 초기화 기간의 초기화 동작을 하는 데에 있어서, 앞 서브 필드의 유지 기간의 동작과 동시에 함으로써 콘트라스트를 향상시키도록 하였다.Japanese Patent Laid-Open No. 2000-214823 and Japanese Patent Laid-Open No. 2000-242224 perform contrast initialization operations in respective subfields to improve contrast by simultaneously performing the operation of the sustain period of the preceding subfield. It was made.

도 3에 종래 기술의 초기화 기간의 각 전극별 구동 파형이 도시되어 있다.3 shows a drive waveform for each electrode in the initialization period of the prior art.

도 3에서 보듯이, 종래에는 초기화 기간에 주사전극에 상승 램프가 인가되고 있을 때 유지전극은 그라운드를 유지하게 되어 있다.As shown in Fig. 3, in the related art, the sustain electrode maintains the ground when the rising lamp is applied to the scan electrode in the initialization period.

이때 어드레스전극과 주사전극 사이에는 약방전이 일어나 어드레스전극에는 양의 벽전하, 주사전극에는 음의 벽전하가 축적되고 유지전극은 그라운드로 유지되므로 역시 소량의 양전하가 축적되어 도 4와 같이 된다.At this time, since a weak discharge is generated between the address electrode and the scan electrode, positive wall charges are stored in the address electrode, negative wall charges are stored in the scan electrode, and a small amount of positive charge is accumulated in the scan electrode.

이때 발생하는 적외선 광출력을 측정해보면 도 5에 도시된 것과 같이 나타난다.The infrared light output generated at this time is measured, as shown in FIG. 5.

상기 상승 램프에 의한 초기화 방전 동작을 구체적으로 설명하면 다음과 같다.The initialization discharge operation by the rising ramp will be described in detail as follows.

상승 램프에서는 어드레스전극과 주사전극간의 약방전이 주방전이 되고, 이 결과로 상기 어드레스전극과 유지전극에는 양전하가, 주사전극에는 음전하가 축적된다.In the rising ramp, the weak discharge between the address electrode and the scan electrode is discharged. As a result, positive charges are accumulated at the address electrode and the sustain electrode and negative charges are accumulated at the scan electrode.

이때, 유지전극도 그라운드로 전위가 유지되므로, 어드레스전극-유지전극-주사전극 방전에서 캐소드(cathode)로 작용하여 양전하를 쌓게 된다.At this time, since the sustain electrode also maintains the potential to the ground, a positive charge is accumulated by acting as a cathode in the discharge of the address electrode-sustain electrode-scanning electrode.

이어서 시작되는 하강 램프구간에는 상기 어드레스전극의 양전하는 그대로 유지하되 유지전극-주사전극간의 방전을 통해 상기 유지전극의 양전하를 소거하며, 상기 주사전극에 쌓여 있던 대량의 음전하를 유지전극과 주사전극이 나누어 가진다.Subsequently, the positive charge of the address electrode is maintained in the falling ramp section, but the positive charge of the sustain electrode is erased through the discharge between the sustain electrode and the scan electrode, and a large amount of negative charge accumulated on the scan electrode is stored in the sustain electrode and the scan electrode. Share

이때 12개의 서브필드를 가지는 교류형 플라즈마 디스플레이 패널에서, 상기 램프 초기화 동작에서 발생하는 광출력의 총량은 약 1.2 내지 1.2 cd/m2로서, 휘도가 500cd라고 가정할 때 420 : 1∼500 정도의 낮은 암실 콘트라스트를 나타낸다.In this case, in the AC plasma display panel having 12 subfields, the total amount of light output generated in the lamp initialization operation is about 1.2 to 1.2 cd / m 2 , and the luminance is about 500 cd. Low dark contrast.

상기와 같은 문제를 해결하여, 초기화 구동시 주사전극의 램프 파형시 유지전극을 플로팅시키는 방법이 제안되었으며, 도 6에 도시되어 있다.In order to solve the above problem, a method of floating the sustain electrode during the ramp waveform of the scan electrode during the initialization driving has been proposed, and is illustrated in FIG. 6.

도 6에서 보듯이, 주사전극 상승 램프 도중에 유지전극을 그라운드 상태에서 플로팅 상태로 변화시킴으로써 백그라운드 발광량을 감소시킬 수 있다.As shown in FIG. 6, the amount of background light emission can be reduced by changing the sustain electrode from the ground state to the floating state during the scan electrode rising ramp.

이는 상승 램프가 어드레스전극-유지전극-주사전극 방전으로 진행하다가, 유지전극을 플로팅시키면 유지전극의 전위는 주사전극 전위의 변화량을 따라가며, 이에 따라 유지전극-주사전극 방전이 억제되어 방전발광량은 줄어들고, 전하이동은 어드레스전극-주사전극 방전에 국한되어, 불필요한 유지전극으로의 양전하 축적을 방지하고, 어드레스전극에 축적되는 양전하량을 증가시킨다.When the rising lamp proceeds to the address electrode-holding electrode-scanning electrode discharge, when the sustaining electrode is floated, the potential of the sustaining electrode follows the change amount of the scanning electrode potential, whereby the sustaining electrode-scanning electrode discharge is suppressed and the discharge light emission is The charge transfer is limited to the address electrode-scanning electrode discharge, thereby preventing unnecessary charge accumulation on the sustain electrode and increasing the amount of positive charge accumulated on the address electrode.

따라서, 어드레스 동작에 유리한 벽전압 형성이 가능해진다.Therefore, the wall voltage can be formed advantageously for the address operation.

상기 플로팅 구간동안 유지전극 전압은 플로팅구간 시작 기점부터의 주사전극 전압 상승분만큼 증가하게 되며, 다음의 수학식 1과 같이 나타난다.During the floating period, the sustain electrode voltage is increased by the increase of the scan electrode voltage from the start of the floating period, and is represented by Equation 1 below.

Vxf = Vset - VfloatVxf = Vset-Vfloat

여기서, Vxf는 플로팅 유지전극 전압, Vset는 주사전극 최대전압, Vfloat은주사전극 플로팅구간 시작 전압이다.Where Vxf is the floating sustain electrode voltage, Vset is the scan electrode maximum voltage, and Vfloat is the scan electrode floating period start voltage.

그런데, 상기에서 램프 파형의 전압은 다음의 수학식 2에 의하여 결정된다.However, the voltage of the ramp waveform in the above is determined by the following equation (2).

여기서, V는 전압, C는 패널 커패시턴스, I는 전류인데, 상기 전류 i를 일정하게 유지할 수 있도록 회로를 구성하게 되면 전압 v는 시간에 따라 선형 증가하게 되고, 이때의 램프의 기울기는 1/C이다.Here, V is a voltage, C is a panel capacitance, and I is a current. When the circuit is configured to maintain the current i constant, the voltage v increases linearly with time, and the slope of the lamp is 1 / C. to be.

그리고, 부하비가 증가함에 따라 구동회로가 느끼는 패널 커패시턴스는 증가하게 되는 경향이 있으므로, 램프의 기울기도 감소하게 되고, 반대로 부하비가 감소하면 램프의 기울기는 증가하게 된다.In addition, since the panel capacitance felt by the driving circuit tends to increase as the load ratio increases, the slope of the lamp also decreases, and conversely, when the load ratio decreases, the slope of the lamp increases.

그런데, 도 7에 도시된 것과 같이, 부하비가 작고 플로팅 구간이 Tg로 고정되어 있을 때에는, 유지전극 플로팅 구간이 주사전극 램프의 상승 구간과 공통구역을 갖지 않게 되어, 유지전극에 인가되는 플로팅 전압이 굉장히 작아지거나 거의 없어지게 되어, 발광량이 증가하는 문제점이 있다.However, as shown in FIG. 7, when the load ratio is small and the floating section is fixed at Tg, the sustain electrode floating section does not have a common region with the rising section of the scan electrode lamp, so that the floating voltage applied to the sustain electrode is It becomes very small or almost disappears, and there is a problem that the light emission amount increases.

그리고, 종래 기술은 부하비에 따라 각각 다른 유지전극 전압을 갖게 됨에 따라 콘트라스트비도 부하비에 따라 변동됨으로써, 안정된 콘트라스트비를 유지할 수 없는 문제점이 있다.In addition, the prior art has a problem in that the contrast ratio also varies according to the load ratio as the sustain electrode voltages are different according to the load ratio, so that the stable contrast ratio cannot be maintained.

따라서, 본 발명의 목적은 상기와 같은 종래 기술의 단점을 해결하기 위한것으로서, 교류형 플라즈마 디스플레이 패널을 구동하는 데에 있어서, 상승 램프 파형을 이용한 초기화 구동시 발생하는 백그라운드 발광량을 줄이기 위해, 주사전극에 램프 인가시 표시영상의 부하비에 따라 기울기가 가변되는 램프를 유지전극에 인가시킴으로써, 다양한 영상 입력에 대해서 일정한 백그라운드 휘도를 확보하여 안정된 하이 콘트라스트를 구현할 수 있도록 하는 플라즈마 디스플레이 패널 구동방법을 제공하는 데에 있다.Therefore, an object of the present invention is to solve the disadvantages of the prior art as described above, in driving the AC plasma display panel, in order to reduce the amount of background light emission generated during the initialization driving using the rising ramp waveform, the scanning electrode The present invention provides a plasma display panel driving method for applying a lamp whose slope is variable according to the load ratio of the display image when the lamp is applied to the sustain electrode, thereby achieving a stable high contrast by securing a constant background luminance for various image inputs. There is.

도 1은 교류형 플라즈마 디스플레이 패널의 일부 사시도,1 is a partial perspective view of an AC plasma display panel;

도 2는 패널의 전극 배열도,2 is an electrode arrangement diagram of a panel;

도 3은 종래 기술의 상승 램프 파형을 이용한 초기화 구동 파형도,3 is an initialization drive waveform diagram using the rising ramp waveform of the prior art,

도 4는 도 3에서의 벽전하 구조를 나타낸 도면,4 is a view showing a wall charge structure in FIG.

도 5는 도 3에서의 광출력을 나타낸 도면,5 is a view showing the light output in FIG.

도 6은 종래 기술의 유지전극에 램프를 인가하는 초기화 구동 파형도,6 is an initialization drive waveform diagram of applying a lamp to a sustain electrode of the prior art;

도 7은 종래 기술의 플로팅 구간이 고정된 경우의 초기화 구동 파형도,7 is an initialization drive waveform diagram when the floating period of the prior art is fixed;

도 8은 본 발명의 실시예에 따른 상승 램프 파형을 이용한 플라즈마 디스플레이 패널 구동방법의 부하비가 작을 때의 초기화 구동 파형도,8 is an initialization driving waveform diagram when the load ratio of the plasma display panel driving method using the rising ramp waveform according to the embodiment of the present invention is small;

도 9는 본 발명의 실시예에 따른 상승 램프 파형을 이용한 플라즈마 디스플레이 패널 구동방법의 부하비가 클 때의 초기화 구동 파형도,9 is an initialization driving waveform diagram when the load ratio of the plasma display panel driving method using the rising ramp waveform according to the embodiment of the present invention is large;

도 10은 본 발명의 실시예에 따른 상승 램프 파형을 이용한 플라즈마 디스플레이 패널의 구동장치를 적용한 블럭도이다.10 is a block diagram to which a driving apparatus of a plasma display panel using a rising ramp waveform according to an exemplary embodiment of the present invention is applied.

상기와 같은 목적을 달성하기 위한 본 발명은,The present invention for achieving the above object,

각 셀의 상태를 초기화시키는 초기화 기간, 켜져야 하는 셀과 꺼져야 하는 셀을 선택하여 기록하는 어드레스 기간 및 상기 어드레스 기간에서 켜지도록 지정된 셀을 방전시키는 유지 기간을 포함하는 하나 이상의 서브필드로 1필드 기간을 구성하여 계조 표시를 하는 교류형 플라즈마 디스플레이 패널의 구동방법에 있어서, 상기 초기화 기간 제어시, 주사전극에 설정된 시간동안의 상승 램프와 그 이후의 하강 램프신호를 인가하고, 상기 주사전극에 인가되는 상승 램프 도중 부하비에 따라 플로팅 기점을 설정하여 유지전극의 전압을 상기 주사전극의 전압에 따라 전기적으로 플로팅되는 램프 전압을 인가하는 것을 특징으로 한다.One field including one or more subfields including an initialization period for initializing the state of each cell, an address period for selecting and writing a cell to be turned on and a cell to be turned off, and a sustaining period for discharging a cell designated to be turned on in the address period. In the method of driving an AC plasma display panel configured to display a gray scale by forming a period, during the initialization period control, a rising ramp and a subsequent falling ramp signal are applied to the scan electrode for the time set in the scan electrode and then applied to the scan electrode. The floating starting point is set according to the load ratio during the rising ramp, and the voltage of the sustain electrode is applied to the lamp voltage electrically floating according to the voltage of the scan electrode.

그리고, 본 발명은 상기 유지전극의 플로팅 램프 전압의 기점은 주사전극 상승 램프에 의한 전압상승분을 일정하게 유지시키는 방향으로 설정하는 것을 특징으로 한다.The present invention is characterized in that the starting point of the floating ramp voltage of the sustain electrode is set in a direction in which the voltage increase caused by the scan electrode rising ramp is kept constant.

그리고, 본 발명은 상기 유지전극의 플로팅 램프 전압의 기울기는 주사전극상승 램프에 의한 전압상승분을 일정하게 유지시키는 방향으로 설정하는 것을 특징으로 한다.In addition, the present invention is characterized in that the inclination of the floating ramp voltage of the sustain electrode is set in a direction in which the voltage rise by the scan electrode rise ramp is kept constant.

이하, 첨부된 도면을 참조하여 본 발명의 바람직한 실시예를 상세하게 설명한다.Hereinafter, with reference to the accompanying drawings will be described in detail a preferred embodiment of the present invention.

도 10에 도시되어 있듯이, 본 발명의 실시예에 따른 상승 램프 파형을 이용한 플라즈마 디스플레이 패널 구동장치의 구성은,As shown in FIG. 10, the configuration of the plasma display panel driving apparatus using the rising ramp waveform according to the embodiment of the present invention is as follows.

표시할 디지털 데이터를 저장하는 프레임 메모리(100)와,A frame memory 100 for storing digital data to be displayed,

상기 프레임 메모리(100)에 저장되어 있는 디지털데이터를 필요에 따라 분할하여 출력하는 프레임 발생기(200)와,A frame generator 200 for dividing and outputting digital data stored in the frame memory 100 as necessary;

상기 프레임 발생기(200)로부터 출력되는 신호를 이용하여 패널(700) 구동의 초기화신호, 어드레스신호, 유지신호 및 소거신호를 생성하여 하나의 신호로 합성하여 주사전극(Y) 드라이버(600)와 유지전극(X) 드라이버(500)로 출력하는 스캐닝 회로(400)와,The initialization signal, the address signal, the sustain signal, and the erase signal for driving the panel 700 are generated by using the signal output from the frame generator 200, synthesized into one signal, and maintained with the scan electrode Y driver 600. A scanning circuit 400 output to the electrode X driver 500,

상기 프레임 발생기(200)와 스캐닝 회로(400)의 동작에 필요한 타이밍 신호를 생성하여 출력하는 타이밍 제거기(300)로 이루어진다.The timing generator 300 generates and outputs a timing signal necessary for the operation of the frame generator 200 and the scanning circuit 400.

상기 스캐닝 회로(400)는, 패널의 각 셀의 상태를 초기화시키는 신호를 발생하는 초기화펄스 발생기(420)와, 상기 패널의 셀 중에서 켜지는 셀과 켜지지 않는 셀을 선택하여 어드레싱하는 신호를 발생하는 어드레스펄스 발생기(430)와, 상기 어드레스펄스 발생기(430)에 의하여 어드레싱된 셀을 방전시키는 신호를 발생하는 유지펄스 발생기(440)와, 상기 유지펄스 발생기(440)로부터 출력되는 신호에 의하여 전극에 쌓여진 벽전하를 소거하는 신호를 발생하는 소거펄스 발생기(410)와, 상기 초기화펄스 발생기(420)와, 어드레스펄스 발생기(430)와, 유지펄스 발생기(440)로부터 출력되는 신호들을 합성하여 각 전극별로 공급하는 합성회로(450)로 이루어진다.The scanning circuit 400 may include an initialization pulse generator 420 for generating a signal for initializing a state of each cell of the panel, and a signal for selecting and addressing cells that are turned on and cells that are not turned on from among the cells of the panel. An address pulse generator 430, a sustain pulse generator 440 for generating a signal for discharging a cell addressed by the address pulse generator 430, and a signal output from the sustain pulse generator 440 to the electrode. The signals output from the erase pulse generator 410, the initialization pulse generator 420, the address pulse generator 430, and the sustain pulse generator 440, which generate a signal for erasing the accumulated wall charges, are synthesized. It consists of a synthesis circuit 450 to supply each star.

상기와 같이 이루어진 본 발명의 실시예의 동작은 다음과 같다.Operation of the embodiment of the present invention made as described above is as follows.

도 10에서 보는 바와 같이, 프레임 메모리(100)는 입력되는 디지털 화상신호를 저장하였다가 출력하고, 프레임 발생기(200)는 상기 프레임 메모리(100)에 저장되어 있는 디지털 데이터를 필요에 따라 분할하여 스캐닝 회로(400)로 출력한다.As shown in FIG. 10, the frame memory 100 stores and outputs an input digital image signal, and the frame generator 200 divides and scans digital data stored in the frame memory 100 as necessary. Output to circuit 400.

즉, 상기 프레임 발생기(200)는 상기 프레임 메모리(100)에 저장되어 있는 디지털 화상신호 1프레임을 계조 레벨에 따라 복수의 서브필드로 분할하고, 각 서브필드의 데이터를 상기 스캐닝 회로(400)로 출력한다.That is, the frame generator 200 divides one frame of the digital image signal stored in the frame memory 100 into a plurality of subfields according to the gradation level, and divides the data of each subfield into the scanning circuit 400. Output

상기 스캐닝 회로(400)는 상기 프레임 발생기(200)로부터 출력되는 각 서브필드별 신호를 입력받아, 패널(700)의 주사전극(Y) 드라이브(600)와 유지전극 드라이브(500)를 구동시키는 신호를 생성하여 출력하는데, 초기화펄스, 어드레스펄스, 유지펄스 및 소거펄스를 생성하고, 각각의 신호들을 합성하여 출력한다.The scanning circuit 400 receives a signal for each subfield output from the frame generator 200 and drives a scan electrode Y drive 600 and a sustain electrode drive 500 of the panel 700. Generates and outputs an initialization pulse, an address pulse, a sustain pulse, and an erase pulse, and synthesizes and outputs respective signals.

즉, 초기화펄스 발생기(420)는 패널의 각 셀의 상태를 초기화시키는 신호를 발생하고, 어드레스펄스 발생기(430)는 상기 패널의 셀 중에서 켜지는 셀과 켜지지 않는 셀을 선택하여 어드레싱하는 신호를 발생한다.That is, the initialization pulse generator 420 generates a signal for initializing the state of each cell of the panel, and the address pulse generator 430 generates a signal for selecting and addressing cells that are turned on and cells that are not turned on among the cells of the panel. do.

그리고, 유지펄스 발생기(440)는 상기 어드레스펄스 발생기(430)에 의하여 어드레싱된 셀을 방전시키는 신호를 발생하며, 소거펄스 발생기(410)는 상기 유지펄스 발생기(440)로부터 출력되는 신호에 의하여 전극에 쌓여진 벽전하를 소거하는 신호를 발생한다.In addition, the sustain pulse generator 440 generates a signal for discharging the cell addressed by the address pulse generator 430, and the erase pulse generator 410 generates the signal by the signal output from the sustain pulse generator 440. Generates a signal to erase the wall charges accumulated in the wall.

또, 합성회로(450)는 상기 초기화펄스 발생기(420)와, 어드레스펄스 발생기(430)와, 유지펄스 발생기(440)로부터 출력되는 신호들을 합성하여 각 전극별로 공급한다.In addition, the synthesizing circuit 450 synthesizes signals output from the initialization pulse generator 420, the address pulse generator 430, and the sustain pulse generator 440, and supplies the synthesized signals for each electrode.

그런데, 상기 초기화펄스 발생기(420)는 각 전극에 인가되는 초기화신호를 발생하는데, 도 8에 도시되어 있듯이, 주사전극에는 일정 시점부터 상승 램프를 인가하고, 인가된 상승 램프가 끝나는 시점에서 하강 램프를 인가하는데, 상기 상승 램프와 하강 램프의 각각의 전압의 크기는 부하비에 따라 다르게 설정된다.However, the initialization pulse generator 420 generates an initialization signal applied to each electrode. As shown in FIG. 8, a rising ramp is applied to a scan electrode from a predetermined point of time, and a falling ramp at the end of the applied rising ramp. The voltage of each of the rising ramp and the falling ramp is set differently according to the load ratio.

그리고, 상기 주사전극에 인가되는 상승 램프 도중 임의의 시점부터 유지전극에 플로팅 전압을 인가시키는데, 플로팅 시작 시점은 아래의 수학식 3에 도시된 것과 같이 산출한다.Then, a floating voltage is applied to the sustain electrode from an arbitrary time point during the rising ramp applied to the scan electrode. The floating start time is calculated as shown in Equation 3 below.

Vfloat = Vset - VxfVfloat = Vset-Vxf

여기서, Vfloat은 주사전극 플로팅구간 시작 전압, Vset는 주사전극 최대전압, Vxf는 플로팅 유지전극 전압이다.Here, Vfloat is a scan electrode floating period start voltage, Vset is a scan electrode maximum voltage, and Vxf is a floating sustain electrode voltage.

즉, 플로팅 유지전극 전압(Vxf)을 항상 일정하게 유지시키도록 하는 방향으로 주사전극 플로팅구간 시작 전압값을 산출하여, 주사전극 전압이 그 전압값에 도달하면, 그때를 시점으로 하여 상기 유지전극에 플로팅 전압을 인가함으로써 초기화시의 주사전극-유지전극간의 발광량을 최소화하도록 한다.That is, the start voltage value of the scan electrode floating section is calculated in a direction such that the floating sustain electrode voltage Vxf is always kept constant, and when the scan electrode voltage reaches the voltage value, the sustain electrode voltage Vxf is applied to the sustain electrode at that time. By applying a floating voltage, the amount of light emitted between the scan electrodes and the sustain electrodes during initialization is minimized.

도 9는 도 8에 비하여 부하비가 증가되는 경우이며, 그에 따라 램프 파형의 기울기는 더 완만하게 되어 있다.9 is a case where the load ratio is increased as compared with FIG. 8, and accordingly, the slope of the ramp waveform becomes smoother.

도 9와 같은 경우, 유지전극의 플로팅 시작 기점은 마찬가지로 설정된 주사전극의 램프 파형의 전압이 플로팅구간 시작전압(Vfloat)이 되는 순간이 된다.In the case of FIG. 9, the floating start point of the sustaining electrode is similarly the instant when the voltage of the ramp waveform of the scan electrode set becomes the floating period start voltage Vfloat.

그러므로, 기울기가 상대적으로 완만한 도 9의 경우 유지전극의 시작점은 도 8의 파형보다 그만큼 늦게 된다.Therefore, in the case of FIG. 9 where the slope is relatively gentle, the starting point of the sustaining electrode is later than that of the waveform of FIG. 8.

따라서, 도 8과 같이 부하비가 작아서 주사전극 램프 파형의 기울기가 급한 경우, 종래 기술처럼 유지전극 플로팅 시작점이 정해진 경우에는 유지전극의 전압이 거의 없거나 상당히 낮게 형성되어 플로팅을 구현하는 효과를 얻을 수 없었지만, 본 발명과 같은 경우에는 부하비에 따라서 플로팅 시작점이 변동되므로, 플로팅 구현에 따른 백그라운드 휘도를 일정한 값으로 조정할 수 있으며, 피크 화이트와 방전이 없을 때의 비로 표현되는 콘트라스트를 향상시킬 수 있다.Accordingly, when the load electrode ramp waveform is inclined as shown in FIG. 8 because the load ratio is small, when the start point of the sustain electrode floating is determined as in the prior art, the voltage of the sustain electrode is formed little or considerably low. In the case of the present invention, since the floating starting point changes according to the load ratio, the background luminance according to the floating implementation can be adjusted to a constant value, and the contrast expressed by the ratio of peak white and no discharge can be improved.

한편, 상기에서, 유지전극에 플로팅시 인가되는 램프의 기울기는 주사전극에 인가되는 램프의 기울기와 동일하게 인가할 수도 있고, 다른 기울기를 가지도록 인가할 수도 있다.On the other hand, in the above, the inclination of the lamp applied to the sustain electrode may be applied in the same manner as the inclination of the lamp applied to the scan electrode, may be applied to have a different inclination.

상기에서는 본 발명의 바람직한 실시예를 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허청구범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.Although the above has been described with reference to a preferred embodiment of the present invention, those skilled in the art will be able to variously modify and change the present invention without departing from the spirit and scope of the invention as set forth in the claims below. It will be appreciated.

따라서, 상기와 같이 동작하는 본 발명은 교류형 플라즈마 디스플레이 패널을 구동하는 데에 있어서, 상승 램프 파형을 이용한 초기화 구동시 발생하는 백그라운드 발광량을 일정한 값으로 줄일 수 있으며, 다양한 영상 입력에 대해서 안정된 백그라운드 휘도를 확보함으로써 안정된 하이 콘트라스트를 구현할 수 있는 효과가 있다.Therefore, in the present invention operating as described above, in driving the AC plasma display panel, the background light emission generated during the initialization driving using the rising ramp waveform can be reduced to a constant value, and the background brightness stable for various image inputs. By ensuring a stable high contrast can be achieved.

Claims (5)

각 셀의 상태를 초기화시키는 초기화 기간, 켜져야 하는 셀과 꺼져야 하는 셀을 선택하여 기록하는 어드레스 기간 및 상기 어드레스 기간에서 켜지도록 지정된 셀을 방전시키는 유지 기간을 포함하는 하나 이상의 서브필드로 1필드 기간을 구성하여 계조 표시를 하는 교류형 플라즈마 디스플레이 패널의 구동방법에 있어서, 상기 초기화 기간 제어시, 주사전극에 설정된 시간동안의 상승 램프와 그 이후의 하강 램프신호를 인가하고, 상기 주사전극에 인가되는 상승 램프 도중 부하비에 따라 플로팅 기점을 설정하여 유지전극의 전압을 상기 주사전극의 전압에 따라 전기적으로 플로팅되는 램프 전압을 인가하는 것을 특징으로 하는 상승 램프 파형을 이용한 플라즈마 디스플레이 패널 구동방법.One field including one or more subfields including an initialization period for initializing the state of each cell, an address period for selecting and writing a cell to be turned on and a cell to be turned off, and a sustaining period for discharging a cell designated to be turned on in the address period. In the method of driving an AC plasma display panel configured to display a gray scale by forming a period, during the initialization period control, a rising ramp and a subsequent falling ramp signal are applied to the scan electrode for the time set in the scan electrode and then applied to the scan electrode. A method of driving a plasma display panel using a rising ramp waveform, characterized in that a floating starting point is set according to a load ratio during the rising ramp to apply a ramp voltage electrically floating according to the voltage of the scan electrode. 제1항에 있어서,The method of claim 1, 상기 유지전극의 플로팅 램프 전압의 기점은,The starting point of the floating lamp voltage of the sustain electrode, 주사전극 상승 램프에 의한 전압상승분을 일정하게 유지시키도록 설정하는 것을 특징으로 하는 상승 램프 파형을 이용한 플라즈마 디스플레이 패널 구동방법.A method of driving a plasma display panel using a rising ramp waveform, characterized by setting the voltage rise by the scan electrode rising ramp to be kept constant. 제1항에 있어서,The method of claim 1, 상기 유지전극의 플로팅 램프 전압은,The floating lamp voltage of the sustain electrode is 주사전극 상승 램프에 의한 전압상승분을 일정하게 유지시키는 방향으로 기울기를 설정하는 것을 특징으로 하는 상승 램프 파형을 이용한 플라즈마 디스플레이 패널 구동방법.A method of driving a plasma display panel using a rising ramp waveform, wherein the slope is set in a direction in which the voltage rise due to the scan electrode rising ramp is kept constant. 제1항에 있어서,The method of claim 1, 상기 유지전극의 플로팅되는 램프전압의 기울기는,The slope of the ramp voltage of the sustain electrode, 상기 주사전극에 인가되는 램프 파형의 기울기와 같은 것을 특징으로 하는 상승 램프 파형을 이용한 플라즈마 디스플레이 패널 구동방법.And a ramp of a ramp waveform applied to the scan electrode. 제1항에 있어서,The method of claim 1, 상기 유지전극의 플로팅되는 램프전압의 기울기는,The slope of the ramp voltage of the sustain electrode, 상기 주사전극에 인가되는 램프 파형의 기울기와 같은 것을 특징으로 하는 상승 램프 파형을 이용한 플라즈마 디스플레이 패널 구동방법.And a ramp of a ramp waveform applied to the scan electrode.
KR10-2001-0055805A 2001-06-04 2001-09-11 Driving method for plasma display panel KR100450179B1 (en)

Priority Applications (6)

Application Number Priority Date Filing Date Title
KR10-2001-0055805A KR100450179B1 (en) 2001-09-11 2001-09-11 Driving method for plasma display panel
DE10224181A DE10224181B4 (en) 2001-06-04 2002-05-31 Method for resetting a plasma display
US10/158,013 US6867754B2 (en) 2001-06-04 2002-05-31 Method for resetting plasma display panel for improving contrast
CNB021228132A CN1331105C (en) 2001-06-04 2002-06-04 Method for resetting plasma display board to increase contrast ratio
JP2002179016A JP2003084712A (en) 2001-09-11 2002-06-19 Resetting method for plasma display panel
US11/033,170 US7167145B2 (en) 2001-06-04 2005-01-12 Method for resetting plasma display panel for improving contrast

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2001-0055805A KR100450179B1 (en) 2001-09-11 2001-09-11 Driving method for plasma display panel

Related Child Applications (1)

Application Number Title Priority Date Filing Date
KR10-2004-0028640A Division KR100450220B1 (en) 2004-04-26 2004-04-26 Driving method for plasma display panel

Publications (2)

Publication Number Publication Date
KR20030022948A true KR20030022948A (en) 2003-03-19
KR100450179B1 KR100450179B1 (en) 2004-09-24

Family

ID=19714154

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2001-0055805A KR100450179B1 (en) 2001-06-04 2001-09-11 Driving method for plasma display panel

Country Status (2)

Country Link
JP (1) JP2003084712A (en)
KR (1) KR100450179B1 (en)

Cited By (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20030075337A (en) * 2002-03-18 2003-09-26 엘지전자 주식회사 Method And Apparatus Of Driving Plasma Display Panel
KR20030090075A (en) * 2002-05-21 2003-11-28 주식회사 대우일렉트로닉스 Method for controlling sustain of digital displaying apparatus
KR20040033836A (en) * 2002-10-16 2004-04-28 엘지전자 주식회사 Method for driving plasma display panel
KR100452688B1 (en) * 2001-10-10 2004-10-14 엘지전자 주식회사 Driving method for plasma display panel
KR100452701B1 (en) * 2002-01-31 2004-10-14 엘지전자 주식회사 METHOD Of DRIVING PLASMA DISPLAY PANEL
KR100472353B1 (en) * 2002-08-06 2005-02-21 엘지전자 주식회사 Driving method and apparatus of plasma display panel
KR100470793B1 (en) * 2002-01-28 2005-03-08 재단법인서울대학교산학협력재단 Method for driving plasma display panel
KR100477601B1 (en) * 2002-04-22 2005-03-18 엘지전자 주식회사 Driving method of plasma display panel
KR100480158B1 (en) * 2002-08-14 2005-04-06 엘지전자 주식회사 Driving method of plasma display panel
KR100603394B1 (en) * 2004-11-13 2006-07-20 삼성에스디아이 주식회사 Method for expanding gray level of plasma display panel
KR100706827B1 (en) 2004-04-14 2007-04-11 파이오니아 가부시키가이샤 Plasma display device and method for driving the same
KR100739634B1 (en) * 2003-08-14 2007-07-13 삼성에스디아이 주식회사 A plasma display panel and a diriving method of the same
US7489287B2 (en) 2003-06-10 2009-02-10 Lg Electronics Inc. Method and apparatus for resetting a plasma display panel
US7911413B2 (en) 2001-12-07 2011-03-22 Lg Electronics Inc. Method of driving plasma display panel

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6867754B2 (en) 2001-06-04 2005-03-15 Samsung Sdi Co., Ltd. Method for resetting plasma display panel for improving contrast
EP1471491A3 (en) 2003-04-22 2005-03-23 Samsung SDI Co., Ltd. Plasma display panel and driving method thereof
KR100490631B1 (en) 2003-05-14 2005-05-17 삼성에스디아이 주식회사 A plasma display panel and a diriving method of the same
KR100525732B1 (en) 2003-05-23 2005-11-04 엘지전자 주식회사 Method and Apparatus for Driving Plasma Display Panel
JP5009492B2 (en) * 2003-06-23 2012-08-22 三星エスディアイ株式会社 Driving device and driving method for plasma display panel
KR100490632B1 (en) 2003-08-05 2005-05-18 삼성에스디아이 주식회사 Plasma display panel and method of plasma display panel
KR100515341B1 (en) 2003-09-02 2005-09-15 삼성에스디아이 주식회사 Driving apparatus of plasma display panel
KR100570613B1 (en) 2003-10-16 2006-04-12 삼성에스디아이 주식회사 Plasma display panel and driving method thereof
JP2005301053A (en) * 2004-04-14 2005-10-27 Pioneer Electronic Corp Method, circuit, and program for driving plasma display panel
KR100610891B1 (en) * 2004-08-11 2006-08-10 엘지전자 주식회사 Driving Method of Plasma Display Panel
US8228265B2 (en) 2006-11-28 2012-07-24 Panasonic Corporation Plasma display device and driving method thereof
CN101542561B (en) * 2006-11-28 2011-07-06 松下电器产业株式会社 Plasma display apparatus and plasma display apparatus driving method
JP5275244B2 (en) * 2007-09-26 2013-08-28 パナソニック株式会社 Driving device, driving method, and plasma display device
JP2009210727A (en) 2008-03-03 2009-09-17 Panasonic Corp Driving method of plasma display panel

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3462286B2 (en) * 1995-02-09 2003-11-05 松下電器産業株式会社 Driving method of gas discharge type display device
JP3915297B2 (en) * 1999-01-22 2007-05-16 松下電器産業株式会社 Driving method of AC type plasma display panel
JP3733773B2 (en) * 1999-02-22 2006-01-11 松下電器産業株式会社 Driving method of AC type plasma display panel
JP3692827B2 (en) * 1999-04-20 2005-09-07 松下電器産業株式会社 Driving method of AC type plasma display panel
JP2001184023A (en) * 1999-10-13 2001-07-06 Matsushita Electric Ind Co Ltd Display device and its driving method

Cited By (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6956331B2 (en) 2001-10-10 2005-10-18 Lg Electronics Inc. Plasma display panel and driving method thereof
KR100452688B1 (en) * 2001-10-10 2004-10-14 엘지전자 주식회사 Driving method for plasma display panel
US7911413B2 (en) 2001-12-07 2011-03-22 Lg Electronics Inc. Method of driving plasma display panel
KR100470793B1 (en) * 2002-01-28 2005-03-08 재단법인서울대학교산학협력재단 Method for driving plasma display panel
KR100452701B1 (en) * 2002-01-31 2004-10-14 엘지전자 주식회사 METHOD Of DRIVING PLASMA DISPLAY PANEL
KR20030075337A (en) * 2002-03-18 2003-09-26 엘지전자 주식회사 Method And Apparatus Of Driving Plasma Display Panel
KR100477601B1 (en) * 2002-04-22 2005-03-18 엘지전자 주식회사 Driving method of plasma display panel
KR20030090075A (en) * 2002-05-21 2003-11-28 주식회사 대우일렉트로닉스 Method for controlling sustain of digital displaying apparatus
KR100472353B1 (en) * 2002-08-06 2005-02-21 엘지전자 주식회사 Driving method and apparatus of plasma display panel
KR100480158B1 (en) * 2002-08-14 2005-04-06 엘지전자 주식회사 Driving method of plasma display panel
KR20040033836A (en) * 2002-10-16 2004-04-28 엘지전자 주식회사 Method for driving plasma display panel
US7489287B2 (en) 2003-06-10 2009-02-10 Lg Electronics Inc. Method and apparatus for resetting a plasma display panel
KR100739634B1 (en) * 2003-08-14 2007-07-13 삼성에스디아이 주식회사 A plasma display panel and a diriving method of the same
KR100706827B1 (en) 2004-04-14 2007-04-11 파이오니아 가부시키가이샤 Plasma display device and method for driving the same
KR100603394B1 (en) * 2004-11-13 2006-07-20 삼성에스디아이 주식회사 Method for expanding gray level of plasma display panel

Also Published As

Publication number Publication date
KR100450179B1 (en) 2004-09-24
JP2003084712A (en) 2003-03-19

Similar Documents

Publication Publication Date Title
KR100450179B1 (en) Driving method for plasma display panel
KR100420022B1 (en) Driving method for plasma display panel using variable address voltage
US6020687A (en) Method for driving a plasma display panel
US8179342B2 (en) Method and apparatus for driving plasma display panel
US8054248B2 (en) Method and apparatus for driving plasma display panel
EP1734499A2 (en) Plasma display apparatus and driving method thereof
US6670774B2 (en) Plasma display panel driving method and apparatus capable of realizing reset stabilization
KR100793483B1 (en) Plasma display panel driving method
KR20040000327A (en) Plasma display panel and method of driving the same
JPH10207426A (en) Method of driving plasma display panel display device and drive controller therefor
KR100480172B1 (en) Method and apparatus for driving plasma display panel
KR100784003B1 (en) Plasma display panel driving method
US20060044221A1 (en) Plasma display panel and driving method thereof
KR100450192B1 (en) Plasma display panel and driving method thereof
JP4026838B2 (en) Plasma display panel driving method, plasma display panel gradation expression method, and plasma display device
KR100396164B1 (en) Method and Apparatus For Drivingt Plasma Display Panel
KR20000025815A (en) Method for driving plasma display panel
KR100738223B1 (en) Plasma Display Apparatus and Driving Method therof
KR100525733B1 (en) Method and Apparatus for Driving Plasma Display Panel
KR100450200B1 (en) Method for driving plasma display panel
KR100450220B1 (en) Driving method for plasma display panel
KR100477967B1 (en) Driving method for plasma display panel in case of long ITO gap
US7719485B2 (en) Plasma display apparatus and driving method thereof
KR100570626B1 (en) Driving apparatus of plasma display panel and driving method thereof
JP2003157047A (en) Method having intermediate discharge mode in reset period for driving plasma display panel and device therefor

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
A107 Divisional application of patent
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120823

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20130827

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee