KR100470793B1 - Method for driving plasma display panel - Google Patents

Method for driving plasma display panel Download PDF

Info

Publication number
KR100470793B1
KR100470793B1 KR10-2002-0004738A KR20020004738A KR100470793B1 KR 100470793 B1 KR100470793 B1 KR 100470793B1 KR 20020004738 A KR20020004738 A KR 20020004738A KR 100470793 B1 KR100470793 B1 KR 100470793B1
Authority
KR
South Korea
Prior art keywords
voltage
electrode
discharge
period
address
Prior art date
Application number
KR10-2002-0004738A
Other languages
Korean (ko)
Other versions
KR20030064443A (en
Inventor
황기웅
김재성
Original Assignee
재단법인서울대학교산학협력재단
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 재단법인서울대학교산학협력재단 filed Critical 재단법인서울대학교산학협력재단
Priority to KR10-2002-0004738A priority Critical patent/KR100470793B1/en
Publication of KR20030064443A publication Critical patent/KR20030064443A/en
Application granted granted Critical
Publication of KR100470793B1 publication Critical patent/KR100470793B1/en

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • G09G3/2927Details of initialising
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/066Waveforms comprising a gently increasing or decreasing portion, e.g. ramp
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/066Adjustment of display parameters for control of contrast
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • G09G3/2922Details of erasing

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 교류(AC)형 플라즈마 디스플레이 패널(Plasma Display Panel : PDP)의 구동 방법에 관한 것으로, 구동 파형의 개선을 통해 암부 콘트라스트를 획기적으로 향상시키는 플라즈마 디스플레이 패널의 구동 방법에 관한 것이며, 서브 필드 중 적어도 한 개의 서브필드에서 초기화 기간에서의 초기화 작용을 위해 스캔 전극(Y)에 초기화 전압이 인가되는 구간 중의 적어도 일부의 구간에 있어서, 스캔 전극(Y)과 방전 유지 전극(X) 사이의 방전을 억제하여 초기화 작용을 위한 방전이 스캔 전극(Y)과 어드레스 전극(A)에서 주도적으로 일어날 수 있도록 방전 유지 전극(X)에 어드레스 전극(A)에 인가해주는 전압 레벨보다 높은 전압(Vx)을 인가하는 단계; 및 영상 데이터에 따라 셀 중 방전 유지 기간 동안 방전되어야 하는 셀을 선택하기 위한 어드레스 전압을 어드레스 기간 중에 인가하는 단계를 포함한다.The present invention relates to a method of driving an alternating current (AC) type plasma display panel (PDP), and more particularly, to a method of driving a plasma display panel that significantly improves dark contrast by improving driving waveforms. A discharge between the scan electrode (Y) and the discharge sustain electrode (X) in at least some of the sections in which the initialization voltage is applied to the scan electrode (Y) for the initialization operation in the initialization period in at least one of the subfields The voltage Vx higher than the voltage level applied to the address electrode A is applied to the discharge sustaining electrode X so that the discharge for initializing action can be led in the scan electrode Y and the address electrode A. Applying; And applying, during the address period, an address voltage for selecting a cell to be discharged during the discharge sustain period in accordance with the image data.

Description

플라즈마 디스플레이 패널의 구동 방법{METHOD FOR DRIVING PLASMA DISPLAY PANEL}Driving method of plasma display panel {METHOD FOR DRIVING PLASMA DISPLAY PANEL}

본 발명은 교류(AC)형 플라즈마 디스플레이 패널(Plasma Display Panel : PDP)의 구동 방법에 관한 것으로, 더욱 상세하게는 구동 파형의 개선을 통해 암부 콘트라스트를 획기적으로 향상시키는 플라즈마 디스플레이 패널의 구동 방법에 관한 것이다.The present invention relates to a method of driving an alternating current (AC) type plasma display panel (PDP), and more particularly, to a method of driving a plasma display panel that dramatically improves dark contrast by improving driving waveforms. will be.

본 발명은 AC형 PDP의 구동방법에 관한 것으로 먼저 일반적인 AC형 PDP의 패널 구조를 도 1a에 사시도로 나타내었다. 도면에서와 같이 AC형 PDP의 패널은 평판 유리 위에 복수 개의 스캔 전극(Y)과 방전 유지 전극(X)이 서로 평행하게 놓여지고 그 위에 상판 유전층(8)이 형성되고 다시 그 위에 보호층(9)이 형성된 상판(1)과 상기 스캔 전극(Y) 및 방전 유지 전극(X)과 수직인 방향으로 형성된 어드레스 전극(A)과 상기 어드레스 전극(A) 위를 하판 유전층(5)으로 덮어 반사층을 형성하고, 각 셀을 구분하기 위한 격벽(3)이 상기 어드레스 전극(A)과 평행하게 놓이고 상기 격벽(3)의 측면 및 밑면에 가시광을 내는 형광막(4)이 형성된 하판(2)으로 이루어지며, 이 상판(1)과 하판(2) 사이를 진공 배기한 후, 상판(1)과 하판(2) 사이의 방전 공간에 제논(Xe) 가스를 포함하는 2원 또는 3원의 불활성 가스로 채워지며, 또한 도 1의 (b)에서와 같이 상판(1)의 스캔 전극(Y)과 방전 유지 전극(X) 및 하판(2)의 어드레스 전극(A)이 서로 교차하는 부위에 각각의 셀이 형성되고, 컬러 이미지 표시를 위해 적색, 녹색, 청색을 내는 세 종류의 셀이 합쳐져서 하나의 화소를 이룬다. The present invention relates to a method of driving an AC PDP. First, a panel structure of a general AC PDP is shown in perspective view in FIG. 1A. As shown in the drawing, a panel of an AC-type PDP has a plurality of scan electrodes Y and discharge sustain electrodes X placed on a plate glass in parallel with each other, a top dielectric layer 8 is formed thereon, and a protective layer 9 thereon. ) Is formed on the upper plate 1, the address electrode A formed in a direction perpendicular to the scan electrode Y, and the discharge sustain electrode X, and the address electrode A with the lower plate dielectric layer 5 on the reflective layer. The lower plate 2 formed with a fluorescent film 4 having a partition 3 for separating each cell in parallel with the address electrode A and emitting visible light on side and bottom surfaces of the partition 3. After vacuum evacuating between the upper plate 1 and the lower plate 2, a binary or tertiary inert gas containing xenon (Xe) gas in the discharge space between the upper plate 1 and the lower plate 2. And the scan electrode Y, the discharge sustain electrode X and the lower plate 2 of the upper plate 1 as shown in FIG. And each of the cells formed on the portion address electrodes (A) are crossing each other, the three types of cells that the red, green and blue for a color image display combined to form one pixel.

AC형 PDP의 경우, 도 2에서와 같이 256 계조 표현을 위해 화상을 나타내는 1 TV 필드 (일반적으로 16.7ms) 동안 밝기가 각기 다른 8개의 서브 필드를 두는 것이 일반적이며, 각각의 서브 필드는 다시 초기화 기간(또는 리셋 기간), 어드레스 기간 및 방전 유지 기간으로 구성되어진다. 즉, 상기 각각의 서브 필드는 20, 21, 22 , 23, 24, 25, 26, 27에 해당하는 만큼의 방전 유지 기간의 길이를 갖고, 이들 서브 필드의 조합으로 256(=28) 계조의 표현이 가능하다.In the case of an AC PDP, it is common to have eight subfields of different brightness for one TV field (typically 16.7 ms) representing an image for 256-gradation representation as shown in FIG. 2, and each subfield is re-initialized. Period (or reset period), address period, and discharge sustain period. That is, each of the subfields has a length of discharge sustaining periods corresponding to 2 0 , 2 1 , 2 2 , 2 3 , 2 4 , 2 5 , 2 6 , 2 7 , and a combination of these subfields. 256 (= 2 8 ) gray scales can be expressed.

상기 초기화 기간은 전 셀의 벽전하 상태를 동일하게 하는 과정으로 직전 이미지의 정보를 지워주는 역할이외에 전 셀의 초기 조건을 동일하게 하여 이후의 어드레스 방전이 동일한 조건에서 일어날 수 있게끔 해주는 역할을 수행한다. 이어지는 어드레스 기간에서는 영상 신호에 따른 화상을 표시하기 위해 켜질 셀과 꺼질 셀에 대한 선택을 행하기 위해 상기 각각의 셀에서 서로 직교하는 스캔 전극(Y)과 어드레스 전극(A)사이에 방전을 일으켜서, 스캔 전극(Y)상에는 양의 벽전하를 어드레스 전극(A)상에는 음의 벽전하를 각각 형성하는 역할을 수행하며, 이어지는 방전 유지 기간에 있어서는 상기 어드레스 기간에서 켜진(ON) 셀에 대해서만 유지 방전이 지속되게끔 방전개시전압보다 낮은 방전유지전압을 스캔 전극(Y)과 방전 유지 전극(X)사이에 가해주어 상기 어드레스 기간에서 스캔 전극(Y)과 어드레스 전극(A)사이의 방전을 통해 벽전하가 형성된 셀만 유지방전이 지속되도록 한다.The initialization period is a process of equalizing the wall charge states of all cells, and in addition to erasing the information of the previous image, the initial conditions of all cells are made the same so that subsequent address discharges can occur under the same conditions. . In the subsequent address period, a discharge is caused between the scan electrode Y and the address electrode A that are orthogonal to each other in each of the cells to make a selection for a cell to be turned on and a cell to be turned off to display an image according to an image signal, Positive wall charges are formed on the scan electrode (Y) and negative wall charges are formed on the address electrode (A), respectively. In the subsequent sustain period, sustain discharge is performed only for the cells turned on in the address period. The discharge sustain voltage lower than the discharge start voltage is applied between the scan electrode (Y) and the discharge sustain electrode (X) to sustain the wall charge through the discharge between the scan electrode (Y) and the address electrode (A) in the address period. Only sustain the discharge cells.

상기 과정에 있어서 초기화 기간에 가해지는 구동 전압 파형에 의한 발광은 영상 신호와는 관계없이 전 셀에 대해 동일하게 작용하기 때문에 이미지의 배면광을 밝게 하여 PDP의 콘트라스트를 크게 저하시키는 문제점을 안고 있다. In the above process, since the light emission due to the driving voltage waveform applied to the initialization period works the same for all cells irrespective of the image signal, there is a problem of brightening the back light of the image and greatly reducing the contrast of the PDP.

상기 문제점을 해결하기 위해 종래의 기술에서는 초기화 기간 중에 도 3에서와 같이 상판(1)의 스캔 전극(Y)에 인가해주는 전압을 램프 형상으로 서서히 인가해주고, 이 때 방전 유지 전극(X)과 어드레스 전극(A)은 0V로 유지하여 스캔 전극(Y)과 방전 유지 전극(X) 및 어드레스 전극(A) 사이에 강한 방전이 아닌 미약한 방전이 일어나게 하여 배면광을 줄이면서 스캔 전극(Y)에는 음의 벽전하를 방전 유지 전극(X)과 어드레스 전극(A) 위에는 양의 벽전하를 각각 쌓이게 한다. 그 다음에는 상기와 반대로 스캔 전극(Y)에 서서히 내려가는 램프 전압을 인가하여 주고, 이 때 방전 유지 전극(X)은 양의 전압을 인가해주고 어드레스 전극(A)은 0V를 인가해주어 스캔 전극(Y)과 어드레스 전극(A)에 과도하게 쌓인 벽전하량을 미약한 방전을 통해 각각의 세 전극사이의 방전 개시되기 직전의 값으로 내리는 역할을 수행한다. 이와 같은 동작을 통해 다음에 이어지는 어드레스 기간 중의 어드레스 방전이 안정적으로 일어나기 위한 벽전하를 쌓아주는 동시에 램프 형상의 전압을 서서히 인가해줌으로써 약방전을 통한 초기화 기간중의 발광을 상당히 줄여 각 서브 필드당 초기화 기간에 발생하는 휘도가, 일례를 들어, 약 0.1 cd/m2정도가 되며 8개의 서브 필드를 사용하는 경우 흑 레벨의 휘도가 0.8 cd/m2 정도가 되어, 최고 휘도가 600 cd/m2 인 경우에 약 750:1의 비교적 높은 콘트라스트 비를 얻을 수 있었다.In order to solve the above problem, in the related art, a voltage applied to the scan electrode Y of the upper plate 1 is gradually applied in the shape of a lamp during the initialization period, and at this time, the discharge sustain electrode X and the address are applied. The electrode A is maintained at 0 V so that a weak discharge is generated between the scan electrode Y, the discharge sustain electrode X, and the address electrode A, rather than a strong discharge, thereby reducing the back light and reducing the back light. The negative wall charges are accumulated on the discharge sustaining electrode X and the address electrode A respectively. After that, a ramp voltage gradually descending to the scan electrode Y is applied to the scan electrode Y. At this time, the discharge sustain electrode X applies a positive voltage and the address electrode A applies 0V to the scan electrode Y. ) And the amount of wall charges excessively accumulated on the address electrode A is reduced to a value immediately before the discharge between the three electrodes through the weak discharge. Through this operation, the wall charges for stable address discharge in the subsequent address periods are accumulated, and the lamp-shaped voltage is gradually applied, thereby significantly reducing the light emission during the initial periods through the weak discharges. For example, the luminance generated in the period is, for example, about 0.1 cd / m 2 , and when eight subfields are used, the luminance of the black level is about 0.8 cd / m 2 , and the maximum luminance is 600 cd / m 2. In the case of a relatively high contrast ratio of about 750: 1 was obtained.

그러나 상기 초기화 기간의 상기 램프 형상의 전압을 인가하는 경우에 있어서도, 미약 방전으로 인한 발광이 주위가 밝은 경우에 있어서는 큰 문제가 되지 않지만 주위가 어두운 경우에 있어서는 눈으로 감지할 수 있는 정도의 밝기를 나타내므로, 주위가 어두운 장소에서 영상신호가 없는 어두운 화면을 나타내는 경우에 있어서는 여전히 화면 전체가 뿌옇게 들떠 보이는 결과를 초래하여 콘트라스트 비를 저하시키고 어두운 부분의 계조 표현이 명확하지 않게 되는 문제점을 가지고 있다.However, even in the case of applying the lamp-shaped voltage in the initialization period, the light emission due to the weak discharge is not a big problem when the surroundings are bright, but in the case where the surroundings are dark, the brightness that can be perceived by the eyes is dark. Therefore, in the case of displaying a dark screen having no video signal in a dark place, the whole screen still looks blurry, and the contrast ratio is lowered, and the gray scale expression of the dark part is not clear.

이 문제를 해결하고자 종래의 기술 중에 초기화 기간의 발광량을 줄이기 위해 도 4에서와 같이 초기화 기간 중 인가해주는 전압 파형에서 램프 상승부를 8개 서브 필드 중 일부 서브 필드에서 제거함으로써 발광량을 줄이는 방법이 제안되었으나 이 경우 역시, 상기 지적한 문제점을 완전히 해결하지는 못하고 있다.In order to solve this problem, in order to reduce the amount of light emitted during the initialization period, a method of reducing the amount of light emitted by removing the ramp riser from some of the eight subfields in the voltage waveform applied during the initialization period as shown in FIG. 4 has been proposed. In this case, too, the above-mentioned problems are not completely solved.

본 발명은 위와 같은 문제점을 해결하기 위한 것이며, 종래 기술의 PDP의 구동 방식과는 달리 초기화 기간동안 스캔 전극에 램프형 전압이 인가되는 동안 유지 전극의 전위를 0이 아닌 전위(Vx)로 유지함으로써 초기화 기간 동안의 방전을 어드레스 전극과 스캔 전극의 사이에서 주로 발생하도록 하여 미약 방전의 횟수를 줄이고, 그에 따라 배면광을 감소시켜 콘트라스트를 개선한 플라즈마 디스플레이 패널 구동 방법을 제공하기 위한 것이다.The present invention is to solve the above problems, and unlike the conventional driving method of the PDP, by maintaining the potential of the sustain electrode to a non-zero potential (Vx) while the lamp-type voltage is applied to the scan electrode during the initialization period Disclosed is a method of driving a plasma display panel in which a discharge during an initialization period is mainly generated between an address electrode and a scan electrode to reduce the number of weak discharges, thereby reducing back light and thereby improving contrast.

본 발명의 한 특징에 의한 플라즈마 디스플레이 패널의 구동 방법은, 영상을 표현하기 위한 다수의 셀(cell)을 가지며, 상기 각 셀은 스캔 전극(Y), 어드레스 전극(A) 및 방전 유지 전극(X)을 갖는 플라즈마 디스플레이 패널에서의 계조 표현을 위해 복수개의 서브 필드로 한 개의 프레임을 구성하고 상기 서브 필드는 다시 초기화 기간, 어드레스 기간 및 방전 유지 기간으로 구성된 AC 형 플라즈마 디스플레이 패널의 구동 방법에 있어서, 상기 서브필드 중 적어도 한 개의 서브필드에서 상기 초기화 기간에서의 초기화 작용을 위해 상기 스캔 전극(Y)에 초기화 전압이 인가될 때, 상기 유지 방전 전극(X)에는 상기 어드레스 전극(A)에 인가되는 전압 레벨보다 높은 제1 전압(Vx) 및 상기 제1 전압보다 높은 제2 전압을 순차 인가하는 단계; 및 영상 데이터에 따라 상기 셀 중 상기 방전 유지 기간 동안 방전되어야 하는 셀을 선택하기 위한 어드레스 전압을 상기 어드레스 기간 중 인가하는 단계를 포함하고, 상기 방전 유지 전극에 인가되는 상기 제1 전압과 상기 어드레스 전극에 인가되는 전압의 차는 상기 어드레스 전극과 상기 방전 유지 전극사이의 방전 개시 전압보다 낮으며, 상기 제1 전압 및 상기 제2 전압은 상기 초기화 기간내에서 연속되는 계단식 파형(stepwise wave form)을 이루는 것을 특징으로 한다.A driving method of a plasma display panel according to an aspect of the present invention includes a plurality of cells for representing an image, each cell having a scan electrode (Y), an address electrode (A), and a discharge sustain electrode (X). In the method of driving an AC plasma display panel comprising a frame composed of a plurality of subfields for gray scale representation in a plasma display panel having a) and the subfields are again configured as an initialization period, an address period, and a discharge sustain period, When an initialization voltage is applied to the scan electrode Y for the initialization operation in the initialization period in at least one of the subfields, the sustain discharge electrode X is applied to the address electrode A. Sequentially applying a first voltage (Vx) higher than a voltage level and a second voltage higher than the first voltage; And applying, during the address period, an address voltage for selecting one of the cells to be discharged during the discharge sustain period in accordance with the image data, wherein the first voltage and the address electrode are applied to the discharge sustain electrode. The difference of the voltage applied to is lower than the discharge start voltage between the address electrode and the discharge sustain electrode, wherein the first voltage and the second voltage form a continuous stepwise wave form within the initialization period. It is done.

본 발명의 다른 한 특징에 의한 플라즈마 디스플레이 패널은, 영상 데이터에 따른 계조 표현을 위해 복수개의 서브 필드로 한 개의 프레임을 구성하고 상기 서브 필드는 다시 초기화 기간, 어드레스 기간 및 방전 유지 기간으로 나누어져 구동되며, 상기 영상을 표현하기 위한 다수의 셀(cell)을 가지며, 상기 각 셀은 스캔 전극(Y), 어드레스 전극(A) 및 방전 유지 전극(X)을 갖는 플라즈마 디스플레이 패널에 있어서, 상기 서브필드 중 적어도 한 개의 서브필드에서 상기 초기화 기간에서의 초기화 작용을 위해 상기 스캔 전극(Y)에 초기화 전압이 인가될 때, 상기 유지 방전 전극(X)에는 상기 어드레스 전극(A)에 인가되는 전압 레벨보다 높은 제1 전압(Vx) 및 상기 제1 전압보다 높은 제2 전압을 순차 인가하는 수단; 및 영상 데이터에 따라 상기 셀 중 상기 방전 유지 기간 동안 방전되어야 하는 셀을 선택하기 위한 어드레스 전압을 상기 어드레스 기간 중 인가하는 수단을 포함하고, 상기 방전 유지 전극에 인가되는 상기 제1 전압과 상기 어드레스 전극에 인가되는 전압의 차는 상기 어드레스 전극과 상기 방전 유지 전극사이의 방전 개시 전압보다 낮으며, 상기 제1 전압 및 상기 제2 전압은 상기 초기화 기간내에서 연속되는 계단식 파형(stepwise wave form)을 이루는 것을 특징으로 한다.According to another aspect of the present invention, a plasma display panel includes a frame composed of a plurality of subfields for gradation representation according to image data, and the subfields are again divided into an initialization period, an address period, and a discharge sustain period. And a plurality of cells for representing the image, each cell having a scan electrode (Y), an address electrode (A), and a discharge sustain electrode (X). When an initialization voltage is applied to the scan electrode Y for the initialization operation in the initialization period in at least one of the subfields, the sustain discharge electrode X is higher than the voltage level applied to the address electrode A. FIG. Means for sequentially applying a high first voltage (Vx) and a second voltage higher than the first voltage; And means for applying, during the address period, an address voltage for selecting a cell to be discharged during the discharge sustain period in accordance with the image data, wherein the first voltage and the address electrode are applied to the discharge sustain electrode. The difference of the voltage applied to is lower than the discharge start voltage between the address electrode and the discharge sustain electrode, wherein the first voltage and the second voltage form a continuous stepwise wave form within the initialization period. It is done.

바람직하게는 상기 스캔 전극(Y)에 인가하는 초기화 전압 파형은 램프 형상의 파형이다.Preferably, the initialization voltage waveform applied to the scan electrode Y is a waveform of a ramp shape.

바람직하게는 상기 방전 유지 전극(X)에 인가하는 상기 제1 전압(Vx)은 하나 이상의 레벨로 제어 가능한 전압이다.Preferably, the first voltage Vx applied to the discharge sustaining electrode X is a voltage that can be controlled to one or more levels.

바람직하게는 상기 방법은 상기 초기화 전압을 인가하기 이전의 상기 연속하는 두 서브 필드 사이의 휴지기간(dead period)에 있어서도 상기 방전 유지 전극(X)에 양의 극성을 가지는 전압을 인가하는 단계를 더 포함한다.Advantageously, the method further comprises applying a positive polarity voltage to said discharge sustaining electrode (X) even in a dead period between said two successive subfields prior to applying said initialization voltage. Include.

바람직하게는 상기 방법은 상기 서브 필드의 마지막에 소거 펄스를 인가하는 단계를 더 포함하며, 여기서, 상기 소거 펄스는 상기 스캔 전극(Y) 또는 상기 방전 유지 전극(X)에 인가된다.Advantageously, the method further comprises applying an erase pulse at the end of said subfield, wherein said erase pulse is applied to said scan electrode (Y) or said discharge sustain electrode (X).

이하에서는 첨부된 도면을 참조하여 본 발명의 바람직한 실시예에 대해 상세히 설명한다. 우선 각 도면의 구성요소들에 참조 부호를 부가함에 있어서, 동일한 구성요소들에 한해서는 비록 다른 도면상에 표시되더라도 가능한 한 동일한 부호로 표기되었음에 유의하여야 한다.Hereinafter, with reference to the accompanying drawings will be described in detail a preferred embodiment of the present invention. First, in adding reference numerals to the components of each drawing, it should be noted that the same reference numerals are denoted by the same reference numerals as much as possible even if displayed on the other drawings.

본 발명에서는 상기 초기화 기간에 있어서 상기 램프 리셋을 사용하는 경우에 있어 야기되는 문제점을 해결하고, 효과적으로 콘트라스트를 개선함과 동시에 동작 마진의 감소를 가져오지 않는 기술을 제시하고자 한다.The present invention aims to solve the problems caused when the lamp reset is used in the initialization period, and to provide a technique that effectively improves contrast and does not bring about a reduction in operating margin.

이를 위해, 초기화 기간에 있어서 스캔 전극(Y)과 방전 유지 전극(X) 사이의 램프 펄스를 인가하는 방식을 도 7에서와 같이 스캔 전극(Y)에 램프 형상의 전압이 인가되는 동안 방전 유지 전극(X)에 특정 레벨(Vx)의 전압을 인가해줌으로써, 스캔 전극(Y)과 방전 유지 전극(X)사이의 미약 방전과 스캔 전극(Y)과 어드레스 전극(A)과의 미약 방전이 함께 일어나던 종래 기술의 경우와 달리, 스캔 전극(Y)과 방전 유지 전극(X) 사이의 미약 방전을 상당 부분 억제하고 스캔 전극(Y)과 어드레스 전극(A)과의 미약 방전을 주도적으로 유도한다. 이로써 종래 기술의 경우에 비해 전체 미약 방전의 횟수를 상당히 감소시키고, 그럼에도 불구하고 스캔 전극(Y)과 어드레스 전극(A)사이의 벽전하 형성은 그대로 유지할 수 있어, 이어지는 어드레스 기간에 있어서의 스캔 전극(Y)과 어드레스 전극(A)사이의 어드레스 방전을 종래와 같은 정도로 일으켜 동작 마진의 감소없이 콘트라스트를 개선할 수 있다.To this end, the method of applying the lamp pulse between the scan electrode (Y) and the discharge sustain electrode (X) in the initialization period, while the discharge sustain electrode while the lamp-shaped voltage is applied to the scan electrode (Y) as shown in FIG. By applying a voltage of a specific level (Vx) to (X), the weak discharge between the scan electrode (Y) and the discharge sustain electrode (X) and the weak discharge between the scan electrode (Y) and the address electrode (A) come together. Unlike in the case of the prior art that has occurred, the weak discharge between the scan electrode Y and the discharge sustain electrode X is largely suppressed, and the weak discharge between the scan electrode Y and the address electrode A is dominantly induced. . This significantly reduces the number of total weak discharges compared with the prior art, and nevertheless, wall charge formation between the scan electrode Y and the address electrode A can be maintained as it is, and the scan electrode in the subsequent address period is maintained. The address discharge between (Y) and the address electrode A can be generated to the same extent as before, and the contrast can be improved without reducing the operation margin.

도 5a에서는 종래 기술의 구동 파형을 사용한 경우 많은 미약 방전이 발생함을 나타내는 도면이다. 도면에서 수평축은 시간을 나타내며, 좌측의 수직축은 인가 전압을 나타내며, 우측의 수직축은 방전 전류를 나타낸다. 도 3에서 나타낸 초기화 기간동안의 스캔 전극(Y), 유지 전극(X) 및 어드레스 전극(A)에 인가되는 파형이 상기 도 5a의 상단에 중첩되어 각각 도시되어 있으며 도면에서 나타낸 바와 같이 스캔 전극(Y)에 램프형 전압이 인가되는 동안 전압의 상승부와 하강부에서 다수의 미약 방전이 발생함을 알 수 있고 그 결과 다수의 방전 전류의 피크(peak)들이 나타나고 있다. 반면에 도 5b는 본 발명의 한 실시예에 따른 구동 파형을 사용한 경우이며, 이때 방전 전류의 피크가 나타나는 빈도가 현저히 감소하여 미약 방전의 발생 횟수가 감소하였음을 알 수 있다. 또한 본 발명의 기술에서는 도 5b에서와 같이 초기화 기간 중에 약방전이 일어나지 않는 기간이 상당부분 존재하므로 리셋 펄스 폭을 조절하여 이 기간을 줄일 수가 있어서 초기화 기간의 감소에도 크게 기여할 수 있다.5A is a view showing that a lot of weak discharges occur when the driving waveform of the prior art is used. In the figure, the horizontal axis represents time, the vertical axis on the left represents the applied voltage, and the vertical axis on the right represents the discharge current. Waveforms applied to the scan electrode (Y), sustain electrode (X) and address electrode (A) during the initialization period shown in FIG. 3 are respectively superimposed on the top of FIG. 5A and shown in FIG. It can be seen that a number of weak discharges are generated at the rising and falling portions of the voltage while the ramp type voltage is applied to Y), and as a result, peaks of the plurality of discharge currents appear. On the other hand, Figure 5b is a case of using the driving waveform according to an embodiment of the present invention, it can be seen that the frequency of the peak of the discharge current is significantly reduced, the number of occurrence of the weak discharge is reduced. In addition, in the technique of the present invention, since a period in which the weak discharge does not occur during the initialization period exists as shown in FIG. 5B, the period can be reduced by adjusting the reset pulse width, thereby greatly contributing to the reduction of the initialization period.

특히 일반적인 3전극 면 방전형 PDP의 구조를 고려하면 스캔 전극(Y)과 방전 유지 전극(X) 사이의 방전은 발광이 그대로 전면 기판을 통해 나오게 되는 대신에 스캔 전극(Y)과 어드레스 전극(A) 사이의 미약 방전은 스캔 전극(Y)상의 불투명한 버스 전극에 의해 상당부분 차단되므로 거의 눈으로 감지가 되지 않을 정도로 적게 된다. 따라서, 본 발명의 구동 기술을 적용할 경우에는 스캔 전극(Y)과 방전 유지 전극(X) 사이의 방전이 차단되어 더 개선된 흑 휘도 레벨을 얻을 수 있다. 도 6에서는 종래 기술의 경우와 본 발명에 의한 흑 휘도 레벨을 비교하여 나타내었다. 종래 기술의 경우, 도 4에 나타내고 또한 위에서 기술한 바와 같이, 필드 당 램프형 초기화 펄스의 수를 줄여 흑 휘도 레벨을 개선하는 방법을 사용하고 있으나 이 경우 얻을 수 있는 최저 흑 휘도 레벨(0.1cd/m2)보다 본 발명의 구동 기술을 적용한 경우 더 낮은 흑 휘도 레벨( < 0.04cd/m2)을 얻을 수 있어 주위가 어두운 경우에 있어서도 확실한 흑색의 화면을 재현 할 수 있다. 또한, 본 발명에 의하면 유지 전극에 인가하는 전압(Vx)의 레벨을 조절할 경우 도 6과 같이 흑 휘도 레벨이 변화함이 관측되었다.In particular, considering the structure of a general three-electrode surface discharge type PDP, the discharge between the scan electrode (Y) and the discharge sustain electrode (X) does not emit light through the front substrate. Instead, the scan electrode (Y) and the address electrode (A) The weak discharge between the?) Is largely blocked by the opaque bus electrode on the scan electrode (Y), so that it is hardly noticeable. Therefore, when the driving technique of the present invention is applied, the discharge between the scan electrode Y and the discharge sustain electrode X is cut off to obtain a further improved black luminance level. In FIG. 6, the black luminance level according to the present invention is compared with that of the related art. In the prior art, as shown in FIG. 4 and described above, a method of improving the black luminance level by reducing the number of lamp-type initialization pulses per field is used, but in this case, the lowest black luminance level (0.1 cd / When the driving technique of the present invention is applied to m 2 ), a lower black luminance level (<0.04 cd / m 2 ) can be obtained, so that a reliable black screen can be reproduced even in a dark environment. In addition, according to the present invention, it was observed that the black luminance level changes as shown in FIG. 6 when the level of the voltage Vx applied to the sustain electrode is adjusted.

이하에서는 본 발명의 구동 기술의 작동에 대해 도면을 참조하여 상세히 설명하고자 한다. Hereinafter, the operation of the driving technique of the present invention will be described in detail with reference to the drawings.

먼저 초기화 기간에 인가해주는 리셋 펄스의 역할은 앞서 설명하였듯이, 앞선 이미지의 소거 작용을 하며, 그 뿐만 아니라 이어지는 어드레스 기간의 방전에 도움이 되는 벽전하를 생성해주는 역할을 수행한다. 어드레스 기간에 스캔 전극(Y)과 어드레스 전극(A)간의 방전 개시 전압을 Vfy_a라 두고, 어드레스 기간 중에 스캔 전극(Y)에 인가하는 전압을 제로(0V)로 하고 어드레스 전극(A)에 인가하는 전압을 Va라 하면, 어드레스 기간에 있어 켜고자 하는 셀에 대해 어드레스 방전을 안정적으로 일으킬 수 있도록 하기 위해서는, 리셋 기간의 리셋 펄스로 인해 형성해 주어야 하는 벽전하에 의한 벽전압(Vwy_a)은 아래의 수학식을 만족하여야만 한다. First, the role of the reset pulse applied to the initializing period, as described above, serves to erase the previous image, as well as to generate wall charges to help discharge of the subsequent address period. The discharge start voltage between the scan electrode Y and the address electrode A is Vfy_a in the address period, and the voltage applied to the scan electrode Y during the address period is zero (0V) and applied to the address electrode A. If the voltage is Va, the wall voltage Vwy_a due to wall charge, which must be formed due to the reset pulse in the reset period, in order to be able to stably generate the address discharge for the cell to be turned on in the address period, The expression must be satisfied.

Va + Vwy_a > Vfy_aVa + Vwy_a> Vfy_a

리셋 펄스를 통하여 이 벽전압(Vwy_a)을 생성해 주기 위해서는 초기화 기간 중에 스캔 전극(Y)과 어드레스 전극(A)사이에 방전을 일으켜 벽전하를 생성시켜 주어야 한다. 즉 초기화 기간의 미약 방전에서는 스캔 전극(Y)과 어드레스 전극(A) 사이의 방전이 중요하며, 스캔 전극(Y)과 방전 유지 전극(X)사이의 방전은 상대적으로 크게 중요하지 않다. 이에 주목하여 본 발명에서는 어드레스 방전에 필요한 벽전하 형성에 상대적으로 중요하지 않는 스캔 전극(Y)과 방전 유지 전극(X)사이의 방전을 최대한 억제하여 이로부터 발생되는 발광을 감소시켜 종래 기술에 비하여 획기적으로 개선된 흑 레벨의 휘도를 얻을 수 있다.In order to generate the wall voltage Vwy_a through the reset pulse, a discharge must be generated between the scan electrode Y and the address electrode A during the initialization period to generate the wall charge. That is, in the weak discharge in the initialization period, the discharge between the scan electrode Y and the address electrode A is important, and the discharge between the scan electrode Y and the discharge sustain electrode X is relatively insignificant. In this regard, the present invention suppresses the discharge between the scan electrode (Y) and the discharge sustain electrode (X), which is relatively insignificant for the formation of the wall charge required for the address discharge, to reduce the light emission generated therefrom. Significantly improved black level luminance can be obtained.

본 발명의 구동 기술의 구체적인 실시 예인 도 7에서와 같이, 초기화 시간 중에 스캔 전극(Y)에는 종래 기술과 동일하게 램프 펄스를 인가하면서 방전 유지 전극(X)에 인가해주는 전압을 어드레스 전극(A)에 인가해주는 전압보다 높게 인가해주어 종래의 기술에 비하여 스캔 전극(Y)과 방전 유지 전극(X)사이의 미약 방전을 상당 부분 억제하고 스캔 전극(Y)과 어드레스 전극(A)과의 방전을 주도적으로 유도하여 종래 기술의 경우보다 미약 방전의 횟수가 상당히 감소하게 된다. 또한 스캔 전극(Y)과 방전 유지 전극(X)과의 방전은 발광이 그대로 전면 기판을 통해 나오는 대신에 스캔 전극(Y)과 어드레스 전극(A)과의 미약 방전은 스캔 전극(Y)상의 버스 전극에 의해 상당부분 차단되는 점을 활용하여 종래의 기술보다 획기적으로 높은 콘트라스트 비를 얻을 수 있는 것이다. As shown in FIG. 7, which is a specific embodiment of the driving technique of the present invention, a voltage applied to the discharge sustain electrode X while applying a lamp pulse to the scan electrode Y during the initialization time in the same manner as in the related art. By applying a voltage higher than that applied to the conventional technology, the weak discharge between the scan electrode (Y) and the discharge sustain electrode (X) is substantially suppressed, and the discharge between the scan electrode (Y) and the address electrode (A) is dominant. The number of weak discharges is significantly reduced than in the case of the prior art. In addition, the discharge between the scan electrode (Y) and the discharge sustain electrode (X) does not emit light through the front substrate as it is, but the weak discharge between the scan electrode (Y) and the address electrode (A) is performed by the bus on the scan electrode (Y). It is possible to obtain a significantly higher contrast ratio than the prior art by utilizing the fact that it is substantially blocked by the electrode.

도 8은 본 발명의 구동 파형 인가 시의 동작 특성을 이해하고자 벽전하의 거동을 살펴본 것으로 이전 서브 필드에서 켜져 있던(ON) 셀과 꺼져 있던(OFF) 셀로 나누어 설명하고자 한다. 도 8의 (a), (b), (c), (d) 및 (e)는 도 7에서의 구동 파형에서 (a), (b), (c), (d) 및 (e)로 표시된 시점에서의 벽전하의 상태를 각각 나타낸다. FIG. 8 illustrates the behavior of the wall charges in order to understand the operation characteristics when the driving waveform is applied according to the present invention, and will be described by dividing the cell into an ON cell and an OFF cell in a previous subfield. (A), (b), (c), (d) and (e) of FIGS. 8A to (A), (b), (c), (d) and (e) in the driving waveforms of FIG. The state of the wall charges at the indicated time points is shown.

먼저, 이전 서브 필드에서 켜져 있던(ON) 셀의 경우, 방전 유지 펄스의 마지막 부분에서 유지 전극에 소거 펄스를 인가하기 직전의 벽전하 형태를 도 8 (a)에 나타내었다. 교번하는 유지 방전에 의해 스캔 전극(Y)과 방전 유지 전극(X) 중의 높은 전압이 인가되는 전극 상에는 음의 전하가 축적되고 낮은 전압(예를 들어 0V)이 인가되는 전극 상에는 양의 전하가 각각 축적되며, 낮은 전압(예를 들어 0V)인 어드레스 전극(A) 상에는 약간의 양의 벽전하가 형성되어 있다. 다음으로 방전 유지 전극(X)에 인가되는 소거 펄스로 약방전을 통해 도8 (b)와 같이 스캔 전극(Y)과 방전 유지 전극(X)사이의 벽전하가 조금 지워진다. First, in the case of the cell that was ON in the previous subfield, the wall charge form immediately before applying the erase pulse to the sustain electrode at the end of the discharge sustain pulse is shown in FIG. Negative charges accumulate on the electrodes to which the high voltages of the scan electrode Y and the discharge sustain electrode X are applied by alternating sustain discharges, and positive charges are applied to the electrodes to which the low voltages (for example, 0 V) are applied. A small amount of wall charges is formed on the address electrode A which is accumulated and has a low voltage (for example, 0V). Next, the wall charge between the scan electrode Y and the discharge sustain electrode X is slightly erased as shown in FIG. 8B through the weak discharge by the erase pulse applied to the discharge sustain electrode X. FIG.

이어지는 초기화 기간에는 리셋 펄스에 의해 스캔 전극(Y)과 어드레스 전극(A)사이의 약방전이 발생하여 도 8 (c) 와 같이 스캔 전극(Y)상에는 음의 전하가, 어드레스 전극(A)상에는 양의 전하가 각각 축적된다. 이 때, 스캔 전극(Y)과 방전 유지 전극(X)사이에는 종래 기술과 달리 유지전극에 양의 전압(Vx)을 인가해 줌에 따라 두 전극사이의 전압은 방전 개시 전압을 넘지 못해 방전이 일어나지 않는다.In the subsequent initialization period, a weak discharge is generated between the scan electrode Y and the address electrode A by the reset pulse. As shown in FIG. 8C, negative charges are generated on the scan electrode Y and on the address electrode A. Positive charges accumulate respectively. At this time, a positive voltage (Vx) is applied between the scan electrode (Y) and the discharge sustain electrode (X), unlike in the prior art, so that the voltage between the two electrodes does not exceed the discharge start voltage and discharge occurs. Does not happen.

어드레스 기간에서는 어드레스 전극(A)에 인가하는 전압과 이전의 초기화 기간에 형성된 벽전하로 인해 스캔 전극(Y)과 어드레스 전극(A)사이에 어드레스 방전이 일어나고, 도 8 (d)와 같이 스캔 전극(Y)상에는 양의 전하가 어드레스 전극(A)상에는 음의 전하가 각각 축적된다. 이 때 방전 유지 전극(X) 위에는 양의 전압이 인가되고 있어 방전 공간의 음의 전하가 당겨와 쌓이게 된다.In the address period, an address discharge occurs between the scan electrode Y and the address electrode A due to the voltage applied to the address electrode A and the wall charges formed in the previous initialization period. As shown in FIG. Positive charges are accumulated on (Y) and negative charges are respectively stored on the address electrode A. FIG. At this time, a positive voltage is applied to the discharge sustain electrode X, and negative charges in the discharge space are pulled and accumulated.

방전 유지 기간에서는 스캔 전극(Y)에 양의 전압이 인가되어 어드레스 기간에 형성된 양의 벽전하와 중첩되어 스캔 전극(Y)과 방전 유지 전극(X)사이의 전압이 방전 개시 전압을 넘어서서 유지 방전이 일어난다. 이 방전을 통해 도 8 (e)와 같이 각각의 전극상에 축적되는 벽전하의 극성이 바뀌고 이와 같은 과정이 방전 유지 기간 내에 일정 기간 동안 지속되어 원하는 계조 표현이 가능하다.In the discharge sustain period, a positive voltage is applied to the scan electrode Y to overlap the positive wall charges formed in the address period so that the voltage between the scan electrode Y and the discharge sustain electrode X exceeds the discharge start voltage and sustain discharge. This happens. Through this discharge, the polarity of the wall charges accumulated on the respective electrodes is changed as shown in FIG. 8 (e), and this process is continued for a certain period within the discharge sustain period, thereby enabling desired gray scale expression.

이전 서브 필드에서 꺼져 있던(OFF) 셀의 경우에 있어서도 도 8 (a), (b)와 같이 방전 유지 기간 동안에는 이전에 소거 방전에 의해 형성된 벽전하가 그대로 유지가 되고, 비로소 초기화 기간의 리셋 펄스에 의해 도 8 (c) 와 같이 벽전하가 형성되어 이전 서브 필드에서 켜져 있던 셀이나 꺼져 있던(OFF) 셀의 구분 없이 전 셀에 대해 동일한 벽전하 상태를 형성할 수 있다. 이어지는 어드레스 기간과 방전 유지 기간의 동작 특성은 앞서 설명한 것과 동일하다.Also in the case of the cell that was turned off in the previous subfield, the wall charges previously formed by the erasing discharge are maintained as they are during the discharge sustaining period as shown in FIGS. 8A and 8B. As shown in FIG. 8 (c), wall charges are formed to form the same wall charge state for all cells without distinguishing between cells that are turned on in the previous subfield or cells that are turned off. The operation characteristics of the following address period and discharge sustain period are the same as described above.

상기 동작 특성에서 알 수 있듯이 초기화 기간중의 약방전이 스캔 전극(Y)과 어드레스 전극(A)사이에서만 일어나므로 약방전의 횟수가 종래 기술에 비하여 상당히 감소하여 초기화 기간에 의한 흑 레벨 휘도를 획기적으로 감소시켜 종래 기술에 비하여 뛰어난 콘트라스트 비를 얻을 수 있다.As can be seen from the above operating characteristics, since the weak discharge during the initialization period occurs only between the scan electrode Y and the address electrode A, the number of the weak discharges is considerably reduced compared to the prior art, thereby dramatically reducing the black level luminance due to the initialization period. By reducing it, a contrast ratio superior to the prior art can be obtained.

또한 도 7에서와 같이 상기 초기화 기간에 방전 유지 전극(X)에 인가해주는 전압의 레벨을 적어도 한가지 이상의 전압 값으로 바꾸어 인가할 수 있도록 함으로써 램프 상승 기간중의 미약 방전의 횟수를 임의로 제어하는 것이 가능하고 이에 따라 벽전하의 조정이 용이해져서 콘트라스트 비의 조정과 함께 전압 마진을 확대시키기 위한 용도로 활용할 수도 있다.In addition, as shown in FIG. 7, the number of weak discharges during the ramp up period may be arbitrarily controlled by changing the level of the voltage applied to the discharge sustain electrode X to at least one voltage value in the initialization period. As a result, the wall charges can be easily adjusted and used for the purpose of increasing the voltage margin together with the adjustment of the contrast ratio.

또한 본 발명의 다른 실시 예로 도 9에서와 같이 1 TV 필드의 첫번째 서브 필드는 기존과 동일하게 방전 유지 전극(X)에 인가해주는 전압을 0V로 하고, 다른 서브 필드는 본 발명의 기술과 같이 양의 값을 가지는 전압을 인가해주도록 구성할 수도 있다. 이 경우, 첫번째 서브 필드에 있어서의 초기화 기간에 스캔 전극(Y)과 어드레스 전극(A)간의 방전과 더불어 스캔 전극(Y)과 방전 유지 전극(X)간의 방전도 함께 유도함으로써 패널의 균일성이 나쁜 경우에 야기될 수도 있는 서로 다른 TV 필드간의 상호 간섭을 램프 파형의 소거 작용을 통해 확실하게 제거할 수 있는 장점이 있다.In another embodiment of the present invention, as shown in FIG. 9, the first subfield of one TV field has a voltage applied to the discharge sustaining electrode X as 0V, and the other subfields are positive as in the technique of the present invention. It can also be configured to apply a voltage having a value of. In this case, the uniformity of the panel is induced by inducing the discharge between the scan electrode Y and the discharge sustain electrode X together with the discharge between the scan electrode Y and the address electrode A in the initialization period in the first subfield. There is an advantage in that mutual interference between different TV fields, which may be caused in bad cases, can be reliably eliminated through the erasing action of the ramp waveform.

또한 본 발명의 또 다른 실시 예로 도 10에서 서로 다른 서브 필드 사이의 휴지기간(dead period)(D)에도 양의 전압을 인가하는 것을 나타내었다. 일반적으로 각각의 서브 필드사이에는 휴지기간(D)이 존재하고 이 휴지기간(D)이 길수록 벽전하의 유실이 발생하여 본 발명에서와 같이 초기화 기간에 스캔 전극(Y)과 방전 유지 전극(X)사이에 약방전을 행하지 않는 경우에 있어서는 휴지기간(D)에 벽전하 유실이 있는 경우, 어드레스 방전이 일어나는 경우에 있어서도 방전 유지 방전으로 제대로 옮아가지 않는 경우가 발생할 수 있어 이의 개선을 위해 도 10에서와 같이 휴지기간(D)에도 방전 유지 전극(X)에 양의 전압을 인가하여 벽전하의 유실을 방지할 수 있다.In another embodiment of the present invention, FIG. 10 shows that a positive voltage is applied to a dead period D between different subfields. In general, there is a rest period D between each subfield, and the longer the rest period D, the greater the loss of wall charge. Thus, as in the present invention, the scan electrode Y and the discharge sustain electrode X are initialized. In the case where the weak discharge is not performed, the wall charge is lost during the rest period D, and even when the address discharge occurs, the discharge may not be properly transferred to the sustain discharge discharge. As shown in FIG. 2, a positive voltage may be applied to the discharge sustaining electrode X even during the rest period D to prevent loss of wall charges.

또한 본 발명의 또 다른 실시 예로 도 11에서와 같이 서브 필드의 마지막에 소거 펄스(E)를 인가함에 있어 소거 펄스(E)를 스캔 전극(Y) 또는 방전 유지 전극(X)에 인가하는 것을 나타낸다. 소거 방전은 스캔 전극(Y)과 방전 유지 전극(X)사이의 벽전하를 소거하는 것으로 두 전극 중 어느 전극에 인가하더라도 동작상 큰 차이점이 없다.In another embodiment of the present invention, as shown in FIG. 11, the erase pulse E is applied to the scan electrode Y or the discharge sustain electrode X when the erase pulse E is applied to the end of the subfield. . The erase discharge erases wall charges between the scan electrode Y and the discharge sustain electrode X, and there is no significant difference in operation regardless of which one of the two electrodes is applied.

이와 같이, 본 발명의 상세한 설명에서는 구체적인 실시 형태에 관해 설명하였으나, 이는 단지 예시적인 것이며 본 발명의 기술적 사상의 범주에서 벗어나지 않는 한도 내에서 여러 가지 변형이 가능함은 물론이다. 예를 들어, 초기화 기간 동안에 유지 전극에 일정한 레벨(Vx)의 전압을 인가하는 대신에 전압 값이 시간에 따라 변화하는 전압을 인가할 수도 있으며, 이 경우에도 초기화 기간 동안 유지 전극과 스캔 전극 사이의 방전을 억제하여 스캔 전극과 어드레스 전극 사이에 주로 방전이 일어나게 하는 본 발명의 기술적 사상을 이용하는 한 본 발명의 범위 내에 있다고 보아야 할 것이다. 또한, 상기 실시예와는 달리 초기화 기간을 소정의 구간으로 더 나누어 상기 스캔 전극에 램프 파형이 인가되는 동안에 유지 전극에 다수 개의 펄스 형태의 전압이 인가되도록 변형할 수도 있을 것이며 이 경우도 초기화 기간 동안 유지 전극과 스캔 전극 사이의 방전을 억제하여 스캔 전극과 어드레스 전극 사이에 주로 방전이 일어나게 하는 본 발명의 기술적 사상을 이용하는 한 본 발명의 범위 내에 있다고 보아야 할 것이다. 또한, 초기화 기간 중 스캔 전극에 램프 파형이 인가되지 않고 다른 변형된 파형이나 단순 펄스가 인가되는 경우라도, 초기화 기간 동안에 유지 전극과 스캔 전극 사이의 방전을 억제하여 스캔 전극과 어드레스 전극 사이에 주로 방전이 일어나게 하는 본 발명의 기술적 사상을 이용하는 한 역시 본 발명의 범위 내에 있다고 보아야 할 것이다. 이와 같이 다양한 변형이 존재하므로 본 발명에 개시된 내용과 동일한 기능을 하는 한 균등 수단으로 볼 수 있음이 자명하다. As described above, specific embodiments have been described in the detailed description of the present invention, but these are merely exemplary and various modifications are possible without departing from the scope of the technical idea of the present invention. For example, instead of applying a constant level (Vx) of voltage to the sustain electrode during the initialization period, a voltage whose voltage value changes with time may be applied, and in this case, even between the sustain electrode and the scan electrode during the initialization period. It should be considered that the present invention is within the scope of the present invention as long as it uses the technical idea of the present invention that suppresses discharge and causes mainly discharge between the scan electrode and the address electrode. In addition, unlike the above embodiment, the initialization period may be further divided into predetermined sections so that a plurality of pulse-type voltages may be applied to the sustain electrode while the ramp waveform is applied to the scan electrode. It should be considered that the present invention is within the scope of the present invention as long as it uses the technical idea of the present invention to suppress the discharge between the sustain electrode and the scan electrode to cause the discharge mainly between the scan electrode and the address electrode. In addition, even when the ramp waveform is not applied to the scan electrode during the initialization period and other modified waveforms or simple pulses are applied, the discharge between the sustain electrode and the scan electrode is suppressed during the initialization period, thereby mainly discharging between the scan electrode and the address electrode. As long as it uses the technical spirit of the present invention to make this happen, it should be considered to be within the scope of the present invention. As such various modifications exist, it is obvious that the present invention can be regarded as an equal means as long as the same function as the contents disclosed in the present invention.

그러므로, 본 발명의 범위는 설명된 실시 형태에 국한되어 정해져서는 안되며 후술하는 특허청구범위 뿐만 아니라 이 특허청구범위와 균등한 것들에 의해 정해져야 한다.Therefore, the scope of the present invention should not be limited to the described embodiments, but should be defined not only by the claims below, but also by the equivalents of the claims.

본 발명의 플라즈마 디스플레이 패널의 구동 방법을 적용함으로써 콘트라스트 비를 획기적으로 개선하는 것이 가능하고 암부의 계조 표현 범위를 확대하는 것이 가능하다.By applying the driving method of the plasma display panel of the present invention, it is possible to remarkably improve the contrast ratio and to expand the gray scale expression range of the dark portion.

도 1a 및 도 1b는 본 발명에 적용되는 AC형 플라즈마 디스플레이 패널(PDP)의 구조 및 전극 배치를 예시한 도면이다.1A and 1B illustrate a structure and an electrode arrangement of an AC plasma display panel (PDP) applied to the present invention.

도 2는 AC형 PDP의 구동 파형의 시분할도의 예시이다.2 is an illustration of a time division diagram of a drive waveform of an AC PDP.

도 3은 종래 기술의 구동 파형의 한 예이다.3 is an example of a drive waveform of the prior art.

도 4는 종래 기술의 구동 파형의 다른 한 예이다.4 is another example of a prior art drive waveform.

도 5a는 종래 기술의 구동 파형에 의한 많은 미약 방전 횟수를 나타내는 도면이다.5A is a diagram showing a large number of weak discharges due to the prior art drive waveforms.

도 5b는 본 발명의 구동 파형에 의한 미약 방전 횟수 감소를 보여주는 도면이다.5B is a view showing the number of weak discharges by the driving waveform of the present invention.

도 6은 본 발명의 구동 파형에 의한 흑 레벨 휘도의 감소를 보여주는 실험 결과이다. 6 is an experimental result showing the reduction of the black level luminance by the drive waveform of the present invention.

도 7은 본 발명의 구동 파형을 나타내는 한 실시 예이다.7 is a diagram illustrating a driving waveform of the present invention.

도 8은 본 발명의 동작 특성과 관련된 벽전하의 거동을 나타낸다.8 shows the behavior of wall charges associated with the operating characteristics of the present invention.

도 9는 본 발명의 구동 파형을 나타내는 다른 한 실시 예이다.9 is another embodiment illustrating a driving waveform of the present invention.

도 10은 본 발명의 구동 파형을 나타내는 또 다른 한 실시 예이다. 10 is yet another embodiment illustrating a driving waveform of the present invention.

도 11은 본 발명의 구동 파형을 나타내는 또 다른 한 실시 예이다.11 is yet another embodiment illustrating a driving waveform of the present invention.

<도면의 주요 부분에 대한 부호의 설명><Explanation of symbols for the main parts of the drawings>

1 : 상판 8 : 상판 유전층1: top plate 8: top dielectric layer

2 : 하판 9 : 보호층2: lower plate 9: protective layer

3 : 격벽 4 : 형광막3: bulkhead 4: fluorescent film

5 : 하판 유전층 Y : 스캔 전극5: lower dielectric layer Y: scan electrode

X : 방전 유지 전극 A : 어드레스 전극X: discharge sustain electrode A: address electrode

Claims (7)

영상을 표현하기 위한 다수의 셀(cell)을 가지며, 상기 각 셀은 스캔 전극(Y), 어드레스 전극(A) 및 방전 유지 전극(X)을 갖는 플라즈마 디스플레이 패널에서의 계조 표현을 위해 복수개의 서브 필드로 한 개의 프레임을 구성하고 상기 서브 필드는 다시 초기화 기간, 어드레스 기간 및 방전 유지 기간으로 구성된 AC 형 플라즈마 디스플레이 패널의 구동 방법에 있어서,A plurality of cells are provided for representing an image, and each cell includes a plurality of subs for gradation representation in a plasma display panel having a scan electrode (Y), an address electrode (A), and a discharge sustain electrode (X). In the driving method of an AC plasma display panel comprising one frame composed of a field, and the subfield is composed of an initialization period, an address period, and a discharge sustain period. 상기 서브필드 중 적어도 한 개의 서브필드에서 상기 초기화 기간에서의 초기화 작용을 위해 상기 스캔 전극(Y)에 초기화 전압이 인가될 때, 상기 유지 방전 전극(X)에는 상기 어드레스 전극(A)에 인가되는 전압 레벨보다 높은 제1 전압(Vx) 및 상기 제1 전압보다 높은 제2 전압을 순차 인가하는 단계; 및When an initialization voltage is applied to the scan electrode Y for the initialization operation in the initialization period in at least one of the subfields, the sustain discharge electrode X is applied to the address electrode A. Sequentially applying a first voltage (Vx) higher than a voltage level and a second voltage higher than the first voltage; And 영상 데이터에 따라 상기 셀 중 상기 방전 유지 기간 동안 방전되어야 하는 셀을 선택하기 위한 어드레스 전압을 상기 어드레스 기간 중 인가하는 단계를 포함하고,Applying an address voltage during the address period to select one of the cells to be discharged during the discharge sustain period according to the image data; 상기 방전 유지 전극에 인가되는 상기 제1 전압과 상기 어드레스 전극에 인가되는 전압의 차는 상기 어드레스 전극과 상기 방전 유지 전극사이의 방전 개시 전압보다 낮으며, 상기 제1 전압 및 상기 제2 전압은 상기 초기화 기간내에서 연속되는 계단식 파형(stepwise wave form)을 이루는 것을 특징으로 하는 플라즈마 디스플레이 패널의 구동 방법.The difference between the first voltage applied to the discharge sustain electrode and the voltage applied to the address electrode is lower than a discharge start voltage between the address electrode and the discharge sustain electrode, and the first voltage and the second voltage are initialized. A method of driving a plasma display panel, characterized by forming a continuous stepwise wave form within a period. 제 1항에 있어서The method of claim 1 상기 스캔 전극(Y)에 인가하는 초기화 전압 파형은 램프 형상의 파형인 플라즈마 디스플레이 패널의 구동 방법.An initialization voltage waveform applied to the scan electrode (Y) is a waveform of a ramp shape. 제 1항 또는 제 2항에 있어서The method according to claim 1 or 2 상기 방전 유지 전극(X)에 인가하는 상기 제1 전압(Vx)은 하나 이상의 레벨로 제어 가능한 전압인 플라즈마 디스플레이 패널의 구동 방법.And the first voltage (Vx) applied to the discharge sustain electrode (X) is a voltage that can be controlled to one or more levels. 제 1항 또는 제 2항에 있어서The method according to claim 1 or 2 상기 초기화 전압을 인가하기 이전의 상기 연속하는 두 서브 필드 사이의 휴지기간(dead period)에 있어서도 상기 방전 유지 전극(X)에 양의 극성을 가지는 전압을 인가하는 단계를 더 포함하는 플라즈마 디스플레이 패널의 구동 방법.And applying a voltage having a positive polarity to the discharge sustain electrode X even in a dead period between the two consecutive subfields before applying the initialization voltage. Driving method. 제 1항 또는 제 2항에 있어서The method according to claim 1 or 2 상기 서브 필드의 마지막에 소거 펄스를 인가하는 단계를 더 포함하며,Applying an erase pulse to the end of the subfield; 여기서, 상기 소거 펄스는 상기 스캔 전극(Y) 또는 상기 방전 유지 전극(X)에 인가하는 플라즈마 디스플레이 패널의 구동 방법.Wherein the erase pulse is applied to the scan electrode (Y) or the discharge sustain electrode (X). 영상 데이터에 따른 계조 표현을 위해 복수개의 서브 필드로 한 개의 프레임을 구성하고 상기 서브 필드는 다시 초기화 기간, 어드레스 기간 및 방전 유지 기간으로 나누어져 구동되며, 상기 영상을 표현하기 위한 다수의 셀(cell)을 가지며, 상기 각 셀은 스캔 전극(Y), 어드레스 전극(A) 및 방전 유지 전극(X)을 갖는 플라즈마 디스플레이 패널에 있어서, One frame is composed of a plurality of subfields to represent grayscales according to image data, and the subfields are driven by being divided into an initialization period, an address period, and a discharge sustain period, and a plurality of cells for representing the image In the plasma display panel having a scan electrode (Y), an address electrode (A), and a discharge sustain electrode (X), 상기 서브필드 중 적어도 한 개의 서브필드에서 상기 초기화 기간에서의 초기화 작용을 위해 상기 스캔 전극(Y)에 초기화 전압이 인가될 때, 상기 유지 방전 전극(X)에는 상기 어드레스 전극(A)에 인가되는 전압 레벨보다 높은 제1 전압(Vx) 및 상기 제1 전압보다 높은 제2 전압을 순차 인가하는 수단; 및When an initialization voltage is applied to the scan electrode Y for the initialization operation in the initialization period in at least one of the subfields, the sustain discharge electrode X is applied to the address electrode A. Means for sequentially applying a first voltage (Vx) higher than a voltage level and a second voltage higher than the first voltage; And 영상 데이터에 따라 상기 셀 중 상기 방전 유지 기간 동안 방전되어야 하는 셀을 선택하기 위한 어드레스 전압을 상기 어드레스 기간 중 인가하는 수단을 포함하고,Means for applying, during the address period, an address voltage for selecting one of the cells to be discharged during the discharge sustain period in accordance with the image data; 상기 방전 유지 전극에 인가되는 상기 제1 전압과 상기 어드레스 전극에 인가되는 전압의 차는 상기 어드레스 전극과 상기 방전 유지 전극사이의 방전 개시 전압보다 낮으며, 상기 제1 전압 및 상기 제2 전압은 상기 초기화 기간내에서 연속되는 계단식 파형(stepwise wave form)을 이루는 것을 특징으로 하는 플라즈마 디스플레이 패널.The difference between the first voltage applied to the discharge sustain electrode and the voltage applied to the address electrode is lower than a discharge start voltage between the address electrode and the discharge sustain electrode, and the first voltage and the second voltage are initialized. A plasma display panel characterized by forming a continuous stepwise wave form within a period. 제 6항에 있어서The method of claim 6 상기 스캔 전극(Y)에 인가하는 초기화 전압 파형은 램프 형상의 파형인 플라즈마 디스플레이 패널.An initialization voltage waveform applied to the scan electrode (Y) is a plasma display panel.
KR10-2002-0004738A 2002-01-28 2002-01-28 Method for driving plasma display panel KR100470793B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR10-2002-0004738A KR100470793B1 (en) 2002-01-28 2002-01-28 Method for driving plasma display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR10-2002-0004738A KR100470793B1 (en) 2002-01-28 2002-01-28 Method for driving plasma display panel

Publications (2)

Publication Number Publication Date
KR20030064443A KR20030064443A (en) 2003-08-02
KR100470793B1 true KR100470793B1 (en) 2005-03-08

Family

ID=32219535

Family Applications (1)

Application Number Title Priority Date Filing Date
KR10-2002-0004738A KR100470793B1 (en) 2002-01-28 2002-01-28 Method for driving plasma display panel

Country Status (1)

Country Link
KR (1) KR100470793B1 (en)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100472505B1 (en) * 2001-11-14 2005-03-10 삼성에스디아이 주식회사 Method and apparatus for driving plasma display panel which is operated with middle discharge mode in reset period
KR100452701B1 (en) * 2002-01-31 2004-10-14 엘지전자 주식회사 METHOD Of DRIVING PLASMA DISPLAY PANEL
KR20040033836A (en) * 2002-10-16 2004-04-28 엘지전자 주식회사 Method for driving plasma display panel

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1022715A2 (en) * 1999-01-22 2000-07-26 Matsushita Electric Industrial Co., Ltd. Method of driving AC plasma display panel
JP2000284745A (en) * 1999-03-31 2000-10-13 Nec Corp Method and circuit for driving plasma display panel
JP2001093424A (en) * 1999-09-22 2001-04-06 Matsushita Electric Ind Co Ltd Ac type plasma display panel and drive method of the same
KR20010035882A (en) * 1999-10-04 2001-05-07 구자홍 Method of Driving Plasma Display Panel
KR20020085026A (en) * 2001-05-04 2002-11-16 엘지전자 주식회사 Driving Method of Plasma Display Panel and Driving Apparatus of Data Electrode in the Same
KR20030022948A (en) * 2001-09-11 2003-03-19 삼성에스디아이 주식회사 Driving method for plasma display panel using a rising ramp
KR20030031358A (en) * 2001-10-15 2003-04-21 삼성에스디아이 주식회사 Method for driving plasma display panel
KR20030035666A (en) * 2001-11-02 2003-05-09 이석현 Method and apparatus for improving contrast ratio using address electrode in ac plasma display panel

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1022715A2 (en) * 1999-01-22 2000-07-26 Matsushita Electric Industrial Co., Ltd. Method of driving AC plasma display panel
JP2000284745A (en) * 1999-03-31 2000-10-13 Nec Corp Method and circuit for driving plasma display panel
JP2001093424A (en) * 1999-09-22 2001-04-06 Matsushita Electric Ind Co Ltd Ac type plasma display panel and drive method of the same
KR20010035882A (en) * 1999-10-04 2001-05-07 구자홍 Method of Driving Plasma Display Panel
KR20020085026A (en) * 2001-05-04 2002-11-16 엘지전자 주식회사 Driving Method of Plasma Display Panel and Driving Apparatus of Data Electrode in the Same
KR20030022948A (en) * 2001-09-11 2003-03-19 삼성에스디아이 주식회사 Driving method for plasma display panel using a rising ramp
KR20030031358A (en) * 2001-10-15 2003-04-21 삼성에스디아이 주식회사 Method for driving plasma display panel
KR20030035666A (en) * 2001-11-02 2003-05-09 이석현 Method and apparatus for improving contrast ratio using address electrode in ac plasma display panel

Also Published As

Publication number Publication date
KR20030064443A (en) 2003-08-02

Similar Documents

Publication Publication Date Title
JP3429438B2 (en) Driving method of AC type PDP
JP4636901B2 (en) Plasma display apparatus and driving method thereof
US7907103B2 (en) Plasma display apparatus and driving method thereof
KR100524312B1 (en) Method and apparatus for controling initialization in plasma display panel
KR20020061913A (en) Driving Method of Plasma Display Panel
US7969388B2 (en) Plasma display device
KR100702052B1 (en) Plasma display panel device and the operating methode of the same
KR100470793B1 (en) Method for driving plasma display panel
JP3420031B2 (en) Driving method of AC type PDP
KR100489280B1 (en) Method of Driving Plasma Display Panel
KR20050036256A (en) Panel driving method
KR100489276B1 (en) Driving method of plasma display panel
KR20050042560A (en) Driving method of plasma display panel
KR100517472B1 (en) Method of Driving Plasma Display Panel
KR20050035801A (en) Driving method for plasma display panel
KR100484113B1 (en) Method of driving a plasma display panel
KR20050080233A (en) Panel driving method
KR100784522B1 (en) Driving Apparatus and Method for Plasma Display Panel
JP2005326611A (en) Method for driving plasma display panel
KR100553934B1 (en) Method for driving plasma display panel
KR100488153B1 (en) Method of driving plasma display panel
KR100492184B1 (en) Method of driving plasma display panel
KR100511794B1 (en) Method for driving plasma display panel
KR100488150B1 (en) Apparatus and Method for Driving Plasma Display Panel
KR100493621B1 (en) Method of driving plasma display panel

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
N231 Notification of change of applicant
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20130131

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20140109

Year of fee payment: 10

LAPS Lapse due to unpaid annual fee