KR200256403Y1 - 돌입전류 방지회로 - Google Patents

돌입전류 방지회로 Download PDF

Info

Publication number
KR200256403Y1
KR200256403Y1 KR2019990006383U KR19990006383U KR200256403Y1 KR 200256403 Y1 KR200256403 Y1 KR 200256403Y1 KR 2019990006383 U KR2019990006383 U KR 2019990006383U KR 19990006383 U KR19990006383 U KR 19990006383U KR 200256403 Y1 KR200256403 Y1 KR 200256403Y1
Authority
KR
South Korea
Prior art keywords
resistor
zener diode
capacitor
diode
inrush current
Prior art date
Application number
KR2019990006383U
Other languages
English (en)
Other versions
KR20000019687U (ko
Inventor
나원산
이성일
이종현
Original Assignee
이건수
주식회사 동아일렉콤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이건수, 주식회사 동아일렉콤 filed Critical 이건수
Priority to KR2019990006383U priority Critical patent/KR200256403Y1/ko
Publication of KR20000019687U publication Critical patent/KR20000019687U/ko
Application granted granted Critical
Publication of KR200256403Y1 publication Critical patent/KR200256403Y1/ko

Links

Landscapes

  • Direct Current Feeding And Distribution (AREA)
  • Emergency Protection Circuit Devices (AREA)

Abstract

본 고안은 시간지연없이 연속적으로 동작하는 돌입전류 방지회로에 관한 것으로서, 시스템 내부의 온보드형 전원에 사용되는 회로팩의 탈실장이나 전원의 온/오프(ON/OFF)가 시간지연없이 연속적으로 이루어질 경우 발생되는 돌입전류의 영향을 최소화하기 위해, 입력전원과 직렬로 연결된 제너다이오드(ZD1)와, 제너다이오드(ZD1)와 병렬로 연결된 콘덴서(C3)와, 상기 콘덴서(C3) 및 제너다이오드(ZD1)와 병렬로 게이트(GATE)가 연결된 전계효과트랜지스터(FET)로 구성된 돌입전류방지회로에 있어서, 상기 입력전원과 직렬로 연결된 제너다이오드(ZD2)와, 다이오드(D1) 및 저항(R6)과, 상기 제너다이오드(ZD2)와 병렬로 연결된 캐패시터(C4)와, 직렬연결된 저항(R5) 및 다이오드(D2)에 베이스단이 연결되며 상기 콘덴서(C3)에 컬렉터단이 연결된 트랜지스터(TR1)와, 직렬연결된 저항(R7) 및 제너다이오드(ZD3)에 베이스단이 연결되며 상기 다이오드(D2)와 저항(R5)사이에 컬렉터단이 연결된 트랜지스터(TR2)로 구성되며, 상기 저항(R5)이 상기 제너다이오드(ZD2)와 저항(R6) 사이에 연결된 방전회로부(30)를 포함하여 구성한 것이다.

Description

돌입전류 방지회로{Rush current preventing circuit}
본 고안은 돌입전류 방지회로에 관한 것으로서, 더욱 상세하게는 회로팩단위로 셀프(shelf)에 실장할 수 있도록 구성된 시스템 내부에 온보드형의 전원에 사용되는 회로팩의 탈실장이나 전원의 온/오프(ON/OFF)가 연속적으로 이루어질 경우 발생되는 돌입전류의 영향을 최소화하기 위해 구성한 돌입전류 방지회로에 관한 것이다.
종래에는 돌입전류를 방지하기 위하여 도1과 같은 회로가 공지되어 있다.
도1에 있어서, 입력단(INPUT)과 접지단(GND)을 통해 돌입전류방지부로(20)에 입력전원(Vin)이 인가되면 퓨즈(F1)를 통해 제너다이오드(ZD1)에 인가되어 정전압을 유지하며 이 전압은 캐패시터(C3)에 충전이 된다. 한편, 캐패시터(C3)가 일정시간 동안에 충전이 완료되면 전계효과 트랜지스터(FET)의 게이트(gate)에 전압이 인가되어 전계효과 트랜지스터(FET)가 턴온(TURE ON)되고 인덕턴스(L1)와 캐패시터(C1,C2)로 구성된 입력필터(10)를 통과하여 정상적인 전원을 출력하여 시스템에 공급하게 된다.
따라서, 캐패시터(C3)가 충전되는 시간 후에 전계효과 트랜지스터(FET)가 턴온하기 때문에 입력전원 인가 후 순간적으로 발생하는 돌입전류를 차단하여 출력에 아무런 영향을 주지 않게 하였다. 즉, 캐패시터(C3)가, 돌입전류가 발생되는 시간동안 전원의 입력과 출력을 지연시키는 소프트 스타트기능을 함으로서 돌입전류로부터 회로팩을 보호하였다.
그러나, 캐패시터(C3)가 충전되어 있는 상태에서는 전계효과 트랜지스터(FET)가 계속 턴온(TURE ON)되어 있기 때문에, 캐패시터(C3)가 충전되어 있는 상태에서 연속적으로 회로팩을 탈실장하거나 전원을 온/오프(ON/OFF)시키데 소요되는 시간이 캐패시터(C3)가 방전하는 시간보다 짧을 경우, 즉 방전이 끝나기전에 연속적으로 탈실장이나 온/오프가 이루어 질 경우 돌입전류를 차단하지 못해 회로팩에 오류를 발생시키는 문제점이 있었다.
본 고안은 상기와 같은 문제점을 해결하기 위해 안출된 것으로서, 그 목적은, 기존의 돌입전류 방지회로에 방전회로부를 부가하여 회로팩의 연속적인 탈실장시나 전원의 온/오프(ON/OFF)시 캐패시터의 방전시간을 빠르게 하고 전계효과 트랜지스터가 초기상태로 빠르게 전환되게 함으로써, 연속적인 탈실장이나 온/오프(ON/OFF)시에도 돌입전류를 차단할 수 있는 돌입전류 방지회로를 제공하는 것이다.
본 고안의 상기와 같은 목적은, 돌입전류 방지회로를 구성하는 캐패시터에 충전된 전원의 방전시간을 빠르게 함으로써 달성되는데, 캐패시터에 충전된 전원을 빠르게 방전시키기 위한 트랜지스터와, 상기 트랜지스터의 베이스로 흐르는 전류를 제한하는 트랜지스터와, 상기 트랜지스터를 동작시키는 전압을 충전하는 캐패시터로 구성된 방전회로부를 포함하여 구성한 돌입전류 방지회로를 제공하는 것이다.
도1은 종래의 돌입전류 방지회로도,
도2는 본 고안의 실시예의 돌입전류 방지회로도,
도3은 본 고안의 회로와 종래회로의 캐패시터의 시간별 방전전압을 비교한 그래프이다.
*도면의 주요부분에 대한 부호의 설명*
10:여과필터부 20:돌입전류방지부
30:방전회로부
FET:전계효과트랜지스터 TR1~TR2:트랜지스터
ZD1~ZD3:제너다이오드 C1~C4:캐패시터
D1~D2:다이오드 R1~R7:저항
L1:인덕턴스
이하, 본 고안의 실시예를 첨부된 도면에 의하여 설명하면, 다음과 같다.
도2는 본 고안의 실시예의 돌입전류 방지회로도로서, 입력전원에 포함된 돌입전류를 차단하여 여과필터부(10)에 전원을 인가하는 전계효과트랜지스터(FET) 및 콘덴서(C3)로 구성된 돌입전류방지부(20)와 연결되어 그에 충전된 전압을 방전시키기 위한 방전회로부(30)로 구성되어 있다.
상기 돌입전류방지부(20)는 제너다이오드(ZD1)에 입력전원을 인가하여 정전압을 유지하며 이 전압이 충전되는 캐패시터(C3)와, 캐패시터(C3)에 충전이 완료되면 게이트(GATE)에 전원이 인가되어 턴온(TURE ON)되는 전계효과트랜지스터(FET)로 구성되어 있다.
상기 방전회로부(30)는 입력전원과 직렬로 연결된 제너다이오드(ZD2)와, 다이오드(D1) 및 저항(R6)과, 상기 제너다이오드(ZD2)와 병렬로 연결된 캐패시터(C4)와, 직렬연결된 저항(R5) 및 다이오드(D2)에 베이스단이 연결된 트랜지스터(TR1)와, 직렬연결된 저항(R7) 및 제너다이오드(ZD3)에 베이스단이 연결되며 상기 다이오드(D2)와 저항(R5)사이에 컬렉터단이 연결된 트랜지스터(TR2)로 구성되며, 상기 저항(R5)이 상기 제어다이오드(ZD2)와 저항(R6) 사이에 연결되어 있다.
상기 여과필터부(10)는 인덕턴스(L1)와 캐패시터(C1,C2)로 구성되어 있다.
이와 같이 구성된 본 고안 실시예의 돌입전류 방지회로의 동작상태를 설명하면, 입력전원이 인가되면 제너다이오드(ZD1)에 의해 정전압을 유지하면서 캐패시터(C3)에 충전이 되기 시작한다. 한편, 캐패시터(C3)가 일정시간 동안에 충전이 완료되면 전계효과 트랜지스터(FET)를 동작시키기 위한 전압이 게이트(gate)에 인가되어 전계효과 트랜지스터(FET)가 턴온(TURE ON)되고 인덕턴스(L1)와 캐패시터(C1,C2)로 구성된 여과필터부(10)를 통과하여 정상적인 전원을 공급하게 된다.
한편, 방전회로부(30)는 제너다이오드(ZD2)와 저항(R6) 및 다이오드(D1)에 의해 전압이 분배되고 캐패시터(C4)에는 제너다이오드(ZD2)에 인가되는 순간 전압이 충전된다. 그리고, 상기 분배된 정전압에 의해 전류가 저항(R5)과 다이오드(D1)를 통해 트랜지스터(TR1)의 베이스단으로 흐르게 되고, 이 전류는 제너다이오드(ZD3)와 저항(R7)을 통해 베이스단으로 흐르는 전류에 의해 동작되는 트랜지스터(TR2)에 의해 제한되어 상기 트랜지스터(TR1)은 오프(OFF)된 상태를 유지하게 된다.
이때, 회로팩을 탈장하거나 입력전원을 오프(OFF)시키면 트랜지스터(TR2)는 오프(OFF)되고 트랜지스터(TR1)은 캐패시터(C4)에 충전된 전류에 의해 돌입전류방지부(20)의 캐패시터(C3)에 충전된 전압이 방전된다. 한편, 캐패시터(C4)는 캐패시터(C3)가 충분히 방전되기 위한 시간을 가지도록 트랜지스터(TR1)를 동작시키는 역할을 한다.
따라서, 본 고안의 실시예의 돌입전류 방지회로의 캐패시터(C3)에 충전된 전압은, 도3에 나타낸 개선전과 개선후의 그래프와 같이, 종래 돌입전류 방지회로의 캐패시터(C3)에 충전된 전압이 방전되는 시간보다 더 빠른 시간에 방전이 이루어져, 연속적인 회로팩의 탈실장이나 전원의 온/오프동작시에도 항상 돌입전류를 차단할 수 있게 된다.
이와 같이 본 고안 실시예의 돌입전류 방지회로는 온보드모듈을 사용하는 시스템의 회로팩을 연속적으로 탈실장하거나 전원을 온/오프 하더라도 돌입전류에 대한 보호기능이 시간에 관계없이 동작되므로 돌입전류에 의해 발생되는 문제에 대해 매우 안정적으로 시스템을 운용할 수 있는 효과가 있다.
또한, 본 고안은 회로팩단위로 셀프에 실장하여 운용되며 빈번하게 회로팩을탈실장해야하는 시스템에 손쉽게 이용할 수 있는 장점이 있다.

Claims (1)

  1. 입력전원과 직렬로 연결된 제너다이오드(ZD1)와, 제너다이오드(ZD1)와 병렬로 연결된 콘덴서(C3)와, 상기 콘덴서(C3) 및 제너다이오드(ZD1)와 병렬로 게이트(GATE)가 연결된 전계효과트랜지스터(FET)로 구성된 돌입전류방지회로에 있어서, 상기 입력전원과 직렬로 연결된 제너다이오드(ZD2)와, 다이오드(D1) 및 저항(R6)과, 상기 제너다이오드(ZD2)와 병렬로 연결된 캐패시터(C4)와, 직렬연결된 저항(R5) 및 다이오드(D2)에 베이스단이 연결되며 상기 콘덴서(C3)에 컬렉터단이 연결된 트랜지스터(TR1)와, 직렬연결된 저항(R7) 및 제너다이오드(ZD3)에 베이스단이 연결되며 상기 다이오드(D2)와 저항(R5)사이에 컬렉터단이 연결된 트랜지스터(TR2)로 구성되며, 상기 저항(R5)이 상기 제너다이오드(ZD2)와 저항(R6) 사이에 연결된 방전회로부(30)를 포함하여 구성된 특징으로 하는 돌입전류 방지회로.
KR2019990006383U 1999-04-19 1999-04-19 돌입전류 방지회로 KR200256403Y1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019990006383U KR200256403Y1 (ko) 1999-04-19 1999-04-19 돌입전류 방지회로

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019990006383U KR200256403Y1 (ko) 1999-04-19 1999-04-19 돌입전류 방지회로

Publications (2)

Publication Number Publication Date
KR20000019687U KR20000019687U (ko) 2000-11-25
KR200256403Y1 true KR200256403Y1 (ko) 2001-12-24

Family

ID=54761786

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019990006383U KR200256403Y1 (ko) 1999-04-19 1999-04-19 돌입전류 방지회로

Country Status (1)

Country Link
KR (1) KR200256403Y1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100462880B1 (ko) * 2002-04-18 2004-12-17 삼성전자주식회사 돌입 전류 방지 회로
KR102427627B1 (ko) 2021-12-20 2022-08-01 한화시스템 주식회사 복수 개의 부하장비를 구비한 시스템에서 돌입전류 제한회로 배치 구조 및 이 구조를 포함하는 시스템

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100453849B1 (ko) * 2002-04-27 2004-10-28 주식회사 동진아이엔피 스위칭전원공급장치의 보호장치
KR101993216B1 (ko) * 2013-01-15 2019-09-30 엘지이노텍 주식회사 전원 공급 장치 및 전원 공급 방법

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100462880B1 (ko) * 2002-04-18 2004-12-17 삼성전자주식회사 돌입 전류 방지 회로
KR102427627B1 (ko) 2021-12-20 2022-08-01 한화시스템 주식회사 복수 개의 부하장비를 구비한 시스템에서 돌입전류 제한회로 배치 구조 및 이 구조를 포함하는 시스템

Also Published As

Publication number Publication date
KR20000019687U (ko) 2000-11-25

Similar Documents

Publication Publication Date Title
US8018704B2 (en) Parallel analog and digital timers in power controller circuit breaker
KR101702034B1 (ko) 전기회로의 역기전력 제거 회로
KR200256403Y1 (ko) 돌입전류 방지회로
US4246881A (en) System for decreasing the power consumption in the output transistor of an ignition system
JPH0120808B2 (ko)
US7239495B2 (en) Output circuit with transistor overcurrent protection
US7504750B2 (en) Device of protection against a polarity reversal
US11749983B2 (en) Startup protection circuit, for interrupting startup of a boost DC-DC switching converter
JPH096440A (ja) 突入電流防止回路
JP2003133926A (ja) 突入電流抑止回路
US6034515A (en) Current limiting circuit
US7112897B2 (en) Capacitor and switch components cooperation to maintain input voltage to target circuit at or above cut-off voltage until power circuit is able to maintain the input voltage
JP2815751B2 (ja) 過電流制限回路
KR100453849B1 (ko) 스위칭전원공급장치의 보호장치
JP3587056B2 (ja) 過電圧保護回路
KR960013950B1 (ko) 충전지의 정전류 방전장치
EP0006287B1 (en) Master-slave flip-flop circuits
JPH10107605A (ja) トランジスタの過電流保護回路
JP2696897B2 (ja) 電源装置の突入電流防止回路
JPH06319224A (ja) バッテリの過電流保護回路
KR0122121Y1 (ko) 전원전압 강하 방지회로
KR100425287B1 (ko) 이동통신 단말기의 과전압 차단 장치
KR20010023993A (ko) 집적된 전력 증폭기 스테이지를 제어하기 위한 방법 및장치
KR0111711Y1 (ko) 과전류 차단회로
JPH11168369A (ja) 濾波された基準量を有するスイッチングシステム用の集積装置

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20091023

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee