KR20010057022A - 액정표시장치 - Google Patents

액정표시장치 Download PDF

Info

Publication number
KR20010057022A
KR20010057022A KR1019990058745A KR19990058745A KR20010057022A KR 20010057022 A KR20010057022 A KR 20010057022A KR 1019990058745 A KR1019990058745 A KR 1019990058745A KR 19990058745 A KR19990058745 A KR 19990058745A KR 20010057022 A KR20010057022 A KR 20010057022A
Authority
KR
South Korea
Prior art keywords
electrode
gate
data line
drain electrode
line
Prior art date
Application number
KR1019990058745A
Other languages
English (en)
Other versions
KR100675315B1 (ko
Inventor
곽동영
Original Assignee
구본준, 론 위라하디락사
엘지.필립스 엘시디 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구본준, 론 위라하디락사, 엘지.필립스 엘시디 주식회사 filed Critical 구본준, 론 위라하디락사
Priority to KR1019990058745A priority Critical patent/KR100675315B1/ko
Publication of KR20010057022A publication Critical patent/KR20010057022A/ko
Application granted granted Critical
Publication of KR100675315B1 publication Critical patent/KR100675315B1/ko

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/1306Details
    • G02F1/1309Repairing; Testing
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136227Through-hole connection of the pixel electrode to the active element through an insulation layer

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mathematical Physics (AREA)
  • Liquid Crystal (AREA)

Abstract

본 발명은 액정표시장치에 관한 것으로서 투명기판과, 상기 투명기판 상에 게이트라인과 연결되게 형성된 게이트전극과, 상기 투명기판 상에 상기 게이트전극 및 게이트라인을 덮도록 형성된 게이트절연층과, 상기 게이트절연층 상에 상기 게이트라인과 수직되며 사다리 형상을 갖는 데이터라인과 연결되게 형성된 소오스전극과, 상기 게이트전극을 사이에 두고 상기 소오스전극과 대응되게 형성된 드레인전극과, 상기 데이터라인과 상기 소오스전극 및 드레인전극을 덮도록 형성된 패시베이션층과, 상기 패시베이션층에 상기 드레인전극이 노출되도록 형성된 접촉홀과, 상기 패시베이션층 상에 상기 접촉홀을 통해 상기 드레인전극과 전기적으로 연결되게 형성된 화소전극을 포함한다.
따라서 화소전극 사이의 단락(short)을 레이저 빔(laser beam)에 의해 리페어(repair)할 때 데이터라인이 사다리 형상을 가지므로 화소전극과 데이터라인이 접촉되어 전기적으로 연결되는 것이 감소된다.

Description

액정표시장치{Liquid Crystal Display Device}
본 발명은 액정표시장치(Liquid Crystal Display : LCD)에 관한 것으로서, 특히, 화소전극들 사이가 전기적으로 단락되어 발생되는 점 결함(point defect)을 리페어(repair)할 수 있는 액정표시장치에 관한 것이다.
액정표시장치는 박막트랜지스터(Thin Film Transistor)로 이루어진 구동소자인 스위칭 소자와 기판 사이에 주입되어 입사되는 빛을 투과하거나 반사하는 액정을 제어하는 화소(pixel) 전극을 기본단위로 하는 화소가 종횡으로 배열된 구조를 가진다.
액정표시장치에서 스위칭소자인 박막트랜지스터와 이에 연결된 화소전극으로 구성된 단위 화소가 하부 기판 상에 각각 N×M(여기서, N 및 M은 자연수)개가 매트릭스(matric) 상태로 종횡으로 배열되고, 이 박막트랜지스터 게이트전극들과 드레인전극들에 신호를 전달하는 N개의 게이트라인과 M개의 데이터라인이 게이트라인과 교차되어 형성된다. 그리고, 화소전극은 액정표시장치의 개구율을 증가시키기 위해 데이터라인과 중첩시켜 형성한다.
도 1은 종래 기술에 따른 액정표시장치의 평면도이다.
종래 기술에 따른 액정표시장치는 투명기판(1) 상에 N개의 게이트라인(3)과 M개의 데이터라인(7)이 교차되게 형성되어 N×M개의 화소영역을 한정한다. 상기에서 게이트라인(3)과 데이터라인(7)은 금속으로 형성되며 사이에 게이트절연층(도시되지 않음)이 형성되어 전기적으로 절연된다. N×M개의 화소영역 내에 N×M개의 화소가 형성되는 데, 이 화소는 게이트라인(3) 및 데이터라인(7)에 전기적으로 연결되게 형성된 스위칭소자인 박막트랜지스터(Thin Film Transistor)에 의해 구동된다.
박막트랜지스터는 게이트전극(5)과, 소오스 및 드레인전극(11)(9)과, 반도체층(도시되지 않음)과 오믹접촉층(도시되지 않음)으로 형성된다. 상기에서 게이트전극(5)은 게이트라인(3)과 연결되게 형성되며, 소오스전극(11)은 데이터라인(7)과 연결된다. 그리고, 드레인전극(9)은 게이트전극(5)을 사이에 두고 소오스전극(11)과 대응되게 형성된다.
상술한 구조의 박막트랜지스터를 덮도록 패시베이션층(passivation layer : 도시되지 않음)이 형성된다. 상기에서 패시베이션층은 질화실리콘 등의 무기절연물질이나, 또는, 아크릴(acryl)계 유기화합물, BCB(benzocyclobutene) 또는PFCB(perfluorocyclobutane) 등의 유기절연물질로 형성된다.
그리고, 패시베이션층 상의 화소영역에 화소전극(13)이 형성되어 있다. 화소전극(13)은 인듐주석산화물(Indium Tin Oxide : ITO), 주석산화막(Tin Oxide : TO) 또는 인듐아연산화물(Indium Zinc Oxide : IZO) 등의 투명한 전도성물질로 형성되는 것으로 접촉홀(15)을 통해 드레인전극(9)과 연결된다. 상기에서 화소전극(13)은 개구율을 증가시키 위해 주변의 소정 부분이 데이터라인(7)과 중첩되게 형성된다.
상술한 구조의 액정표시장치에 있어서 화소전극(13)이 게이트라인(3)과 중첩되게 형성되므로 패턴 불량 또는 금속성 이물 등에 의해 인접하는 것들끼리 단락(short)되어 점 결함(point defect)이 발생되기 쉽다. 따라서, 인접하는 화소전극(13)들 사이의 패턴 불량 또는 금속성 이물 등을 레이저 빔(laser beam)으로 절단하여 리페어(repair)하여야 한다.
그러나, 화소전극들 사이의 패턴 불량 또는 금속성 이물 등을 레이저 빔(laser beam)으로 제거할 때 패시베이션층 및 게이트절연층도 파괴되어 화소전극이 데이터라인과 전기적으로 연결되는 문제점이 있었다.
따라서, 본 발명의 목적은 화소전극들 사이의 패턴 불량 또는 금속성 이물 등을 레이저 빔(laser beam)으로 제거할 때 화소전극이 데이터라인과 전기적으로 연결되는 것을 방지할 수 있는 액정표시장치를 제공하는 데 있다.
도 1은 종래 기술에 따른 액정표시장치의 평면도
도 2는 본 발명에 따른 액정표시장치의 평면도
상기 목적을 달성하기 위한 본 발명에 따른 액정표시장치는 투명기판과, 상기 투명기판 상에 게이트라인과 연결되게 형성된 게이트전극과, 상기 투명기판 상에 상기 게이트전극 및 게이트라인을 덮도록 형성된 게이트절연층과, 상기 게이트절연층 상에 상기 게이트라인과 수직되며 사다리 형상을 갖는 데이터라인과 연결되게 형성된 소오스전극과, 상기 게이트전극을 사이에 두고 상기 소오스전극과 대응되게 형성된 드레인전극과, 상기 데이터라인과 상기 소오스전극 및 드레인전극을 덮도록 형성된 패시베이션층과, 상기 패시베이션층에 상기 드레인전극이 노출되도록 형성된 접촉홀과, 상기 패시베이션층 상에 상기 접촉홀을 통해 상기 드레인전극과 전기적으로 연결되게 형성된 화소전극을 포함한다.
상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부한 도면들을 첨부한 도면들을 참조한 실시예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.
이하, 첨부한 도면을 참조하여 본 발명을 상세히 설명한다.
도 2는 본 발명에 따른 액정표시장치의 평면도이다.
본 발명에 따른 액정표시장치는 투명기판(21) 상에 N개의 게이트라인(23)과 M개의 데이터라인(27)이 교차되게 형성되어 N×M개의 화소영역을 한정한다. 게이트라인(23)과 데이터라인(27)은 전도성 금속으로 형성되며 사이에 질화실리콘 또는 산화실리콘 등의 절연물질로 이루어진 게이트절연층(도시되지 않음)이 형성되어 전기적으로 절연된다. 상기에서 데이터라인(27)은 사다리 형상으로 형성된다. 즉, 데이터라인(27)은 2개의 좁은 배선이 나란이 형성되며, 이 2개의 좁은 배선 사이의소정 부분에 배선 사이를 연결하도록 패터닝되게 형성된다. 상기에서 데이터라인(27)의 2개의 좁은 배선 사이의 간격은 레이저 리페어가 가능하도록 3㎛ 이상이 되도록 한다. 그러므로, 데이터라인(27)은 2개의 좁은 배선 사이에서 배선 사이를 연결하는 소정 부분을 제외한 부분에서 게이트절연층을 노출시킨다.
N×M개의 화소영역 내에 N×M개의 화소가 형성되는 데, 이 화소는 게이트라인(23) 및 데이터라인(27)에 전기적으로 연결되게 형성된 스위칭소자인 박막트랜지스터(Thin Film Transistor)에 의해 구동된다.
박막트랜지스터는 게이트전극(25)과, 소오스 및 드레인전극(31)(29)과, 반도체층(도시되지 않음)과 오믹접촉층(도시되지 않음)으로 형성된다. 상기에서 게이트전극(25)은 게이트라인(23)과 연결되게 형성되며, 소오스전극(31)은 데이터라인(27)과 연결된다. 그리고, 드레인전극(29)은 게이트전극(25)을 사이에 두고 소오스전극(31)과 대응되게 형성된다. 상기에서 소오스전극(31)과 드레인전극(29) 사이의 반도체층(도시되지 않음)은 채널이 된다.
상술한 구조 상에 박막트랜지스터를 덮는 패시베이션층(passivation layer : 도시되지 않음)이 형성된다. 상기에서 패시베이션층은 질화실리콘 등의 무기절연물질이나, 또는, 아크릴(acryl)계 유기화합물, BCB(benzocyclobutene) 또는 PFCB(perfluorocyclobutane) 등의 유기절연물질로 형성된다.
그리고, 패시베이션층 상의 화소영역에 화소전극(33)이 형성되어 있다. 화소전극(33)은 인듐주석산화물(Indium Tin Oxide : ITO), 주석산화막(Tin Oxide : TO) 또는 인듐아연산화물(Indium Zinc Oxide : IZO) 등의 투명한 전도성물질로 형성되는 것으로 접촉홀(35)을 통해 드레인전극(29)과 연결된다. 상기에서 화소전극(33)은 개구율을 증가시키기 위해 주변의 소정 부분이 데이터라인(27)과 중첩되게 형성된다.
상술한 구조의 액정표시장치에 있어서 화소전극(33)이 패턴 불량 또는 금속성 이물 등에 의해 인접하는 것들끼리 단락(short)되어 점 결함(point defect)이 발생되면 화소전극(33) 사이를 레이저 빔(laser beam)으로 절단하여 리페어(repair)한다. 이 때, 데이터라인(27)이 사다리 형상으로 형성되므로 화소전극(33)과 데이터라인(27)이 접촉되어 전기적으로 연결되는 것이 감소된다.
상술한 바와 같이 본 발명에 따른 액정표시장치는 화소전극 사이의 단락(short)을 레이저 빔(laser beam)에 의해 리페어(repair)할 때 데이터라인이 사다리 형상을 가지므로 화소전극과 데이터라인이 접촉되어 전기적으로 연결되는 것이 감소된다.
이상 설명한 내용을 통해 당업자라면 본 발명의 기술 사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야 할 것이다.

Claims (3)

  1. 투명기판과,
    상기 투명기판 상에 게이트라인과 연결되게 형성된 게이트전극과,
    상기 투명기판 상에 상기 게이트전극 및 게이트라인을 덮도록 형성된 게이트절연층과,
    상기 게이트절연층 상에 상기 게이트라인과 수직되며 사다리 형상을 갖는 데이터라인과 연결되게 형성된 소오스전극과,
    상기 게이트전극을 사이에 두고 상기 소오스전극과 대응되게 형성된 드레인전극과,
    상기 데이터라인과 상기 소오스전극 및 드레인전극을 덮도록 형성된 패시베이션층과,
    상기 패시베이션층에 상기 드레인전극이 노출되도록 형성된 접촉홀과,
    상기 패시베이션층 상에 상기 접촉홀을 통해 상기 드레인전극과 전기적으로 연결되게 형성된 화소전극을 포함하는 것을 특징으로 하는 액정표시장치.
  2. 제 1 항에 있어서,
    상기 데이터라인은 2개의 좁은 배선이 나란이 형성되고 상기 2개의 좁은 배선 사이의 소정 부분에 배선 사이를 연결하도록 패터닝되게 형성된 것을 특징으로 하는 액정표시장치.
  3. 제 2 항에 있어서,
    상기 데이터라인은 2개의 좁은 배선 사이의 간격이 3㎛ 이상이 되도록 패터닝되게 형성된 것을 특징으로 하는 액정표시장치.
KR1019990058745A 1999-12-17 1999-12-17 액정표시장치 KR100675315B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019990058745A KR100675315B1 (ko) 1999-12-17 1999-12-17 액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019990058745A KR100675315B1 (ko) 1999-12-17 1999-12-17 액정표시장치

Publications (2)

Publication Number Publication Date
KR20010057022A true KR20010057022A (ko) 2001-07-04
KR100675315B1 KR100675315B1 (ko) 2007-01-26

Family

ID=19626723

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019990058745A KR100675315B1 (ko) 1999-12-17 1999-12-17 액정표시장치

Country Status (1)

Country Link
KR (1) KR100675315B1 (ko)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20040012198A (ko) * 2002-08-01 2004-02-11 비오이 하이디스 테크놀로지 주식회사 픽셀 리페어가 가능한 데이터 라인
KR100686235B1 (ko) * 2000-05-04 2007-02-22 삼성전자주식회사 액정 표시 장치용 기판
KR100798311B1 (ko) * 2001-09-06 2008-01-28 엘지.필립스 엘시디 주식회사 액정표시장치의 배선구조 및 액정표시장치
US8872181B2 (en) 2011-08-29 2014-10-28 Samsung Display Co., Ltd. Thin film transistor array substrate and method of manufacturing the same
US9995982B2 (en) 2016-03-30 2018-06-12 Samsung Display Co., Ltd. Display device including a data line having a double line structure
US10134776B2 (en) 2015-04-28 2018-11-20 Samsung Display Co., Ltd. Display substrate and method of repairing defects thereof

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10253988A (ja) * 1997-03-11 1998-09-25 Toshiba Corp 液晶表示装置

Cited By (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100686235B1 (ko) * 2000-05-04 2007-02-22 삼성전자주식회사 액정 표시 장치용 기판
KR100798311B1 (ko) * 2001-09-06 2008-01-28 엘지.필립스 엘시디 주식회사 액정표시장치의 배선구조 및 액정표시장치
KR20040012198A (ko) * 2002-08-01 2004-02-11 비오이 하이디스 테크놀로지 주식회사 픽셀 리페어가 가능한 데이터 라인
US8872181B2 (en) 2011-08-29 2014-10-28 Samsung Display Co., Ltd. Thin film transistor array substrate and method of manufacturing the same
US10134776B2 (en) 2015-04-28 2018-11-20 Samsung Display Co., Ltd. Display substrate and method of repairing defects thereof
US10546883B2 (en) 2015-04-28 2020-01-28 Samsung Display Co., Ltd. Display substrate and method of repairing defects thereof
US9995982B2 (en) 2016-03-30 2018-06-12 Samsung Display Co., Ltd. Display device including a data line having a double line structure
US10359676B2 (en) 2016-03-30 2019-07-23 Samsung Display Co., Ltd. Display device including a data line having a double line structure

Also Published As

Publication number Publication date
KR100675315B1 (ko) 2007-01-26

Similar Documents

Publication Publication Date Title
US9076362B2 (en) Display substrate and method of manufacturing a motherboard for the same
US20060125996A1 (en) Chip-on-glass array substrate of liquid crystal display device and method of fabricating the same
KR20100048002A (ko) 액정 표시 장치 및 그 제조 방법
KR20050001709A (ko) 박막 트랜지스터 표시판 및 이를 포함하는 액정 표시장치의 수리 방법
KR20030094452A (ko) 액정 표시 장치용 박막 트랜지스터 어레이 기판
JP2004077718A (ja) 液晶表示装置
KR100971386B1 (ko) 액정 표시 장치 및 그 제조방법
KR100675315B1 (ko) 액정표시장치
KR100696260B1 (ko) 액정표시장치와 그 리페어방법
KR100695614B1 (ko) 레이저 화학증착장비를 이용한 원 픽셀 리페어 방법 및 이를 이용하여 리페어된 액정표시소자의 기판
KR100752207B1 (ko) 액정표시장치
KR20010103431A (ko) 액정표시장치용 어레이기판 제조방법
JP2021026166A (ja) 電子素子と液晶表示装置
KR100558716B1 (ko) 액정표시패널 및 그 제조 방법
KR101030530B1 (ko) 액정표시장치 및 그 제조방법
KR100752205B1 (ko) 액정표시장치와 그 리페어방법
KR100558715B1 (ko) 액정표시패널 및 그 제조 방법
KR100621858B1 (ko) 액정표시소자의 제조방법
KR100315913B1 (ko) 액정표시장치및그제조방법
KR101232145B1 (ko) 액정표시장치의 검사용 기판
KR20070062104A (ko) 액정표시소자 및 이의 제조방법
KR20060125310A (ko) 표시 기판
KR20010063570A (ko) 액정표시장치
KR20040026859A (ko) 액정표시장치용 어레이기판과 그 제조방법
KR20050060958A (ko) 액정표시장치 및 그 제조 방법과 검사방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20101228

Year of fee payment: 5

LAPS Lapse due to unpaid annual fee