KR20000053373A - 수평주파수 측정방법 및 장치 - Google Patents

수평주파수 측정방법 및 장치 Download PDF

Info

Publication number
KR20000053373A
KR20000053373A KR1020000000065A KR20000000065A KR20000053373A KR 20000053373 A KR20000053373 A KR 20000053373A KR 1020000000065 A KR1020000000065 A KR 1020000000065A KR 20000000065 A KR20000000065 A KR 20000000065A KR 20000053373 A KR20000053373 A KR 20000053373A
Authority
KR
South Korea
Prior art keywords
bit
bit counter
horizontal
period
unit
Prior art date
Application number
KR1020000000065A
Other languages
English (en)
Other versions
KR100710933B1 (ko
Inventor
타케고시히로타카
야마자키노부오
Original Assignee
이데이 노부유끼
소니 가부시끼 가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 이데이 노부유끼, 소니 가부시끼 가이샤 filed Critical 이데이 노부유끼
Publication of KR20000053373A publication Critical patent/KR20000053373A/ko
Application granted granted Critical
Publication of KR100710933B1 publication Critical patent/KR100710933B1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/04Synchronising
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N17/00Diagnosis, testing or measuring for television systems or their details

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Health & Medical Sciences (AREA)
  • Biomedical Technology (AREA)
  • General Health & Medical Sciences (AREA)
  • Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)
  • Synchronizing For Television (AREA)
  • Measuring Frequencies, Analyzing Spectra (AREA)

Abstract

영상신호의 수평주파수를 상기 영상신호의 수평동기신호를 이용하여, 측정을 위해 요하는 데이터처리가 각별히 신속하게, 또, 각별히 고속인 것으로 행하여지는 것을 필요로 하지 않고, 고정밀도를 가지고 확실히 행할 수 있는 것이다. 영상신호에 있어서의 수평동기신호를 형성하는 펄스를 계수하는 8비트카운터부(21)와, 클록펄스를 계수하는 16비트카운터부(22)와, 16비트카운터부에 의해 얻어지는 계수데이터를 래치하는 데이터래치부(23)를 마련하여, 8비트카운터부(21)를 영상신호에 있어서의 수직동기신호의 앞측가장자리부의 타이밍을 가지고 리셋하여, 8비트카운터부(21)에 있어서의 제7위 비트위치에 있어서 얻어지는 비트출력신호의 앞측가장자리부의 타이밍을 가지고, 데이터래치부(23)에 16비트카운터부(22)로부터의 계수데이터를 래치하는 동작을 행하여, 데이터래치부(23)에 있어서 연속하여 래치된 두개의 계수데이터가 각각 나타내는 계수치 간의 차에 따라서 영상신호에 있어서의 수평주기의 128배의 주기를 검출하고, 그 수평주기의 128배의 주기로부터 영상신호에 있어서의 수평주파수의 산출을 행한다.

Description

수평주파수 측정방법 및 장치{Horizontal Deflection Frequency Measuring Method and Apparatus}
본원의 특허청구의 범위에 기재된 발명은 영상신호에 기초하여 화상을 표시하는 화상표시기기 등에 공급되는 영상신호의 수평주파수를, 상기 영상신호에 있어서의 수평주기신호를 이용하여 측정하는 수평주파수 측정방법 및 장치에 관한 것이다.
화상표시면부를 갖추고, 영상신호에 기초하여 화상표시를 하는 화상표시기기에 있어서는 수평주기, 각 수평기간에 있어서의 영상신호기간의 비율 등을 달리하는 각종의 영상신호가 공급될 가능성이 있다. 그 때문에, 화상표시기기를 사용자가 장치에 공급되는 영상신호에 응해서 적절한 그림 사이즈등이 얻어지게 되는 설정을 할 수 있는 기능(사용자 프리셋기능)을 구비한 것으로 하는 것이 제안되어 있다.
이러한 화상표시기기에 구비되는 사용자 프리셋기능을 그 목적을 달성하도록 작동시키기 위해서는 장치에 공급된 영상신호가 어떠한 것인가를 식별할 수 있음이 전제로 되어, 그것을 위하여는 장치에 공급된 영상신호의 수평주파수를 측정하는 것이 필요하게 된다. 그러므로, 사용자 프리셋기능을 구비한 화상표시기기에 있어서는 장치에 공급된 영상신호의 수평주파수를 측정하는 수평주파수 측정장치가 마련되어 있다.
도 6은 종래 제안되어 있는 수평주파수 측정장치를 도시한다. 이 도 6에 도시된 수평주파수 측정장치에 있어서는 영상신호에 있어서의 수평동기신호(SH)가 공급되고, 그 수평동기신호(SH)를 형성하는 펄스(수평동기 펄스)를 계수하는 8비트카운터부(11), 소정의 주파수를 갖는 클록펄스(CLK)가 공급되고, 그 클록펄스(CLK)를 계수하는 16비트카운터부(12), 16비트카운터부(12)에 의해 얻어지는 계수데이터 (DCU)를 소정의 타이밍을 가지고 래치하는 데이터래치부(13) 및 8비트카운터부(11)로부터의 오버플로신호(SOF), 데이터래치부(13)에 의해 래치된 계수데이터(DCU)인 래치데이터(DLA), 그위에, 영상신호에 있어서의 수직동기신호(SV)가 공급되는 제어유닛(15)이 마련되어 있다.
제어유닛(15)은 수평주파수 측정장치를 구성하기 위해서만 배속된 것이 아니다. 그 때문에, 제어유닛(15)에는 수평주파수 측정장치에 직접적으로 관계되는 것이 아닌 제어용입출력장치(16), 외부메모리장치(17), 주변장치(18) 등이 접속되어 있고, 제어유닛(15)은 이들 제어용입출력장치(16), 외부메모리장치(17), 주변장치(18) 등과의 사이에서 데이터 또는 신호의 송수신을 한다.
이와 같은 것으로서 16비트카운터부(12)에 의한 클록펄스(CLK)에 대한 계수는 오버플로상태가 되면 리셋되도록 되어 상시 행하여진다. 그리고, 제어유닛(15)은 도 7의 A에 도시되는 바와 같은 수직동기신호(SV)가 공급되면, 예컨대, 그 수직동기신호(SV)의 앞측가장자리부의 시점(t0)부터 소정의 기다리는 시간(T0)이 경과한 시점(t1)에서, 클리어제어신호(CCL)을 8비트카운터부(11)로 송출하여, 8비트카운터부(11)를 리셋함과 함께, 래치제어신호(CLA)를 데이터래치부(13)에 공급하여, 데이터래치부(13)에 그 때에 16비트카운터부(12)로부터 얻어지는 계수데이터 (DCU)의 래치를 행하게 한다. 이러한 때에, 기다리는 시간(T0)은, 도 7의 B에 도시되는 바와 같이 수평동기신호(SH)에서 수직동기신호(SV)의 앞측가장자리부의 시점(t0) 후의 등가(等價)펄스, 절입(切入)펄스등이 포함되는 기간에 상당하는 시간으로 설정된다.
그것에 의해, 8비트카운터부(11)는 시점(t1)에서, 도 7의 B에 도시되는 수평동기신호(SH) 중에 있어서의 시점(t1) 후의 수평주기펄스(PH)의 계수를 행하는 상태를 새로 시작하여, 도 7의 C에 도시되는 바와 같이, 수평동기 펄스(PH)에 대한 계수데이터(DCT)를 형성해 나간다. 또한, 데이터래치부(13)는 시점(t1)에서, 16비트카운터부(12)로부터 얻어지는 계수데이터(DCU)를 래치하여, 도 7의 E에 도시되는 바와 같이, 래치된 계수데이터(DCU)가 나타내는 계수치(Na)를 계속적으로 나타내는 래치데이터(DLA)를 제어유닛(15)에 공급한다. 데이터래치부(13)로부터의 래치데이터(DLA)가 공급된 제어유닛(15)은 그 래치데이터(DLA)를 내장메모리부에 격납한다.
그 후, 8비트카운터부(11)는 계수데이터(DCT)가 나타내는 계수치가 “255"를 넘게 되면, 도 7의 D에 도시되는 바와 같이, 시점(t2)에 있어서 앞측가장자리부를 갖는 오버플로신호(SOF)를 송출하고, 그 오버플로신호(SOF)를 제어유닛(15)에 공급한다.
8비트카운터부(11)로부터의 오버플로신호(SOF)가 공급된 제어유닛(15)은 시점(t2) 후에 데이터처리에 요하는 시간에 기인하는 지연시간(ΔT)이 경과한 시점(t3)에 있어서, 재차, 래치제어신호(CLA)를 데이터래치부(13)에 공급하여, 데이터래치부(13)에, 그 때에 16비트카운터부(12)로부터 얻어지는 계수데이터(DCU)의 래치를 행하게 한다. 그것에 의하여, 데이터래치부(13)는 시점(t3)에 있어서, 16비트카운터부(12)로부터 얻어지는 계수데이터(DCU)를 래치하여, 도 7의 E에 도시되는 바와 같이, 래치된 계수데이터(DCU)가 나타내는 계수치(Nb)를 계속적으로 나타내는 래치데이터(DLA)를 제어유닛(15)에 공급한다. 데이터래치부(13)로부터의 래치데이터(DLA)가 공급된 제어유닛(15)은 그 래치데이터(DLA)를 내장메모리부에 격납한다.
데이터래치부(13)로부터의 계수치(Nb)를 나타내는 래치데이터(DLA)를 내장메모리부에 격납한 제어유닛(15)은 그 래치데이터(DLA)가 나타내는 계수치(Nb)와 시점(t1)의 직후에서 내장메모리부에 격납한 래치데이터(DLA)가 나타내는 계수치(Na)와의 사이의 차이를 산출하여, 산출된 계수치의 차이에 따라서, 영상신호에 있어서의 수평주기의 256배의 주기를 검출한다. 그리고, 제어유닛(15)은 다시, 검출된 수평주기의 256배의 주기를 나타내는 값의 1/256의 역수를 나타내는 값을 구함에 의해 영상신호에 있어서의 수평주파수를 산출한다. 이렇게하여, 제어유닛(15)에 있어서 영상신호에 있어서의 수평주파수가 얻어져, 영상신호에 있어서의 수평주파수의 측정이 행하여지게 된다.
전술된 화상표시기기에 구비되는 사용자 프리셋기능이 확실히 완수되기 위해서는 장치에 공급된 영상신호의 수평주파수가 정밀도 좋고, 예컨대, 오차가 +/- 0.2 KHz 미만으로 억제된 정도의 비교적 높은 정밀도를 가지고, 측정되는 것이 바람직하다. 그런데, 상술한 바와 같은 종래 제안된 수평주파수 측정장치에 있어서는 장치에 공급된 영상신호의 수평주파수에 대한 고정밀도를 가지고서의 측정은 기대할 수 없다.
상술한 바와 같은 종래 제안된 수평주파수 측정장치의 경우, 제어유닛(15)에 있어서 산출되는 계수치(Nb)와 계수치(Na)와의 사이의 차이가 (1) 클록펄스(CLK)를 계수하는 16비트카운터부(12)에 있어서의 1계수분의 오차, (2) 수직동기신호(SV)의 앞측가장자리부의 시점(t0)부터 기다리는 시간(T0)가 경과한 시점(t1)에서, 데이터래치부(13)에 의한 16비트카운터부(12)로부터의 계수데이터(DCU)의 래치가 행하짐에 기인하는 최대 8비트카운터부(11)에 의한 1계수분, 즉, 최대 1수평기간분의 오차 및 (3) 8비트카운터부(11)로부터 얻어지는 오버플로신호(SOF)의 앞측가장자리부의 시점(t2)에서부터 데이터래치부(13)에 의한 16비트카운터부(12)로부터의 계수데이터(DCU)가 래치되는 시점(t3)까지의 지연시간(ΔT)분의 오차를 원리적으로 포함하게 된다.
이들의 오차중, 상기 (1)의 오차에 관해서는 클록펄스(CLK)의 주파수를 높게 함으로써 실질적으로 문제가 되지 않는 정도로까지 저감시킬 수 있지만, 상기 (2)의 오차에 관해서는 측정된 수평주파수가 최대로 1 - 256/255 = 0.4%의 오차를 포함하게 되는 사태를 초래하게 되지만, 이러한 사태를 회피하는 것은 곤란하다. 또한, 상기 (3)의 오차에 관해서는 지연시간(ΔT)이 제어유닛(15)에 있어서의 데이터처리에 소요되는 시간에 기인하는 것이기 때문에, 이 지연시간(ΔT)을 저감하기 위해서는 제어유닛(15)을 각별히 고속으로 데이터처리를 할 수 있는 것으로 함과 함께, 수평주파수의 산출처리에 관해서의 연산 끼어들기 우선순위를 될 수있는 한 고위로 할 것이 고려된다. 그렇지만, 제어유닛(15)를 각별히 고속인 데이터처리를 할 수 있는 것으로 하는 것은 코스트가 현저하게 많아지게 되어 버리고, 또한, 수평주파수의 산출처리에 대한 연산 끼어들기 우선순위를 될수있는 한 고위로 하는 것은 제어유닛(15)의 동작에 지극히 커다란 제약을 부과시키는 것으로 되어, 그 결과, 제어유닛(15)이 관련되는 시스템에 대하여 그 자유도를 저하시키는 등의 악영향을 미치게 하는 것으로도 되기 때문에, 어느것에 관해서도 그 실현에는 곤란이 따른다.
이러한 점을 감안하여, 본원의 특허청구의 범위에 기재된 발명은 화상표시기기 등에 공급되는 영상신호의 수평주파수를 상기 영상신호에 있어서의 수평동기신호를 이용하여 측정할 때에, 측정을 위해 소요되는 데이터처리가 각별히 신속하게, 또한, 각별히 고속으로 하여 행하여지는 것을 필요로 하는 일 없이, 수평주파수의 측정을 고정밀도를 가지고 확실히 할 수 있는 수평주파수 측정방법 및 장치를 제공한다.
도 1은 본원의 특허청구의 범위에 있어서의 청구항 1에서부터 청구항 4의 어느 한 항에 기재된 발명에 관한 수평주파수 측정방법의 일례가 실시되는 본원의 특허청구의 범위에 있어서의 청구항 5에서부터 청구항 7까지, 청구항 9 및, 청구항 11에서부터 청구항 13까지의 어느 한 항에 기재된 발명에 관한 수평주파수 측정장치의 일례를 도시하는 블록구성도
도 2는 도 1에 도시되는 예의 동작 설명을 위한 타임 차트
도 3은 본원의 특허청구의 범위에 있어서의 청구항 1에서부터 청구항 4의 어느 한 항에 기재된 발명에 관한 수평주파수 측정방법의 다른 예가 실시되는 본원의 특허청구의 범위에 있어서의 청구항 5, 청구항 6, 청구항 8, 청구항 9 및 청구항 11에서부터 청구항 13까지의 어느 한 항에 기재된 발명에 관한 수평주파수 측정장치의 일례를 도시하는 블록구성도
도 4는 본원의 특허청구의 범위에 있어서의 청구항 1에서부터 청구항 4의 어느 한 항에 기재된 발명에 관한 수평주파수 측정방법의 또 다른 예가 실시되는 본원의 특허청구의 범위에 있어서의 청구항 5, 청구항 6 및 청구항 9에서부터 청구항 13까지의 어느 한 항에 기재된 발명에 관한 수평주파수 측정장치의 일례를 도시하는 블록구성도
도 5는 도 1에 도시되는 본원의 특허청구의 범위에 있어서의 청구항 5에서부터 청구항 7까지, 청구항 9 및 청구항 11에서부터 청구항 13까지의 어느 한 항에 기재된 발명에 관한 수평주파수 측정장치의 일례가 적용된 화상표시기기의 일례를 도시한 블록구성도
도 6은 종래 제안되어 있는 수평주파수 측정장치를 도시한 블록구성도
도 7은 도 6에 도시되는 수평주파수 측정장치의 동작 설명을 위한 타임 차트이다.
<도면의 주요부분에 대한 부호의 설명>
21 … 8비트카운터부, 22 … 16비트카운터부, 23 … 데이터래치부,
25 … 제어유닛, 26 … 제어용입출력 장치, 27 … 외부메모리장치,
28 … 주변장치
본원의 특허청구의 범위에 있어서의 청구항 1에서부터 청구항 4까지의 어느 한 항에 기재된 발명에 관한 수평주파수 측정방법은 영상신호에 있어서의 수평동기신호를 형성하는 펄스를 계수하는 N비트(N은 양의 정수(正整數)이고, 예컨대, 8)카운터부와, 소정의 주파수를 갖는 클록펄스를 계수하는 M비트(M은 양의 정수이고, 예컨대, 16)카운터부와, M비트카운터부에 의해 얻어지는 계수데이터를 래치하는 동작을 선택적으로 하는 데이터래치부를 마련하고, N비트카운터부를 영상신호에 있어서의 수직동기신호의 앞측가장자리부 또는 뒷측가장자리부의 타이밍을 가지고 리셋하고, N비트카운터부에 있어서의 소정의 비트위치에 있어서 얻어지는 비트출력신호의 앞측가장자리부 또는 뒷측가장자리부의 타이밍을 가지고, 데이터래치부에 M비트카운터부에 의해 얻어지는 계수데이터를 래치하는 동작을 시켜, 데이터래치부에서 연속하여 래치된 두개의 계수데이터가 각각 나타내는 계수치 간의 차이에 따라서, 영상신호에 있어서의 수평주기의 X배(X는 양의 정수이고, 예컨대, 128)의 주기를 검출하고, 그 수평주기의 X배의 주기로부터 영상신호에 있어서의 수평주파수의 산출을 행함에 의하여 수평주파수를 측정하는 것으로 된다.
또한, 본원의 특허청구의 범위에 있어서의 청구항 5에서부터 청구항 13까지의 어느 한 항에 기재된 발명에 관한 수평주파수 측정장치는 영상신호에 있어서의 수직동기신호의 앞측가장자리부 또는 뒷측가장자리부의 타이밍을 가지고 리셋됨을 기초로 하여 영상신호에 있어서의 수평주기신호를 형성하는 펄스를 계수하는 N비트카운터부와, 소정의 주파수를 갖는 클록펄스를 계수하는 M비트카운터부와, N비트카운터부에서의 소정의 비트위치에 있어서 얻어지는 비트출력신호의 앞측가장자리부 또는 뒷측가장자리부의 타이밍을 가지고 M비트카운터부에 의해 얻어지는 계수데이터를 래치하는 데이터래치부와, 데이터래치부에서 연속하여 래치된 두개의 계수데이터가 각각 나타내는 계수치 간의 차이에 따라서, 영상신호에 있어서의 수평주기의 X배(X는 양의 정수)의 주기를 검출하여, 그 수평주기의 X배의 주기로부터 영상신호에 있어서의 수평주파수의 산출을 행함에 의해 수평주파수를 측정하는 동작제어부를 구비하여 구성된다.
상술한 바와 같은 본원의 특허청구의 범위에 있어서의 청구항 1에서부터 청구항 4까지의 어느 한 항에 기재된 발명에 관한 수평주파수 측정방법 및 본원의 특허청구의 범위에 있어서의 청구항 5에서부터 청구항 13까지의 어느 한 항에 기재된 발명에 관한 수평주파수 측정장치에 있어서는 영상신호에 있어서의 수평동기신호를 형성하는 펄스를 계수하는 예컨대, 8비트카운터부가 되는 N비트카운터부가 영상신호에 있어서의 수직동기신호의 앞측가장자리부 또는 뒷측가장자리부의 타이밍을 가지고 리셋되어, 또한, 데이터래치부에서, 소정의 주파수를 갖는 클록펄스를 계수하는 예컨대, 16비트카운터부가 되는 M비트카운터부에서 얻어지는 계수데이터의 래치가 N비트카운터부에서의 소정의 비트위치에 있어서 얻어지는 비트출력신호의 앞측가장자리부 또는 뒷측가장자리부의 타이밍을 가지고 행하여진다. 그리고, 데이터래치부에서 연속하여 래치된 두개의 계수데이터가 각각 나타내는 계수치 간의 차이에 따라서, 영상신호에 있어서의, 예컨대, 수평주기의 128배의 주기가 되는 수평주기의 X배의 주기를 검출하여, 그 수평주기의 X배의 주기로부터 영상신호에 있어서의 수평주파수의 산출이 행하여짐에 의해, 수평주파수가 측정된다.
이와 같이, N비트카운터부가 영상신호에 있어서의 수직동기신호의 앞측가장자리부 또는 뒷측가장자리부의 타이밍을 가지고 리셋되고, 또한, 데이터래치부에서의 M비트카운터부에서 얻어지는 계수데이터의 래치가 N비트카운터부에서의 소정의 비트위치에 있어서 얻어지는 비트출력신호의 앞측가장자리부 또는 뒷측가장자리부의 타이밍을 가지고 행하여짐에 의해, 데이터래치부에서 연속하여 래치된 두개의 계수데이터가 각각 나타내는 계수치 간의 차이가 원리적으로는 M비트카운터부에서의 1계수분의 오차만을 포함하는 것으로 되게 되고, 이러한 오차는 M비트카운터부에 의해 계수되는 클록펄스의 주파수를 비교적 높게 함으로써 실질적으로 문제가 되지 않는 정도로까지 저감시킬 수 있다. 그러므로, 데이터래치부에서 연속하여 래치된 두개의 계수데이터가 각각 나타내는 계수치 간의 차이에 따라서 산출되는 영상신호에 있어서의 수평주파수는 M비트카운터부에 의해 계수되는 클록펄스의 주파수가 비교적 높게 된다는 기초하에 있어서, 오차가 효과적으로 배제된 지극히 정확한 것으로 되게 된다.
따라서, 영상신호의 수평주파수가 상기 영상신호에 있어서의 수평동기신호가 이용되어 측정될 때에, 측정을 위해 소요되는 데이터처리가 각별히 신속하게, 또한, 각별히 고속으로 하여 행하여지는 것이 필요하게 되는 일 없이, 수평주파수의 측정이 고정밀도를 가지고 확실히 행하여지게 된다.
<발명의 실시의 형태>
도 1은 본원의 특허청구의 범위에 있어서의 청구항 1에서부터 청구항 4의 어느 한 항에 기재된 발명에 관한 수평주파수 측정방법의 일례가 실시되는 본원의 특허청구의 범위에 있어서의 청구항 5에서부터 청구항 7까지, 청구항 9 및 청구항 11에서부터 청구항 13까지의 어느 한 항에 기재된 발명에 관한 수평주파수 측정장치의 일례를 도시한다
도 1에 도시되는 수평주파수 측정장치의 예에 있어서는 영상신호에 있어서의 수직동기신호(SV)와 수평동기신호(SH)와가 공급되고, 수직동기신호(SV)에 의해 리셋됨을 기초로 하여 수평동기신호(SH)를 형성하는 펄스, 즉, 수평동기 펄스를 계수하는 8비트카운터부(21), 비교적 높은 소정의 주파수를 갖는 클록펄스(CLK)가 공급되어, 그 클록펄스(CLK)를 계수하는 16비트카운터부(22), 8비트카운터부(21)에 있어서의 최하위 비트에서부터 상위 비트측으로 세어 7번째의 비트위치(제7위 비트위치라 함)에 있어서 얻어지는 비트출력신호(SB7)에 응한 소정의 타이밍을 가지고, 16비트카운터부(22)로부터 얻어지는 계수데이터(DCU)를 래치하는 데이터래치부(23) 및 8비트카운터부(21)에 있어서 얻어지는 비트출력신호(SB7) 및 데이터래치부(23)에 의해 래치된 계수데이터(DCU)인 래치데이터(DLA)가 공급되는 제어유닛(25)이 마련되어 있다.
제어유닛(25)은 수평주파수 측정장치를 구성하기 위해서만 배속된 것이 아니라 수평주파수 측정장치를 구성함과 함께, 다른 역할도 해내고 있다. 그러므로, 제어유닛(25)에는 수평주파수 측정장치에 직접적으로 관계하는 것이 아닌 제어용입출력장치(26), 외부메모리장치(27), 주변장치(28) 등이 접속되어 있고, 제어유닛(25)은 이들 제어용입출력장치(26), 외부메모리장치(27), 주변장치(28) 등과의 사이에서, 데이터 또는 신호의 송수신을 한다. 이러한 제어유닛(25)은 수평주파수 측정장치에 있어서는 동작제어부를 형성한다.
이와 같은 기초하에 16비트카운터부(22)에 의한 클록펄스(CLK)에 대한 계수는 오버플로상태로 되면 리셋되도록 되어 상시 행하여진다. 그리고, 8비트카운터부(21)는 도 2의 A에 도시되는 바와 같이 수직동기신호(SV)가 공급되면, 상기 수직동기신호(SV)에 의해, 그 앞측가장자리부 또는 뒷측가장자리부의 시점, 예컨대, 앞측가장자리부의 시점(t5)의 타이밍을 가지고 리셋된다. 그리고, 8비트카운터부(21)는 시점(t5)에 있어서 리셋되는 때마다, 도 2의 B에 도시되는 바와 같이 수평동기신호(SV)를 형성하는 수평동기 펄스(PH)의 계수를 하는 상태를 새로 시작하여, 도 2의 C에 도시되는 바와 같이, 수평동기 펄스(PH)에 대한 계수데이터(DCT)를 형성해 나간다.
그리고, 도 2의 C 및 D에 도시되는 바와 같이, 8비트카운터부(21)에 있어서의 계수데이터(DCT)가 계수치“64"를 나타내는 것으로 되는 시점(t6)에 있어서, 8비트카운터부(21)에 있어서의 제7위 비트위치에 있어서 얻어지는 비트출력신호(SB7)가 저레벨에서부터 고레벨로의 상승에 의해 형성되는 앞측가장자리부가 생긴다. 그리고, 이러한 비트출력신호(SB7)의 저레벨에서부터 고레벨로의 상승에 의해 형성되는 앞측가장자리부는 데이터래치부(23) 및 동작제어부를 형성하는 제어유닛(25)에 전하여진다.
데이터래치부(23)에 전해진 비트출력신호(SB7)의 앞측가장자리부는 데이터래치부(23)에 시점(t6)에 있어서, 16비트카운터부(22)로부터 얻어지는 계수데이터 (DCU)를 래치하는 상태를 취하게 한다. 그것에 의하여, 데이터래치부(23)는 시점(t6)의 타이밍을 가지고 계수데이터(DCU)를 래치하여, 도 2의 E에 도시되는 바와 같이, 래치된 계수데이터(DCU)가 나타내는 계수치(N1)를 그 후 계속적으로 나타내는 래치데이터(DLA)를 제어유닛(25)에 공급한다. 또한, 제어유닛(25)에 전해진 비트출력신호(SB7)의 앞측가장자리부는 제어유닛(25)에, 데이터래치부(23)로부터의 래치데이터(DLA)를 내장메모리부에 격납하는 상태를 취하게 한다.
도 2의 C 및 D에 도시되는 바와 같이, 시점(t6)에 있어서 저레벨에서부터 고레벨로의 상승에 의해 형성되는 앞측가장자리부가 생긴 비트출력신호(SB7)는 8비트카운터부(21)에 있어서의 계수데이터(DCT)가 계수치“128"를 나타내는 것으로 되는 시점(t7)까지 고레벨을 유지하고, 시점(t7)에 있어서 고레벨에서부터 저레벨로의 하강에 의해 형성되는 뒷측가장자리부가 생긴다.
그 후, 도 2의 C 및 D에 도시되는 바와 같이, 시점(t6) 이후 8비트카운터부(21)에 의해 128개의 수평동기펄스(PH)가 계수되어, 8비트카운터부 (21)에 있어서의 계수데이터(DGT)가 계수치“192"를 나타내는 것으로 되는 시점(t8)에 있어서, 8비트카운터부(21)에 있어서 얻어지는 비트출력신호(SB7)가 다시, 저레벨에서부터 고레벨로의 상승에 의해 형성되는 앞측가장자리부가 생긴다. 이와같이 하여, 시점(t6)에 있어서 비트출력신호(SB7)가 저레벨에서부터 고레벨로의 상승에 의해 형성되는 앞측가장자리부가 생긴 후, 시점(t8)에 있어서 비트출력신호(SB7)가 두 번째 저레벨에서부터 고레벨로의 상승에 의해 형성되는 앞측가장자리부가 생기기 까지의 사이에, 영상신호에 있어서의 128수평주기에 상당하는 시간이 경과하고 있게 된다. 그리고, 시점(t8)에 있어서의 비트출력신호(SB7)의 앞측가장자리부도, 데이터래치부(23) 및 동작제어부를 형성하는 제어유닛(25)에 전해진다.
이 때 데이터래치부(23)에 전해진 비트출력신호(SB7)의 앞측가장자리부는 데이터래치부(23)에 시점(t8)에 있어서, 16비트카운터부(22)로부터 얻어지는 계수데이터(DCU)를 래치하는 상태를 취하게 한다. 그에 의해, 데이터래치부(23)는 시점(t8)의 타이밍을 가지고 두 번째 계수데이터(DCU)를 래치하여, 도 2의 E에 도시되는 바와 같이, 래치된 계수데이터(DCU)가 나타내는 계수치(N2)를 그 후 계속적으로 나타내는 래치데이터(DLA)를 제어유닛(25)에 공급한다. 또한, 이 때 제어유닛(25)에 전해진 비트출력신호(SB7)의 앞측가장자리부도, 제어유닛(25)에, 데이터래치부(23)로부터의 래치데이터(DLA)를 내장메모리부에 격납하는 상태를 취하게 한다.
데이터래치부(23)로부터의 계수치(N1)를 나타내는 래치데이터(DLA)를 내장메모리부에 격납한 후, 다시, 데이터래치부(23)로부터의 계수치(N2)를 나타내는 래치데이터(DLA)를 내장메모리부에 격납한 제어유닛(25)은 그것들의 계수치(N1)를 나타내는 래치데이터(DLA)와 계수치(N2)를 나타내는 래치데이터(DLA)과에 근거하여, 데이터래치부(23)에 있어서 연속하여 래치된 두개의 계수데이터(DCU)가 각각 나타내는 계수치(N2)와 계수치(N1)와의 사이의 차이를 산출하여, 산출된 계수치의 차이에 따라서, 영상신호에 있어서의 수평주기의 128배의 주기를 검출한다. 그리고, 제어유닛(25)은 다시, 검출된 수평주기의 128배의 주기를 나타내는 값의 1/128의 역수를 나타내는 값을 구함에 의하여 영상신호에 있어서의 수평주파수를 산출한다. 이렇게 하여, 제어유닛(25)에 있어서 영상신호에 있어서의 수평주파수가 얻어져, 영상신호에 있어서의 수평주파수의 측정이 행하여지게 된다.
상술한 바와 같이 하여 도 1에 도시되는 예에 의해 행하여지는 영상신호에 있어서의 수평주파수의 측정에 있어서는 8비트카운터부(21)가 수직동기신호(SV)의 앞측가장자리부의 타이밍을 가지고 리셋되고, 또한, 데이터래치부(23)에 있어서, 16비트카운터부(22)로부터 얻어지는 계수데이터(DCU)의 래치가 8비트카운터부(21)에 있어서의 제7 비트위치에 있어서 얻어지는 비트출력신호(SB7)의 앞측가장자리부의 타이밍을 가지고 행하여진다. 그리고, 제어유닛(25)에 있어서, 데이터래치부(23)에 있어서 연속하여 래치된 두개의 계수데이터(DCU)가 각각 나타내는 계수치(N2)와 계수치(N1)와의 사이의 차이에 따라서, 영상신호에 있어서의 수평주기의 128배의 주기를 검출하여, 그 수평주기의 128배의 주기로부터 영상신호에 있어서의 수평주파수의 산출이 행하여짐에 의해, 수평주파수가 측정된다.
이와 같이, 8비트카운터부(21)가 수직동기신호(SV)의 앞측가장자리부의 타이밍을 가지고 리셋되고, 또한, 데이터래치부(23)에 있어서의 16비트카운터부(22)로부터 얻어지는 계수데이터(DCU)의 래치가 8비트카운터부(21)에 있어서의 제7 비트위치에 있어서 얻어지는 비트출력신호(SB7)의 앞측가장자리부의 타이밍을 가지고 행하여짐에 의해, 데이터래치부(23)에 있어서 연속하여 래치된 두개의 계수데이터(DCU)가 각각 나타내는 계수치(N2)와 계수치(N1)와의 사이의 차이가 원리적으로는 16비트카운터부(22)에 있어서의 1계수분의 오차만을 포함하는 것으로 되게 됨에 의해, 이러한 오차는 16비트카운터부(22)에 의해 계수되는 클록펄스(CLK)의 주파수를 비교적 높게 함으로써 실질적으로 문제가 되지 않는 정도로까지 저감시킬 수 있다.
그러므로, 제어유닛(25)에 있어서, 데이터래치부(23)에 있어서 연속하여 래치된 두개의 계수데이터(DCU)가 각각 나타내는 계수치(N2)와 계수치(N1)와의 사이의 차이에 따라서 산출되는 영상신호에 있어서의 수평주파수는 16비트카운터부(22)에 의해 계수되는 클록펄스(CLK)의 주파수가 비교적 높게 되는 것을 기초로 하여, 오차가 효과적으로 배제된 지극히 정확한 것으로 되게 된다. 따라서, 영상신호의 수평주파수가 상기 영상신호에 있어서의 수평동기신호(SH)가 이용되어 측정될 때에, 측정을 위해 소요되는 데이터처리가 각별히 신속하게, 또한, 각별히 고속으로 하여 행하여지는 것이 필요하게 되는 일이 없고, 수평주파수의 측정이 고정밀도를 가지고 확실히 행하여지게 된다.
또한, 도 1에 도시되는 예에 의하면, 영상신호의 수평주파수의 측정에 소요되는 상기 영상신호의 수평주기의 수는 시점(t8)에 있어서 8비트카운터부(21)에 있어서의 계수데이터(DCT)가 계수치“192"를 나타내는 것으로 하여, 192이며, 따라서, 각 수직기간(각 필드기간)에 있어서의 수평기간(라인기간)의 수가 193 이상, 예컨대, 200이 되는 영상신호에 대해서, 그 수평주파수를 측정할 수 있게 된다.
도 3은 본원의 특허청구의 범위에 있어서의 청구항 1에서부터 청구항 4의 어느 한 항에 기재된 발명에 관한 수평주파수 측정방법의 다른 예가 실시되는 본원의 특허청구의 범위에 있어서의 청구항 5, 청구항 6, 청구항 8, 청구항 9 및 청구항 11에서부터 청구항 13까지의 어느 한 항에 기재된 발명에 관한 수평주파수 측정장치의 일례를 도시한다.
이 도 3에 도시되는 수평주파수 측정장치의 예는 도 1에 도시되는 수평주파수 측정장치의 예와 개략 같게 구성되어 있고, 도 3에 있어서는 도 1에 도시되는 각부 및 각 데이터 또는 신호에 상기하는 부분 및 데이터 또는 신호가 도 1과 공통의 부호가 첨부되어 도시되어 있어, 그것들에 관해서의 중복 설명은 생략된다.
도 3에 도시되는 예에서는 도 1에 도시되는 예에 있어서는 8비트카운터부(21)에 공급되어 있는 영상신호에 있어서의 수직동기신호(SV)가 8비트카운터부(21)에가 아니라, 동작제어부를 형성하는 제어유닛(25)에 공급된다. 제어유닛(25)은 수직동기신호(SV)가 공급되면, 예컨대, 그 수직동기신호(SV)의 앞측가장자리부 또는 뒷측가장자리부, 예컨대, 앞측가장자리부에 응해서 클리어제어신호(CCL)를 형성하여, 그 클리어제어신호(CCL)를 8비트카운터부(21)로 송출하여, 8비트카운터부 (11)를 리셋한다.
8비트카운터부(21)에는 영상신호에 있어서의 수평동기신호(SH)가 공급되어 있고, 8비트카운터부(21)는 제어유닛(25)에서부터의 클리어제어신호(CCL)에 의해서 리셋될 때 마다, 수평동기신호(SH)를 형성하는 수평동기 펄스의 계수를 하는 상태를 새로 시작하여, 수평주기 펄스에 대한 계수데이터를 형성해 나간다.
도 3에 도시되는 예는 상술한 점 이외에 대해서는 도 1에 도시되는 예와 같이 구성되어 있어, 도 1에 도시되는 예와 같이 동작한다.
도 4는 본원의 특허청구의 범위에 있어서의 청구항 1에서부터 청구항 4의 어느 한 항에 기재된 발명에 관한 수평주파수 측정방법의 또 다른 예가 실시되는 본원의 특허청구의 범위에 있어서의 청구항 5, 청구항 6 및 청구항 9에서부터 청구항 13까지의 어느 한 항에 기재된 발명에 관한 수평주파수 측정장치의 일례를 도시한다.
이 도 4에 도시되는 수평주파수 측정장치의 예도, 도 1에 도시되는 수평주파수 측정장치의 예와 개략 같게 구성되어 있고, 도 4에 있어서도, 도 1에 도시되는 각 부 및 각 데이터 또는 신호에 상기하는 부분 및 데이터 또는 신호가 도 1과 공통의 부호가 첨부되어 도시되어 있어, 그것들에 관해서의 중복 설명은 생략된다.
도 4에 도시되는 예에서는 영상신호에 있어서의 수직동기신호(SV)가 영상신호에 있어서의 수평동기신호(SH)가 공급되는 8비트카운터부(21) 및 소정의 주파수를 갖는 클록펄스(CLK)가 공급되는 16비트카운터부(22)의 양자에게 공급된다.
8비트카운터부(21)는 수직동기신호(SV)가 공급되면, 상기 수직동기신호(SV)에 의해, 그 앞측가장자리부 또는 뒷측가장자리부의 시점, 예컨대, 앞측가장자리부의 시점의 타이밍을 가지고 리셋된다. 그리고, 8비트카운터부(21)는 수직동기신호(SV)에 의해 리셋되는 때마다, 수평동기신호(SH)를 형성하는 수평동기 펄스의 계수를 하는 상태를 새로 시작하여, 수평동기 펄스에 대한 계수데이터를 형성해 나간다.
또한, 16비트카운터부(22)도, 수직동기신호(SV)가 공급되면, 상기 수직동기신호(SV)에 의해, 그 앞측가장자리부 또는 뒷측가장자리부의 시점, 예컨대, 앞측가장자리부의 시점의 타이밍을 가지고 리셋된다. 그리고, 16비트카운터부(22)는 수직동기신호(SV)에 의해 리셋되는 때마다, 클록펄스(CLK)의 계수를 하는 상태를 새로 시작하여, 클록펄스(CLK)에 대한 계수데이터(DCU)를 형성하여 간다.
도 4에 도시되는 예는 상술한 점 이외에 대해서는 도 1에 도시되는 예와 같이 구성되어 있고, 도 1에 도시되는 예와 같이 동작한다.
도 5는 도 1에 도시되는 본원의 특허청구의 범위에 있어서의 청구항 5에서부터 청구항 7까지, 청구항 9 및 청구항 11에서부터 청구항 13까지의 어느 한 항에 기재된 발명에 관한 수평주파수 측정장치의 일례가 적용된 화상표시기기의 일례를 도시한다.
도 5에 도시되는 화상표시기기에 있어서는 본원의 특허청구의 범위에 있어서의 청구항 5에서부터 청구항 7까지, 청구항 9 및 청구항 11에서부터 청구항 13까지의 어느 한 항에 기재된 발명에 관한 수평주파수 측정장치의 일례를 구성하는 영상신호의 수평동기신호(SH)와 수직동기신호(SV)와가 공급되는 8비트카운터부 (21), 클록펄스(CLK)가 공급되는 16비트카운터부(22), 데이터래치부(23) 및 제어유닛(25)이 구비되어 있다. 그리고, 제어유닛(25)에는 8비트카운터부(21)로부터 얻어지는 비트출력신호(SB7) 및 8비트카운터부(21)로부터 얻어지는 비트출력신호(SB7)가 공급되는 데이터래치부(23)로부터, 16비트카운터부(22)로부터의 계수데이터(DCU)가 래치되어 얻어지는 래치데이터(DLA)가 공급된다.
또한, 제어유닛(25)에는 제어용입출력장치(26), 외부메모리장치(27) 및 주변장치(28)가 접속되어 있다.
제어용입출력장치(26)는 기기의 전면 패널에 마련되고, 사용자에 의해 조작되는 전면 패널제어 스위치부, 기기의 제조공장에서 조정할 때에 사용되는 공장조정용 통신부 등을 포함하는 것으로 되어 있다. 또한, 외부메모리장치(27)는 예컨대, 전기적소거가 가능하게 된 프로그래머블·리드·온리·메모리(EEPROM)에 의해 구성된다.
또한, 주변장치(28)는 수평동기신호(SH)와 수직동기신호(SV)와가 공급되는 동기회로, 동기회로에 접속된 편향보정 파형발생부, 화상표시를 위한 영상신호(SVD)가 공급되는 영상신호증폭부, 기기의 사용자에 의한 조작에 응해서 상태표시용의 표시신호를 발생하여 영상신호증폭부에 공급하는 표시신호 형성부등을 포함하는 것으로 되어 있다. 영상신호(SVD)는 그것에 대한 수평주기신호 및 수직동기신호가 각각 수평동기신호(SH) 및 수직동기신호(SV)인 것으로 된다
그리고, 주변장치(28)에 포함되는 영상신호증폭부에서 얻어지는 증폭된 영상신호(SVD), 표시신호 형성부에서의 표시신호, 또는 영상신호(SVD) 및 표시신호의 양자가 화상표시부(30)에 공급된다. 화상표시부(30)는 화상표시용음극선관을 포함하여 구성된다. 또한, 주변장치(28)에 포함되는 편향보정 파형발생부에서 얻어지는 보정된 편향신호가 편향회로(31)에 공급되고, 편향회로(31)는 화상표시부(30)에 있어서의 음극선관 내의 전자빔에 대해서의 편향제어를 한다.
그것에 의해, 화상표시용음극선관을 포함하여 구성된 화상표시부(30)에 있어서, 영상신호(SVD), 표시신호 형성부에서의 표시신호, 또는 영상신호(SVD) 및 표시신호의 양자에 근거하는 화상이 표시된다. 그리고, 8비트카운터부(21), 16비트카운터부(22), 데이터래치부(23) 및 제어유닛(25)을 포함하여 형성되는 본원의 특허청구의 범위에 있어서의 청구항 5에서부터 청구항 7까지, 청구항 9 및 청구항 11에서부터 청구항 13까지의 어느 한 항에 기재된 발명에 관한 수평주파수 측정장치의 일례는 영상신호(SVD)에 있어서의 수평주파수의 측정을 하게 된다.
이와 같은 기초로서, 제어유닛(25)에 있어서 얻어지는 영상신호(SVD)에서의 수평주파수의 측정의 결과는 예컨대, 제어용입출력장치(26)에 포함되는 전면 패널제어 스위치부가 기기의 사용자에게 의해 조작되어, 영상신호(SVD)에 응해서 적절한 그림 사이즈등이 얻어지도록 하는 설정이 행하여질 때에 사용된다.
또, 도 3에 도시되는 본원의 특허청구의 범위에 있어서의 청구항 5, 청구항 6, 청구항 8, 청구항 9 및 청구항 11에서부터 청구항 13까지의 어느 한 항에 기재된 발명에 관한 수평주파수 측정장치의 일례가 적용된 화상표시기기의 예 및 도 4에 도시되는 본원의 특허청구의 범위에 있어서의 청구항 5, 청구항 6 및 청구항 9에서부터 청구항 13까지의 어느 한 항에 기재된 발명에 관한 수평주파수 측정장치의 일례가 적용된 화상표시기기의 예도, 도 1에 도시되는 본원의 특허청구의 범위에 있어서의 청구항 5에서부터 청구항 7까지, 청구항 9 및 청구항 11에서부터 청구항 13까지의 어느 한 항에 기재된 발명에 관한 수평주파수 측정장치의 예와 같이 구성된다.
상술한 각 예에 있어서는 수평동기신호(SH)를 형성하는 수평동기펄스(PH)의 계수를 8비트카운터부(21)에 의해 행하고, 또한, 클록펄스(CLK)의 계수를 16비트카운터부(22)에 의해 행하고 있지만, 수평동기신호(SH)를 형성하는 수평동기 펄스(PH)의 계수는 8비트카운터부(21)에 한정되는 것이 아니고, N을 양의 정수로 하여 일반적으로 N비트카운터부로서 나타내지는 계수수단에 의해 행할 수 가 있고, 또한, 클록펄스(CLK)의 계수도, 16비트카운터부(22)에 한정되는 것이 아니고, M을 양의 정수로서 일반적으로 M비트카운터부로서 나타낼 수 있는 계수수단에 의해 행할 수 있다.
또한, 상술한 각 예에 있어서는 데이터래치부(23)에 있어서의 계수데이터의 래치 및 제어유닛(25)에 있어서의 래치데이터의 내장메모리부에의 격납이 8비트카운터부(21)에 있어서의 제7위 비트위치에 있어서 얻어지는 비트출력신호에 응해서 행하여지지만, 데이터래치부(23)에 있어서의 계수데이터의 래치 및 제어유닛(25)에 있어서의 래치데이터의 내장메모리부에의 격납을, 8비트카운터부(21)에 있어서의 제7위 비트위치 이외의 비트위치에 있어서 얻어지는 비트출력신호에 응해서 하는 것, 그위에, N비트카운터부에서의 소정의 비트위치에 있어서 얻어지는 비트출력신호에 응해서 행하여지도록 할 수도 있다.
이상의 설명으로부터 분명한 바와 같이, 본원의 특허청구의 범위에 있어서의 청구항 1에서부터 청구항 4까지의 어느 한 항에 기재된 발명에 관한 수평주파수 측정방법 및 본원의 특허청구의 범위에 있어서의 청구항 5에서부터 청구항 13까지의 어느 한 항에 기재된 발명에 관한 수평주파수 측정장치에 의하면, 영상신호에 있어서의 수평동기신호를 형성하는 펄스를 계수하는 N비트카운터부가 영상신호에 있어서의 수직동기신호의 앞측가장자리부 또는 뒷측가장자리부의 타이밍을 가지고 리셋됨과 함께, 데이터래치부에서, 소정의 주파수를 갖는 클록펄스를 계수하는 M비트카운터부에서 얻어지는 계수데이터의 래치가 N비트카운터부에서의 소정의 비트위치에 있어서 얻어지는 비트출력신호의 앞측가장자리부 또는 뒷측가장자리부의 타이밍을 가지고 행하여지고, 데이터래치부에서 연속하여 래치된 두개의 계수데이터가 각각 나타내는 계수치 간의 차이에 따라서, 영상신호에 있어서의 수평주기의 X배의 주기를 검출하여, 그 수평주기의 X배의 주기로부터 영상신호에 있어서의 수평주파수의 산출이 행하여짐에 의해, 수평주파수가 측정된다.
이와 같이, N비트카운터부가 영상신호에 있어서의 수직동기신호의 앞측가장자리부 또는 뒷측가장자리부의 타이밍을 가지고 리셋되고, 또한, 데이터래치부에서의 M비트카운터부에서 얻어지는 계수데이터의 래치가 N비트카운터부에서의 소정의 비트위치에 있어서 얻어지는 비트출력신호의 앞측가장자리부 또는 뒷측가장자리부의 타이밍을 가지고 행하여짐에 의해, 데이터래치부에서 연속하여 래치된 두개의 계수데이터가 각각 나타내는 계수치 간의 차이가 원리적으로는 M비트카운터부에서의 1계수분의 오차만을 포함하는 것으로 되게 되어, 이러한 오차는 M비트카운터부에 의해 계수되는 클록펄스의 주파수를 비교적 높게 함으로써 실질적으로 문제가 되지 않는 정도로까지 저감시킬 수 있기 때문에, 데이터래치부에서 연속하여 래치된 2개의 계수데이터가 각각 나타내는 계수치 간의 차이에 따라서 산출되는 영상신호에 있어서의 수평주파수는 M비트카운터부에 의해 계수되는 클록펄스의 주파수가 비교적 높게 된다는 기초하에, 오차가 효과적으로 배제된 지극히 정확한 것으로 되게 된다.
따라서, 영상신호의 수평주파수를 상기 영상신호에 있어서의 수평동기신호를 이용하여 측정할 때에, 측정을 위해 소요되는것인 데이터처리가 각별히 신속하게, 또한, 각별히 고속으로 하여 행하여지는 것을 필요로 하는 일 없이, 수평주파수의 측정을 고정밀도를 가지고 확실히 행할 수 있게 된다.

Claims (13)

  1. 영상신호에 있어서의 수평동기신호를 형성하는 펄스를 계수하는 N비트(N은 양의 정수(正整數))카운터부와, 소정의 주파수를 갖는 클록펄스를 계수하는 M비트(M은 양의 정수)카운터부와, 상기 M비트카운터부에 의해 얻어지는 계수데이터를 래치하는 동작을 선택적으로 행하는 데이터래치부를 설치하고, 상기 N비트카운터부를 상기 영상신호에 있어서의 수직동기신호의 앞측가장자리부 또는 뒷측가장자리부의 타이밍을 가지고 리셋하여, 상기 N비트카운터부에서의 소정의 비트위치에 있어서 얻어지는 비트출력신호의 앞측가장자리부 또는 뒷측가장자리부의 타이밍을 가지고, 상기 데이터래치부에 상기 M비트카운터부에 의해 얻어지는 계수데이터를 래치하는 동작을 시키고, 상기 데이터래치부에 있어서 연속하여 래치된 두개의 계수데이터가 각각 나타내는 계수치 간의 차이에 기인하여, 상기 영상신호에 있어서의 수평주기의 X배(X는 양의 정수)의 주기를 검출하여, 상기 수평주기의 X배의 주기로부터 상기 영상신호에 있어서의 수평주파수의 산출을 함으로써 상기 수평주파수를 측정하는 수평주파수 측정방법.
  2. 제1항에 있어서,
    영상신호에 있어서의 수평주파수의 산출을 검출된 수평주기의 X배의 주기를 나타내는 값의 1/X의 역수를 나타내는 값을 구함으로써 행하는 특징으로 하는 수평주파수 측정방법.
  3. 제1항 또는 제2항에 있어서,
    N비트카운터부를 8비트카운터부로 하여, 상기 8비트카운터부에서의 최하위 비트에서부터 상위 비트측으로 세어서 7번째의 비트위치에 있어서 얻어지는 비트출력신호의 앞측가장자리부의 타이밍을 가지고, 데이터래치부에 M비트카운터부에 의해 얻어지는 계수데이터를 래치하는 동작을 시켜, 수평주기의 X배의 주기로서 수평주기의 128배의 주기를 검출하는 것을 특징으로 하는 수평주파수 측정방법.
  4. 제2항에 있어서,
    N비트카운터부를 8비트카운터부로 하여, 상기 8비트카운터부에서의 최하위 비트에서부터 상위 비트측으로 세어서 7번째의 비트위치에 있어서 얻어지는 비트출력신호의 앞측가장자리부의 타이밍을 가지고, 데이터래치부에 M비트카운터부에 의해 얻어지는 계수데이터를 래치하는 동작을 시켜, 수평주기의 X배의 주기로서 수평주기의 128배의 주기를 검출하여, 검출된 수평주기의 128배의 주기를 나타내는 값의 1/128의 역수를 나타내는 값을 구함으로써 영상신호에 있어서의 수평주파수의 산출을 행하는 것을 특징으로 하는 수평주파수 측정방법.
  5. 영상신호에 있어서의 수직동기신호의 앞측가장자리부 또는 뒷측가장자리부의 타이밍을 가지고 리셋됨을 기초로하여, 상기 영상신호에 있어서의 수평동기신호를 형성하는 펄스를 계수하는 N비트(N은 양의 정수)카운터부와,
    소정의 주파수를 갖는 클록펄스를 계수하는 M비트(M은 양의 정수)카운터부와,
    상기 N비트카운터부에서의 소정의 비트위치에 있어서 얻어지는 비트출력신호의 앞측가장자리부 또는 뒷측가장자리부의 타이밍을 가지고 상기 M비트카운터부에 의해 얻어지는 계수데이터를 래치하는 데이터래치부와,
    상기 데이터래치부에서 연속하여 래치된 두개의 계수데이터가 각각 나타내는 계수치 간의 차에 기인하여, 상기 영상신호에 있어서의 수평주기의 X배(X는 양의 정수)의 주기를 검출하고, 상기 수평주기의 X배의 주기로부터 상기 영상신호에 있어서의 수평주파수의 산출을 행함으로써 상기 수평주파수를 측정하는 동작제어부와를 구비하여 구성된 것을 특징으로 하는 수평주파수 측정장치.
  6. 제5항에 있어서,
    동작제어부가 영상신호에 있어서의 수평주파수의 산출을 검출된 수평주기의 X배의 주기를 나타내는 값의 1/X의 역수를 나타내는 값을 구함으로써 행하는 것을 특징으로 하는 수평주파수 측정장치.
  7. 제5항 또는 제6항에 있어서,
    N비트카운터부가 영상신호에 있어서의 수직동기신호가 공급되고, 상기 수직동기신호의 앞측가장자리부 또는 뒷측가장자리부에 의해서 클리어되는 것을 특징으로 하는 수평주파수 측정장치.
  8. 제5항 또는 제6항에 있어서,
    동작제어부가 영상신호에 있어서의 수직동기신호가 공급되고, 상기 수직동기신호의 앞측가장자리부 또는 뒷측가장자리부의 타이밍을 가지고 N비트카운터부를 리셋하는 것을 특징으로 하는 수평주파수 측정장치.
  9. 제5항 또는 제6항의 어느 한 항에 있어서,
    데이터래치부가 N비트카운터부에서의 소정의 비트위치에 있어서 얻어지는 비트출력신호가 공급되고, 상기 비트출력신호의 앞측가장자리부 또는 뒷측가장자리부에 응해서 M비트카운터부에 의해 얻어지는 계수데이터를 래치하는 것을 특징으로 하는 수평주파수 측정장치.
  10. 제5항 또는 제6항의 어느 한 항에 있어서,
    M비트카운터부가 영상신호에 있어서의 수직동기신호가 공급되고, 상기 수직동기신호의 앞측가장자리부 또는 뒷측가장자리부에 의해서 리셋되는 것을 특징으로 하는 수평주파수 측정장치.
  11. 제5항 또는 제6항의 어느 한 항에 있어서,
    동작제어부가 데이터래치부에 의해 래치된 M비트카운터부에 의해 얻어지는 계수데이터를 격납하는 메모리부를 구비하고 있는 것을 특징으로 하는 수평주파수 측정장치.
  12. 제5항 또는 제6항의 어느 한 항에 있어서,
    N비트카운터부가 8비트카운터부로 되고, 데이터래치부가 상기 8비트카운터부에서의 최하위 비트에서부터 상위 비트측으로 세어서 7번째의 비트위치에 있어서 얻어지는 비트출력신호의 앞측가장자리부의 타이밍을 가지고, M비트카운터부에 의해 얻어지는 계수데이터를 래치하는 동작을 행하는 것으로 되어, 동작제어부가 수평주기의 X배의 주기로서 수평주기의 128배의 주기를 검출하는 것을 특징으로 하는 수평주파수 측정장치.
  13. 제6항에 있어서,
    N비트카운터부가 8비트카운터부로 되고, 데이터래치부가 상기 8비트카운터부에서의 최하위 비트에서부터 상위 비트측으로 세어서 7번째의 비트위치에 있어서 얻어지는 비트출력신호의 앞측가장자리부의 타이밍을 가지고, M비트카운터부에 의해 얻어지는 계수데이터를 래치하는 동작을 행하는 것으로 되고, 동작제어부가 수평주기의 X배의 주기로서 수평주기의 128배의 주기를 검출하고, 검출된 수평주기의 128배의 주기를 나타내는 값의 1/128의 역수를 나타내는 값을 구함으로써 영상신호에 있어서의 수평주파수의 산출을 행하는 것을 특징으로 하는 수평주파수 측정장치.
KR1020000000065A 1999-01-05 2000-01-03 수평 주파수 측정방법 및 장치 KR100710933B1 (ko)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP??11?????0004 1999-01-05
JPJP-P-1999-00000445 1999-01-05
JP00044599A JP4000699B2 (ja) 1999-01-05 1999-01-05 水平周波数測定方法及び装置

Publications (2)

Publication Number Publication Date
KR20000053373A true KR20000053373A (ko) 2000-08-25
KR100710933B1 KR100710933B1 (ko) 2007-04-23

Family

ID=11474008

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000000065A KR100710933B1 (ko) 1999-01-05 2000-01-03 수평 주파수 측정방법 및 장치

Country Status (6)

Country Link
US (1) US6803965B1 (ko)
EP (1) EP1018843A2 (ko)
JP (1) JP4000699B2 (ko)
KR (1) KR100710933B1 (ko)
CN (1) CN1223180C (ko)
TW (1) TW480880B (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7088392B2 (en) * 2001-08-27 2006-08-08 Ramakrishna Kakarala Digital image system and method for implementing an adaptive demosaicing method

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5212552A (en) * 1991-07-15 1993-05-18 Matsushita Electric Industrial Co., Ltd. Horizontal deflection circuit
JPH066835A (ja) * 1992-06-23 1994-01-14 Sanyo Electric Co Ltd 水平周波数測定回路
JPH07281650A (ja) * 1994-04-05 1995-10-27 Hitachi Ltd 水平周波数検出回路
JPH08123348A (ja) * 1994-10-21 1996-05-17 Hitachi Ltd 水平周波数検出回路
JP2776791B2 (ja) * 1996-04-25 1998-07-16 日本電気アイシーマイコンシステム株式会社 水平周波数測定装置およびその測定方法
JPH09294219A (ja) * 1996-04-25 1997-11-11 Nec Ic Microcomput Syst Ltd 水平同期信号周波数の測定装置
JP3821913B2 (ja) * 1997-05-20 2006-09-13 松下電器産業株式会社 水平周波数検出回路

Also Published As

Publication number Publication date
KR100710933B1 (ko) 2007-04-23
CN1223180C (zh) 2005-10-12
TW480880B (en) 2002-03-21
EP1018843A2 (en) 2000-07-12
CN1259821A (zh) 2000-07-12
JP4000699B2 (ja) 2007-10-31
JP2000201281A (ja) 2000-07-18
US6803965B1 (en) 2004-10-12

Similar Documents

Publication Publication Date Title
US4303983A (en) Method and apparatus for measuring time
US4891705A (en) Apparatus for generating a picture signal at precise horizontal position
US20070296396A1 (en) Phase Difference Measurement Circuit
JPH03218494A (ja) 時間精度自動修正時計
US20070200843A1 (en) Display driving integrated circuit and method of generating system clock signal using oscillator clock signal
EP0301382A2 (en) Continuous counting device
US6049358A (en) Counter control circuit for controlling counter having a pulse period measuring function
KR20000053373A (ko) 수평주파수 측정방법 및 장치
CN111477187A (zh) 时序控制器及其信号校准方法、显示装置
US7281025B2 (en) Triggered DDS pulse generator architecture
US5874949A (en) Horizontal synchronizing signal frequency measuring instrument for multi-synchronism type display unit
KR100393068B1 (ko) 액정 디스플레이 시스템의 샘플링 클록신호의 위상 제어장치 및 방법
US4972418A (en) Memory readback check apparatus
CN111897202A (zh) 烟感探测器mcu的rtc校准电路及校准方法
US4728816A (en) Error and calibration pulse generator
JPH08501631A (ja) フルおよび部分サイクル計数装置および方法
TWI779921B (zh) 修正1秒脈衝信號的方法及授時接收器
JP3705020B2 (ja) 計測装置
JPH07281650A (ja) 水平周波数検出回路
JP3080480B2 (ja) 信号遅延時間測定装置
JP3990331B2 (ja) 時刻補正制御回路と時刻補正制御方法および時刻補正制御用プログラム
JP2751673B2 (ja) デジタル通信システム用ビット誤り率測定装置
JP2776791B2 (ja) 水平周波数測定装置およびその測定方法
JP3536619B2 (ja) 走査線数判別装置
JPH08320734A (ja) 情報処理装置の内蔵時計

Legal Events

Date Code Title Description
G170 Re-publication after modification of scope of protection [patent]
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee