KR20000039982A - Apparatus for generating local frequency of base station in cdma communication system - Google Patents

Apparatus for generating local frequency of base station in cdma communication system Download PDF

Info

Publication number
KR20000039982A
KR20000039982A KR1019980055487A KR19980055487A KR20000039982A KR 20000039982 A KR20000039982 A KR 20000039982A KR 1019980055487 A KR1019980055487 A KR 1019980055487A KR 19980055487 A KR19980055487 A KR 19980055487A KR 20000039982 A KR20000039982 A KR 20000039982A
Authority
KR
South Korea
Prior art keywords
frequency
phase
pll
board
frequencies
Prior art date
Application number
KR1019980055487A
Other languages
Korean (ko)
Inventor
강태윤
송양석
Original Assignee
김영환
현대전자산업 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김영환, 현대전자산업 주식회사 filed Critical 김영환
Priority to KR1019980055487A priority Critical patent/KR20000039982A/en
Publication of KR20000039982A publication Critical patent/KR20000039982A/en

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/15Arrangements in which pulses are delivered at different times at several outputs, i.e. pulse distributors
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/69Spread spectrum techniques

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Transmitters (AREA)
  • Transceivers (AREA)

Abstract

PURPOSE: An apparatus for generating a local frequency of a base station in a CDMA communication system is provided to avoid a duplicate implementation of a phase-locked loop (PLL), increase a degree of integration in the PLL and reduce a loss of the local frequency, by implementing a PLL synthesizer in only one board and dividing the local frequency to supply it to each board. CONSTITUTION: A frequency distributor (10) divides a reference frequency into a predetermined numbers of frequencies. A PLL (20) outputs frequencies of certain levels whose phases are synchronized respectively with the divided frequencies according to control data. A frequency amplifier (30) amplifies the frequencies output from the PLL (20). A frequency distributor (40) divides the frequencies from the frequency amplifier (30) into the number of up/down boards connected to a next terminal. The PLL (20) comprises four PLLs (21-24).

Description

시디엠에이 통신 시스템의 기지국 로컬 주파수 발생장치Base Station Local Frequency Generator of CDM Communication System

본 발명은 코드분할 다중접속(CDMA) 통신 시스템의 기지국 로컬 주파수 발생에 관한 것으로, 특히 멀티 FA 구현시 기지국 고주파단(RF단)에서 수신 주파수를 다운시키거나 송신 주파수를 업시키는데 필요한 로컬 주파수를 발생시키는 위상동기루프 신디사이저(PLL Synthesizer)를 하나의 보드내에 구현토록 한 시디엠에이 통신 시스템의 기지국 로컬 주파수 발생장치에 관한 것이다.The present invention relates to base station local frequency generation in a code division multiple access (CDMA) communication system. The present invention relates to a base station local frequency generator of a CDM communication system in which a PLL Synthesizer is implemented in a single board.

일반적으로, CDMA 이동통신 시스템의 기지국은 이동국으로 송신할 신호를 업시키는 업 컨버터와, 상기 이동국으로부터 송출된 신호를 수신하여 다운시키는 다운 컨버터가 구비되며, 각각의 보드는 기지국내에서 생성된 로컬 주파수를 이용하여 송, 수신 신호를 업 또는 다운시키게 된다.In general, a base station of a CDMA mobile communication system includes an up converter for up signal to be transmitted to a mobile station, and a down converter for receiving and down down a signal transmitted from the mobile station, each board having a local frequency generated in the base station. Up or down the transmit and receive signals using.

이를 위해서는 반듯이 로컬 주파수를 생성하는 PLL 신디사이저가 필요하며, 종래에는 PLL 신디사이저가 업 컨버터에만 구비되어 로컬 주파수를 생성하고, 그 발생된 로컬 주파수를 다운 컨버터에도 공급해주어 주파수의 업, 다운이 이루어지도록 한다. 이 경우 하나의 업 컨버터에서 발생된 하나의 로컬 주파수는 하나의 보드에만 공급되어 사용되도록 구현되었다.For this purpose, a PLL synthesizer that generates a local frequency is required.In the related art, a PLL synthesizer is provided only in an up converter to generate a local frequency, and supplies the generated local frequency to a down converter so that the frequency can be up and down. . In this case, one local frequency generated by one up-converter is implemented to be supplied to only one board.

따라서 상기와 같은 경우 업 보드에 문제가 발생하면 다운 보드도 사용이 불가능한 문제점을 유발하였으며, 또한 업, 다운 보드의 경로에 문제가 발생한 경우에도 업 보드와 다운 보드를 모두 사용할 수 없는 문제점을 유발하였다.Therefore, in the above case, if the up board problem occurs, the down board also cannot be used, and even if the up and down board paths are troubled, the up board and the down board cannot be used. .

한편, 근래의 이동통신 시스템(PCS, DCS, WLL)은 멀티 FA로 구현되는 경우가 많은데, 이 경우 각 보드마다 업 컨버터가 구비되므로, PLL 신디사이저가 중복되어 회로가 복잡하고, 또한 PLL이 낭비되는 문제점을 유발하였다.On the other hand, many mobile communication systems (PCS, DCS, WLL) are often implemented with multi-FA. In this case, since each board includes an up-converter, the PLL synthesizers are duplicated and the circuit is complicated and the PLL is wasted. It caused a problem.

또한, 멀티 FA 구현시 각각의 PLL단에 서로 다른 데이터 전송으로 하나의 PLL이 하나의 로컬 주파수를 생성하고 사용하지 않는 PLL에는 데이터 전송 입력 또는 로컬 주파수 출력포트가 없어 PLL이 낭비되는 단점도 있었다.In addition, when implementing multiple FAs, one PLL generates one local frequency due to different data transmission to each PLL stage, and PLL is wasted because there is no data transmission input or local frequency output port in the PLL.

즉, 1FA/3SECTOR의 경우 PLL의 754 ~ 779Mhz 부분의 2개의 PLL을 단 1개만을 사용하여 구현하며, 사용하지 않는 PLL단을 텀(TERM)시키거나 데이터 전송 포트를 삭제하거나 데이터를 전송하지 않는 방법을 사용하는데, 이때 하나의 PLL만을 사용하므로 업/다운 보드로 제공되는 로컬 주파수를 분배시켜야 하므로 9WAY 분배기(업 3개, 다운6개)를 사용해야하는 단점이 있다.In other words, in case of 1FA / 3SECTOR, only one PLL of 754 ~ 779Mhz part of PLL is implemented using only one, and it does not TERM the unused PLL, delete the data transmission port, or transmit data. In this case, only one PLL is used, so the local frequency provided to the up / down board needs to be distributed, so a 9WAY divider (3 up and 6 down) must be used.

여기서 보드내에 실장된 PLL을 사용하지 않으므로써 AMP 및 분배기의 WAY수(예를 들어, 9WAY)가 증가하고, 업/다운 로컬 주파수의 삽입 손실이 증가하는 문제점을 발생한다.Here, the use of on-board PLLs increases the number of AMPs and divider WAY (eg 9WAY) and increases the insertion loss of up / down local frequencies.

또한, 2FA/OMNI 형상에서 2개의 로컬 주파수(754 ~ 779Mhz)를 사용하므로 각각에 대해 3WAY 분배기 2개가 필요하며, 이때 형상 변경시에는 분배기도 별도로 필요한 단점을 유발하였다.In addition, since two local frequencies (754 to 779Mhz) are used in the 2FA / OMNI shape, two 3WAY dividers are required for each, and when the shape change is performed, the divider also needs a separate disadvantage.

이에 본 발명은 상기와 같은 종래 PLL 신디사이저에서 발생하는 제반 문제점과 멀티 FA 구현시 발생하는 제반 문제점을 해결하기 위해서 제안된 것으로서,Accordingly, the present invention has been proposed to solve various problems occurring in the conventional PLL synthesizer as described above and problems occurring in the implementation of multi-FA.

본 발명의 목적은, 멀티 FA 구현시 기지국 고주파단(RF단)에서 수신 주파수를 다운시키거나 송신 주파수를 업시키는데 필요한 로컬 주파수를 발생시키는 위상동기루프 신디사이저(PLL Synthesizer)를 하나의 보드내에 구현토록 한 시디엠에이 통신 시스템의 기지국 로컬 주파수 발생장치를 제공하는 데 있다.An object of the present invention is to implement a PLL Synthesizer in one board for generating a local frequency required to reduce a reception frequency or up a transmission frequency in a base station high frequency stage (RF stage) in a multi-FA implementation. In one aspect, there is provided a base station local frequency generator of a CD communication system.

상기와 같은 목적을 달성하기 위한 본 발명에 의한 기지국 로컬 주파수 발생장치는,Base station local frequency generator according to the present invention for achieving the above object,

PLL 신디사이저를 하나의 보드에만 구현하고, 장착된 보드만큼 주파수 분배기로 이를 분리하여 각 보드에 공급토록 함으로써, 멀티 FA 구현시 PLL의 중복 구현을 피할 수 있으며, PLL의 집적도를 높이고 업/다운으로 삽입되는 로컬 주파수 신호의 삽입 손실을 저감시키게 된다.By implementing a PLL synthesizer on only one board and separating it with a frequency divider as much as the board, and supplying it to each board, it is possible to avoid redundant implementation of the PLL in the implementation of multi-FA. This reduces the insertion loss of the local frequency signal.

또한, PLL 신디사이저를 하나의 보드에만 구현하고, 장착된 보드만큼 주파수 분배기로 이를 분리하여 각 보드에 공급토록 함으로써, FA증설시 주파수 분배단의 형상 변경 없이도 용이하게 로컬 주파수의 공급이 가능하게 된다.In addition, the PLL synthesizer is implemented on only one board, and the frequency divider is separated by a frequency divider as much as the board to be mounted and supplied to each board, so that the local frequency can be easily supplied without changing the shape of the frequency divider during FA expansion.

도1은 본 발명에 의한 시디엠에이 통신 시스템의 기지국 로컬 주파수 발생장치 구성도,1 is a configuration diagram of a base station local frequency generator of a CD communication system according to the present invention;

도2는 본 발명의 다른 실시예도,2 is another embodiment of the present invention,

도면의 주요 부분에 대한 부호의 설명Explanation of symbols for the main parts of the drawings

10 : 제1 주파수 분배기10: first frequency divider

20 : 위상동기루프단20: phase synchronization loop stage

21 ~ 24 : 제1 내지 제4 위상동기루프부21 to 24: first to fourth phase synchronization loop portion

30 : 주파수 증폭부30: frequency amplifier

40 : 제2 주파수 분배기40: second frequency divider

50 : 업/다운 보드부50: up / down board part

이하, 상기와 같은 기술적 사상에 따른 본 발명의 바람직한 실시예를 첨부한 도면에 의거 상세히 설명하면 다음과 같다.Hereinafter, with reference to the accompanying drawings, preferred embodiments of the present invention according to the technical spirit as described above in detail.

첨부한 도면 도1은 본 발명에 의한 시디엠에이 통신 시스템의 기지국 로컬 주파수 발생장치 구성도이다.1 is a block diagram of a base station local frequency generator of a CD communication system according to the present invention.

이에 도시된 바와 같이, 입력되는 기준 주파수를 소정 개수로 분배하는 제1주파수 분배기(10)와, 상기 제1주파수 분배기(10)에서 분배된 주파수를 설정된 제어 데이터에 따라 상기 분배 주파수에 위상이 동기된 임의 레벨의 주파수를 다수개 출력하는 위상동기루프단(20)과, 상기 위상동기루프단(20)에서 출력되는 다수개의 주파수를 증폭하는 주파수 증폭부(30)와, 상기 주파수 증폭부(30)에서 출력되는 다수개의 주파수를 후단에 연결된 업/다운 보드의 개수만큼 분배하여 출력하는 제2주파수 분배기(40)로 구성된다.As shown therein, a phase is synchronized with the first frequency divider 10 for distributing an input reference frequency by a predetermined number, and the frequency divided by the first frequency divider 10 according to the set control data. A phase synchronizing loop stage 20 for outputting a plurality of frequencies of a predetermined level, a frequency amplifying unit 30 for amplifying a plurality of frequencies output from the phase synchronizing loop stage 20, and the frequency amplifying unit 30 It is composed of a second frequency divider 40 for distributing and outputting a plurality of frequencies output from the number of up / down boards connected to the rear end.

상기에서, 위상동기루프단(20)은 상기 주파수 분배기(10)에서 분배된 주파수를 설정된 제어 데이터에 따라 소정 레벨의 주파수로 만들어 출력하는 제1 내지 제4 위상동기루프부(21 - 24)로 구성된다.In the above, the phase-locked loop stage 20 is a first to fourth phase-locked loop portion (21-24) for outputting the frequency divided by the frequency divider 10 to a frequency of a predetermined level according to the set control data It is composed.

또한, 상기 제1주파수 분배기(10), 위상동기루프단(20), 주파수 증폭부(30), 제2주파수 분배기(40)는 하나의 보드에 실장되는 것을 특징으로 한다.In addition, the first frequency divider 10, the phase synchronization loop stage 20, the frequency amplifier 30, and the second frequency divider 40 may be mounted on one board.

이와 같이 구성된 본 발명에 의한 시디엠에이 통신 시스템의 기지국 로컬 주파수 발생장치는, 먼저 제1주파수 분배기(10)에서 입력되는 10Mhz 기준 주파수를 후단 위상동기루프단(20)내의 위상동기루프부의 개수만큼 분배하여 위상동기루프단(20)내의 각 위상동기루프부(21 - 24)에 전달해준다.In the base station local frequency generator of the CD communication system according to the present invention configured as described above, first, the 10 MHz reference frequency input from the first frequency divider 10 is equal to the number of phase synchronization loops in the rear phase synchronization loop stage 20. The distribution is transmitted to each phase synchronization loop portion 21-24 in the phase synchronization loop stage 20.

그러면 상기 위상동기루프단(20)내의 제1 내지 제4 위상동기루프부(21 - 24)는 각각 설정된 제어 데이터에 대응하여 입력되는 기준 주파수에 위상이 동기된 임의 레벨의 로컬 주파수를 발생하게 된다.Then, the first to fourth phase lock loops 21 to 24 in the phase lock loop stage 20 generate local frequencies of arbitrary levels whose phases are synchronized with reference frequency input corresponding to the set control data. .

예를 들어, 제1위상동기루프부(21)는 상기 입력되는 기준 주파수에 위상이 동기된 로컬 주파수를 생성하게 되며, 제2 및 제3 위상동기루프부(22)(23)는 단말기에서 다른 용도로 필요한 기준 주파수를 생성하게 되고, 제4 위상동기루프부(24)는 상기 입력되는 기준 주파수에 위상이 동기된 로컬 주파수를 생성하게 된다.For example, the first phase synchronization loop unit 21 generates a local frequency whose phase is synchronized with the input reference frequency, and the second and third phase synchronization loop units 22 and 23 are different from each other in the terminal. The reference frequency required for the purpose is generated, and the fourth phase synchronization loop unit 24 generates a local frequency whose phase is synchronized with the input reference frequency.

이렇게 각각 생성된 다수개의 로컬 주파수는 주파수 증폭부(30)에서 각각 소정 레벨로 증폭된 후 제2주파수 분배기(40)에 전달되며, 제2주파수 분배기(40)는 상기 주파수 증폭부(30)에서 각각 증폭된 다수개의 로컬 주파수를 업/다운 보드부(50)내에 장착되는 보드 수만큼 분배하여 업/다운 보드에 로컬 주파수로 전달해주게 된다.Each of the plurality of local frequencies generated in this way is amplified to a predetermined level in the frequency amplifying unit 30 and then transferred to the second frequency divider 40, and the second frequency divider 40 is provided at the frequency amplifying unit 30. Each of the amplified plurality of local frequencies is distributed by the number of boards mounted in the up / down board unit 50 and transferred to the up / down board as local frequencies.

예를 들어, 업/다운 보드부(50)에 업/다운 보드가 각각 하나씩만 장착된 경우에는, 제2주파수 분배기(40)는 상기 주파수 증폭부(30)에서 얻어지는 다수개의 로컬 주파수중 업 보드용으로 생성된 로컬 주파수를 그대로 업 보드에 전달해주게 되며, 다운 보드용으로 생성된 로컬 주파수를 그대로 다운 보드에 전달해주게 된다.For example, when only one up / down board is mounted in the up / down board part 50, the second frequency divider 40 may be an upboard among a plurality of local frequencies obtained by the frequency amplifier 30. The local frequency generated for the down board is transmitted to the up board as it is, and the local frequency generated for the down board is transmitted to the down board as it is.

아울러 상기 업/다운 보드부(50)에 업/다운 보드가 각각 두 개씩 장착된 경우, 즉 멀티 FA로 구현된 경우에 제2주파수 분배기(40)는 상기 주파수 증폭부(30)에서 얻어지는 다수개의 로컬 주파수중 업 보드용으로 생성된 로컬 주파수를 2개로 분배하여 두 개의 업 보드에 각각 전달해주게 되며, 상기 주파수 증폭부(30)에서 얻어지는 다수개의 로컬 주파수중 다운 보드용으로 생성된 로컬 주파수를 2개로 분배하여 두 개의 다운 보드에 각각 전달해주게 된다.In addition, when two up / down boards are mounted to each of the up / down boards 50, that is, when the multi-FA is implemented, the second frequency divider 40 may be provided in a plurality of frequency amplifiers 30. The local frequency generated for the upboard of the local frequency is divided into two and transmitted to each of the two upboards, and the local frequency generated for the downboard of the plurality of local frequencies obtained by the frequency amplifier 30 is 2 It is divided into two pieces and delivered to each of the two downboards.

즉, 제2주파수 분배기(40)는 후단의 업/다운 보드부(50)내에 장착되는 업/다운 보드의 개수만큼 해당 로컬 주파수를 분배하여 각 보드에 전달해주게 되는 것이다.That is, the second frequency divider 40 distributes the corresponding local frequencies by the number of up / down boards mounted in the up / down board unit 50 at the rear end and transmits the corresponding local frequencies to each board.

첨부한 도면 도2는 본 발명의 다른 실시예이다.2 is another embodiment of the present invention.

이는 복수개의 업 보드 또는 다운 보드의 로컬 주파수가 서로 같을 경우, 위상동기루프단(20)내의 제1 및 제4 위상동기루프부(21)(24)에 서로 동일한 데이터를 전달해주어 분배기의 출력포트를 줄이도록 한 구성이다.When the local frequencies of a plurality of upboards or downboards are the same, the same data is transmitted to the first and fourth phaselocked loop parts 21 and 24 in the phase locked loop stage 20, thereby outputting the output port of the splitter. This is to reduce the configuration.

이 경우 5WAY 분배기를 각각의 포트에 연결하므로 분배기의 형상을 따로 구현할 필요가 없게되어 삽입 손실이 적으므로 AMP의 선정이 용이하고, 또한 AMP의 개수를 줄일 수 있다. 이때 데이터 전송은 도면에는 도시하지 않았지만 로컬 주파수 발생장치 전체 동작을 컨트롤하기 위해서 이미 기지국내에 구현되어 있는 콘트롤러를 이용하여 소프트웨어적으로 컨트롤하게 된다.In this case, since the 5WAY distributor is connected to each port, it is not necessary to implement the shape of the distributor separately, so that insertion loss is small, so that the selection of the AMP is easy and the number of AMPs can be reduced. In this case, the data transmission is controlled in software using a controller that is already implemented in the base station in order to control the overall operation of the local frequency generator, although not shown in the figure.

이상에서 상술한 바와 같이 본 발명은, 하나의 PLL이 분배기의 way수에 따라서 복수의 업/다운 보드에 각각 로컬 주파수를 제공해줄 수 있으므로, 기존과 같이 각각의 업 보드에 모두 구현되어 있는 PLL의 중복 구현을 회피할 수 있으며, 이로 인해 회로 구현의 복잡화 문제도 해소가능하고 또 PLL 구현에 필요한 부품도 저감시킬 수 있는 다수의 이점이 있다.As described above, according to the present invention, since a single PLL can provide local frequencies to a plurality of up / down boards according to the number of ways of the divider, the PLL of all the PLLs implemented on each upboard as before. Redundant implementations can be avoided, which has many advantages that can reduce the complexity of circuit implementation and reduce the components required for PLL implementation.

또한, 복수의 업 보드 또는 다운 보드의 로컬 주파수가 동일하다면 각각의 PLL에 동일 데이터를 전송하여 동일한 로컬 주파수를 생성토록 함으로써, PLL 이후 단의 AMP 사용을 줄일 수 있고, 업/다운 보드의 로컬 주파수의 삽입손실도 줄일 수 있는 이점이 있다.In addition, if the local frequencies of a plurality of upboards or downboards are the same, the same data is transmitted to each PLL to generate the same local frequency, thereby reducing the use of the AMP after the PLL, and the local frequency of the up / downboards. There is also an advantage that can reduce the insertion loss.

Claims (4)

통신 시스템의 기지국 로컬 주파수 발생 장치에 있어서,In the base station local frequency generator of the communication system, 입력되는 기준 주파수를 소정 개수로 분배하는 제1주파수 분배기와;A first frequency divider for dividing an input reference frequency by a predetermined number; 상기 제1주파수 분배기에서 분배된 주파수를 설정된 제어 데이터에 따라 상기 분배 주파수에 위상이 동기된 임의 레벨의 주파수를 다수개 출력하는 위상동기루프단과;A phase synchronizing loop stage for outputting a plurality of frequencies of an arbitrary level whose phase is synchronized with the divided frequency according to control frequency set by the first frequency divider; 상기 위상동기루프단에서 출력되는 다수개의 주파수를 증폭하는 주파수 증폭부와;A frequency amplifier for amplifying a plurality of frequencies output from the phase synchronization loop stage; 상기 주파수 증폭부에서 출력되는 다수개의 주파수를 후단에 연결된 업/다운 보드의 개수만큼 분배하여 출력하는 제2주파수 분배기를 포함하여 구성된 것을 특징으로 하는 통신 시스템의 기지국 로컬 주파수 발생장치.And a second frequency divider for distributing and outputting a plurality of frequencies output from the frequency amplifier by the number of up / down boards connected to the rear stages. 제1항에 있어서, 상기 위상동기루프단은, 상기 제1 주파수 분배기에서 분배된 주파수를 설정된 제어 데이터에 따라 소정 레벨의 주파수로 만들어 출력하는 제1 내지 제4 위상동기루프부로 구성된 것을 특징으로 하는 통신 시스템의 기지국 로컬 주파수 발생장치.The phase-locked loop stage of claim 1, wherein the phase-locked loop stage comprises first to fourth phase-locked loop parts configured to output a frequency of a predetermined level according to the control data set by the first frequency divider. Base station local frequency generator in a communication system. 제1항 또는 제2항에 있어서, 상기 위상동기루프단은, 제2주파수 분배기의 후단에 연결되는 업/다운 보드가 복수개이고, 각각의 업 보드 또는 다운 보드가 동일한 로컬 주파수를 사용하는 경우에, 제1 및 제4 위상동기루프부는 동일한 제어 데이터가 설정되어 동일한 로컬 주파수를 생성하는 것을 특징으로 하는 통신 시스템의 기지국 로컬 주파수 발생장치.According to claim 1 or 2, wherein the phase-locked loop stage, the plurality of up / down boards connected to the rear end of the second frequency divider, when each up board or down board uses the same local frequency And the first and fourth phase locked loop units are configured to generate the same local frequency by setting the same control data. 제1항에 있어서, 상기 제1주파수 분배기, 위상동기루프단, 주파수 증폭부, 제2주파수 분배기는 하나의 보드에 실장되는 것을 특징으로 하는 통신 시스템의 기지국 로컬 주파수 발생장치.The apparatus of claim 1, wherein the first frequency divider, the phase synchronization loop stage, the frequency amplifier, and the second frequency divider are mounted on one board.
KR1019980055487A 1998-12-16 1998-12-16 Apparatus for generating local frequency of base station in cdma communication system KR20000039982A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019980055487A KR20000039982A (en) 1998-12-16 1998-12-16 Apparatus for generating local frequency of base station in cdma communication system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019980055487A KR20000039982A (en) 1998-12-16 1998-12-16 Apparatus for generating local frequency of base station in cdma communication system

Publications (1)

Publication Number Publication Date
KR20000039982A true KR20000039982A (en) 2000-07-05

Family

ID=19563210

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019980055487A KR20000039982A (en) 1998-12-16 1998-12-16 Apparatus for generating local frequency of base station in cdma communication system

Country Status (1)

Country Link
KR (1) KR20000039982A (en)

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57176822A (en) * 1981-04-23 1982-10-30 Radio Res Lab Phase compounding circuit
JPS61280132A (en) * 1985-06-05 1986-12-10 Sony Corp Receiver for frequency multiplex transmission system
JPH06204959A (en) * 1992-10-20 1994-07-22 American Teleph & Telegr Co <Att> Method and equipment for reducing peak mean electric power inside multicarrier wave rf communication system
KR960020050A (en) * 1994-11-17 1996-06-17 김광호 Reference signal supply device of mobile communication support station
JPH09138271A (en) * 1995-11-16 1997-05-27 Toshiba Corp Electronic scanning radar apparatus
KR970072778A (en) * 1996-04-25 1997-11-07 김광호 Frequency generator of a wireless communication device
KR19990053465A (en) * 1997-12-24 1999-07-15 김영환 Virtual Pilot Channel Generation Device and Operation Method for Efficient Inter-frequency Handoff Support in CDMA Mobile Communication System

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS57176822A (en) * 1981-04-23 1982-10-30 Radio Res Lab Phase compounding circuit
JPS61280132A (en) * 1985-06-05 1986-12-10 Sony Corp Receiver for frequency multiplex transmission system
JPH06204959A (en) * 1992-10-20 1994-07-22 American Teleph & Telegr Co <Att> Method and equipment for reducing peak mean electric power inside multicarrier wave rf communication system
KR960020050A (en) * 1994-11-17 1996-06-17 김광호 Reference signal supply device of mobile communication support station
JPH09138271A (en) * 1995-11-16 1997-05-27 Toshiba Corp Electronic scanning radar apparatus
KR970072778A (en) * 1996-04-25 1997-11-07 김광호 Frequency generator of a wireless communication device
KR19990053465A (en) * 1997-12-24 1999-07-15 김영환 Virtual Pilot Channel Generation Device and Operation Method for Efficient Inter-frequency Handoff Support in CDMA Mobile Communication System

Similar Documents

Publication Publication Date Title
EP0526202B1 (en) Local oscillating frequency synthesizer for use in a TDMA system
US5565816A (en) Clock distribution network
EP2544301A1 (en) Array antenna device
US7373113B2 (en) Frequency generation apparatus and method for data transmission
CN102869085A (en) System and method for clock synchronization in base station
KR102656996B1 (en) Multi-channel phase synchronization device, method and base station in base station
US7426220B2 (en) Method and apparatus for aligning the clock signals of transceivers in a multiple access communication system utilizing programmable, multi-tap phase-locked loops
US3927373A (en) Paging system
KR20000039982A (en) Apparatus for generating local frequency of base station in cdma communication system
CN113497660A (en) Signal source synchronization system, method, equipment and channel synchronization method
JP2003209539A (en) System for generating multiple clocks
US20020080825A1 (en) Method and compensation module for the phase compensation of clock signals
KR100293939B1 (en) Apparatus for supplying clock of multi line telecommunication system
EP1530382B1 (en) Method and apparatus for generating and distributing an internal clock for radio network controller
KR20010088048A (en) Tranceiver of multi frequency distributed structure in mobile communication system
CN116578164B (en) Multichannel coherent signal generating device and multichannel coherent signal source
KR100259913B1 (en) A circuit and method for providing variable clock in data communication system
KR100342688B1 (en) Apparatus for dual synthesizer card in mobile communication BTS
KR100513192B1 (en) Apparatus for Tx local of BTS Transceiver
KR100253797B1 (en) An apparatus for synchronizing clock of multiple user station in wireless local loop
KR20030071403A (en) Apparatus for synthesizer in a mobile communication BTS
JP2972463B2 (en) Synchronous signal supply device
KR19990020659U (en) Output Signal Synchronizer of Redundancy Time / Frequency Generation Card of Mobile Communication System Base Station
KR20010027386A (en) Apparatus for synchronizing output of time and frequency card assembly duplicated
US20040184485A1 (en) Methods and devices for synchronizing the timing of logic cards in a packet switching system without data loss

Legal Events

Date Code Title Description
A201 Request for examination
N231 Notification of change of applicant
N231 Notification of change of applicant
E902 Notification of reason for refusal
E601 Decision to refuse application