KR102671455B1 - 표시 장치 및 이의 구동 방법 - Google Patents

표시 장치 및 이의 구동 방법 Download PDF

Info

Publication number
KR102671455B1
KR102671455B1 KR1020160168659A KR20160168659A KR102671455B1 KR 102671455 B1 KR102671455 B1 KR 102671455B1 KR 1020160168659 A KR1020160168659 A KR 1020160168659A KR 20160168659 A KR20160168659 A KR 20160168659A KR 102671455 B1 KR102671455 B1 KR 102671455B1
Authority
KR
South Korea
Prior art keywords
color pixels
color
gate
data lines
pixel
Prior art date
Application number
KR1020160168659A
Other languages
English (en)
Other versions
KR20180067767A (ko
Inventor
박행원
배현석
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020160168659A priority Critical patent/KR102671455B1/ko
Priority to US15/839,361 priority patent/US10504455B2/en
Publication of KR20180067767A publication Critical patent/KR20180067767A/ko
Application granted granted Critical
Publication of KR102671455B1 publication Critical patent/KR102671455B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/3406Control of illumination source
    • G09G3/3413Details of control of colour illumination sources
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2003Display of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3614Control of polarity reversal in general
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/12Picture reproducers
    • H04N9/31Projection devices for colour picture display, e.g. using electronic spatial light modulators [ESLM]
    • H04N9/3179Video signal processing therefor
    • H04N9/3182Colour adjustment, e.g. white balance, shading or gamut
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels
    • G09G2310/021Double addressing, i.e. scanning two or more lines, e.g. lines 2 and 3; 4 and 5, at a time in a first field, followed by scanning two or more lines in another combination, e.g. lines 1 and 2; 3 and 4, in a second field
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0235Field-sequential colour display
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 화소의 충전율을 향상시키기 위한 표시 장치에 관한 것으로, 제 1 색을 나타내는 복수의 제 1 색화소; 제 2 색을 나타내는 복수의 제 2 색화소; 제 3 색을 나타내는 복수의 제 3 색화소; 제 1 색화소, 제 2 색화소 및 제 3 색화소와 연결되고, 제1 방향을 따라 연장된 게이트 라인; 제 1 색화소, 제 2 색화소 및 제 3 색화소와 연결되고, 제2 방향을 따라 연장된 데이터 라인; 복수의 제 1 색화소 중 적어도 하나에 연결된 제 1 수직 개시 라인; 복수의 제 2 색화소 중 적어도 하나에 연결된 제 2 수직 개시 라인; 복수의 제 3 색화소 중 적어도 하나에 연결된 제 3 수직 개시 라인; 제1 수직 개시 라인, 상기 제2 수직 개시 라인, 상기 제3 수직 개시 라인 및 상기 게이트 라인과 연결된 게이트 드라이버; 및 데이터 라인과 연결된 데이터 드라이버;를 포함한다.

Description

표시 장치 및 이의 구동 방법{DISPLAY DEVICE AND DRIVING METHOD OF THE SAME}
본 발명은 표시 장치 및 이의 구동 방법에 관한 것이다.
표시 장치는 발광 방식에 따라 액정 표시 장치(liquid crystal display, LCD), 유기 발광 표시 장치(organic light emitting diode display, OLED display), 플라즈마 표시 장치(plasma display panel, PDP) 및 전기 영동 표시 장치(electrophoretic display) 등으로 분류된다.
액정 표시 장치(liquid crystal display, LCD)는 현재 가장 널리 사용되고 있는 평판 표시 장치(flat panel display, FPD) 중 하나로서 전극이 형성되어 있는 두 장의 기판과 그 사이에 삽입되어 있는 액정층으로 이루어진다. 액정 표시 장치는 두 전극에 전압을 인가하여 액정층의 액정 분자들을 재배열시킴으로써 투과되는 빛의 양을 조절하는 표시 장치이다.
최근에는 표시 장치의 고해상도화에 대응하여 수직 또는 수평으로 배열된 화소들의 수가 증가하여 화소의 충전율 부족으로 인한 화질 저하 문제가 발생할 수 있다.
본 발명은 상기와 같은 문제점을 해결하기 위하여 안출된 것으로, 화소의 충전율을 향상시켜 화질 저하 문제를 방지하는데 그 목적이 있다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 표시 장치는, 제 1 색을 나타내는 복수의 제 1 색화소; 제 2 색을 나타내는 복수의 제 2 색화소; 제 3 색을 나타내는 복수의 제 3 색화소; 제 1 색화소, 제 2 색화소 및 제 3 색화소와 연결되고, 제1 방향을 따라 연장된 게이트 라인; 제 1 색화소, 제 2 색화소 및 제 3 색화소와 연결되고, 제2 방향을 따라 연장된 데이터 라인; 복수의 제 1 색화소 중 적어도 하나에 연결된 제 1 수직 개시 라인; 복수의 제 2 색화소 중 적어도 하나에 연결된 제 2 수직 개시 라인; 복수의 제 3 색화소 중 적어도 하나에 연결된 제 3 수직 개시 라인; 제1 수직 개시 라인, 상기 제2 수직 개시 라인, 상기 제3 수직 개시 라인 및 상기 게이트 라인과 연결된 게이트 드라이버; 및 데이터 라인과 연결된 데이터 드라이버;를 포함한다.
게이트 라인은 3m-2(m은 자연수)번째 게이트 라인을 포함하는 제1 게이트 라인, 3m-1번째 게이트 라인을 포함하는 상기 제2 게이트 라인 및 3m번째 게이트 라인을 포함하는 상기 제3 게이트 라인을 포함하며, 제 1 게이트 라인은 제 1 색화소와 연결되고, 제 2 게이트 라인은 제 2 색화소와 연결되고, 제 3 게이트 라인은 상기 제 3 색화소와 연결될 수 있다.
제1 색은 적색이고, 제2 색은 녹색이고, 제3 색은 청색일 수 있다.
제 2 방향을 따라 인접하게 배치된 복수의 제 1 색화소 중 어느 하나, 상기 복수의 제 2 색화소 중 어느 하나 및 상기 복수의 제3 색화소 중 어느 하나를 포함하는 제1 화소군을 포함하고, 제 2 방향을 따라 상기 제1 화소군에 인접하게 배치된 상기 복수의 제 1 색화소 중 다른 하나, 상기 복수의 제 2 색화소 중 다른 하나 및 상기 복수의 제3 색화소 중 다른 하나를 포함하는 제2 화소군을 포함하고, 상기 제1 화소군과 상기 제2 화소군은 제2 방향을 따라 교번하여 배치되고 서로 다른 데이터 라인에 연결될 수 있다.
게이트 드라이버는 게이트 라인과 각각 대응하는 복수의 스테이지를 포함하며, 상기 복수의 스테이지 중 제 3m-2번째 스테이지는 서로 연결되고, 상기 복수의 스테이지 중 3m-1번째 스테이지는 서로 연결되고, 상기 복수의 스테이지 중 3m번째 스테이지는 서로 연결될 수 있다.
데이터 라인은 제1 방향을 따라 교번하여 배치된 제 1 데이터 라인 및 제 2 데이터 라인을 포함하고, 데이터 드라이버는 상기 제 1 데이터 라인에 정극성 전압을 공급하고 상기 제 2 데이터 라인에 부극성 전압을 공급할 수 있다.
게이트 드라이버와 데이터 드라이버를 구동하는 타이밍 컨트롤러를 더 포함할 수 있다.
제 1 색화소, 상기 제 2 색화소 및 상기 제 3 색화소의 제1방향에 대한 길이가 제2방향에 대한 길이보다 길 수 있다.
복수의 제 1 색화소, 상기 복수의 제 2 색화소 및 상기 복수의 제 3 색화소는 순차적으로 구동될 수 있다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 표시 장치의 구동 방법은,제 1 수직 개시 라인으로부터 출력된 제 1 수직 개시 신호에 의해 복수의 제 1 색화소가 턴 온되는 단계; 제 2 수직 개시 라인으로부터 출력된 제 2 수직 개시 신호에 의해 복수의 제 2 색화소가 턴 온되는 단계; 및 제 3 수직 개시 라인으로부터 출력된 제 3 수직 개시 신호에 의해 복수의 제 3 색화소가 턴 온되는 단계;를 포함할 수 있다.
제 1 색화소는 제 1 방향을 따라 연장된 제 1 게이트 라인과 연결되며, 상기 제 1 게이트 라인은 제 2 방향을 따라 3m-2(m은 자연수)번째로 배치된 게이트 라인을 포함하며, 제 2 색화소는 제 1 방향을 따라 연장된 제 2 게이트 라인과 연결되며, 상기 제 2 게이트 라인은 제 2 방향을 따라 3m-1(m은 자연수)번째로 배치된 게이트 라인을 포함하며, 제 3 색화소는 제 1 방향을 따라 연장된 제 3 게이트 라인과 연결되며, 상기 제 3 게이트 라인은 제 2 방향을 따라 3m(m은 자연수)번째로 배치된 게이트 라인을 포함할 수 있다.
제 1 수직 개시 라인으로부터 출력된 제 1 수직 개시 신호에 의해 복수의 제 1 색화소가 턴 온되는 단계는, 복수의 제 1 게이트 라인에 제 2 방향을 따라 순차적으로 게이트 신호가 인가되는 단계를 포함하고, 제 2 수직 개시 라인으로부터 출력된 제 2 수직 개시 신호에 의해 복수의 제 2 색화소가 턴 온되는 단계는, 복수의 제 2 게이트 라인에 제 2 방향을 따라 순차적으로 게이트 신호가 인가되는 단계를 포함하고, 제 3 수직 개시 라인으로부터 출력된 제 3 수직 개시 신호에 의해 복수의 제 3 색화소가 턴 온되는 단계는, 복수의 제 3 게이트 라인에 제 2 방향을 따라 순차적으로 게이트 신호가 인가되는 단계를 포함할 수 있다.
제 1 색화소는 적색 화소이고, 제 2 색화소는 녹색 화소이고, 제 3 색화소는 청색화소일 수 있다.
본 발명의 표시 장치 및 그 구동 방법에 따르면, 동일한 색을 나타내는 화소들이 시간적으로 인접하여 구동되어 화소의 충전율을 향상시킬 수 있다.
또한, 데이터 라인이 연장된 방향을 따라 인접한 화소들이 서로 다른 극성의 전압을 인가받아 도트 반전을 구현할 수 있어 본 발명에 따른 표시 장치의 표시 품질을 향상시킬 수 있다.
도 1은 본 발명에 따른 표시 장치를 나타낸 도면이다.
도 2는 도 1의 표시 장치의 표시 영역을 일부 확대한 부분 확대도이다.
도 3은 도 1의 게이트 제어 라인과 게이트 드라이버의 연결 관계를 나타낸 도면이다.
도 4a 내지 도 4c는 도 3의 게이트 제어 라인에 인가되는 각종 신호들 및 게이트 드라이버로부터 출력되는 게이트 신호들의 파형을 나타낸 도면이다.
도 5a 내지 도 5c는 본 발명에 따른 표시 장치의 각 색상별 극성 인가를 나타낸 도면이다.
도 6은 본 발명에 따른 표시 장치의 극성 인가를 나타낸 도면이다.
도 7a 내지 도 7b는 종래 및 본 발명에 따른 데이터 신호 및 그에 따른 화소의 충전량을 나타낸 도면이다.
본 발명의 이점 및 특징, 그리고 그것들을 달성하는 방법은 첨부되는 도면과 함께 상세하게 후술되어 있는 실시예들을 참조하면 명확해질 것이다. 그러나 본 발명은 이하에서 개시되는 실시예들에 한정되는 것이 아니라 서로 다른 다양한 형태로 구현될 것이며, 단지 본 실시예들은 본 발명의 개시가 완전하도록 하며, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 발명의 범주를 완전하게 알려주기 위해 제공되는 것이며, 본 발명은 청구항의 범주에 의해 정의될 뿐이다. 따라서, 몇몇 실시예에서, 잘 알려진 공정 단계들, 잘 알려진 소자 구조 및 잘 알려진 기술들은 본 발명이 모호하게 해석되는 것을 피하기 위하여 구체적으로 설명되지 않는다. 명세서 전체에 걸쳐 동일 참조 부호는 동일 구성 요소를 지칭한다.
도면에서 여러 층 및 영역을 명확하게 표현하기 위하여 두께를 확대하여 나타내었다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다. 층, 막, 영역, 판 등의 부분이 다른 부분 "위에" 있다고 할 때, 이는 다른 부분 "바로 위에" 있는 경우뿐 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다. 반대로 어떤 부분이 다른 부분 "바로 위에" 있다고 할 때에는 중간에 다른 부분이 없는 것을 뜻한다. 또한, 층, 막, 영역, 판 등의 부분이 다른 부분 "아래에" 있다고 할 때, 이는 다른 부분 "바로 아래에" 있는 경우뿐 아니라 그 중간에 또 다른 부분이 있는 경우도 포함한다. 반대로 어떤 부분이 다른 부분 "바로 아래에" 있다고 할 때에는 중간에 다른 부분이 없는 것을 뜻한다.
공간적으로 상대적인 용어인 "아래(below)", "아래(beneath)", "하부(lower)", "위(above)", "상부(upper)" 등은 도면에 도시되어 있는 바와 같이 하나의 소자 또는 구성 요소들과 다른 소자 또는 구성 요소들과의 상관관계를 용이하게 기술하기 위해 사용될 수 있다. 공간적으로 상대적인 용어는 도면에 도시되어 있는 방향에 더하여 사용시 또는 동작시 소자의 서로 다른 방향을 포함하는 용어로 이해되어야 한다. 예를 들면, 도면에 도시되어 있는 소자를 뒤집을 경우, 다른 소자의 "아래(below)"또는 "아래(beneath)"로 기술된 소자는 다른 소자의 "위(above)"에 놓여질 수 있다. 따라서, 예시적인 용어인 "아래"는 아래와 위의 방향을 모두 포함할 수 있다. 소자는 다른 방향으로도 배향될 수 있고, 이에 따라 공간적으로 상대적인 용어들은 배향에 따라 해석될 수 있다.
본 명세서에서 어떤 부분이 다른 부분과 연결되어 있다고 할 때, 이는 직접적으로 연결되어 있는 경우뿐 아니라, 그 중간에 다른 소자를 사이에 두고 전기적으로 연결되어 있는 경우도 포함한다. 또한, 어떤 부분이 어떤 구성 요소를 포함한다고 할 때, 이는 특별히 그에 반대되는 기재가 없는 한 다른 구성 요소를 제외하는 것이 아니라 다른 구성 요소를 더 포함할 수 있는 것을 의미한다.
본 명세서에서 제 1, 제 2, 제 3 등의 용어는 다양한 구성 요소들을 설명하는데 사용될 수 있지만, 이러한 구성 요소들은 상기 용어들에 의해 한정되는 것은 아니다. 상기 용어들은 하나의 구성 요소를 다른 구성 요소들로부터 구별하는 목적으로 사용된다. 예를 들어, 본 발명의 권리 범위로부터 벗어나지 않고, 제 1 구성 요소가 제 2 또는 제 3 구성 요소 등으로 명명될 수 있으며, 유사하게 제 2 또는 제 3 구성 요소도 교호적으로 명명될 수 있다.
다른 정의가 없다면, 본 명세서에서 사용되는 모든 용어(기술 및 과학적 용어를 포함)는 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 공통적으로 이해될 수 있는 의미로 사용될 수 있을 것이다. 또 일반적으로 사용되는 사전에 정의되어 있는 용어들은 명백하게 특별히 정의되어 있지 않은 한 이상적으로 또는 과도하게 해석되지 않는다.
이하, 도 1 내지 도 7b를 참조로 본 발명에 따른 표시 장치를 상세히 설명한다.
도 1은 본 발명에 따른 표시 장치를 나타낸 도면이고, 도 2는 도 1의 표시 장치의 표시 영역을 일부 확대한 부분 확대도이다.
본 발명의 표시 장치(500)는 도 1에 도시된 바와 같이, 표시 패널(100), 데이터 드라이버(271), 게이트 드라이버(266), 회로 기판(400), 타이밍 컨트롤러(606) 및 전원 공급부(605)를 포함한다.
표시 패널(100)은 제 1 패널(105) 및 제 2 패널(106)을 포함한다. 제 1 패널(105)과 제 2 패널(106)은 서로 마주본다. 제 1 패널(105)은 표시 영역(105a) 및 비표시 영역(105b)을 포함한다.
표시 패널(100)은 액정 패널 또는 유기 발광 다이오드 패널 등과 같은 다양한 종류의 표시 장치에 사용되는 패널일 수 있다. 표시 패널(100)이 액정 패널일 때 제 1 패널(105)과 제 2 패널(106) 사이에 액정층이 위치할 수 있다. 표시 패널(100)이 유기 발광 다이오드 패널일 때 제 1 패널(105)과 제 2 패널(106) 사이에 유기 발광층이 위치할 수 있다.
제 1 패널(105)은, 복수의 게이트 라인들(GL1 내지 GLi), 복수의 데이터 라인들(DL1 내지 DLj), 공통 라인(912) 및 복수의 화소들(PX11 내지 PXij)을 포함한다. 게이트 라인들(GL1 내지 GLi), 데이터 라인들(DL1 내지 DLj) 및 복수의 화소들(PX11 내지 PXij)은 제 1 패널(101)의 제 1 기판 상에 위치한다.
제 2 패널(106)은 화소 영역을 정의하는 차광층을 포함한다. 한편, 이 차광층은 제 1 패널(105)에 위치할 수도 있다. 차광층은 화소 영역을 제외한 부분에서 광이 방출되는 것을 차단한다.
데이터 라인들(DL1 내지 DLj)은 게이트 라인들(GL1 내지 GLi)과 교차한다. 데이터 라인들(DL1 내지 DLj)은 비표시 영역(105b)으로 연장되어 데이터 드라이버(271)에 접속된다.
데이터 드라이버(271)는 복수의 데이터 구동 집적회로들(310_1, 310_2, ... 310_k)을 포함한다. 데이터 구동 집적회로들(310_1, 310_2, ... 310_k)은 타이밍 컨트롤러(606)로부터 디지털 영상 데이터 신호들 및 데이터 제어신호를 공급받는다. 데이터 구동 집적회로들(310_1, 310_2, ... 310_k)은 데이터 제어신호에 따라 디지털 영상 데이터 신호들을 샘플링한 후에, 매 수평기간마다 한 수평 라인에 해당하는 샘플링 디지털 영상 데이터 신호들을 래치하고 래치된 영상 데이터 신호들을 데이터 라인들(DL1 내지 DLj)에 공급한다. 즉, 데이터 구동 집적회로들(310_1, 310_2, ... 310_k)은 타이밍 컨트롤러(606)로부터의 디지털 영상 데이터 신호들을 전원 공급부(605)로부터 입력되는 감마전압을 이용하여 아날로그 영상 신호들로 변환하여 데이터 라인들(DL1 내지 DLj)로 공급한다.
각 데이터 구동 집적회로(310_1, 310_2, ... 310_k)는 데이터 캐리어(320_1, 320_2, ..., 320_k)에 실장된다. 데이터 캐리어들(320_1, 320_2, ..., 320_k)은 회로 기판(400)과 표시 패널(100) 사이에 접속된다. 예를 들어, 데이터 캐리어들(320_1, 320_2, ..., 320_k) 각각은 회로 기판(400)과 표시 패널(100)의 비표시 영역(105b) 사이에 전기적으로 연결될 수 있다.
회로 기판(400)에 전술된 타이밍 컨트롤러(606) 및 전원 공급부(605)가 위치할 수 있다.
데이터 캐리어들(320_1, 320_2, ..., 320_k)은 타이밍 컨트롤러(606) 및 전원 공급부(605)로부터의 각종 신호들을 데이터 구동 집적회로들(310_1, 310_2, ..., 310_k)로 전송하는 입력 라인들과 그 데이터 구동 집적회로들(310_1, 310_2, ..., 310_k)로부터 출력된 영상 데이터 신호들을 해당 데이터 라인들(DL1 내지 DLj)로 전송하는 출력 라인들을 포함한다.
좌측 가장자리에 위치한 캐리어(320_1)는 타이밍 컨트롤러(606) 및 전원 공급부(605)로부터의 각종 신호들 및 공통 전압을 제 1 패널(105)로 전송하기 위한 제 1 보조 라인(941) 및 제 2 보조 라인(942)을 포함할 수 있다.
우측 가장자리에 위치한 캐리어(320_k)는 전원 공급부(605)로부터의 공통 전압을 제 1 패널(105)로 전송하기 위한 제 3 보조 라인(943)을 포함할 수 있다.
제 1 보조 라인(941)은 제 1 패널(105)의 게이트 제어 라인(911)에 연결된다. 게이트 제어 라인(911)은 제 1 보조 라인(941)을 통해 공급된 각종 신호들을 게이트 드라이버(266)로 전달한다.
공통 라인(912)은 제 2 및 제 3 보조 라인(942, 943)을 통해 공급된 공통 전압을 제 2 패널(106)의 공통 전극으로 전달한다. 공통 라인(912)은 표시 영역(105a)의 3면을 둘러싸는 형태를 가질 수 있다. 제 2 패널(106)의 공통 전극은 쇼트부(미도시)를 통해 제 1 패널(105)의 공통 라인(912)에 연결된다. 공통 전극은 쇼트부를 통해 공통 라인(912)으로부터 공통 전압을 전달받는다.
게이트 제어 라인(911) 및 공통 라인(912)은 라인-온-글라스(line-on-glass) 방식으로 제 1 패널(105)의 비표시 영역(105b) 상에 형성될 수 있다.
화소들(PX11 내지 PXij)은 제 1 패널(105)의 표시 영역(105a)에 행렬 형태로 배열된다. 또한, 화소들(PX11 내지 PXij)은 각 화소의 제 1 방향으로(D1)의 길이가 제 2 방향(D2)으로의 길이보다 길다.
제 p 수평라인(p는 1 내지 i 중 어느 하나)을 따라 배열된 j개의 화소들(이하, p번째 수평라인 화소들)은 제 1 내지 제 j 데이터 라인들(DL1 내지 DLj) 각각에 개별적으로 접속된다. 아울러, 이 p번째 수평라인 화소들은 p번째 게이트 라인에 공통으로 접속된다. 이에 따라, 이 p번째 수평라인 화소들은 제 p 게이트 신호를 공통으로 공급받는다. 즉, 동일 수평라인 상에 배열된 j개의 화소들은 모두 동일한 게이트 신호를 공급받지만, 서로 다른 수평라인 상에 위치한 화소들은 서로 다른 게이트 신호를 공급받는다.
도 1 및 도 2를 참조하면, 복수의 게이트 라인들(GL1 내지 GLi)은 제 1 게이트 라인(GLa), 제 2 게이트 라인(GLb) 및 제 3 게이트 라인(GLc)을 포함할 수 있다. 제 1 게이트 라인(GLa)은 3m-2번째 게이트 라인들을 포함하고, 제 2 게이트 라인(GLb)은 3m-1번째 게이트 라인들을 포함하고, 제 3 게이트 라인(GLc)은 3m번째 게이트 라인들을 포함한다. 여기서, m은 자연수이다.
제 1 게이트 라인(GLa)에 연결된 복수의 화소들은 제 1 색을 나타내는 제 1 색화소(PXa)로 제 1 게이트 라인(GLa)이 연장된 제 1 방향(D1)을 따라 인접하게 배치될 수 있다. 제 2 게이트 라인(GLb)에 연결된 복수의 화소들은 제 2 색을 나타내는 제 2 색화소(PXb)로 제 2 게이트 라인(GLb)이 연장된 제 1 방향(D1)을 따라 인접하게 배치될 수 있다. 제 3 게이트 라인(GLc)에 연결된 복수의 화소들은 제 3 색을 나타내는 제 3 색화소(PXc)로 제 3 게이트 라인(GLc)이 연장된 제 1 방향(D1)을 따라 인접하게 배치될 수 있다.
구체적으로, 제 1 게이트 라인(GLa)에 연결된 제 1 색화소(PXa)는 적색 화소(R)로 제 1 방향(D1)을 따라 인접하게 배치되고, 제 2 게이트 라인(GLb)에 연결된 제 2 색화소(PXb)는 녹색 화소(G)로 제 1 방향(D1)을 따라 인접하게 배치되고, 제 3 게이트 라인(GLc)에 연결된 제 3 색화소(PXc)는 청색 화소(B)로 제 1 방향(D1)을 따라 인접하게 배치될 수 있다.
또한, 복수의 제 1 게이트 라인(GLa) 중 어느 한 제 1 게이트 라인(GLa)에 연결되어 제 1 방향(D1)을 따라 인접하게 배치된 복수의 제 1 색화소(PXa)들은 복수의 제 1 게이트 라인(GLa) 중 다른 한 제 1 게이트 라인(GLa)에 연결되어 제 1 방향(D1)을 따라 인접하게 배치된 복수의 제 1 색화소(PXa)들과 복수의 제 2 색화소(PXb) 및 제 3 색화소(PXc)들을 사이에 두고 이격되어 배치될 수 있다. 복수의 제 2 게이트 라인(GLb) 중 어느 한 제 2 게이트 라인(GLb)에 연결되어 제 1 방향(D1)을 따라 인접하게 배치된 복수의 제 2 색화소(PXb)들은 복수의 제 2 게이트 라인(GLb) 중 다른 한 제 2 게이트 라인(GLb)에 연결되어 제 1 방향(D1)을 따라 인접하게 배치된 복수의 제 2 색화소(PXb)들과 복수의 제 1 색화소(PXa) 및 제 3 색화소(PXc)들을 사이에 두고 이격되어 배치될 수 있다. 복수의 제 3 게이트 라인(GLc) 중 어느 한 제 3 게이트 라인(GLc)에 연결되어 제 1 방향(D1)을 따라 인접하게 배치된 복수의 제 3 색화소(PXc)들은 복수의 제 3 게이트 라인(GLc) 중 다른 한 제 3 게이트 라인(GLc)에 연결되어 제 1 방향(D1)을 따라 인접하게 배치된 복수의 제 3 색화소(PXc)들과 복수의 제 1 색화소(PXa) 및 제 2 색화소(PXb)들을 사이에 두고 이격되어 배치될 수 있다.
즉, 서로 다른 색상을 나타내는 제 1 색화소(PXa), 제 2 색화소(PXb) 및 제 3 색화소(PXc)는 제 2 방향(D2)을 따라 순차적으로 순환하며 배치될 수 있다. 예를 들어, 도 2에 도시된 바와 같이, 적색 화소(R)인 제 1 색화소(PXa), 녹색 화소(G)인 제 2 색화소(PXb) 및 청색 화소(B)인 제 3 색화소(PXc)는 제 2 방향(D2)를 따라 순차적으로 순환하며 배열될 수 있다. 구체적으로, 적색 화소(R)인 제 1 색화소(PXa), 녹색 화소(G)인 제 2 색화소(PXb) 및 청색 화소(B)인 제 3 색화소(PXc)가 제 2 방향(D2)을 따라 순차적으로 배치되고, 다시 적색 화소(R)인 제 1 색화소(PXa), 녹색 화소(G)인 제 2 색화소(PXb) 및 청색 화소(B)인 제 3 색화소(PXc)가 제 2 방향(D2)을 따라 순차적으로 배치될 수 있다.
또한, 복수의 데이터 라인(DL1 내지 DLj)은 제 1 데이터 라인(DLa) 및 제 2 데이터 라인(DLb)을 포함할 수 있다. 제 1 데이터 라인(DLa) 및 제 2 데이터 라인(DLb)은 제 1 방향(D1)을 따라 교번하여 배치될 수 있다. 예를 들어, 제 1 데이터 라인(DLa)은 홀수(2n-1)번째 데이터 라인(D2n-1)을 포함하고, 제 2 데이터 라인(DLb)은 짝수(2n)번째 데이터 라인(D2n)을 포함할 수 있다.
본 발명에 따르면, 복수의 화소들(PX11 내지 PXij)은 각각 제 1 화소군(10) 또는 제 2 화소군(20)에 포함될 수 있다. 제 1 화소군(10)은 제 2 방향(D2)을 따라 인접하게 배치된 복수의 제 1 색화소(PXa) 중 어느 하나, 복수의 제 2 색화소(PXb) 중 어느 하나 및 복수의 제3 색화소(PXc) 중 어느 하나를 포함하고, 제 2 화소군(20)은 제 2 방향(D2)을 따라 제 1 화소군(10)과 인접하게 배치된 복수의 제 1 색화소(PXa) 중 다른 하나, 복수의 제 2 색화소(PXb) 중 다른 하나 및 복수의 제3 색화소(PXc) 중 다른 하나를 포함한다. 이때, 제 1 화소군(10)과 제 2 화소군(20)은 제 2 방향(D2)을 따라 교번하여 배치되고, 서로 다른 데이터 라인에 연결된다. 예를 들어, 도 2에 도시된 바와 같이, 제 1 화소군(10)에 포함된 제 1 색화소(PXa), 제 2 색화소(PXb) 및 제 3 색화소(PXc)는 제 1 데이터 라인(DLa)에 연결되고, 제 2 화소군(20)에 포함된 제 1 색화소(PXa), 제 2 색화소(PXb) 및 제 3 색화소(PXc)는 제 2 데이터 라인(DLb)에 연결된다.
각 화소는, 화소 트랜지스터(Q), 액정 커패시터(미도시) 및 보조 커패시터(미도시)를 포함할 수 있다. 화소 트랜지스터(Q)는 박막 트랜지스터(Thin Film Transistor)이다.
화소 트랜지스터(Q)는 각 게이트 라인으로부터의 게이트 신호에 따라 턴-온된다. 턴-온된 화소 트랜지스터(Q)는 데이터 라인으로부터 제공된 아날로그 영상 데이터 신호를 액정 커패시터 및 보조 커패시터로 공급한다.
액정 커패시터는 서로 대향하여 위치한 화소 전극과 공통 전극을 포함한다.
보조 커패시터는 서로 대향하여 위치한 화소 전극과 대향 전극을 포함한다. 여기서, 대향 전극은 전단 게이트 라인 또는 공통 전압을 전송하는 전송 라인일 수 있다.
도 3은 도 1의 게이트 제어 라인과 게이트 드라이버의 연결 관계를 나타낸 도면이고, 도 4a 내지 도 4c는 도 3의 게이트 제어 라인에 인가되는 각종 신호들 및 게이트 드라이버로부터 출력되는 게이트 신호들의 파형을 나타낸 도면이다. 도 5a 내지 도 5c는 본 발명에 따른 표시 장치의 각 색상별 극성 인가를 나타낸 도면이고, 도 6은 본 발명에 따른 표시 장치의 극성 인가를 나타낸 도면이다.
게이트 제어 라인(911)은, 도 2에 도시된 바와 같이, 제 1 클럭 라인(CL1), 제 2 클럭 라인(CL2), 제 3 클럭 라인(CL3), 제 4 클럭 라인(CL4), 제 5 클럭 라인(CL5), 제 6 클럭 라인(CL6), 제 7 클럭 라인(CL7), 제 8 클럭 라인(CL8), 제 9 클럭 라인(CL9), 제 10 클럭 라인(CL10), 제 11 클럭 라인(CL11), 제 12 클럭 라인(CL12), 기저 라인(VSL), 제 1 개시 라인(STL1), 제 2 개시 라인(STL2) 및 제 3 개시 라인(STL3)을 포함한다.
도 4a 내지 도 4c에 도시된 바와 같이, 제 1 내지 제 12 클럭 라인들(CL1 내지 CL12)은 제 1 내지 제 12 클럭 신호들(CK1 내지 CK12)을 각각 전송하며, 제 1 내지 제 3 개시 라인(STL1 내지 STL3)은 제 1 내지 제 3 수직 개시 신호(STV1 내지 STV3)를 전송한다. 클럭 신호들(CK1 내지 CK12) 및 수직 개시 신호들(STV1 내지 STV3)은 타이밍 컨트롤러(606)로부터 제공된다. 각 클럭 신호(CK1 내지 CK12)의 하이 전압은 게이트 신호의 하이 전압에 해당한다.
제 1 내지 제 12 클럭 신호들(CK1 내지 CK12)은 순차적으로 출력되며, 또한 순환하면서 출력된다. 즉, 제 1 클럭 신호(CK1)부터 제 12 클럭 신호(CK12)까지 순차적으로 출력된 후, 다시 제 1 클럭 신호(CK1)부터 제 12 클럭 신호(CK12)까지 순차적으로 출력된다.
서로 인접한 기간에 출력되는 클럭 신호들의 하이 구간은 서로 중첩될 수 있다. 예를 들어, 제 1 클럭 신호(CK1)의 펄스폭 중 후반 5/6 길이에 해당하는 구간과 제 2 클럭 신호(CK2)의 펄스폭 중 전반 5/6 길이에 해당하는 구간이 시간적으로 중첩한다.
제 7 내지 제 12 클럭 신호들(CK7 내지 CK12)은 제 1 내지 제 6 클럭 신호들(CK1 내지 CK6)에 대하여 180도 반전된 위상을 갖는다. 예를 들어, 제 7 클럭 신호(CK7)는 제 1 클럭 신호(CK1)에 대하여 180도 반전된 위상을 가지며, 제 8 클럭 신호(CK8)는 제 2 클럭 신호(CK2)에 대하여 180도 반전된 위상을 가지며, 제 9 클럭 신호(CK9)는 제 3 클럭 신호(CK3)에 대하여 180도 반전된 위상을 가지며, 제 10 클럭 신호(CK10)는 제 4 클럭 신호(CK4)에 대하여 180도 반전된 위상을 가지며, 제 11 클럭 신호(CK11)는 제 5 클럭 신호(CK5)에 대하여 180도 반전된 위상을 가지며, 제 12 클럭 신호(CK12)는 제 6 클럭 신호(CK6)에 대하여 180도 반전된 위상을 가진다.
각 클럭 신호(CK1 내지 CK12)는 한 프레임 기간 동안 여러 번 출력되지만, 제1 내지 제 3 수직 개시 신호(STV1 내지 STV3)는 한 프레임 기간 동안 각각 단 한번씩 출력된다. 다시 말하면, 각 클럭 신호(CK1 내지 CK12)는 한 프레임 기간 동안 주기적으로 여러 번의 액티브 상태(하이 전압)를 나타내지만, 제1 내지 제3 수직 개시 신호(STV1 내지 STV3)는 한 프레임 기간 동안 각각 단 한 번의 액티브 상태(하이 전압)를 나타낸다.
기저 라인(VSL)은 게이트 드라이버(266)의 각 스테이지(ST1 내지 ST12)에 연결된다. 기저 라인(VSL)은 제 1 내지 제 12 클럭 라인들(CL1 내지 CL12)과 동일 층상에 위치한다. 도시되지 않았지만, 기저 라인(VSL)은 콘택홀, 연결 라인 및 도전막을 통해 각 스테이지(ST1 내지 ST12)에 연결될 수 있다.
게이트 드라이버(266)는 쉬프트 레지스터를 포함한다. 쉬프트 레지스터는 복수의 스테이지들(ST1 내지 ST12)을 포함한다.
복수의 스테이지(ST1 내지 ST12) 중 제 3m-2 스테이지는 서로 연결되고, 복수의 스테이지(ST1 내지 ST12) 중 제 3m-1 스테이지는 서로 연결되고, 복수의 스테이지(ST1 내지 ST12) 중 제 3m 스테이지는 서로 연결된다. 여기서 p는 자연수이다. 구체적으로, 도 3에 도시된 바와 같이, 제 3m-2 스테이지인 제 1 스테이지(ST1), 제 4 스테이지(ST4), 제 7 스테이지(ST7), 제 10 스테이지(ST10) 등은 서로 연결되고, 제 3m-1 스테이지인 제 2 스테이지(ST2), 제 5 스테이지(ST5), 제 8 스테이지(ST8), 제 11 스테이지(ST11)등은 서로 연결되고, 제 3m 스테이지인 제 3 스테이지(ST3), 제 6 스테이지(ST6), 제 9 스테이지(ST9), 제 12 스테이지(ST12) 등은 서로 연결된다.
다시 말해서, 제 q+3 스테이지는 제 q 스테이지에서 출력되는 게이트 신호를 개시 신호로서 공급받아 세트되고, 세트된 스테이지는 자신에게 공급된 클럭 신호를 게이트 신호로서 출력한다. 예를 들어, 제 1 스테이지(ST1)가 제 1 수직 개시 신호(STV1)에 의해 세트되어 제 1 게이트 신호(GS1)를 출력하면, 제 4 스테이지(ST4)는 제 1 스테이지(ST1)로부터 출력된 제 1 게이트 신호(GS1)를 개시 신호로서 공급받아 세트되고 제 2 클럭 신호(CK2)를 공급받아 제 4 게이트 신호(GS4)를 출력한다. 이어서, 제 7 스테이지(ST7)는 제 4 스테이지(ST4)로부터 출력된 제 4 게이트 신호(GS4)를 개시 신호로서 공급받아 세트되고 제 3 클럭 신호(CK3)를 공급받아 제 7 게이트 신호(GS7)를 출력하고, 제 10 스테이지(ST10)는 제 7 스테이지(ST7)로부터 출력된 제 7 게이트 신호(GS7)를 개시 신호로서 공급받아 세트되고 제 4 클럭 신호(CK4)를 공급받아 제 10 게이트 신호(GS10)를 출력한다. 여기서, q는 자연수이다.
제 1 스테이지(ST1), 제 2 스테이지(ST2) 및 제 3 스테이지(ST3)는 개시 신호로서 각각 제 1 수직 개시 신호(STV1), 제 2 수직 개시 신호(STV2) 및 제 3 수직 개시 신호(STV3)를 공급받는다. 즉, 제 1 스테이지(ST1)는 제 1 수직 개시 라인(STL1)과 연결되어 제 1 수직 개시 신호(STV1)를 공급받고, 제 2 스테이지(ST2)는 제 2 수직 개시 라인(STL2)과 연결되어 제 2 수직 개시 신호(STV2)를 공급받고, 제 3 스테이지(ST3)는 제 3 수직 개시 라인(STL3)과 연결되어 제 3 수직 개시 신호(STV3)를 공급받는다.
각 스테이지들(ST1 내지 ST12)은 이들 제 1 내지 제 12 클럭 신호들(CK1 내지 CK12) 중 하나를 공급받아 게이트 신호들(GS1 내지 GS12)를 생성한다. 본 발명에 따르면, 제 12a+1 스테이지, 제 12a+2 스테이지 및 제 12a+3 스테이지(예를 들어, ST1 내지 ST3)는 제 1 클럭 신호(CK1)를 공급받아 각각 게이트 신호(예를 들어, GS1 내지 GS3)를 생성하고, 제 12a+4 스테이지, 제 12a+5 스테이지 및 제 12a+6 스테이지(예를 들어, ST4 내지 ST6)는 제 2 클럭 신호(CK2)를 공급받아 각각 게이트 신호(예를 들어, GS4 내지 GS6)를 생성하고, 제 12a+7 스테이지, 제 12a+8 스테이지 및 제 12a+9 스테이지(예를 들어, ST7 내지 ST9)는 제 3 클럭 신호(CK3)를 공급받아 각각 게이트 신호(예를 들어, GS7 내지 GS9)를 생성하고, 제 12a+10 스테이지, 제 12a+11 스테이지 및 제 12a+12 스테이지(예를 들어, ST10 내지 ST12)는 제 4 클럭 신호(CK4)를 공급받아 각각 게이트 신호(예를 들어, GS10 내지 GS12)를 생성한다. 다만, 이에 한정되는 것은 아니며, 각 스테이지들(ST1 내지 ST12)는 제 1 내지 제 12 클럭 신호들(CK1 내지 CK12) 중 서로 다른 클럭 신호를 각각 공급받을 수도 있다. 여기서, a는 0을 포함한 자연수이다.
전술된 바와 같이, 게이트 드라이버(266)는 12상의 클럭 신호들(CK1 내지 CK12)을 입력 받을 수 있으나, 이 클럭 신호의 상은 이에 한정되지 않는다. 즉, 게이트 드라이버(266)는 r상의 클럭 신호들을 입력 받을 수 있다. 여기서 r은 1보다 큰 자연수이다.
제 1 수직 개시 신호(STV1)에 의해 첫번째 제 3m-2 스테이지인 제 1 스테이지(ST1)가 세트되고, 나머지 제 3m-2 스테이지들도 제 2 방향(D2)을 따라 순차적으로 세트된다. 이에 따라, 세트된 제 3m-2 스테이지들은 클럭 신호들(CK1 내지 CK12) 중 하나를 공급받아 제 3m-2 게이트 신호를 제 2 방향(D2)을 따라 순차적으로 출력한다.
제 2 수직 개시 신호(STV2)에 의해 첫번째 제 3m-1 스테이지인 제 2 스테이지(ST2)가 세트되고, 나머지 제 3m-1 스테이지들도 제 2 방향(D2)을 따라 순차적으로 세트된다. 이에 따라, 세트된 제 3m-1 스테이지들은 클럭 신호들(CK1 내지 CK12) 중 하나를 공급받아 제 3m-1 게이트 신호를 제 2 방향(D2)을 따라 순차적으로 출력한다.
제 3 수직 개시 신호(STV3)에 의해 첫번째 제 3m 스테이지인 제 3 스테이지(ST3)가 세트되고, 나머지 제 3m 스테이지들도 제 2 방향(D2)을 따라 순차적으로 세트된다. 이에 따라, 세트된 제 3m 스테이지들은 클럭 신호들(CK1 내지 CK12) 중 하나를 공급받아 제 3m 게이트 신호를 제 2 방향(D2)을 따라 순차적으로 출력한다.
도 4a 및 도 5a를 참조하면, 제 1 수직 개시 신호(STV1)에 의해 제 1 색(R)을 나타내는 제 1 색화소(PXa)가 턴 온된다.
구체적으로, 데이터 인에이블 신호(DE)가 액티브 상태(하이 전압)가 되면, 제 1 수직 개시 신호(STV1)가 액티브 상태(하이 전압)가 된다. 제 1 수직 개시 신호(STV1)에 의해 세트된 제 1 스테이지(ST1)는 제 1 게이트 신호(GS1)를 출력하고 이 제 1 게이트 신호(GS1)는 복수의 제 1 게이트 라인(GLa) 중 제 2 방향(D2)을 따라 첫 번째로 배치된 제 1 게이트 라인(GLa)에 인가된다. 이에 따라, 복수의 제 1 색화소(PXb)들 중 제 2 방향(D2)을 따라 첫 번째로 배치된 복수의 제 1 색화소(PXa)들이 턴 온된다. 턴 온되는 복수의 제 1 색화소(PXa)들은 제 1 방향(D1)을 따라 위치한다.
이어서, 제 1 게이트 신호(GS1)에 의해 세트된 제 4 스테이지(ST4)는 제 4 게이트 신호(GS4)를 출력하고 이 제 4 게이트 신호(GS4)는 복수의 제 1 게이트 라인(GLa) 중 제 2 방향(D2)을 따라 두 번째로 배치된 제 1 게이트 라인(GLa)에 인가된다. 이에 따라, 복수의 제 1 색화소(PXa)들 중 제 2 방향(D2)을 따라 두 번째로 배치된 복수의 제 1 색화소(PXa)들이 턴 온된다. 턴 온된 복수의 제 1 색화소(PXa)들은 제 1 방향(D1)을 따라 위치한다.
이어서, 제 4 게이트 신호(GS4)에 의해 세트된 제 7 스테이지(ST7)는 제 7 게이트 신호(GS7)를 출력하고 이 제 7 게이트 신호(GS7)는 복수의 제 1 게이트 라인(GLa) 중 제 2 방향(D2)을 따라 세 번째로 배치된 제 1 게이트 라인(GLa)에 인가된다. 이에 따라, 복수의 제 1 색화소(PXa)들 중 제 2 방향(D2)을 따라 세 번째로 배치된 복수의 제 1 색화소(PXa)들이 턴 온된다. 턴 온된 복수의 제 1 색화소(PXa)들은 제 1 방향(D1)을 따라 위치한다.
전술된 과정은 표시 패널(100)에 배치된 제 1 색화소(PXa)들이 모두 턴 온될 때까지 제 2 방향(D2)을 따라 순차적으로 진행된다. 즉, 전술된 과정은 제 1 색화소(PXa)의 마지막 게이트 신호(예를 들어, GS6478)가 제 2 방향(D2)을 따라 마지막으로 배치된 제 1 게이트 라인(GLa)에 인가되어, 복수의 제 1 색화소(PXa)들 중 제 2 방향(D2)을 따라 마지막으로 배치된 복수의 제 1 색화소(PXa)들이 턴 온될 때까지 진행된다. 제 2 수직 개시 신호(STV2)는 마지막 게이트 신호(예를 들어, GS6478)와 동시에 액티브 상태(하이 전압)가 될 수 있다.
도 4b 및 도 5b를 참조하면, 제 2 수직 개시 신호(STV2)에 의해 제 2 색(G)을 나타내는 제 2 색화소(PXb)가 턴 온된다.
구체적으로, 마지막 제 1 색화소(PXa)들에 게이트 신호(GS6478)가 인가되면, 제 2 수직 개시 신호(STV2)가 액티브 상태(하이 전압)가 된다. 제 2 수직 개시 신호(STV2)에 의해 세트된 제 2 스테이지(ST2)는 제 2 게이트 신호(GS2)를 출력하고 이 제 2 게이트 신호(GS2)는 제 2 게이트 라인(GLb) 중 제 2 방향(D2)을 따라 첫 번째로 배치된 제 2 게이트 라인(GLb)에 인가된다. 이에 따라, 제 2 방향(D2)을 따라 첫 번째로 배치된 복수의 제 2 색화소(PXb)들이 턴 온된다. 턴 온되는 복수의 제 2 색화소(PXb)들은 제 1 방향(D1)을 따라 위치한다.
이어서, 제 2 게이트 신호(GS2)에 의해 세트된 제 5 스테이지(ST5)는 제 5 게이트 신호(GS5)를 출력하고 이 제 5 게이트 신호(GS5)는 제 2 게이트 라인(GLb) 중 제 2 방향(D2)을 따라 두 번째로 배치된 제 2 게이트 라인(GLb)에 인가된다. 이에 따라, 제 2 방향(D2)을 따라 두 번째로 배치된 복수의 제 2 색화소(PXb)들이 턴 온된다. 턴 온되는 복수의 제 2 색화소(PXb)들은 제 1 방향(D1)을 따라 위치한다.
이어서, 제 5 게이트 신호(GS5)에 의해 세트된 제 8 스테이지(ST8)는 제 8 게이트 신호(GS8)를 출력하고 이 제 8 게이트 신호(GS8)는 제 2 게이트 라인(GLb) 중 제 2 방향(D2)을 따라 세 번째로 배치된 제 2 게이트 라인(GLb)에 인가된다. 이에 따라, 제 2 방향(D2)을 따라 세 번째로 배치된 복수의 제 2 색화소(PXb)들이 턴 온된다. 턴 온되는 복수의 제 2 색화소(PXb)들은 제 1 방향(D1)을 따라 위치한다.
전술된 과정은 표시 패널(100)에 배치된 제 2 색화소(PXb)들이 모두 턴 온될 때까지 제 2 방향(D2)을 따라 순차적으로 진행된다. 즉, 전술된 과정은 제 2 색화소(PXb)의 마지막 게이트 신호(예를 들어, GS6479)가 제 2 방향(D2)을 따라 마지막으로 배치된 제 2 게이트 라인(GLb)에 인가되어, 복수의 제 2 색화소(PXb)들 중 제 2 방향(D2)을 따라 마지막으로 배치된 복수의 제 2 색화소(PXb)들이 턴 온될 때까지 진행된다. 제 3 수직 개시 신호(STV3)는 마지막 게이트 신호(예를 들어, GS6479)와 동시에 액티브 상태(하이 전압)가 될 수 있다.
도 4c 및 도 5c를 참조하면, 제 3 수직 개시 신호(STV3)에 의해 제 3 색(B)을 나타내는 제 3 색화소(PXc)가 턴 온된다.
구체적으로, 마지막 제 2 색화소(PXb)들에 게이트 신호(예를 들어, GS6479)가 인가되면, 제 3 수직 개시 신호(STV3)가 액티브 상태(하이 전압)가 된다. 제 3 수직 개시 신호(STV3)에 의해 세트된 제 3 스테이지(ST3)는 제 3 게이트 신호(GS3)를 출력하고 이 제 3 게이트 신호(GS3)는 제 3 게이트 라인(GLc) 중 제 2 방향(D2)을 따라 첫 번째로 배치된 제 3 게이트 라인(GLc)에 인가된다. 이에 따라, 제 2 방향(D2)을 따라 첫 번째로 배치된 복수의 제 3 색화소(PXc)들이 턴 온된다. 턴 온되는 복수의 제 3 색화소(PXc)들은 제 1 방향(D1)을 따라 위치한다.
이어서, 제 3 게이트 신호(GS3)에 의해 세트된 제 6 스테이지(ST6)는 제 6 이트 신호(GS6)를 출력하고 이 제 6 게이트 신호(GS6)는 제 3 게이트 라인(GLc) 중 제 2 방향(D2)을 따라 두 번째로 배치된 제 3 게이트 라인(GLc)에 인가된다. 이에 따라, 제 2 방향(D2)을 따라 두 번째로 배치된 복수의 제 3 색화소(PXc)들이 턴 온된다. 턴 온되는 복수의 제 3 색화소(PXc)들은 제 1 방향(D1)을 따라 위치한다.
이어서, 제 6 게이트 신호(GS6)에 의해 세트된 제 9 스테이지(ST9)는 제 9 게이트 신호(GS9)를 출력하고 이 제 9 게이트 신호(GS9)는 제 3 게이트 라인(GLc) 중 제 2 방향(D2)을 따라 세 번째로 배치된 제 3 게이트 라인(GLc)에 인가된다. 이에 따라, 제 2 방향(D2)을 따라 세 번째로 배치된 복수의 제 3 색화소(PXc)들이 턴 온된다. 턴 온되는 복수의 제 3 색화소(PXc)들은 제 1 방향(D1)을 따라 위치한다.
전술된 과정은 표시 패널(100)에 배치된 제 3 색화소(PXc)들이 모두 턴 온될 때까지 제 2 방향(D2)을 따라 순차적으로 진행된다. 즉, 전술된 과정은 제 3 색화소(PXc)의 마지막 게이트 신호(예를 들어, GS6480)가 제 2 방향(D2)을 따라 마지막으로 배치된 제 3 게이트 라인(GLc)에 인가되어, 복수의 제 3 색화소(PXc)들 중 제 2 방향(D2)을 따라 마지막으로 배치된 복수의 제 3 색화소(PXc)들이 턴 온될 때까지 진행된다. 제 1 수직 개시 신호(STV1)는 마지막 게이트 신호(예를 들어, GS6479)와 동시에 다시 액티브 상태(하이 전압)가 될 수 있다.
즉, 본 발명에 따르면, 제 1 수직 개시 신호(STV1)에 따라 제 1 색(R)을 나타내는 복수의 제 1 색화소(PXa)는 제 2 방향(D2)을 따라 순차적으로 구동되며, 제 2 수직 개시 신호(STV2)에 따라 제 2 색(G)을 나타내는 복수의 제 2 색화소(PXb)는 제 2 방향(D2)을 따라 순차적으로 구동되며, 제 3 수직 개시 신호(STV3)에 따라 제 3 색(B)을 나타내는 복수의 제 3 색화소(PXc)는 제 2 방향(D2)을 따라 순차적으로 구동된다. 또한, 제 1 색(R)을 나타내는 복수의 제 1 색화소(PXa), 제 2 색(G)을 나타내는 복수의 제 2 색화소(PXb) 및 제 3 색(B)을 나타내는 복수의 제 3 색화소(PXc)는 순차적으로 구동된다.
도 6은 본 발명에 따른 표시 장치의 극성 인가를 나타낸 도면이다.
도 6을 참조하면, 제 2 방향(D2)을 따라 인접한 제 1 화소군(10) 및 제 2 화소군(20)은 서로 다른 극성이 인가되는 서로 다른 데이터 라인에 각각 연결된다. 즉, 제 1 화소군(10)은 제 1 데이터 라인(DLa)로부터 정극성 전압(+)을 인가받고, 제 2 화소군(20)은 제 2 데이터 라인(DLb)으로부터 부극성 전압(-)을 인가 받는다. 이에 따라, 인접한 제 1 화소군(10)과 제 2 화소군(20)은 서로 다른 극성의 전압을 인가 받는다.
이에 따라, 제 2 방향(D2)을 따라 인접한 화소들이 서로 다른 극성의 전압을 인가받아 도트 반전을 구현할 수 있어 본 발명에 따른 표시 장치의 표시 품질을 향상시킬 수 있다.
도 7a 내지 도 7b는 종래 및 본 발명에 따른 데이터 전압 및 그에 따른 화소의 충전량을 나타낸 도면이다.
도 7a는 종래 및 본 발명에 따른 하나의 화소에 인가된 정극성 전압 및 그에 따른 화소의 충전량을 나타낸 도면이다. 종래에는 게이트 신호가 제 2 방향(D2)을 따라 순차적으로 인가되기 때문에 데이터 라인에 서로 다른 색상의 데이터 신호가 순차적으로 인가된다. 본 발명에 따르면, 게이트 신호가 제 1 색을 나타내는 제 1 색화소(PXa)에 인가되고, 그 후 제 2 색을 나타내는 제 2 색화소(PXb)에 인가되고, 그 후 제 3 색을 나타내는 제 3 색화소(PXc)에 인가되기 때문에 데이터 라인에 동일한 색의 데이터 신호가 순차적으로 인가된다. 이때, 동일한 색을 나타내며 인접하게 배치된 화소들에 인가되는 데이터 신호의 변화량은 크지 않다.
즉, 도 7a 및 도 7b에 도시된 바와 같이, 종래의 데이터 신호(DATA_O)는 교류 파형으로 출력되고, 본 발명에 따른 데이터 신호(DATA_N)는 직류 파형으로 출력될 수 있다.
이에 따라, 본 발명에 따른 화소에 인가된 픽셀 전압(PIXEL_N)과 종래 하나의 화소에 인가된 픽셀 전압(PIXEL_O)을 비교하면, 종래 화소의 충전량은 본 발명에 따른 화소의 충전량의 약 82% 정도로 화소의 충전량이 향상된 것을 볼 수 있다.
이상에서 설명한 본 발명은 상술한 실시예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.
100: 표시 패널 105: 제 1 패널
106: 제 2 패널 GLa: 제 1 게이트 라인
GLb: 제 2 게이트 라인 GLc: 제 3 게이트 라인
DLa: 제 1 데이터 라인 DLb: 제 2 데이터 라인
PXa: 제 1 색화소 PXb: 제 2 색화소
PXc: 제 3 색화소

Claims (14)

  1. 제 1 색을 나타내는 복수의 제 1 색화소;
    제 2 색을 나타내는 복수의 제 2 색화소;
    제 3 색을 나타내는 복수의 제 3 색화소;
    3m-2(m은 자연수)번째 게이트 라인들의 세트를 포함하는 제 1 게이트 라인들, 3m-1번째 게이트 라인들의 세트를 포함하는 제 2 게이트 라인들 및 3m번째 게이트 라인들의 세트를 포함하는 제 3 게이트 라인들을 포함하고, 제1 방향을 따라 연장된 복수의 게이트 라인 -상기 복수의 제 1 색화소는 상기 제 1 게이트 라인들에 연결되고, 상기 복수의 제 2 색화소는 상기 제 2 게이트 라인들에 연결되고, 상기 복수의 제 3 색화소는 상기 제 3 게이트 라인들에 연결됨-;
    2n-1(n은 자연수)번째 데이터 라인들의 세트를 포함하는 제1 데이터 라인들 및 2n번째 데이터 라인들의 세트를 포함하는 제2 데이터 라인들을 포함하고, 제2 방향을 따라 연장된 복수의 데이터 라인 -상기 2n-1번째 데이터 라인들 중 하나는 동일 컬럼에서 연속된 상기 복수의 제1 색화소 중 하나에 연결되고, 상기 2n번째 데이터 라인들 중 하나는 동일 컬럼에서 연속된 상기 복수의 제1 색화소 중 다른 하나에 연결되며, 상기 2n-1번째 데이터 라인들 중 하나는 동일 컬럼에서 연속된 상기 복수의 제2 색화소 중 하나에 연결되고, 상기 2n번째 데이터 라인들 중 하나는 동일 컬럼에서 연속된 상기 복수의 제2 색화소 중 다른 하나에 연결되며, 상기 2n-1번째 데이터 라인들 중 하나는 동일 컬럼에서 연속된 상기 복수의 제3 색화소 중 하나에 연결되고, 상기 2n번째 데이터 라인들 중 하나는 동일 컬럼에서 연속된 상기 복수의 제3 색화소 중 다른 하나에 연결됨-;
    상기 3m-2번째 게이트 라인들의 세트의 첫 번째 게이트 라인에 연결된 제 1 스테이지, 상기 3m-1번째 게이트 라인들의 세트의 첫 번째 게이트 라인에 연결된 제 2 스테이지 및 상기 3m번째 게이트 라인들의 세트의 첫 번째 게이트 라인에 연결된 제 3 스테이지를 포함하는 게이트 드라이버;
    상기 제 1 스테이지에 연결된 연결된 제 1 개시 라인;
    상기 제 2 스테이지에 연결된 연결된 제 2 개시 라인;
    상기 제 3 스테이지에 연결된 연결된 제 3 개시 라인; 및
    상기 복수의 데이터 라인과 연결된 데이터 드라이버;를 포함하는 표시 장치.
  2. 삭제
  3. 제1항에 있어서,
    상기 제1 색은 적색이고, 제2 색은 녹색이고, 제3 색은 청색인 표시 장치.
  4. 제1항에 있어서,
    상기 제 2 방향을 따라 인접하게 배치된 상기 복수의 제 1 색화소 중 어느 하나, 상기 복수의 제 2 색화소 중 어느 하나 및 상기 복수의 제3 색화소 중 어느 하나를 포함하는 제1 화소군을 포함하고, 제 2 방향을 따라 상기 제1 화소군에 인접하게 배치된 상기 복수의 제 1 색화소 중 다른 하나, 상기 복수의 제 2 색화소 중 다른 하나 및 상기 복수의 제3 색화소 중 다른 하나를 포함하는 제2 화소군을 포함하고, 상기 제1 화소군과 상기 제2 화소군은 제2 방향을 따라 교번하여 배치되고 서로 다른 데이터 라인에 연결되는 표시 장치.
  5. 제1항에 있어서,
    상기 게이트 드라이버는 상기 게이트 라인과 각각 대응하는 복수의 스테이지를 포함하며, 상기 복수의 스테이지 중 제 3m-2번째 스테이지는 서로 연결되고, 상기 복수의 스테이지 중 3m-1번째 스테이지는 서로 연결되고, 상기 복수의 스테이지 중 3m번째 스테이지는 서로 연결된 표시 장치.
  6. 제5항에 있어서,
    상기 데이터 라인은 제1 방향을 따라 교번하여 배치된 제 1 데이터 라인 및 제 2 데이터 라인을 포함하고,
    상기 데이터 드라이버는 상기 제 1 데이터 라인에 정극성 전압을 공급하고 상기 제 2 데이터 라인에 부극성 전압을 공급하는 표시 장치.
  7. 제1항에 있어서,
    상기 게이트 드라이버와 상기 데이터 드라이버를 구동하는 타이밍 컨트롤러를 더 포함하는 표시 장치.
  8. 제1항에 있어서,
    상기 제 1 색화소, 상기 제 2 색화소 및 상기 제 3 색화소의 제1방향에 대한 길이가 제2방향에 대한 길이보다 긴 표시 장치.
  9. 제1항에 있어서,
    상기 복수의 제 1 색화소, 상기 복수의 제 2 색화소 및 상기 복수의 제 3 색화소는 순차적으로 구동되는 표시 장치.
  10. 제 1 개시 라인으로부터 출력된 제 1 개시 신호에 의해 복수의 제 1 색화소가 턴 온되는 단계;
    제 2 개시 라인으로부터 출력된 제 2 개시 신호에 의해 복수의 제 2 색화소가 턴 온되는 단계; 및
    제 3 개시 라인으로부터 출력된 제 3 개시 신호에 의해 복수의 제 3 색화소가 턴 온되는 단계;를 포함하고,
    상기 복수의 제 1 색화소는 제 1 게이트 라인들과 연결되며, 상기 복수의 제 2 색화소는 제 2 게이트 라인들과 연결되며, 상기 복수의 제 3 색화소는 제 3 게이트 라인들과 연결되며,
    상기 제 1 게이트 라인들은 제 1 방향을 따라 연장하고 3m-2(m은 자연수)번째 게이트 라인들의 세트를 포함하고, 상기 제 2 게이트 라인들은 상기 제 1 방향을 따라 연장하고 3m-1번째 게이트 라인들의 세트를 포함하고, 상기 제 3 게이트 라인들은 상기 제 1 방향을 따라 연장하고 3m번째 게이트 라인들의 세트를 포함하고,
    상기 복수의 제 1 색화소, 상기 복수의 제 2 색화소 및 상기 복수의 제 3 색화소는 복수의 데이터 라인에 연결되고,
    상기 복수의 데이터 라인은 2n-1(n은 자연수)번째 데이터 라인들의 세트를 포함하는 제1 데이터 라인들 및 2n번째 데이터 라인들의 세트를 포함하는 제2 데이터 라인들을 포함하고, 제2 방향을 따라 연장하고,
    상기 2n-1번째 데이터 라인들 중 하나는 동일 컬럼에서 연속된 상기 복수의 제1 색화소 중 하나에 연결되고, 상기 2n번째 데이터 라인들 중 하나는 동일 컬럼에서 연속된 상기 복수의 제1 색화소 중 다른 하나에 연결되며, 상기 2n-1번째 데이터 라인들 중 하나는 동일 컬럼에서 연속된 상기 복수의 제2 색화소 중 하나에 연결되고, 상기 2n번째 데이터 라인들 중 하나는 동일 컬럼에서 연속된 상기 복수의 제2 색화소 중 다른 하나에 연결되며, 상기 2n-1번째 데이터 라인들 중 하나는 동일 컬럼에서 연속된 상기 복수의 제3 색화소 중 하나에 연결되고, 상기 2n번째 데이터 라인들 중 하나는 동일 컬럼에서 연속된 상기 복수의 제3 색화소 중 다른 하나에 연결되는 표시 장치 구동 방법.
  11. 삭제
  12. 제 10항에 있어서,
    상기 제 1 개시 라인으로부터 출력된 제 1 개시 신호에 의해 복수의 제 1 색화소가 턴 온되는 단계는,
    상기 복수의 제 1 게이트 라인에 제 2 방향을 따라 순차적으로 게이트 신호가 인가되는 단계를 포함하고,
    상기 제 2 개시 라인으로부터 출력된 제 2 개시 신호에 의해 복수의 제 2 색화소가 턴 온되는 단계는,
    상기 복수의 제 2 게이트 라인에 제 2 방향을 따라 순차적으로 게이트 신호가 인가되는 단계를 포함하고,
    상기 제 3 개시 라인으로부터 출력된 제 3 개시 신호에 의해 복수의 제 3 색화소가 턴 온되는 단계는,
    상기 복수의 제 3 게이트 라인에 제 2 방향을 따라 순차적으로 게이트 신호가 인가되는 단계를 포함하는 표시 장치 구동 방법.
  13. 제10항에 있어서,
    상기 제 1 색화소는 적색 화소이고, 제 2 색화소는 녹색 화소이고, 제 3 색화소는 청색화소인 표시 장치 구동 방법.
  14. 제1항에 있어서,
    상기 2n-1번째 데이터 라인들에 인가되는 데이터 전압은 상기 2n번째 데이터 라인들에 인가되는 데이터 전압과 다른 극성을 갖는 표시 장치.
KR1020160168659A 2016-12-12 2016-12-12 표시 장치 및 이의 구동 방법 KR102671455B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020160168659A KR102671455B1 (ko) 2016-12-12 2016-12-12 표시 장치 및 이의 구동 방법
US15/839,361 US10504455B2 (en) 2016-12-12 2017-12-12 Display device and method of driving the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020160168659A KR102671455B1 (ko) 2016-12-12 2016-12-12 표시 장치 및 이의 구동 방법

Publications (2)

Publication Number Publication Date
KR20180067767A KR20180067767A (ko) 2018-06-21
KR102671455B1 true KR102671455B1 (ko) 2024-06-03

Family

ID=62489607

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020160168659A KR102671455B1 (ko) 2016-12-12 2016-12-12 표시 장치 및 이의 구동 방법

Country Status (2)

Country Link
US (1) US10504455B2 (ko)
KR (1) KR102671455B1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102448354B1 (ko) 2017-08-24 2022-09-28 삼성디스플레이 주식회사 표시 장치
KR102676673B1 (ko) * 2020-02-11 2024-06-20 삼성디스플레이 주식회사 표시 패널 및 이를 포함하는 표시 장치

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR0150872B1 (ko) 1995-02-28 1998-10-15 배순훈 대화형 정보기록매체의 순차정보표시장치와 그 방법
JP3876708B2 (ja) 2001-12-21 2007-02-07 カシオ計算機株式会社 液晶駆動装置
WO2003073405A2 (en) 2002-02-26 2003-09-04 Uni-Pixel Displays, Inc. Enhancements to optical flat panel displays
KR100503430B1 (ko) 2002-08-23 2005-07-26 엘지.필립스 엘시디 주식회사 액정표시장치
KR100600867B1 (ko) 2003-11-27 2006-07-14 삼성에스디아이 주식회사 액티브 매트릭스형 표시장치 및 그의 구동방법
KR100989226B1 (ko) 2003-12-24 2010-10-20 엘지디스플레이 주식회사 시분할 컬러 액정표시장치
KR20070051263A (ko) 2004-08-13 2007-05-17 코닌클리케 필립스 일렉트로닉스 엔.브이. 컬러 순차 디스플레이 시스템에서 복잡도를 감소시키기위한 시스템 및 방법
WO2006126118A2 (en) 2005-05-23 2006-11-30 Koninklijke Philips Electronics N.V. Spectrum sequential display having reduced cross talk
KR100755549B1 (ko) 2005-10-14 2007-09-06 비오이 하이디스 테크놀로지 주식회사 시분할순차구동방식의 액정표시장치
KR20070074176A (ko) 2006-01-06 2007-07-12 삼성전자주식회사 액정표시장치
KR101317465B1 (ko) 2006-04-10 2013-10-10 엘지디스플레이 주식회사 필드 시퀀셜 컬러 액정표시장치 및 그 구동방법
KR100790134B1 (ko) 2006-04-26 2008-01-02 삼성전자주식회사 순차적 rgb 디스플레이를 위한 구동 구조
US7865924B2 (en) 2006-07-27 2011-01-04 Microsoft Corporation Providing input and output for a mobile device
KR101279596B1 (ko) * 2006-09-18 2013-06-28 삼성디스플레이 주식회사 어레이 기판 및 이를 갖는 표시장치
KR101307950B1 (ko) 2006-11-30 2013-09-12 엘지디스플레이 주식회사 액정 표시 장치 및 그의 구동 방법
KR101327870B1 (ko) * 2007-03-19 2013-11-13 엘지디스플레이 주식회사 액정표시장치
US20090322795A1 (en) 2008-06-30 2009-12-31 Maximino Vasquez Method and apparatus for reducing power consumption for displays
KR101906929B1 (ko) * 2011-10-26 2018-10-12 삼성디스플레이 주식회사 표시장치
US20140152676A1 (en) 2012-11-30 2014-06-05 Dave Rohn Low latency image display on multi-display device
US9196198B2 (en) 2013-12-03 2015-11-24 Pixtronix, Inc. Hue sequential display apparatus and method
KR102113621B1 (ko) * 2013-12-23 2020-05-21 엘지디스플레이 주식회사 액정 표시 장치
KR102221997B1 (ko) * 2014-12-17 2021-03-03 엘지디스플레이 주식회사 게이트 구동부와 이를 포함한 표시장치

Also Published As

Publication number Publication date
US20180166024A1 (en) 2018-06-14
US10504455B2 (en) 2019-12-10
KR20180067767A (ko) 2018-06-21

Similar Documents

Publication Publication Date Title
KR102436255B1 (ko) 표시 장치
CN105093731B (zh) 显示设备以及用于驱动该显示设备的方法
US9013098B1 (en) Organic light emitting display panel and organic light emitting display device including the same
RU2635068C1 (ru) Схема возбуждения и способ возбуждения жидкокристаллической панели и жидкокристаллического дисплея
WO2018153084A1 (zh) 显示基板、显示装置及其驱动方法
US20170243528A1 (en) Display device reducing source driver channels and method for driving the same
US9523901B2 (en) Array substrate, liquid crystal panel and liquid crystal display device
US20120307174A1 (en) Display device and driving method thereof
WO2016169293A1 (en) Array substrate, display panel and display apparatus containing the same, and method for driving the same
CN1908787A (zh) 液晶显示器
KR102200271B1 (ko) Rgbw 4원색 패널 구동 아키텍쳐
CN105741735A (zh) 数据控制电路和包含该数据控制电路的平板显示装置
CN105446032B (zh) 液晶显示器
EP3176769A1 (en) Display device
CN104537989B (zh) 一种双向扫描的电荷分享型像素结构及其驱动方法
KR102522286B1 (ko) 표시 장치 및 이의 구동 방법
CN105185321B (zh) Amoled驱动电路、显示面板及显示器
US20180218705A1 (en) Source driving module and liquid crystal display device
KR20110107659A (ko) 액정표시장치
US10706796B2 (en) Liquid crystal display including alternating pixels receiving a polarity
KR102446666B1 (ko) 백라이트 유닛 및 그것을 포함하는 표시 장치
KR102671455B1 (ko) 표시 장치 및 이의 구동 방법
US20160329022A1 (en) Liquid crystal display and driving method thereof
US10290274B2 (en) Array substrate
WO2020098600A1 (zh) 显示基板、显示面板及其驱动方法

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant