KR102525905B1 - Display device - Google Patents

Display device Download PDF

Info

Publication number
KR102525905B1
KR102525905B1 KR1020160082821A KR20160082821A KR102525905B1 KR 102525905 B1 KR102525905 B1 KR 102525905B1 KR 1020160082821 A KR1020160082821 A KR 1020160082821A KR 20160082821 A KR20160082821 A KR 20160082821A KR 102525905 B1 KR102525905 B1 KR 102525905B1
Authority
KR
South Korea
Prior art keywords
feedback
voltage
common
display device
common voltage
Prior art date
Application number
KR1020160082821A
Other languages
Korean (ko)
Other versions
KR20180003242A (en
Inventor
김경애
김선웅
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020160082821A priority Critical patent/KR102525905B1/en
Publication of KR20180003242A publication Critical patent/KR20180003242A/en
Application granted granted Critical
Publication of KR102525905B1 publication Critical patent/KR102525905B1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 표시장치의 피드백라인을 다수 구비함으로써, 피드백전압을 선택할 수 있는 표시장치를 제공하는 데 있다. 본 발명에 따른 표시장치는 표시영역 및 비표시영역을 포함하는 표시패널, 상기 표시영역에 배치되는 공통전극, 상기 비표시영역에 배치되고 상기 공통전극의 서로 다른 노드에 연결되는 다수의 피드백라인 및 상기 다수의 피드백라인으로부터 각각 다수의 피드백전압을 인가받아, 상기 공통전극에 공통전압을 출력하는 공통전압생성부를 포함한다.An object of the present invention is to provide a display device capable of selecting a feedback voltage by including a plurality of feedback lines of the display device. A display device according to the present invention includes a display panel including a display area and a non-display area, a common electrode disposed in the display area, a plurality of feedback lines disposed in the non-display area and connected to different nodes of the common electrode, and and a common voltage generator configured to receive a plurality of feedback voltages from the plurality of feedback lines and output a common voltage to the common electrode.

Description

표시장치{DISPLAY DEVICE}Display device {DISPLAY DEVICE}

본 발명은 표시장치에 관한 것으로, 특히 피드백전압을 선택할 수 있는 표시장치 및 이의 구동방법에 관한 것이다. The present invention relates to a display device, and more particularly, to a display device capable of selecting a feedback voltage and a method for driving the same.

평판 표시장치(FPD; Flat Panel Display)는 종래의 음극선관(Cathode Ray Tube, CRT) 표시장치를 대체하여 데스크탑 컴퓨터의 모니터뿐만 아니라, 노트북 컴퓨터, PDA 등의 휴대용 컴퓨터나 휴대 전화 단말기 등의 소형 경량화된 시스템을 구현하는데 필수적인 표시장치이다. Flat Panel Display (FPD) replaces the conventional Cathode Ray Tube (CRT) display device to reduce the size and weight of not only desktop computer monitors, but also portable computers such as notebook computers and PDAs and mobile phone terminals. It is an essential display device to implement the system.

현재 상용화된 평판 표시장치로는 액정표시장치(Liquid Crystal Display, LCD), 유기전계발광장치(Organic Light Emitting Diode, OLED) 등이 있다. 액정표시장치는 우수한 시인성, 용이한 박막화 및 저전력 등의 장점이 있고, 유기전계발광장치는 넓은 시야각, 우수한 명암비, 빠른 응답속도 및 저전력 등의 장점이 있다.Currently commercialized flat panel display devices include liquid crystal displays (LCDs), organic light emitting diodes (OLEDs), and the like. The liquid crystal display device has advantages such as excellent visibility, easy thinning, and low power consumption, and the organic light emitting device has advantages such as a wide viewing angle, excellent contrast ratio, fast response speed, and low power consumption.

도 1은 종래의 표시장치를 나타내는 도면이다.1 is a diagram showing a conventional display device.

도 1에 도시된 바와 같이, 표시장치(10)는 표시패널(11), 데이터전압(Vd)을 출력하는 데이터구동부(12) 및 공통전압(Vcom)을 생성하는 공통전압생성부(13)를 포함한다.As shown in FIG. 1 , the display device 10 includes a display panel 11, a data driver 12 outputting a data voltage Vd, and a common voltage generator 13 generating a common voltage Vcom. include

표시패널(12)은 기판(미도시) 상에 다수의 게이트라인(미도시)과 다수의 데이터라인(DL)이 매트릭스 형태로 교차 형성되어 있으며, 게이트라인과 데이터라인(DL) 교차지점에 다수의 픽셀(미도시)이 정의되어 있다.In the display panel 12, a plurality of gate lines (not shown) and a plurality of data lines (DL) are intersected in a matrix form on a substrate (not shown), and a plurality of gate lines (not shown) are formed at intersections of the data lines (DL). A pixel (not shown) of is defined.

데이터구동부(12)는 외부시스템(미도시)로부터 입력되는 영상데이터(RGB)에 응답하여, 아날로그 파형의 데이터전압(Vd)을 데이터라인(DL)을 통해 순차적으로 표시패널(12)의 각 픽셀에 인가한다. The data driver 12 sequentially transmits the analog waveform data voltage Vd through the data line DL to each pixel of the display panel 12 in response to the image data RGB input from an external system (not shown). apply to

공통전압생성부(13)는 표시패널(12)의 각 픽셀에 공통전압(Vcom)을 출력한다. 여기서, 공통전압생성부(13)는 이미 생성되었던 공통전압(Vcom)인 피드백전압(Vfb)을 인가받아, 이를 기준으로 보상된 공통전압(Vcom)을 생성한다.The common voltage generator 13 outputs a common voltage Vcom to each pixel of the display panel 12 . Here, the common voltage generator 13 receives the feedback voltage Vfb, which is the common voltage Vcom that has already been generated, and generates a compensated common voltage Vcom based on the feedback voltage Vfb.

액정표시장치의 경우, 이렇게 인가된 데이터전압(Vd)과 공통전압(Vcom)으로 인한 전계에 따라 각 픽셀의 액정배열상태를 변화시켜 광 투과율을 조절함으로써 화상을 표시하게 된다.In the case of a liquid crystal display device, an image is displayed by adjusting the light transmittance by changing the liquid crystal arrangement state of each pixel according to the electric field due to the applied data voltage Vd and common voltage Vcom.

도 2는 종래의 표시장치의 표시패널을 나타내는 도면이다. 2 is a view showing a display panel of a conventional display device.

도 2를 참조하면, 이러한 표시장치(10)에서 표시패널(11)의 A부분에 특정패턴인 세로줄무늬 패턴을 표시하고, 상기 A부분을 제외한 B부분에 일정 그레이(Gray)패턴을 표시하는 경우가 발생한다. 이 때, 상기 A부분에서 세로줄무늬 패턴을 표시하기 위해, 각 라인별 데이터전압(Vd)의 레벨이 상이하게 된다. Referring to FIG. 2 , when a vertical stripe pattern, which is a specific pattern, is displayed on portion A of the display panel 11 in such a display device 10, and a certain gray pattern is displayed on portion B excluding the portion A. occurs. At this time, in order to display the vertical stripe pattern in the portion A, the level of the data voltage Vd for each line is different.

여기서, 상기 공통전압생성부(13)는 하나의 라인으로부터, 하나의 피드백전압(Vfb)을 받아, 이를 기준으로 공통전압(Vcom)을 보상한다. 따라서, 상기 A부분에서의 세로줄무늬 패턴으로 인해 라인별로 공통전압(Vcom)이 상이하게 되더라도 하나의 피드백전압(Vfb)만을 인가받게 되고, 이를 기준으로 공통전압(Vcom)을 보상한다. 그 결과, 라인마다 공통전압(Vcom)의 보상정도가 다름에도 불구하고, 하나의 라인으로부터 제공된 동일한 피드백전압(Vfb)을 기준으로 동일하게 공통전압(Vcom)을 보상하게 된다. Here, the common voltage generator 13 receives one feedback voltage Vfb from one line and compensates for the common voltage Vcom based on this feedback voltage. Therefore, even if the common voltage Vcom is different for each line due to the vertical stripe pattern in the portion A, only one feedback voltage Vfb is applied, and the common voltage Vcom is compensated based on this. As a result, even though the compensation degree of the common voltage Vcom is different for each line, the common voltage Vcom is equally compensated based on the same feedback voltage Vfb provided from one line.

이렇게, 동일하게 공통전압(Vcom)을 보상하게 됨으로써, B부분의 일정라인에서는 A부분의 데이터전압(Vd)으로 인해 공통전압(Vcom) 레벨의 변화가 발생한다. 이로써, B부분에서는 일정 그레이(Gray)패턴을 구현하지 못하고, 라인별로 공통전압(Vcom)이 변하기 때문에 의도하지 않았던 세로줄무늬 패턴이 발생하게 된다. 즉, 스미어(Smear)패턴이 발생하여, 표시패널(11)이 원하는 화상을 구현하지 못하는 문제점이 발생하게 된다.In this way, since the common voltage Vcom is equally compensated for, a change in the level of the common voltage Vcom occurs due to the data voltage Vd of the A part in a certain line of the B part. As a result, a certain gray pattern cannot be implemented in the B portion, and since the common voltage Vcom changes for each line, an unintended vertical stripe pattern is generated. That is, a smear pattern is generated, causing a problem in that the display panel 11 cannot implement a desired image.

본 발명은 표시장치의 피드백라인을 다수 구비함으로써, 피드백전압을 선택할 수 있는 표시장치를 제공하는 데 있다. An object of the present invention is to provide a display device capable of selecting a feedback voltage by including a plurality of feedback lines of the display device.

본 발명에 따른 표시장치는 표시패널, 공통전극, 피드백라인 및 공통전압생성부를 포함한다.A display device according to the present invention includes a display panel, a common electrode, a feedback line, and a common voltage generator.

상기 표시패널은 표시영역 및 비표시영역을 포함한다.The display panel includes a display area and a non-display area.

상기 공통전극은 상기 표시영역에 배치된다.The common electrode is disposed in the display area.

상기 피드백라인은 상기 비표시영역에 배치되고 상기 공통전극의 서로 다른 노드에 연결된다.The feedback lines are arranged in the non-display area and connected to different nodes of the common electrode.

상기 공통전압생성부는 다수의 피드백라인으로부터 각각 다수의 피드백전압을 인가받아, 상기 공통전극에 공통전압을 출력한다.The common voltage generator receives a plurality of feedback voltages from a plurality of feedback lines and outputs a common voltage to the common electrode.

공통전압생성부에서 다수의 피드백라인을 통해 인가된 다수의 피드백전압 중 적어도 하나의 피드백전압을 선택할 수 있다. 이로써, 공통전압 보상의 기준이 되는 피드백전압을 화상패턴에 따라 달리 선택할 수 있어, 표시패널에 구현되는 화상패턴에 따라 공통전압을 보상할 수 있다. 결국, 공통전극에 인가되는 공통전압의 파형을 일정하게 유지시켜, 공통전압 변형으로 인한 화상불량을 방지할 수 있게 된다.At least one feedback voltage may be selected from among a plurality of feedback voltages applied through a plurality of feedback lines in the common voltage generator. Accordingly, it is possible to select a feedback voltage serving as a standard for compensating the common voltage differently according to the image pattern, and thus the common voltage can be compensated according to the image pattern implemented on the display panel. As a result, image defects due to deformation of the common voltage can be prevented by maintaining a constant waveform of the common voltage applied to the common electrode.

도 1은 종래의 표시장치를 나타내는 도면이다.
도 2는 종래의 표시장치의 표시패널을 나타내는 도면이다.
도 3은 본 발명의 실시예에 따른 표시장치를 나타내는 도면이고, 도 4는 본 발명의 실시예에 따른 표시장치의 표시패널을 나타내는 도면이다.
도 5는 본 발명의 실시예에 따른 표시장치의 공통전압생성부를 나타내는 도면이고, 도 6은 본 발명의 실시예에 따른 표시장치의 각 피드백라인에 출력되는 피드백전압을 나타내는 파형도이다.
도 7a 및 도 7b는 본 발명의 실시예에 따른 표시장치의 피드백전압선택부의 동작을 설명하는 도면이다.
도 8은 본 발명의 실시예에 따른 표시장치의 공통전압의 파형도이다.
도 9는 본 발명의 다른 실시예에 따른 표시장치를 나타내는 도면이다.
도 10는 본 발명의 다른 실시예에 따른 표시장치의 공통전압생성부를 나타내는 도면이다.
도 11a 및 도 11b는 본 발명의 다른 실시예에 따른 표시장치의 피드백전압선택부의 동작을 설명하는 도면이다.
1 is a diagram showing a conventional display device.
2 is a view showing a display panel of a conventional display device.
3 is a view showing a display device according to an embodiment of the present invention, and FIG. 4 is a view showing a display panel of the display device according to an embodiment of the present invention.
5 is a view showing a common voltage generator of a display device according to an embodiment of the present invention, and FIG. 6 is a waveform diagram showing feedback voltages output to each feedback line of a display device according to an embodiment of the present invention.
7A and 7B are diagrams illustrating the operation of a feedback voltage selector of a display device according to an embodiment of the present invention.
8 is a waveform diagram of a common voltage of a display device according to an embodiment of the present invention.
9 is a diagram illustrating a display device according to another exemplary embodiment of the present invention.
10 is a diagram illustrating a common voltage generator of a display device according to another exemplary embodiment of the present invention.
11A and 11B are views explaining the operation of a feedback voltage selector of a display device according to another embodiment of the present invention.

이하, 첨부한 도면을 참조하여 본 발명의 실시예에 따른 표시장치에 대해 상세히 설명한다. Hereinafter, a display device according to an embodiment of the present invention will be described in detail with reference to the accompanying drawings.

도 3은 본 발명의 실시예에 따른 표시장치를 나타내는 도면이고, 도 4는 본 발명의 실시예에 따른 표시장치의 표시패널을 나타내는 도면이다.3 is a view showing a display device according to an embodiment of the present invention, and FIG. 4 is a view showing a display panel of the display device according to an embodiment of the present invention.

도 3에 도시된 바와 같이, 본 발명의 실시예에 따른 표시장치(100)는 표시패널(110), 표시패널(110)을 구동하는 게이트/데이터구동부(123,125), 공통전압생성부(121) 및 게이트/데이터구동부(123,125)를 제어하는 타이밍제어부(131)를 포함한다.As shown in FIG. 3 , the display device 100 according to an exemplary embodiment of the present invention includes a display panel 110 , gate/data drivers 123 and 125 driving the display panel 110 , and a common voltage generator 121 . and a timing controller 131 controlling the gate/data driver 123 and 125.

도 4에 도시된 바와 같이, 표시패널(110)은 화상이 구현되는 표시영역(A/A)과 화상이 구현되지 않는 비표시영역(N/A)으로 구분할 수 있다. 상기 표시영역(A/A)에서, 표시패널(110)은 글라스 또는 플라스틱을 이용한 기판(미도시) 상에 다수의 게이트라인(GL)과 다수의 데이터라인(DL)이 매트릭스 형태로 교차 형성되어 있다. 그리고 게이트라인(GL)과 데이터라인(DL)의 교차지점에 다수의 화소(미도시)가 정의 되어 있다. 그리고, 상기 화소의 화소전극(미도시)에 대향하는 공통전극(112)이 하나의 도전층으로 통합되어 배치될 수 있다. 또한, 상기 공통전극(112)은 분할되어 다수의 공통전극으로 배치될 수 있다. As shown in FIG. 4 , the display panel 110 can be divided into a display area (A/A) in which an image is implemented and a non-display area (N/A) in which an image is not implemented. In the display area A/A, the display panel 110 is formed by crossing a plurality of gate lines GL and a plurality of data lines DL in a matrix form on a substrate (not shown) using glass or plastic. there is. Also, a plurality of pixels (not shown) are defined at intersections of the gate line GL and the data line DL. In addition, the common electrode 112 facing the pixel electrode (not shown) of the pixel may be integrated into one conductive layer. In addition, the common electrode 112 may be divided and disposed as a plurality of common electrodes.

다수의 화소(PX) 각각은 박막트랜지스터(미도시)및 액정캐패시터(미도시)를 포함할 수 있다. 박막트랜지스터는 게이트전극이 게이트라인(GL)에 연결되고, 소스전극이 데이터라인(DL)에 연결되며, 드레인전극이 화소전극에 연결된다. 상기 박막트랜지스터는 게이트라인(GL)을 통해 제공된 게이트전압에 의해 턴-온(turn-on)되고, 데이터라인(DL)을 통해 제공된 데이터전압을 화소전극에 전달한다. 액정캐패시터에서는 박막트랜지스터를 통해 화소전극에 제공된 데이터전압과 공통전극(112)에 인가된 공통전압(Vcom)이 전계를 이루며, 이에 따라 액정의 배열상태를 변화시켜 광 투과율을 조절함으로써 화상을 표시하게 된다. Each of the plurality of pixels PX may include a thin film transistor (not shown) and a liquid crystal capacitor (not shown). The thin film transistor has a gate electrode connected to the gate line GL, a source electrode connected to the data line DL, and a drain electrode connected to the pixel electrode. The thin film transistor is turned on by the gate voltage provided through the gate line GL, and transfers the data voltage provided through the data line DL to the pixel electrode. In the liquid crystal capacitor, the data voltage provided to the pixel electrode through the thin film transistor and the common voltage (Vcom) applied to the common electrode 112 form an electric field, and accordingly, the arrangement of the liquid crystal is changed to adjust the light transmittance to display an image. do.

본 발명의 실시예에 따른 표시장치(100)를 액정표시장치 중심으로 설명하지만, 이에 한정되지 않고 상기 표시장치(100)는 유기발광 표시장치(OLED Display), 전기영동 표시장치(EPD), 플라즈마 디스플레이 패널(PDP) 등의 평판표시패널을 기반으로 구현될 수 있다.The display device 100 according to an embodiment of the present invention will be described with a focus on a liquid crystal display, but is not limited thereto, and the display device 100 includes an organic light emitting display (OLED display), an electrophoretic display (EPD), and a plasma display device. It may be implemented based on a flat display panel such as a display panel (PDP).

상기 비표시영역(N/A)에는 공통전압생성부(121)와 공통전극(112)을 연결시켜, 공통전압생성부(121)에 피드백전압(Vfb)을 출력하는 다수의 피드백라인(FL1~FLn)이 배치될 수 있다. 상기 다수의 피드백라인(FL1~FLn)은 공통전극(112)의 서른 다른 노드(N1~Nn)에 연결될 수 있다. 보다 상세하게는, 공통전극(112) 일측에 다수의 노드(N1~Nn)를 설정할 수 있고, 상기 다수의 노드(N1~Nn)는 각각 다른 위치에 설정되어 서로 다른 피드백라인(FL1~FLn)과 연결된다. 일례로, 공통전극(112) 우측 상단에 위치한 제n 노드(Nn) 내지 공통전극(112) 우측 하단에 위치한 제1 노드(N1)를 설정할 수 있다. 그리고, 제1 노드(N1) 내지 제n 노드(Nn) 각각은 제1 피드백라인(FL1) 내지 제n 피드백라인(FLn)과 각각 연결될 수 있다. 각 피드백라인(FL)의 타단은 공통전압생성부(121)와 연결되므로, 각각의 피드백라인(FL)은 서로 다른 길이를 가지게 된다. 따라서, 각각의 피드백라인(FL)은 저항값이 다를 수 있다. 또한, 피드백라인(FL)의 길이뿐만 아니라 비저항 또는 두께가 상이하여 저항값이 다를 수 있다. 상기 피드백라인(FL)의 저항이 상이하므로 공통전극(112)에 동일한 공통전극(Vcom)이 인가되더라도 피드백라인(FL)에 출력되는 피드백전압(Vfb)의 파형은 상이할 수 있다.In the non-display area N/A, the common voltage generator 121 and the common electrode 112 are connected to each other to output a feedback voltage Vfb to the common voltage generator 121. FLn) can be placed. The plurality of feedback lines FL1 to FLn may be connected to thirty different nodes N1 to Nn of the common electrode 112 . More specifically, a plurality of nodes (N1 to Nn) may be set on one side of the common electrode 112, and the plurality of nodes (N1 to Nn) are set at different positions to provide different feedback lines (FL1 to FLn). connected with For example, the n-th node Nn located at the upper right of the common electrode 112 or the first node N1 located at the lower right of the common electrode 112 may be set. Also, each of the first node N1 to the n-th node Nn may be connected to the first feedback line FL1 to the n-th feedback line FLn, respectively. Since the other end of each feedback line FL is connected to the common voltage generator 121, each feedback line FL has a different length. Accordingly, each feedback line FL may have a different resistance value. In addition, the resistance value may be different due to the difference in resistivity or thickness as well as the length of the feedback line FL. Since the resistance of the feedback line FL is different, even if the same common electrode Vcom is applied to the common electrode 112, the waveform of the feedback voltage Vfb output to the feedback line FL may be different.

타이밍제어부(131)는 외부시스템(미도시)으로부터 전송되는 타이밍신호(미도시)를 인가 받아, 게이트제어신호(GCS) 및 데이터제어신호(DCS)를 생성한다. 게이트제어신호(GCS)는 게이트구동부(123)로 출력되고, 데이터제어신호(DCS)는 EPI배선쌍을 통하여 데이터구동부(125)로 출력된다. 여기서, 상기 타이밍신호는 데이터인에이블신호(DE), 수평동기신호(Hsync), 수직동기신호(Vsync) 및 클록신호(CLK)일 수 있다. 또한, 타이밍제어부(131)는 외부시스템에서 전송된 영상신호(미도시)로부터 디지털형태의 영상데이터(RGB)를 생성하고, 이를 EPI배선쌍을 통하여 데이터구동부(125)로 출력한다. The timing control unit 131 receives a timing signal (not shown) transmitted from an external system (not shown) and generates a gate control signal (GCS) and a data control signal (DCS). The gate control signal GCS is output to the gate driver 123 and the data control signal DCS is output to the data driver 125 through the EPI wire pair. Here, the timing signal may be a data enable signal (DE), a horizontal synchronization signal (Hsync), a vertical synchronization signal (Vsync), and a clock signal (CLK). In addition, the timing control unit 131 generates digital image data (RGB) from an image signal (not shown) transmitted from an external system and outputs it to the data driver 125 through an EPI wire pair.

게이트구동부(123)는 타이밍제어부(131)로부터 제공된 게이트제어신호(GCS)에 응답하여, 게이트라인(GL)을 통해 1 수평기간씩 순차적으로 게이트전압을 출력할 수 있다. 이에 따라, 각 게이트라인(GL)에 연결된 박막트랜지스터는 1수평기간씩 턴-온(turn-on)한다. 여기서, 게이트구동부(123)는 다수의 게이트라인(GL)에 연결된 다수의 쉬프트레지스터(미도시)로 이루어질 수 있으며, 터치표시패널(110)내부에 실장되는 GIP(Gate In Panel)형태로 구성될 수 있다.The gate driver 123 may sequentially output gate voltages by one horizontal period through the gate line GL in response to the gate control signal GCS provided from the timing controller 131 . Accordingly, the thin film transistors connected to each gate line GL are turned on by one horizontal period. Here, the gate driver 123 may be composed of a plurality of shift registers (not shown) connected to a plurality of gate lines GL, and may be configured in the form of a GIP (Gate In Panel) mounted inside the touch display panel 110. can

여기서, 게이트제어신호(GCS)는 게이트스타트펄스(GSP), 게이트쉬프트클록(GSC) 및 게이트출력인에이블신호(GOE)를 포함한다. 게이트 스타트펄스(GSP)는 첫번째 게이트라인(GL)에 게이트전압을 출력하는 시기를 결정하는 신호로서 게이트구동부(123)의 쉬프트레지스터에 인가된다. 게이트 쉬프트클록(GSC)은 각 쉬프트레지스터에 공통으로 인가되며, 차기 쉬프트레지스터(미도시)를 인에이블하는 클록신호다. 게이트출력인에이블 신호(GOE)는 쉬프트레지스터의 출력을 제어한다.Here, the gate control signal GCS includes a gate start pulse GSP, a gate shift clock GSC, and a gate output enable signal GOE. The gate start pulse GSP is applied to the shift register of the gate driver 123 as a signal for determining when to output a gate voltage to the first gate line GL. The gate shift clock (GSC) is commonly applied to each shift register and is a clock signal enabling the next shift register (not shown). The gate output enable signal GOE controls the output of the shift register.

데이터구동부(125)는 타이밍제어부(131)로부터 EPI배선쌍을 통해 제공된 디지털형태의 영상데이터(RGB)를 데이터제어신호(DCS)에 따라, 아날로그 데이터전압으로 변환한다. 그리고, 데이터구동부(125)는 상기 아날로그 데이터전압을 데이터라인(DL)을 통해 각 화소의 화소전극에 인가한다. The data driver 125 converts the digital image data RGB provided from the timing controller 131 through the EPI wire pair into an analog data voltage according to the data control signal DCS. And, the data driver 125 applies the analog data voltage to the pixel electrode of each pixel through the data line DL.

또한, 상기 데이터제어신호(DCS)는 소스스타트펄스(SSP), 소스쉬프트클록(SSC) 및 소스출력인에이블신호(SOE)를 포함한다. 소스스타트펄스(SSP)는 데이터구동부(125)의 영상데이터(RGB)의 샘플링 시작 타이밍을 결정한다. 소스쉬프트클록(SSC)은 데이터구동부(125)에서 데이터 샘플링동작을 제어하는 클록신호다. 소스출력인에이블신호(SOE)는 데이터구동부(125)의 출력 제어한다.In addition, the data control signal (DCS) includes a source start pulse (SSP), a source shift clock (SSC) and a source output enable signal (SOE). The source start pulse SSP determines sampling start timing of the image data RGB of the data driver 125 . The source shift clock (SSC) is a clock signal that controls a data sampling operation in the data driver 125 . The source output enable signal SOE controls the output of the data driver 125.

도 5는 본 발명의 실시예에 따른 표시장치의 공통전압생성부를 나타내는 도면이고, 도 6은 본 발명의 실시예에 따른 표시장치의 각 피드백라인에 출력되는 피드백전압을 나타내는 파형도이다.5 is a view showing a common voltage generator of a display device according to an embodiment of the present invention, and FIG. 6 is a waveform diagram showing feedback voltages output to each feedback line of a display device according to an embodiment of the present invention.

공통전압생성부(121)는 피드백라인(FL)으로부터 다수의 피드백전압(Vfb1~Vfbn)을 인가받아, 이를 기준으로 보상된 공통전압(Vcom)을 공통전극에 출력한다. 도 5에 도시된 바와 같이, 선택신호(SS)를 출력하는 피드백전압선택부(121b), 상기 선택신호(SS)에 따라 선택된 피드백전압(Vfb)을 출력하는 먹스부(121a), 상기 선택된 피드백전압(Vfb)을 기준으로 보상된 공통전압(Vcom)을 출력하는 증폭부(121c)를 포함한다.The common voltage generator 121 receives a plurality of feedback voltages Vfb1 to Vfbn from the feedback line FL, and outputs a compensated common voltage Vcom to the common electrode. As shown in FIG. 5, a feedback voltage selection unit 121b outputs a selection signal SS, a mux unit 121a outputs a feedback voltage Vfb selected according to the selection signal SS, and the selected feedback voltage. An amplifier 121c outputs a compensated common voltage Vcom based on the voltage Vfb.

먹스부(121a)는 피드백라인(FL)으로부터 출력되는 다수의 피드백전압(Vfb1~Vfbn) 중 적어도 하나의 피드백전압(Vfb)을 증폭부(121c)로 출력한다. 보다 상세하게는, 먹스부(121a)의 입력단에는 다수의 피드백라인(FL)이 연결되어 있고, 먹스부(121a)의 출력단에는 증폭부(121c)의 반전단자와 연결되어 있다. 즉, 상기 피드백라인(FL)에 출력되는 다수의 피드백전압(Vfb1~Vfbn)을 피드백전압선택부(121b)로부터 출력된 선택신호(SS)에 따라 선택하여, 선택된 피드백전압(Vfb)을 증폭부(121c)의 반전단자로 출력한다. The mux unit 121a outputs at least one feedback voltage Vfb among a plurality of feedback voltages Vfb1 to Vfbn output from the feedback line FL to the amplifier 121c. More specifically, a plurality of feedback lines FL are connected to the input terminal of the mux unit 121a, and the output terminal of the mux unit 121a is connected to the inverting terminal of the amplifier 121c. That is, a plurality of feedback voltages Vfb1 to Vfbn output to the feedback line FL are selected according to the selection signal SS output from the feedback voltage selector 121b, and the selected feedback voltage Vfb is converted to the amplification unit. It is output to the inverted terminal of (121c).

일례로, 도 6에 도시된 바와 같이, 다수의 피드백전압(Vfb1~Vfbn)은 제1 피드백전압 내지 제4 피드백(Vfb1~Vfb4) 전압일 수 있다. 여기서, 각각의 피드백라인(FL)의 저항이 상이하므로, 제1 피드백전압 내지 제4 피드백전압(Vfb1~Vfbn)은 서로 다른 파형일 수 있다. 즉, 각각의 피드백전압(Vfb1~Vfbn)은 진폭 및 위상이 상이할 수 있다.For example, as shown in FIG. 6 , the plurality of feedback voltages Vfb1 to Vfbn may be first to fourth feedback voltages Vfb1 to Vfb4. Here, since the resistance of each feedback line FL is different, the first to fourth feedback voltages Vfb1 to Vfbn may have different waveforms. That is, each of the feedback voltages Vfb1 to Vfbn may have different amplitudes and different phases.

도 7a 및 도 7b는 본 발명의 실시예에 따른 표시장치의 피드백전압선택부의 동작을 설명하는 도면이다.7A and 7B are diagrams illustrating the operation of a feedback voltage selector of a display device according to an embodiment of the present invention.

피드백전압선택부(121b)는 다수의 피드백전압(Vfb1~Vfbn) 중 공통전압(Vcom)의 보상의 기준이 되는 피드백전압(Vfb)을 선택하는 선택신호(SS)를 먹스부(121a)에 출력한다. 즉, 상기 선택신호(SS)는 상기 다수의 피드백전압(Vfb1~Vfbn)과 기준전압(Vth)을 비교하여 선택신호(SS)를 먹스부(121a)에 출력한다. 보다 상세하게는, 피드백전압선택부(121b)는 다수의 피드백라인(FL)을 통하여 다수의 피드백전압(Vfb1~Vfbn)을 인가받아, 이를 모두 합산하여 DC형태의 전압으로 변형한다. 상기 DC형태의 전압을 DC합산전압(Vsum)이라 정의한다. 이후, 상기 DC합산전압(Vsum)과 기준전압(Vth)을 비교하여, 선택신호(SS)를 먹스부(121a)에 출력한다. 여기서 DC합산전압(Vsum)은 표시패널(110)에 구현된 패턴에 따라 달라질 수 있다.The feedback voltage selection unit 121b outputs a selection signal SS for selecting the feedback voltage Vfb, which is a standard for compensation of the common voltage Vcom, among a plurality of feedback voltages Vfb1 to Vfbn to the mux unit 121a. do. That is, the selection signal SS compares the plurality of feedback voltages Vfb1 to Vfbn with the reference voltage Vth and outputs the selection signal SS to the mux unit 121a. More specifically, the feedback voltage selection unit 121b receives a plurality of feedback voltages Vfb1 to Vfbn through a plurality of feedback lines FL, sums them all, and transforms them into a DC voltage. The DC-type voltage is defined as a DC summed voltage (Vsum). Thereafter, the DC summed voltage Vsum is compared with the reference voltage Vth, and the selection signal SS is output to the mux unit 121a. Here, the DC sum voltage Vsum may vary according to the pattern implemented on the display panel 110 .

일례로, 도 7a에 도시된 바와 같이, 제1 피드백전압 내지 제4 피드백전압(Vfb1~Vfb4)을 합산하여 DC합산전압(Vsum)을 생성한다. 그리고 상기 DC합산전압(Vsum)과 기준전압(Vth)을 비교한다. 즉, 상기 DC합산전압(Vsum)이 기준전압(Vth)보다 높을 경우, 저항값이 큰 피드백라인(FL)을 선택하는 선택신호(SS)를 출력한다. 즉, 먹스부(121a)가 리플(ripple)이 큰 피드백전압(Vfb)을 선택하도록 하는 선택신호(SS)를 출력한다. 이에 반해, 도 7b에 도시된 바와 같이, DC합산전압(Vsum)이 기준전압(Vth)보다 낮을 경우, 저항값이 작은 피드백라인(FL)을 선택하는 선택신호(SS)를 출력한다. 즉, 먹스부(121a)가 리플(ripple)이 작은 피드백전압(Vfb)을 선택하도록 하는 선택신호(SS)를 출력한다. 여기서 기준전압(Vth)은 다수의 전압레벨로 구성될 수 있고, 상기 비교과정을 반복적으로 수행할 수 있다. 이로써, 먹스부(121a)가 공통전압(Vcom)의 보상에 효과적인 피드백전압(Vfb)을 선택할 수 있도록 선택신호(SS)를 출력할 수 있다.For example, as shown in FIG. 7A , the DC summed voltage Vsum is generated by summing the first to fourth feedback voltages Vfb1 to Vfb4. Then, the DC summed voltage (Vsum) and the reference voltage (Vth) are compared. That is, when the DC summed voltage (Vsum) is higher than the reference voltage (Vth), the selection signal (SS) for selecting the feedback line (FL) having a large resistance value is output. That is, the mux unit 121a outputs a selection signal SS to select a feedback voltage Vfb having a large ripple. On the other hand, as shown in FIG. 7B, when the DC summed voltage Vsum is lower than the reference voltage Vth, the selection signal SS for selecting the feedback line FL having a small resistance value is output. That is, the mux unit 121a outputs the selection signal SS to select the feedback voltage Vfb having a small ripple. Here, the reference voltage (Vth) may be composed of a plurality of voltage levels, and the comparison process may be repeatedly performed. Accordingly, the selection signal SS can be output so that the mux unit 121a can select the feedback voltage Vfb effective for compensating the common voltage Vcom.

도 8은 본 발명의 실시예에 따른 표시장치의 공통전압의 파형도이다.8 is a waveform diagram of a common voltage of a display device according to an embodiment of the present invention.

증폭부(121c)는 상기 먹스부(121a)로부터 선택된 피드백전압(Vfb)을 기준으로 보상된 공통전압(Vcom)을 공통전극(112)에 출력한다. 보다 상세하게는, 증폭부(121c)는 반전단자에 상기 선택된 피드백전압(Vfb)이 입력되고, 비반전단자에 DC전압이 인가되는 차동증폭기일 수 있다. 즉, 상기 차동증폭기의 반전단자에는 제1 저항(R1)이 연결될 수 있고, 반전단자와 출력단자를 제2 저항(R2)이 연결할 수 있다. (여기, 설명의 편의를 위해 DC전압을 접지시켜 설명한다.)The amplifier 121c outputs the compensated common voltage Vcom to the common electrode 112 based on the feedback voltage Vfb selected from the multiplexer 121a. More specifically, the amplifier 121c may be a differential amplifier in which the selected feedback voltage Vfb is input to an inverting terminal and a DC voltage is applied to a non-inverting terminal. That is, the first resistor R1 may be connected to the inverting terminal of the differential amplifier, and the second resistor R2 may be connected to the inverting terminal and the output terminal. (Here, DC voltage is grounded for convenience of description.)

도 8에 도시된 바와 같이, 공통전압(Vcom)은 상기 선택된 피드백전압(Vfb)을 반전 증폭시켜 생성될 수 있다. 즉, 공통전압=-{제1 저항(R1)/제2 저항(R2)}*{선택된 피드백전압(Vfb)}일 수 있다. 따라서 상기 보상된 공통전압(Vcom)을 공통전극(112)으로 출력한다. 상기 공통전압(Vcom)을 출력하면, 화소전극에 인가되는 데이터전압으로 인해 공통전압(Vcom)이 리플전압(Vrp)만큼 변형이 된다. 따라서, 최종적으로 공통전극(112)에 인가되는 최종공통전압(Vcom_fn)은 DC파형에 유사하게 출력된다. As shown in FIG. 8 , the common voltage Vcom may be generated by inverting and amplifying the selected feedback voltage Vfb. That is, the common voltage may be =-{first resistor R1/second resistor R2}*{selected feedback voltage Vfb}. Accordingly, the compensated common voltage Vcom is output to the common electrode 112 . When the common voltage Vcom is output, the common voltage Vcom is deformed by the ripple voltage Vrp due to the data voltage applied to the pixel electrode. Accordingly, the final common voltage Vcom_fn finally applied to the common electrode 112 is similarly output as a DC waveform.

이렇게, 공통전압생성부에서 다수의 피드백라인을 통해 인가된 다수의 피드백전압 중 적어도 하나의 피드백전압을 선택할 수 있다. 이로써, 공통전압 보상의 기준이 되는 피드백전압을 화상패턴에 따라 달리 선택할 수 있어, 표시패널에 구현되는 화상패턴에 따라 공통전압을 보상할 수 있다. 결국, 공통전극에 인가되는 공통전압의 파형을 일정하게 유지시켜, 공통전압 변형으로 인한 화상불량을 방지할 수 있게 된다.In this way, at least one feedback voltage among a plurality of feedback voltages applied through a plurality of feedback lines in the common voltage generator may be selected. Accordingly, it is possible to select a feedback voltage serving as a standard for compensating the common voltage differently according to the image pattern, and thus the common voltage can be compensated according to the image pattern implemented on the display panel. As a result, image defects due to deformation of the common voltage can be prevented by maintaining a constant waveform of the common voltage applied to the common electrode.

이하, 첨부한 도면을 참조하여 본 발명의 다른 실시예에 따른 표시장치에 대해 상세히 설명한다. 본 발명의 실시예와 동일한 내용에 대해서는 생략한다.Hereinafter, a display device according to another embodiment of the present invention will be described in detail with reference to the accompanying drawings. The same content as the embodiment of the present invention will be omitted.

도 9는 본 발명의 다른 실시예에 따른 표시장치를 나타내는 도면이다.9 is a diagram illustrating a display device according to another exemplary embodiment of the present invention.

도 9에 도시된 바와 같이, 본 발명의 다른 실시예에 따른 표시장치(200)는 표시패널(210), 표시패널(210)을 구동하는 게이트/데이터구동부(223,225), 공통전압생성부(221) 및 게이트/데이터구동부(223,225)를 제어하는 타이밍제어부(231)를 포함한다.As shown in FIG. 9 , the display device 200 according to another embodiment of the present invention includes a display panel 210, gate/data drivers 223 and 225 driving the display panel 210, and a common voltage generator 221. ) and a timing controller 231 that controls the gate/data drivers 223 and 225.

타이밍제어부(231)는 외부시스템(미도시)으로부터 전송되는 타이밍신호(미도시)를 인가 받아, 게이트제어신호(GCS) 및 데이터제어신호(DCS)를 생성한다. 게이트제어신호(GCS)는 게이트구동부(223)로 출력되고, 데이터제어신호(DCS)는 EPI배선쌍을 통하여 데이터구동부(225)로 출력된다. 여기서, 상기 타이밍신호는 데이터인에이블신호(DE), 수평동기신호(Hsync), 수직동기신호(Vsync) 및 클록신호(CLK)일 수 있다. 또한, 타이밍제어부(231)는 외부시스템에서 전송된 영상신호(미도시)로부터 디지털형태의 영상데이터(RGB)를 생성하고, 이를 EPI배선쌍을 통하여 데이터구동부(225)로 출력한다.The timing control unit 231 receives a timing signal (not shown) transmitted from an external system (not shown) and generates a gate control signal (GCS) and a data control signal (DCS). The gate control signal GCS is output to the gate driver 223 and the data control signal DCS is output to the data driver 225 through the EPI wire pair. Here, the timing signal may be a data enable signal (DE), a horizontal synchronization signal (Hsync), a vertical synchronization signal (Vsync), and a clock signal (CLK). In addition, the timing control unit 231 generates digital image data (RGB) from an image signal (not shown) transmitted from an external system and outputs it to the data driver 225 through an EPI wire pair.

그리고, 후술할 그레이데이터(Gray)의 비교를 위해, 공통전압생성부(221)에 그레이데이터(Gray)를 출력한다. 여기서 그레이데이터라(Gray)함은 영상데이터(RGB)의 각 색상별 그레이 값을 라인별로 모두 합산한 디지털형태의 데이터를 말한다. In addition, gray data (Gray) is output to the common voltage generator 221 for comparison of gray data (Gray) to be described later. Here, gray data refers to data in digital form obtained by summing all gray values for each color of the image data RGB for each line.

도 10는 본 발명의 다른 실시예에 따른 표시장치의 공통전압생성부를 나타내는 도면이고, 도 6은 본 발명의 다른 실시예에 따른 표시장치의 각 피드백라인에 출력되는 피드백전압을 나타내는 파형도이다.10 is a diagram showing a common voltage generator of a display device according to another embodiment of the present invention, and FIG. 6 is a waveform diagram showing feedback voltages output to each feedback line of a display device according to another embodiment of the present invention.

공통전압생성부(221)는 피드백라인(FL)으로부터 다수의 피드백전압(Vfb1~Vfbn)을 인가받아, 이를 기준으로 보상된 공통전압(Vcom)을 공통전극에 출력한다. 도 10에 도시된 바와 같이, 선택신호(SS)를 출력하는 피드백전압선택부(221b), 상기 선택신호(SS)에 따라 선택된 피드백전압(Vfb)을 출력하는 먹스부(221a), 상기 선택된 피드백전압(Vfb)을 기준으로 보상된 공통전압(Vcom)을 출력하는 증폭부(221c)를 포함한다.The common voltage generator 221 receives a plurality of feedback voltages Vfb1 to Vfbn from the feedback line FL, and outputs the compensated common voltage Vcom to the common electrode. As shown in FIG. 10, a feedback voltage selection unit 221b outputs a selection signal SS, a mux unit 221a outputs a feedback voltage Vfb selected according to the selection signal SS, and the selected feedback voltage. An amplifier 221c outputs a compensated common voltage Vcom based on the voltage Vfb.

먹스부(221a)는 피드백라인(FL)으로부터 출력되는 다수의 피드백전압(Vfb1~Vfbn) 중 적어도 하나의 피드백전압(Vfb)을 증폭부(221c)로 출력한다. 보다 상세하게는, 먹스부(221a)의 입력단에는 다수의 피드백라인(FL)이 연결되어 있고, 먹스부(221a)의 출력단에는 증폭부(221c)의 반전단자와 연결되어 있다. 즉, 상기 피드백라인(FL)에 출력되는 다수의 피드백전압(Vfb1~Vfbn)을 피드백전압선택부(221b)로부터 출력된 선택신호(SS)에 따라 선택하여, 선택된 피드백전압(Vfb)을 증폭부(221c)의 반전단자로 출력한다. The mux unit 221a outputs at least one feedback voltage Vfb among a plurality of feedback voltages Vfb1 to Vfbn output from the feedback line FL to the amplifier 221c. More specifically, a plurality of feedback lines FL are connected to an input terminal of the mux unit 221a, and an output terminal of the mux unit 221a is connected to an inverting terminal of the amplifier 221c. That is, a plurality of feedback voltages (Vfb1 to Vfbn) output to the feedback line (FL) are selected according to the selection signal (SS) output from the feedback voltage selector (221b), and the selected feedback voltage (Vfb) is converted to the amplification unit. It is output to the inverted terminal of (221c).

일례로, 도 6에 도시된 바와 같이, 다수의 피드백전압(Vfb1~Vfbn)은 제1 피드백전압 내지 제4 피드백(Vfb1~Vfb4) 전압일 수 있다. 여기서, 각각의 피드백라인(FL)의 저항이 상이하므로, 제1 피드백전압 내지 제4 피드백전압(Vfb1~Vfbn)은 서로 다른 파형일 수 있다. 즉, 각각의 피드백전압(Vfb1~Vfbn)은 진폭 및 위상이 상이할 수 있다.For example, as shown in FIG. 6 , the plurality of feedback voltages Vfb1 to Vfbn may be first to fourth feedback voltages Vfb1 to Vfb4. Here, since the resistance of each feedback line FL is different, the first to fourth feedback voltages Vfb1 to Vfbn may have different waveforms. That is, each of the feedback voltages Vfb1 to Vfbn may have different amplitudes and different phases.

도 11a 및 도 11b는 본 발명의 다른 실시예에 따른 표시장치의 피드백전압선택부의 동작을 설명하는 도면이다.11A and 11B are views explaining the operation of a feedback voltage selector of a display device according to another embodiment of the present invention.

피드백전압선택부(221b)는 다수의 피드백전압(Vfb1~Vfbn) 중 공통전압(Vcom)의 보상의 기준이 되는 피드백전압(Vfb)을 선택하는 선택신호(SS)를 먹스부(221a)에 출력한다. 즉, 타이밍제어부(231)로부터 제공된 그레이데이터(Gray)와 기준그레이데이터(Gth)을 비교하여 선택신호(SS)를 먹스부(221a)에 출력한다. The feedback voltage selection unit 221b outputs a selection signal SS for selecting the feedback voltage Vfb, which is a standard for compensation of the common voltage Vcom, among a plurality of feedback voltages Vfb1 to Vfbn to the mux unit 221a. do. That is, the gray data provided from the timing control unit 231 is compared with the reference gray data Gth, and the selection signal SS is output to the mux unit 221a.

일례로, 도 11a에 도시된 바와 같이, 타이밍제어부(231)로부터 그레이데이터(Gray)를 인가받아, 이를 기준그레이데이터(Gth)와 비교한다. 즉, 하이레벨의 그레이데이터(Gh)가 기준그레이데이터(Gth)보다 높은 레벨일 경우, 저항값이 큰 피드백라인(FL)을 선택하는 선택신호(SS)를 출력한다. 즉, 먹스부(221a)가 리플(ripple)이 큰 피드백전압(Vfb)을 선택하도록 하는 선택신호(SS)를 출력한다. 이에 반해, 도 11b에 도시된 바와 같이, 로우레벨의 그레이데이터(Gl)가 기준그레이데이터(Gth)보다 낮은 레벨일 경우, 저항값이 작은 피드백라인(FL)을 선택하는 선택신호(SS)를 출력한다. 즉, 먹스부(221a)가 리플(ripple)이 작은 피드백전압(Vfb)을 선택하도록 하는 선택신호(SS)를 출력한다. 여기서 기준그레이데이터(Gth)는 다수의 레벨로 구성될 수 있고, 상기 비교과정을 반복적으로 수행할 수 있다. 이로써, 먹스부(221a)가 공통전압(Vcom)의 보상에 효과적인 피드백전압(Vfb)을 선택할 수 있도록 선택신호(SS)를 출력할 수 있다.For example, as shown in FIG. 11A, gray data (Gray) is applied from the timing control unit 231, and it is compared with the reference gray data (Gth). That is, when the high-level gray data Gh is higher than the reference gray data Gth, the selection signal SS for selecting the feedback line FL having a large resistance value is output. That is, the mux unit 221a outputs a selection signal SS to select a feedback voltage Vfb having a large ripple. On the other hand, as shown in FIG. 11B, when the low-level gray data Gl is at a level lower than the reference gray data Gth, the selection signal SS for selecting the feedback line FL having a small resistance value is applied. print out That is, the mux unit 221a outputs a selection signal SS to select a feedback voltage Vfb having a small ripple. Here, the reference gray data Gth may be composed of a plurality of levels, and the comparison process may be repeatedly performed. Accordingly, the selection signal SS can be output so that the multiplexer 221a can select the feedback voltage Vfb effective for compensating the common voltage Vcom.

도 8은 본 발명의 다른 실시예에 따른 표시장치의 공통전압의 파형도이다.8 is a waveform diagram of a common voltage of a display device according to another embodiment of the present invention.

증폭부(221c)는 상기 먹스부(221a)로부터 선택된 피드백전압(Vfb)을 기준으로 보상된 공통전압(Vcom)을 공통전극(212)에 출력한다. 보다 상세하게는, 증폭부(221c)는 반전단자에 상기 선택된 피드백전압(Vfb)이 입력되고, 비반전단자에 DC전압이 인가되는 차동증폭기일 수 있다. 즉, 상기 차동증폭기의 반전단자에는 제1 저항(R1)이 연결될 수 있고, 반전단자와 출력단자를 제2 저항(R2)이 연결할 수 있다. (여기, 설명의 편의를 위해 DC전압을 접지시켜 설명한다.)The amplifier 221c outputs the compensated common voltage Vcom to the common electrode 212 based on the feedback voltage Vfb selected from the multiplexer 221a. More specifically, the amplifier 221c may be a differential amplifier in which the selected feedback voltage Vfb is input to an inverting terminal and a DC voltage is applied to a non-inverting terminal. That is, the first resistor R1 may be connected to the inverting terminal of the differential amplifier, and the second resistor R2 may be connected to the inverting terminal and the output terminal. (Here, DC voltage is grounded for convenience of description.)

도 8에 도시된 바와 같이, 공통전압(Vcom)은 상기 선택된 피드백전압(Vfb)을 반전 증폭시켜 생성될 수 있다. 즉, 공통전압=-{제1 저항(R1)/제2 저항(R2)}*{선택된 피드백전압(Vfb)}일 수 있다. 따라서 상기 보상된 공통전압(Vcom)을 공통전극(112)으로 출력한다. 상기 공통전압(Vcom)을 출력하면, 화소전극에 인가되는 데이터전압으로 인해 공통전압(Vcom)이 리플전압(Vrp)만큼 변형이 된다. 따라서, 최종적으로 공통전극(212)에 인가되는 최종공통전압(Vcom_fn)은 DC파형에 유사하게 출력된다. As shown in FIG. 8 , the common voltage Vcom may be generated by inverting and amplifying the selected feedback voltage Vfb. That is, the common voltage may be =-{first resistor R1/second resistor R2}*{selected feedback voltage Vfb}. Accordingly, the compensated common voltage Vcom is output to the common electrode 112 . When the common voltage Vcom is output, the common voltage Vcom is deformed by the ripple voltage Vrp due to the data voltage applied to the pixel electrode. Accordingly, the final common voltage Vcom_fn finally applied to the common electrode 212 is similarly output as a DC waveform.

이렇게, 공통전압생성부에서 다수의 피드백라인을 통해 인가된 다수의 피드백전압 중 적어도 하나의 피드백전압을 선택할 수 있다. 이로써, 공통전압 보상의 기준이 되는 피드백전압을 화상패턴에 따라 달리 선택할 수 있어, 표시패널에 구현되는 화상패턴에 따라 공통전압을 보상할 수 있다. 결국, 공통전극에 인가되는 공통전압의 파형을 일정하게 유지시켜, 공통전압 변형으로 인한 화상불량을 방지할 수 있게 된다.In this way, at least one feedback voltage among a plurality of feedback voltages applied through a plurality of feedback lines in the common voltage generator may be selected. Accordingly, it is possible to select a feedback voltage serving as a standard for compensating the common voltage differently according to the image pattern, and thus the common voltage can be compensated according to the image pattern implemented on the display panel. As a result, image defects due to deformation of the common voltage can be prevented by maintaining a constant waveform of the common voltage applied to the common electrode.

전술한 설명에 많은 사항이 구체적으로 기재되어 있으나 이것은 발명의 범위를 한정하는 것이라기보다 바람직한 실시예의 예시로서 해석되어야 한다. 따라서 발명은 설명된 실시예에 의하여 정할 것이 아니고 특허청구범위와 특허청구범위에 균등한 것에 의하여 정하여져야 한다.Although many details have been specifically described in the foregoing description, this should be interpreted as an example of a preferred embodiment rather than limiting the scope of the invention. Therefore, the invention should not be defined according to the described examples, but should be defined according to the scope of the claims and the scope of the claims.

Claims (10)

표시영역 및 비표시영역을 포함하는 표시패널;
상기 표시영역에 배치되는 공통전극;
상기 비표시영역에 배치되고 상기 공통전극의 서로 다른 노드에 연결되는 다수의 피드백라인; 및
상기 다수의 피드백라인으로부터 각각 다수의 피드백전압을 인가받아, 상기 공통전극에 공통전압을 출력하는 공통전압생성부를 포함하며,
상기 공통전압생성부는,
상기 다수의 피드백전압을 DC합산전압으로 변환하고, DC 합산전압과 기준전압을 비교한 결과에 따라 어느 하나의 피드백전압을 선택하고, 상기 선택된 피드백전압에 기반하여 상기 공통전압을 출력하는 표시장치.
a display panel including a display area and a non-display area;
a common electrode disposed in the display area;
a plurality of feedback lines disposed in the non-display area and connected to different nodes of the common electrode; and
a common voltage generator configured to receive a plurality of feedback voltages from the plurality of feedback lines and output a common voltage to the common electrode;
The common voltage generator,
The display device converts the plurality of feedback voltages into a DC sum voltage, selects one feedback voltage according to a result of comparing the DC sum voltage and the reference voltage, and outputs the common voltage based on the selected feedback voltage.
제1항에 있어서,
상기 다수의 피드백라인 각각은 서로 다른 저항값을 가지는 표시장치.
According to claim 1,
Each of the plurality of feedback lines has a different resistance value.
제1항에 있어서,
상기 공통전압생성부는,
선택신호를 출력하는 피드백전압선택부;
상기 선택신호에 따라 상기 다수의 피드백전압 중 적어도 하나의 피드백전압을 선택하는 먹스부; 및
상기 선택된 피드백전압을 인가받아, 상기 공통전압을 출력하는 증폭부를 포함하는 표시장치.
According to claim 1,
The common voltage generator,
a feedback voltage selector outputting a selection signal;
a mux unit selecting at least one feedback voltage from among the plurality of feedback voltages according to the selection signal; and
and an amplifier configured to receive the selected feedback voltage and output the common voltage.
삭제delete 제3항에 있어서,
상기 피드백전압선택부는
상기 다수의 피드백전압을 DC합산전압으로 변환하고,
상기 DC합산전압이 상기 기준전압보다 높을 경우, 저항값이 큰 피드백라인을 선택하는 선택신호를 출력하고,
상기 DC합산전압이 상기 기준전압보다 낮을 경우, 저항값이 작은 피드백라인을 선택하는 선택신호를 출력하는 표시장치.
According to claim 3,
The feedback voltage selector
Converting the plurality of feedback voltages into DC summed voltages;
When the DC sum voltage is higher than the reference voltage, outputting a selection signal for selecting a feedback line having a large resistance value;
A display device that outputs a selection signal for selecting a feedback line having a small resistance value when the DC summed voltage is lower than the reference voltage.
제1항에 있어서,
상기 기준전압은 다수의 전압레벨로 구성되는 표시장치.
According to claim 1,
The reference voltage is a display device composed of a plurality of voltage levels.
표시영역 및 비표시영역을 포함하는 표시패널;
상기 표시영역에 배치되는 공통전극;
상기 비표시영역에 배치되고 상기 공통전극의 서로 다른 노드에 연결되는 다수의 피드백라인; 및
상기 다수의 피드백라인으로부터 각각 다수의 피드백전압을 인가받아, 상기 공통전극에 공통전압을 출력하는 공통전압생성부를 포함하며,
상기 공통전압생성부는 상기 다수의 피드백전압 중 적어도 하나를 선택하도록 하는 선택신호를 출력하는 피드백전압선택부를 포함하고, 상기 선택된 피드백전압에 기반하여 상기 공통전압을 출력하며,
상기 피드백전압선택부는
타이밍제어부로부터 제공된 그레이데이터와 기준그레이데이터를 비교하여 상기 선택신호를 출력하는 표시장치.
a display panel including a display area and a non-display area;
a common electrode disposed in the display area;
a plurality of feedback lines disposed in the non-display area and connected to different nodes of the common electrode; and
a common voltage generator configured to receive a plurality of feedback voltages from the plurality of feedback lines and output a common voltage to the common electrode;
The common voltage generator includes a feedback voltage selector outputting a selection signal for selecting at least one of the plurality of feedback voltages, and outputs the common voltage based on the selected feedback voltage;
The feedback voltage selector
A display device that compares gray data provided from a timing controller with reference gray data and outputs the selection signal.
제7항에 있어서,
상기 피드백전압선택부는
상기 그레이데이터가 상기 기준그레이데이터보다 높은 레벨일 경우, 저항값이 큰 피드백라인을 선택하는 선택신호를 출력하고,
상기 그레이데이터가 상기 기준그레이데이터보다 낮은 레벨일 경우, 저항값이 작은 피드백라인을 선택하는 선택신호를 출력하는 표시장치.
According to claim 7,
The feedback voltage selector
When the gray data is at a higher level than the reference gray data, a selection signal for selecting a feedback line having a large resistance value is output;
A display device that outputs a selection signal for selecting a feedback line having a small resistance value when the gray data is at a lower level than the reference gray data.
제7항에 있어서,
상기 기준그레이데이터는 다수의 레벨로 구성되는 표시장치.
According to claim 7,
The reference gray data is composed of a plurality of levels.
제7항에 있어서,
상기 공통전압생성부는,
상기 선택신호에 따라 상기 다수의 피드백전압 중 적어도 하나의 피드백전압을 선택하는 먹스부; 및
상기 선택된 피드백전압을 인가받아, 상기 공통전압을 출력하는 증폭부를 더 포함하는 표시장치.
According to claim 7,
The common voltage generator,
a mux unit selecting at least one feedback voltage from among the plurality of feedback voltages according to the selection signal; and
and an amplifier configured to receive the selected feedback voltage and output the common voltage.
KR1020160082821A 2016-06-30 2016-06-30 Display device KR102525905B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020160082821A KR102525905B1 (en) 2016-06-30 2016-06-30 Display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020160082821A KR102525905B1 (en) 2016-06-30 2016-06-30 Display device

Publications (2)

Publication Number Publication Date
KR20180003242A KR20180003242A (en) 2018-01-09
KR102525905B1 true KR102525905B1 (en) 2023-04-25

Family

ID=61000424

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020160082821A KR102525905B1 (en) 2016-06-30 2016-06-30 Display device

Country Status (1)

Country Link
KR (1) KR102525905B1 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111243538B (en) * 2020-02-14 2022-08-09 京东方科技集团股份有限公司 Common voltage compensation method and device for display panel, display panel and device
CN116168660B (en) * 2023-04-26 2023-08-08 惠科股份有限公司 Driving circuit of display panel, display device and driving method

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100965822B1 (en) * 2003-08-02 2010-06-24 삼성전자주식회사 Liquid Crystal Display Device And Driving Method For The Same
KR101888428B1 (en) * 2011-10-31 2018-08-17 엘지디스플레이 주식회사 Driving apparatus for liquid crystal display device
KR101992885B1 (en) * 2011-12-23 2019-06-26 엘지디스플레이 주식회사 Driving circuit for liquid crystal display device and method for driving the same

Also Published As

Publication number Publication date
KR20180003242A (en) 2018-01-09

Similar Documents

Publication Publication Date Title
EP3151086B1 (en) Touch driving signal generating device, touch driving device including the same, and display device and driving method thereof
CN111179798B (en) Display device and driving method thereof
CN107037914B (en) Display device with built-in touch screen and driving method thereof
US9019187B2 (en) Liquid crystal display device including TFT compensation circuit
KR102234713B1 (en) Generating circuit of gamma voltage and liquid crystal display device including the same
US9791966B2 (en) Liquid crystal display device with gate clock signals having specific slew rate
KR20150079233A (en) Liquid crystal display device
US9978326B2 (en) Liquid crystal display device and driving method thereof
US20210183320A1 (en) Display device, data driving circuit, and data driving method
KR102400081B1 (en) Display device
US20140253531A1 (en) Gate driver and display driver circuit
KR20150030539A (en) In cell touch liquid crystal display device
KR102525905B1 (en) Display device
KR102202869B1 (en) Display device and method of drving the same
KR101969411B1 (en) Liquid crystal display device and clock pulse generation circuit thereof
KR20100074858A (en) Liquid crystal display device
KR102419917B1 (en) Display Device And Method Of Driving The Same
JP2008122745A (en) Method for creating gamma correction table, driving circuit for display device, and electro-optical device
KR20130028596A (en) Method of controling dot inversion for lcd device
KR20180013152A (en) Display device
US7786961B2 (en) Liquid crystal display device and method for driving the same
KR20140098892A (en) Liquid crystal display device and driving method thereof
KR101237157B1 (en) Method and apparatus for down sampling of Display
KR20100060202A (en) Liquid crystal display device
KR102528315B1 (en) Display device and driving method thereof

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant