KR102528315B1 - Display device and driving method thereof - Google Patents

Display device and driving method thereof Download PDF

Info

Publication number
KR102528315B1
KR102528315B1 KR1020160057746A KR20160057746A KR102528315B1 KR 102528315 B1 KR102528315 B1 KR 102528315B1 KR 1020160057746 A KR1020160057746 A KR 1020160057746A KR 20160057746 A KR20160057746 A KR 20160057746A KR 102528315 B1 KR102528315 B1 KR 102528315B1
Authority
KR
South Korea
Prior art keywords
signal
gate
data
level
display device
Prior art date
Application number
KR1020160057746A
Other languages
Korean (ko)
Other versions
KR20170127293A (en
Inventor
최대성
고귀환
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020160057746A priority Critical patent/KR102528315B1/en
Publication of KR20170127293A publication Critical patent/KR20170127293A/en
Application granted granted Critical
Publication of KR102528315B1 publication Critical patent/KR102528315B1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 표시장치의 구동방향을 제어하는 방향제어부를 추가함으로써, 타이밍제어부의 핀의 개수를 절감할 수 있는 표시장치 및 이의 구동방법이 제공된다. 본 발명에 따른 표시장치는 게이트라인 및 데이터라인을 포함하는 표시패널, 게이트스타트펄스를 생성하는 타이밍제어부, 상기 게이트스타트펄스를 인가받아, 제1 신호, 제2 신호, 게이트방향신호 및 데이터방향신호를 생성하는 방향제어부, 상기 제1 신호, 제2 신호, 게이트방향신호를 인가받아, 게이트라인에 게이트전압을 출력하는 게이트구동부 및 상기 데이터방향신호를 인가받아, 데이터라인에 데이터전압을 출력하는 데이터구동부를 포함한다. 그리고 본 발명에 따른 표시장치의 구동방법은 게이트스타트펄스 및 역방향신호 생성단계, 제1 신호, 제2 신호, 게이트방향신호 및 데이터방향신호 생성단계, 게이트전압 및 데이터전압 출력단계를 포함한다. The present invention provides a display device capable of reducing the number of pins of a timing controller and a method for driving the same by adding a direction control unit for controlling a driving direction of the display device. A display device according to the present invention includes a display panel including a gate line and a data line, a timing controller for generating a gate start pulse, and a first signal, a second signal, a gate direction signal and a data direction signal receiving the gate start pulse. A direction control unit that generates, a gate driver that receives the first signal, the second signal, and the gate direction signal and outputs a gate voltage to the gate line, and receives the data direction signal and outputs a data voltage to the data line. including the driving part. A method of driving a display device according to the present invention includes generating a gate start pulse and a reverse direction signal, generating a first signal, a second signal, a gate direction signal, and a data direction signal, and outputting a gate voltage and data voltage.

Description

표시장치 및 이의 구동방법{DISPLAY DEVICE AND DRIVING METHOD THEREOF}Display device and its driving method {DISPLAY DEVICE AND DRIVING METHOD THEREOF}

본 발명은 표시장치에 관한 것으로, 특히 타이밍제어부의 핀의 개수를 절감할 수 있는 표시장치 및 이의 구동방법에 관한 것이다. The present invention relates to a display device, and more particularly, to a display device capable of reducing the number of pins of a timing controller and a method for driving the same.

평판 표시장치(FPD; Flat Panel Display)는 종래의 음극선관(Cathode Ray Tube, CRT) 표시장치를 대체하여 데스크탑 컴퓨터의 모니터뿐만 아니라, 노트북 컴퓨터, PDA 등의 휴대용 컴퓨터나 휴대 전화 단말기 등의 소형 경량화된 시스템을 구현하는데 필수적인 표시장치이다. Flat Panel Display (FPD) replaces the conventional Cathode Ray Tube (CRT) display device to reduce the size and weight of not only desktop computer monitors, but also portable computers such as notebook computers and PDAs and mobile phone terminals. It is an essential display device to implement the system.

현재 상용화된 평판 표시장치로는 액정표시장치(Liquid Crystal Display, LCD), 유기전계발광장치{Organic Light Emitting Diode, OLED) 등이 있다. 액정표시장치는 우수한 시인성, 용이한 박막화 및 저전력 등의 장점이 있고, 유기전계발광장치는 넓은 시야각, 우수한 명암비, 빠른 응답속도 및 저전력 등의 장점이 있다.Currently commercialized flat panel display devices include liquid crystal displays (LCDs), organic light emitting diodes (OLEDs), and the like. The liquid crystal display device has advantages such as excellent visibility, easy thinning, and low power consumption, and the organic light emitting device has advantages such as a wide viewing angle, excellent contrast ratio, fast response speed, and low power consumption.

도 1은 종래의 표시장치를 나타내는 도면이다.1 is a diagram showing a conventional display device.

도 1에 도시된 바와 같이, 표시장치(10)는 타이밍제어부(11), 표시패널(12), 게이트구동부(13) 및 데이터구동부(14)를 포함한다.As shown in FIG. 1 , the display device 10 includes a timing controller 11 , a display panel 12 , a gate driver 13 and a data driver 14 .

표시패널(12)은 기판(미도시) 상에 다수의 게이트라인(GL)과 다수의 데이터라인(DL)이 매트릭스 형태로 교차 형성되어 있으며, 게이트라인(GL)과 데이터라인(DL) 교차지점에 다수의 픽셀(미도시)이 정의되어 있다.In the display panel 12, a plurality of gate lines GL and a plurality of data lines DL are crossed in a matrix form on a substrate (not shown), and the intersection of the gate lines GL and the data lines DL A number of pixels (not shown) are defined in .

타이밍제어부(11)는 외부시스템(미도시)으로부터 전송되는 방향신호(DS)를 인가받아, 정방향 게이트스타트펄스(GSPF) 또는 역방향 게이트스타트펄스(GSPR), 게이트방향신호(GDS) 및 데이터방향신호(DDS)를 생성한다.The timing control unit 11 receives a direction signal DS transmitted from an external system (not shown), and generates a forward gate start pulse (GSPF) or reverse gate start pulse (GSPR), a gate direction signal (GDS) and a data direction signal. (DDS).

게이트구동부(13)는 타이밍제어부(11)(미도시)로부터 입력되는 정방향 게이트스타트펄스(GSPF) 또는 역방향 게이트스타트펄스(GSPR) 및 게이트방향신호(GDS)에 응답하여, 표시패널(12)에 형성된 게이트라인(GL)을 통해 1 수평기간씩 순차적으로 게이트전압을 출력한다. The gate driver 13 responds to the forward gate start pulse (GSPF) or reverse gate start pulse (GSPR) and the gate direction signal (GDS) input from the timing control unit 11 (not shown) to display the display panel 12. Gate voltages are sequentially output by one horizontal period through the formed gate line GL.

데이터구동부(14)는 타이밍제어부(11)로부터 입력되는 데이터방향신호(DDS)에 응답하여, 아날로그 파형의 데이터전압을 데이터라인(DL)을 통해 순차적으로 표시패널(12)의 각 픽셀에 인가한다. 액정표시장치의 경우, 이렇게 인가된 데이터전압에 따라 각 픽셀의 액정배열상태를 변화시켜 광 투과율을 조절함으로써 화상을 표시하게 된다.The data driver 14 sequentially applies the analog waveform data voltage to each pixel of the display panel 12 through the data line DL in response to the data direction signal DDS input from the timing controller 11. . In the case of a liquid crystal display device, an image is displayed by adjusting light transmittance by changing the liquid crystal arrangement state of each pixel according to the applied data voltage.

도 2는 종래의 표시장치의 구동방식에 따른 신호의 출력을 나타내는 표이다.2 is a table showing signal output according to a driving method of a conventional display device.

도 2에 도시된 바와 같이, 표시장치의 구동방식은 포워드(Forward)방식과 리버스(Reverse)방식이 있다.As shown in FIG. 2 , the driving method of the display device includes a forward method and a reverse method.

포워드(Forward)방식일 경우에는 타이밍제어부(11)는 로우레벨의 방향신호(DS)를 인가받아, 정방향 게이트스타트펄스(GSPF), 로우레벨의 데이터방향신호(DDS) 및 하이레벨의 게이트방향신호(GDS)를 출력한다. In the case of the forward method, the timing controller 11 receives the low-level direction signal DS, and generates a forward gate start pulse GSPF, a low-level data direction signal DDS, and a high-level gate direction signal. (GDS).

이 때, 게이트구동부(13)는 하이레벨의 게이트방향신호(GDS) 및 정방향 게이트스타트펄스(GSPF)를 인가받아, 첫번째 게이트라인(GL1)부터 순차적으로 턴온(turn-on)시키며, 데이터구동부(14)는 로우레벨의 데이터방향신호(DDS)를 인가받아, 첫번째 데이터라인(DL1)부터 순차적으로 데이터전압을 출력한다.At this time, the gate driver 13 receives the high-level gate direction signal GDS and forward gate start pulse GSPF, turns on the first gate line GL1 sequentially, and the data driver ( 14) receives the low-level data direction signal DDS and sequentially outputs data voltages from the first data line DL1.

이에 반해, 리버스(Reverse)방식일 경우에는 타이밍제어부(11)는 하이레벨의 방향신호(DS)를 인가받아, 역방향 게이트스타트펄스(GSPR), 하이레벨의 데이터방향신호(DDS) 및 로우레벨의 게이트방향신호(GDS)를 출력한다. On the other hand, in the case of the reverse method, the timing controller 11 receives the high-level direction signal DS and generates the reverse gate start pulse GSPR, the high-level data direction signal DDS, and the low-level It outputs the gate direction signal (GDS).

이 때, 게이트구동부(13)는 로우레벨의 게이트방향신호(GDS) 및 역방향 게이트스타트펄스(GSPR)를 인가받아, 마지막 게이트라인(GLn)부터 순차적으로 턴온(turn-on)시키며, 데이터구동부(14)는 하이레벨의 데이터방향신호(DDS)를 인가받아, 마지막 데이터라인(DLm)부터 순차적으로 데이터전압을 출력한다.At this time, the gate driver 13 receives the low-level gate direction signal GDS and reverse gate start pulse GSPR, turns on sequentially from the last gate line GLn, and the data driver ( 14) receives the high-level data direction signal DDS and sequentially outputs data voltages from the last data line DLm.

이렇게 타이밍제어부(11)가 정방향 게이트스타트펄스(GSPF), 역방향 게이트스타트펄스(GSPR), 게이트방향신호(GDS) 및 데이터방향신호(DDS)를 모두 제어하게 될 경우, 필수적으로 필요한 타이밍제어부(11)의 핀의 개수 78개가 된다. 그런데, 표시장치(10)의 제조에 사용되는 핀 패키지는 76개의 핀을 포함하거나 100개의 핀을 포함하므로, 78개 핀을 포함하는 타이밍제어부(11)를 만들기 위해, 100개의 핀이 포함된 핀 패키지를 사용하게 된다. 이렇게 핀 패키지 사이즈가 증가함으로써, 핀 패키지 제조비용 증가 및 집적회로설계를 어렵게 만드는 문제점이 발생한다.In this way, when the timing controller 11 controls all of the forward gate start pulse (GSPF), reverse gate start pulse (GSPR), gate direction signal (GDS), and data direction signal (DDS), the timing controller 11 ) becomes 78 pins. However, since the pin package used in manufacturing the display device 10 includes 76 pins or 100 pins, to make the timing controller 11 including 78 pins, the pins including 100 pins are required. package will be used. As the size of the pin package increases, problems such as increased manufacturing cost of the pin package and difficulty in designing the integrated circuit occur.

본 발명은 표시장치의 구동방향을 제어하는 방향제어부를 추가함으로써, 타이밍제어부의 핀의 개수를 절감할 수 있는 표시장치 및 이의 구동방법을 제공하는 데 있다. An object of the present invention is to provide a display device capable of reducing the number of pins of a timing controller and a method for driving the same by adding a direction controller for controlling a driving direction of the display device.

상기 목적을 달성하기 위한 본 발명의 표시장치는 표시패널, 타이밍제어부, 방향제어부, 게이트구동부 및 데이터구동부를 포함한다. A display device of the present invention for achieving the above object includes a display panel, a timing controller, a direction controller, a gate driver, and a data driver.

표시패널은 게이트라인 및 데이터라인을 포함한다.The display panel includes gate lines and data lines.

타이밍제어부는 게이트스타트펄스를 생성한다.The timing controller generates a gate start pulse.

방향제어부는 상기 게이트스타트펄스를 인가받아, 제1 신호, 제2 신호, 게이트방향신호 및 데이터방향신호를 생성한다.The direction controller receives the gate start pulse and generates a first signal, a second signal, a gate direction signal, and a data direction signal.

게이트구동부는 상기 제1 신호, 제2 신호, 게이트방향신호를 인가받아, 게이트라인에 게이트전압을 출력한다.The gate driver receives the first signal, the second signal, and the gate direction signal and outputs a gate voltage to the gate line.

데이터구동부는 상기 데이터방향신호를 인가받아, 데이터라인에 데이터전압을 출력한다. The data driver receives the data direction signal and outputs a data voltage to the data line.

또한, 본 발명에 따른 표시장치의 구동방법은 게이트스타트펄스 및 역방향신호 생성단계, 제1 신호, 제2 신호, 게이트방향신호 및 데이터방향신호 생성단계, 게이트전압 및 데이터전압 출력단계를 포함한다.In addition, the driving method of the display device according to the present invention includes generating a gate start pulse and a reverse direction signal, generating a first signal, a second signal, a gate direction signal, and a data direction signal, and outputting a gate voltage and data voltage.

게이트스타트펄스 및 역방향신호 생성단계는 타이밍제어부가 정방향신호를 인가받아 게이트스타트펄스를 생성하고, 반전부가 상기 정방향신호가 반전된 역방향신호를 생성하는 단계이다.The step of generating the gate start pulse and reverse signal is a step in which the timing controller receives the forward signal and generates the gate start pulse, and the inversion unit generates the reverse signal obtained by inverting the forward signal.

제1 신호, 제2 신호, 게이트방향신호 및 데이터방향신호 생성단계는 방향제어부가 상기 정방향신호, 상기 역방향신호 및 상기 게이트스타트펄스를 인가받아, 제1 신호, 제2 신호, 게이트방향신호 및 데이터방향신호를 생성하는 단계이다.The step of generating the first signal, the second signal, the gate direction signal and the data direction signal is performed by the direction control unit receiving the forward signal, the reverse signal and the gate start pulse, the first signal, the second signal, the gate direction signal and the data direction signal. This step is to generate a signal.

게이트전압 및 데이터전압 출력단계는 게이트구동부가 상기 제1 신호, 상기 제2 신호 및 상기 게이트방향신호를 인가받아, 상기 게이트라인에 게이트전압을 출력하고 데이터구동부가 상기 데이터방향신호를 인가받아, 상기 데이터라인에 데이터전압을 출력하는 단계이다..The step of outputting gate voltage and data voltage includes receiving the first signal, the second signal, and the gate direction signal by the gate driver, outputting a gate voltage to the gate line, and receiving the data direction signal by the data driver. This step outputs the data voltage to the data line.

본 발명에 따른 표시장치 및 이의 구동방법은 방향제어부가 표시장치의 구동방식을 제어함으로써, 타이밍제어부는 게이트스타트펄스만 출력하게 하여, 필수적으로 필요한 타이밍제어부의 핀의 개수가 적어도 3개가 감소하게 감소하게 된다. 따라서, 타이밍제어부는 보다 작은 사이즈의 핀 패키지를 사용하여 제작될 수 있다. 이렇게 핀 패키지 사이즈가 감소함으로써, 핀 패키지 제조비용 절감 및 집적회로설계를 용이하게 할 수 있게 한다.In the display device and method for driving the same according to the present invention, the direction control unit controls the driving method of the display device, so that the timing control unit outputs only the gate start pulse, so that the number of pins of the timing control unit is reduced by at least three. do. Accordingly, the timing control unit can be manufactured using a pin package with a smaller size. By reducing the size of the pin package in this way, it is possible to reduce the manufacturing cost of the pin package and facilitate the design of the integrated circuit.

도 1은 종래의 액정표시장치의 구성을 개략적으로 나타내는 도면이다.
도 2는 종래의 표시장치의 구동방식에 따른 신호의 출력을 나타내는 표이다.
도 3은 본 발명의 실시예에 따른 표시장치를 나타내는 도면이다.
도 4는 본 발명의 다른 실시예에 따른 표시장치를 나타내는 도면이다.
도 5는 반전부의 내부구조를 나타내는 도면이다.
도 6a 부터 도 6c 까지는 본 발명의 다른 실시예에 따른 표시장치의 방향제어부의 각 구성요소를 나타내는 도면이다.
도 7은 본 발명에 따른 표시장치의 구동방식에 따른 신호의 출력을 나타내는 표이다.
도 8은 본 발명에 따른 표시장치의 구동방법의 흐름을 나타내는 도면이다.
1 is a diagram schematically showing the configuration of a conventional liquid crystal display device.
2 is a table showing signal output according to a driving method of a conventional display device.
3 is a diagram illustrating a display device according to an exemplary embodiment of the present invention.
4 is a diagram illustrating a display device according to another exemplary embodiment of the present invention.
5 is a view showing the internal structure of the inverting unit.
6A to 6C are views illustrating each component of a direction control unit of a display device according to another exemplary embodiment of the present invention.
7 is a table showing signal output according to a driving method of a display device according to the present invention.
8 is a diagram showing the flow of a method for driving a display device according to the present invention.

이하, 첨부한 도면을 참조하여 본 발명의 실시예에 따른 표시장치에 대해 상세히 설명한다. Hereinafter, a display device according to an embodiment of the present invention will be described in detail with reference to the accompanying drawings.

본 발명의 표시장치(100)는 액정표시장치, 유기발광표시장치 등을 포함할 수 있다.The display device 100 of the present invention may include a liquid crystal display device, an organic light emitting display device, and the like.

도 3은 본 발명의 실시예에 따른 표시장치를 나타내는 도면이다.3 is a diagram illustrating a display device according to an exemplary embodiment of the present invention.

도 3에 도시된 바와 같이, 본 발명의 실시예에 따른 표시장치(100)는 타이밍제어부(110), 방향제어부(111), 표시패널(120), 게이트구동부(130), 데이터구동부(140)를 포함한다.As shown in FIG. 3 , the display device 100 according to an exemplary embodiment of the present invention includes a timing controller 110, a direction controller 111, a display panel 120, a gate driver 130, and a data driver 140. includes

표시패널(120)은 글라스 또는 플라스틱을 이용한 기판(미도시) 상에 다수의 게이트라인(GL)과 다수의 데이터라인(DL)이 매트릭스 형태로 교차 형성되어 있다. 그리고 게이트라인(GL)과 데이터라인(DL)의 교차지점에 다수의 화소(미도시)가 정의되어 있다. In the display panel 120 , a plurality of gate lines GL and a plurality of data lines DL are crossed in a matrix form on a substrate (not shown) using glass or plastic. Also, a plurality of pixels (not shown) are defined at intersections of the gate line GL and the data line DL.

그리고, 표시패널(120)의 각 화소는 적어도 하나의 박막트랜지스터(미도시)가 구비되어 있다. 상기 박막트랜지스터의 게이트전극은 게이트라인(GL)에 연결되어 있고, 소스전극은 데이터라인(DL)에 연결된다. 그리고 드레인전극은 공통전극(미도시)과 대향하는 화소전극(미도시)과 연결되어 액정(미도시)에 인가되는 전압을 제어하게 된다. 이로써, 액정의 움직임을 제어하여 액정표시장치의 계조를 구현한다.Also, each pixel of the display panel 120 includes at least one thin film transistor (not shown). The gate electrode of the thin film transistor is connected to the gate line GL, and the source electrode is connected to the data line DL. The drain electrode is connected to a pixel electrode (not shown) facing the common electrode (not shown) to control the voltage applied to the liquid crystal (not shown). Accordingly, the movement of the liquid crystal is controlled to implement the gradation of the liquid crystal display device.

그리고, 유기전계발광장치의 경우에는 화소전극과 공통전극사이에 배치된 유기층(미도시)에 전압을 가하여, 이로 인해 방출된 전자(미도시)와 정공(미도시)의 결합으로 여기자(미도시)가 생성된다. 상기 여기자가 발광하여 표시장치(100)의 계조를 구현하게 된다.And, in the case of an organic light emitting device, a voltage is applied to an organic layer (not shown) disposed between the pixel electrode and the common electrode, and the combination of electrons (not shown) and holes (not shown) emitted thereby generates excitons (not shown). ) is created. The excitons emit light to realize the gradation of the display device 100 .

타이밍제어부(110)는 외부시스템(미도시)으로부터 전송되는 타이밍신호(미도시)를 인가 받아, 게이트제어신호(미도시), 게이트스타트펄스(GSP) 및 데이터제어신호(미도시)를 생성한다. 게이트스타트펄스(GSP)는 방향제어부(111)로 출력되고, 게이트제어신호는 게이트구동부(130)로 출력되며, 데이터제어신호는 데이터구동부(140)로 출력된다.The timing controller 110 receives a timing signal (not shown) transmitted from an external system (not shown) and generates a gate control signal (not shown), a gate start pulse (GSP), and a data control signal (not shown). . The gate start pulse (GSP) is output to the direction controller 111, the gate control signal is output to the gate driver 130, and the data control signal is output to the data driver 140.

여기서, 상기 타이밍신호는 수평동기신호(Hsync), 수직동기신호(Vsync), 데이터인에이블신호(DE) 및 클록신호(CLK)일 수 있다. Here, the timing signal may be a horizontal synchronization signal (Hsync), a vertical synchronization signal (Vsync), a data enable signal (DE), and a clock signal (CLK).

그리고, 상기 게이트스타트펄스(GSP)는 게이트라인(GL)에 게이트전압을 출력하는 시기를 결정하는 신호로서 게이트구동부(130)의 쉬프트레지스터(미도시)에 인가된다. The gate start pulse GSP is applied to a shift register (not shown) of the gate driver 130 as a signal for determining when to output a gate voltage to the gate line GL.

그리고, 상기 게이트제어신호는 게이트쉬프트클록(GSC) 및 게이트출력인에이블신호(GOE)를 포함한다. 게이트쉬프트클록(GSC)은 각 쉬프트레지스터에 공통으로 인가되며, 차기 쉬프트레지스터(미도시)를 인에이블하는 클록신호다. 게이트출력인에이블신호(GOE)는 쉬프트레지스터의 출력을 제어한다.The gate control signal includes a gate shift clock (GSC) and a gate output enable signal (GOE). The gate shift clock (GSC) is commonly applied to each shift register and is a clock signal enabling the next shift register (not shown). The gate output enable signal GOE controls the output of the shift register.

그리고, 상기 데이터제어신호(DCS)는 소스쉬프트클록(SSC) 및 소스출력인에이블신호(SOE)를 포함한다. 소스쉬프트클록(SSC)은 데이터구동부(140)에서 데이터 샘플링동작을 제어하는 클록신호다. 소스 출력인에이블신호(SOE)는 데이터구동부(140)의 출력 제어한다. The data control signal (DCS) includes a source shift clock (SSC) and a source output enable signal (SOE). The source shift clock (SSC) is a clock signal that controls a data sampling operation in the data driver 140 . The source output enable signal SOE controls the output of the data driver 140 .

또한, 타이밍제어부(110)는 외부시스템에서 전송된 영상신호(미도시)로부터 디지털형태의 영상데이터(미도시)를 생성하고, 이를 데이터구동부(140)로 출력한다. In addition, the timing controller 110 generates digital image data (not shown) from an image signal (not shown) transmitted from an external system and outputs it to the data driver 140 .

방향제어부(111)는 표시장치(100)의 구동방향을 제어한다. 즉, 방향제어부(111)는 포워드(Forward) 방식으로 표시장치(100)를 구동하거나, 리버스(Reverse) 방식으로 표시장치(100)를 구동한다. 특히, 본 발명의 실시예에 따른 표시장치(100)는 포워드(Forward) 방식 또는 리버스(Reverse) 방식으로 정해져 단일 방식으로 구동된다. 따라서 정해진 방식에 따라 저장된 신호들이 생성된다.The direction controller 111 controls the driving direction of the display device 100 . That is, the direction controller 111 drives the display device 100 in a forward manner or in a reverse manner. In particular, the display device 100 according to an embodiment of the present invention is driven in a single method determined by a forward method or a reverse method. Accordingly, stored signals are generated according to a predetermined method.

여기서 포워드(Forward) 방식이란, 제1 게이트라인(GL1)에서부터 제n 게이트라인(GLn)까지 정방향으로 게이트라인(GL)을 순차적 구동한다. 그리고, 제1 데이터라인(DL1)에서부터 제m 데이터라인(DLm)까지 정방향으로 데이터라인(DL)을 순차적 구동한다. 반면에, 리버스(Reverse) 방식이란, 제n 게이트라인(GLn)에서부터 제1 게이트라인(GL1)까지 역방향으로 게이트라인(GL)을 순차적 구동한다. 그리고, 제m 데이터라인(DLm)에서부터 제1 데이터라인(DL1)까지 역방향으로 데이터라인(DL)을 순차적 구동한다.Here, the forward method refers to sequentially driving the gate lines GL in the forward direction from the first gate line GL1 to the n-th gate line GLn. Then, the data lines DL are sequentially driven in the forward direction from the first data line DL1 to the mth data line DLm. On the other hand, in the reverse method, the gate lines GL are sequentially driven in the reverse direction from the nth gate line GLn to the first gate line GL1. Then, the data lines DL are sequentially driven in the reverse direction from the mth data line DLm to the first data line DL1.

상기 기능을 수행하기 위해, 방향제어부(111)는 타이밍제어부(110)로부터 전송되는 게이트스타트펄스(GSP)를 인가받아, 정방향 게이트스타트펄스(GSPF) 또는 역방향 게이트스타트펄스(GSPR), 게이트방향신호(GDS) 및 데이터방향신호(DDS)를 생성한다.In order to perform the above function, the direction controller 111 receives the gate start pulse (GSP) transmitted from the timing controller 110 and generates a forward gate start pulse (GSPF) or reverse gate start pulse (GSPR), a gate direction signal. (GDS) and data direction signal (DDS) are generated.

이하, 정방향 게이트스타트펄스(GSPF)는 제1 신호로 명명하고, 역방향 게이트스타트펄스(GSPR)는 제2 신호(GSPR)로 명명한다.Hereinafter, the forward gate start pulse GSPF is referred to as a first signal, and the reverse gate start pulse GSPR is referred to as a second signal GSPR.

포워드(Forward) 방식의 경우에는, 방향제어부(111)는 타이밍제어부(110)로부터 게이트스타트펄스(GSP)를 인가받아, 제1 신호(GSPF), 로우레벨의 데이터방향신호(DDS) 및 하이레벨의 게이트방향신호(GDS)를 출력한다.In the case of the forward method, the direction controller 111 receives the gate start pulse (GSP) from the timing controller 110, and generates the first signal (GSPF), the low-level data direction signal (DDS) and the high-level It outputs the gate direction signal (GDS) of

리버스(Reverse) 방식의 경우에는, 방향제어부(111)는 타이밍제어부(110)로부터 게이트스타트펄스(GSP)를 인가받아, 제2 신호(GSPR), 하이레벨의 데이터방향신호(DDS) 및 로우레벨의 게이트방향신호(GDS)를 출력한다.In the case of the reverse method, the direction controller 111 receives the gate start pulse (GSP) from the timing controller 110 and generates the second signal GSPR, the high-level data direction signal DDS and the low-level It outputs the gate direction signal (GDS) of

여기서 제1 신호(GSPF)는 포워드(Forward) 방식에서, 제1 게이트라인(GL1)에 출력되는 게이트전압의 출력시기를 결정하는 신호로서, 게이트구동부(130)의 첫번째 쉬프트레지스터(미도시)에 인가된다. 제2 신호(GSPR)는 리버스(Reverse) 방식에서, 제n 게이트라인(GLn)에 출력되는 게이트전압의 출력시기를 결정하는 신호로서, 게이트구동부(130)의 마지막 쉬프트레지스터(미도시)에 인가된다. Here, the first signal GSPF is a signal that determines the output timing of the gate voltage output to the first gate line GL1 in the forward method, and is stored in the first shift register (not shown) of the gate driver 130. is authorized The second signal GSPR is a signal that determines the output timing of the gate voltage output to the n-th gate line GLn in the reverse method, and is applied to the last shift register (not shown) of the gate driver 130. do.

그리고, 데이터방향신호(DDS)는 데이터라인(DL)의 구동방향을 결정하는 신호로서, 데이터구동부(140)의 다수의 쉬프트레지스터(미도시)에 인가된다. 로우레벨일 경우에는 정방향으로 데이터라인(DL)을 구동하고, 하이레벨일 경우에는 역방향으로 데이터라인(DL)을 구동한다. The data direction signal DDS is a signal that determines the driving direction of the data line DL and is applied to a plurality of shift registers (not shown) of the data driver 140 . When the level is low, the data line DL is driven in the forward direction, and when the level is high, the data line DL is driven in the reverse direction.

그리고, 게이트방향신호(GDS)는 게이트라인(GL)의 구동방향을 결정하는 신호로서, 게이트구동부(130)의 다수의 쉬프트레지스터(미도시)에 인가된다. 하이레벨일 경우에는 정방향으로 게이트라인(GL)을 구동하고, 로우레벨일 경우에는 역방향으로 게이트라인(GL)을 구동한다.The gate direction signal GDS is a signal that determines the driving direction of the gate line GL and is applied to a plurality of shift registers (not shown) of the gate driver 130 . When the level is high, the gate line GL is driven in the forward direction, and when the level is low, the gate line GL is driven in the reverse direction.

게이트구동부(130)는 타이밍제어부(110)로부터 제공된 게이트제어신호 및 방향제어부(111)로부터 제공된 제1 신호(GSPF) 또는 제2 신호(GSPR) 및 게이트방향신호(GDS)에 응답하여, 게이트라인(GL)을 통해 1 수평기간씩 순차적으로 게이트전압을 출력할 수 있다. 이에 따라, 각 게이트라인(GL)에 연결된 박막트랜지스터는 1수평기간씩 턴온(turnon)한다. 여기서, 게이트구동부(130)는 다수의 게이트라인(GL)에 연결된 다수의 쉬프트레지스터(미도시)로 이루어질 수 있으며, 표시패널(120)내부에 실장되는 GIP(Gate In Panel)형태로 구성될 수 있다.The gate driver 130 responds to the gate control signal provided from the timing controller 110, the first signal GSPF or the second signal GSPR, and the gate direction signal GDS provided from the direction control unit 111, and the gate line Through (GL), gate voltages can be sequentially output by one horizontal period. Accordingly, the thin film transistors connected to each gate line GL are turned on by one horizontal period. Here, the gate driver 130 may include a plurality of shift registers (not shown) connected to a plurality of gate lines GL, and may be configured in the form of a GIP (Gate In Panel) mounted inside the display panel 120. there is.

보다 상세하게는, 포워드(Forward) 방식의 경우에는, 제1 신호(GSPF) 및 하이레벨의 게이트방향신호(GDS)를 인가받아, 제1 게이트라인(GL1)에서부터 제n 게이트라인(GLn)까지 정방향으로 게이트라인(GL)을 순차적 구동한다. 반면에, 리버스(Reverse) 방식의 경우에는, 제2 신호(GSPR) 및 로우레벨의 게이트방향신호(GDS)를 인가받아, 제n 게이트라인(GLn)에서부터 제1 게이트라인(GL1)까지 역방향으로 게이트라인(GL)을 순차적 구동한다.More specifically, in the case of the forward method, the first signal GSPF and the high-level gate direction signal GDS are applied to extend from the first gate line GL1 to the n-th gate line GLn. The gate lines GL are sequentially driven in the forward direction. On the other hand, in the case of the reverse method, the second signal GSPR and the low-level gate direction signal GDS are applied, and the reverse direction from the nth gate line GLn to the first gate line GL1 is applied. The gate lines GL are sequentially driven.

데이터구동부(140)는 타이밍제어부(110)로부터 제공된 디지털형태의 영상데이터를 데이터제어신호 및 데이터방향신호(DDS)에 따라, 아날로그 데이터전압으로 변환한다. 그리고, 데이터구동부(140)는 상기 아날로그 데이터전압(Vd)을 데이터라인(DL)을 통해 각 화소의 화소전극에 인가한다. The data driver 140 converts the digital image data provided from the timing controller 110 into an analog data voltage according to a data control signal and a data direction signal DDS. Also, the data driver 140 applies the analog data voltage Vd to the pixel electrode of each pixel through the data line DL.

보다 상세하게는, 포워드(Forward) 방식의 경우에는, 로우레벨의 데이터방향신호(DDS)를 인가받아, 제1 데이터라인(DL1)에서부터 제m 데이터라인(DLm)까지 정방향으로 데이터라인(DL)을 순차적 구동한다. 반면에, 리버스(Reverse) 방식의 경우에는, 하이레벨의 데이터방향신호(DDS)를 인가받아, 제m 데이터라인(DLm)에서부터 제1 데이터라인(DL1)까지 역방향으로 데이터라인(DL)을 순차적 구동한다.More specifically, in the case of the forward method, the data line DL in the forward direction from the first data line DL1 to the m th data line DLm by receiving the low-level data direction signal DDS. run sequentially. On the other hand, in the case of the reverse method, the high level data direction signal DDS is applied and the data lines DL are sequentially flowed in the reverse direction from the mth data line DLm to the first data line DL1. drive

이렇게 방향제어부(111)가 제1 신호(GSPF), 제2 신호(GSPR), 게이트방향신호(GDS) 및 데이터방향신호(DDS)를 출력하여, 표시장치(100)의 구동방식을 제어할 수 있다. 이로써, 타이밍제어부(110)는 게이트스타트펄스(GSP)만 출력하게 하여, 필수적으로 필요한 타이밍제어부(110)의 핀의 개수가 적어도 3개가 감소하게 감소하게 된다. 따라서, 타이밍제어부(110)는 보다 작은 사이즈의 핀 패키지를 사용하여 제작될 수 있다. 일례로, 종래의 타이밍제어부(110)의 핀의 개수가 78개에서 75개로 감소되었으므로, 100개의 핀 패키지를 사용하지 않고 76개의 핀 패키지를 사용하여 타이밍제어부(110)를 제작할 수 있다. 이렇게 핀 패키지 사이즈가 감소함으로써, 핀 패키지 제조비용 절감 및 집적회로설계를 용이하게 할 수 있게 한다.In this way, the direction controller 111 can control the driving method of the display device 100 by outputting the first signal GSPF, the second signal GSPR, the gate direction signal GDS, and the data direction signal DDS. there is. Thus, the timing control unit 110 outputs only the gate start pulse (GSP), so that the number of pins of the timing control unit 110 is reduced by at least three. Accordingly, the timing controller 110 can be manufactured using a smaller pin package. For example, since the number of pins of the conventional timing controller 110 is reduced from 78 to 75, the timing controller 110 can be manufactured using a 76-pin package instead of a 100-pin package. By reducing the size of the pin package in this way, it is possible to reduce the manufacturing cost of the pin package and facilitate the design of the integrated circuit.

이하, 첨부한 도면을 참조하여 본 발명의 다른 실시예에 따른 표시장치에 대해 상세히 설명한다. Hereinafter, a display device according to another embodiment of the present invention will be described in detail with reference to the accompanying drawings.

본 발명의 다른 실시예에 따른 표시장치(200)는 액정표시장치, 유기발광표시장치 등을 포함할 수 있으나, 이하에서는 설명의 편의를 위하여 액정표시장치를 예로 들어 설명하기로 한다.The display device 200 according to another embodiment of the present invention may include a liquid crystal display device, an organic light emitting display device, and the like, but hereinafter, a liquid crystal display device will be described as an example for convenience of description.

도 4는 본 발명의 다른 실시예에 따른 표시장치를 나타내는 도면이다. 4 is a diagram illustrating a display device according to another exemplary embodiment of the present invention.

도 4에 도시된 바와 같이, 본 발명의 다른 실시예에 따른 표시장치(200)는 타이밍제어부(210), 방향제어부(211), 반전부(212), 표시패널(220), 게이트구동부(230), 데이터구동부(240)를 포함한다.As shown in FIG. 4 , the display device 200 according to another embodiment of the present invention includes a timing controller 210, a direction controller 211, an inversion unit 212, a display panel 220, and a gate driver 230. ), and a data driving unit 240.

표시패널(220)은 글라스 또는 플라스틱을 이용한 기판(미도시) 상에 다수의 게이트라인(GL)과 다수의 데이터라인(DL)이 매트릭스 형태로 교차 형성되어 있다. 그리고 게이트라인(GL)과 데이터라인(DL)의 교차지점에 다수의 화소(미도시)가 정의되어 있다. In the display panel 220, a plurality of gate lines GL and a plurality of data lines DL are crossed in a matrix form on a substrate (not shown) using glass or plastic. Also, a plurality of pixels (not shown) are defined at intersections of the gate line GL and the data line DL.

그리고, 표시패널(220)의 각 화소는 적어도 하나의 박막트랜지스터(미도시)가 구비되어 있다. 상기 박막트랜지스터의 게이트전극은 게이트라인(GL)에 연결되어 있고, 소스전극은 데이터라인(DL)에 연결된다. 그리고 드레인전극은 공통전극(미도시)과 대향하는 화소전극(미도시)과 연결되어 액정(미도시)에 인가되는 전압을 제어하게 된다. 이로써, 액정의 움직임을 제어하여 액정표시장치의 계조를 구현한다.Also, each pixel of the display panel 220 includes at least one thin film transistor (not shown). The gate electrode of the thin film transistor is connected to the gate line GL, and the source electrode is connected to the data line DL. The drain electrode is connected to a pixel electrode (not shown) facing the common electrode (not shown) to control the voltage applied to the liquid crystal (not shown). Accordingly, the movement of the liquid crystal is controlled to implement the gradation of the liquid crystal display device.

타이밍제어부(210)는 외부시스템(미도시)으로부터 전송되는 타이밍신호(미도시) 및 정방향신호(DS)를 인가 받아, 게이트제어신호(미도시), 게이트스타트펄스(GSP) 및 데이터제어신호(미도시)를 생성한다. 게이트스타트펄스(GSP)는 방향제어부(211)로 출력되고, 게이트제어신호는 게이트구동부(230)로 출력되며, 데이터제어신호는 데이터구동부(240)로 출력된다.The timing controller 210 receives a timing signal (not shown) and a forward signal (DS) transmitted from an external system (not shown), and generates a gate control signal (not shown), a gate start pulse (GSP), and a data control signal ( not shown). The gate start pulse (GSP) is output to the direction controller 211, the gate control signal is output to the gate driver 230, and the data control signal is output to the data driver 240.

여기서, 상기 타이밍신호는 수평동기신호(Hsync), 수직동기신호(Vsync), 데이터인에이블신호(DE) 및 클록신호(CLK)일 수 있다. Here, the timing signal may be a horizontal synchronization signal (Hsync), a vertical synchronization signal (Vsync), a data enable signal (DE), and a clock signal (CLK).

그리고, 상기 정방향신호(DS)는 후술할 표시장치(200)의 구동방식을 결정하는 신호이다. 보다 상세하게는, 정방향신호(DS)가 로우레벨일 경우에는, 포워드(Forward) 방식으로 표시장치(200)를 구동하고, 정방향신호(DS)가 하이레벨일 경우에는, 리버스(Reverse) 방식으로 표시장치(200)를 구동한다.And, the forward signal DS is a signal that determines a driving method of the display device 200 to be described later. More specifically, when the forward signal DS is at a low level, the display device 200 is driven in a forward manner, and when the forward signal DS is at a high level, the display device 200 is driven in a reverse manner. The display device 200 is driven.

그리고, 상기 게이트스타트펄스(GSP)는 게이트라인(GL)에 게이트전압을 출력하는 시기를 결정하는 신호로서 게이트구동부(230)의 쉬프트레지스터(미도시)에 인가된다. The gate start pulse GSP is applied to a shift register (not shown) of the gate driver 230 as a signal for determining when to output a gate voltage to the gate line GL.

그리고, 상기 게이트제어신호는 게이트쉬프트클록(GSC) 및 게이트출력인에이블신호(GOE)를 포함한다. 게이트쉬프트클록(GSC)은 각 쉬프트레지스터에 공통으로 인가되며, 차기 쉬프트레지스터(미도시)를 인에이블하는 클록신호다. 게이트출력인에이블신호(GOE)는 쉬프트레지스터의 출력을 제어한다.The gate control signal includes a gate shift clock (GSC) and a gate output enable signal (GOE). The gate shift clock (GSC) is commonly applied to each shift register and is a clock signal enabling the next shift register (not shown). The gate output enable signal GOE controls the output of the shift register.

그리고, 상기 데이터제어신호(DCS)는 소스쉬프트클록(SSC) 및 소스출력인에이블신호(SOE)를 포함한다. 소스쉬프트클록(SSC)은 데이터구동부(240)에서 데이터 샘플링동작을 제어하는 클록신호다. 소스 출력인에이블신호(SOE)는 데이터구동부(240)의 출력 제어한다. The data control signal (DCS) includes a source shift clock (SSC) and a source output enable signal (SOE). The source shift clock (SSC) is a clock signal that controls a data sampling operation in the data driver 240 . The source output enable signal SOE controls the output of the data driver 240 .

또한, 타이밍제어부(210)는 외부시스템에서 전송된 영상신호(미도시)로부터 디지털형태의 영상데이터(미도시)를 생성하고, 이를 데이터구동부(240)로 출력한다. In addition, the timing controller 210 generates digital image data (not shown) from an image signal (not shown) transmitted from an external system and outputs it to the data driver 240 .

반전부(212)는 상기 정방향신호(DS)가 반전된 역방향신호(RDS)를 생성한다. The inverting unit 212 generates a reverse signal RDS obtained by inverting the forward signal DS.

도 5는 반전부의 내부구조를 나타내는 도면이다.5 is a view showing the internal structure of the inverting unit.

도 5에 도시된 바와 같이, 상기 반전부(212)는 적어도 하나의 트랜지스터로 구성될 수 있다. 상기 트랜지스터의 게이트전극에 정방향신호(DS)가 제공되고, 소스전극에 로우레벨의 전압이 인가된다. 그리고 드레인전극은 적어도 하나의 저항과 연결되고 상기 저항을 통해 하이레벨의 전압이 인가된다. As shown in FIG. 5 , the inverting unit 212 may include at least one transistor. A forward signal DS is provided to the gate electrode of the transistor, and a low level voltage is applied to the source electrode. The drain electrode is connected to at least one resistor, and a high level voltage is applied through the resistor.

로우레벨의 정방향신호(DS)가 제공되면, 트랜지스터는 턴오프(turn-off)된다. 따라서, 저항에는 전류가 흐르지 않아서 저항의 전압강하가 없으므로, 역방향신호(RDS)는 하이레벨이 된다. 반대로, 하이레벨의 정방향신호(DS)가 제공되면, 트랜지스터는 턴온(turn-on)된다. 따라서, 역방향신호(RDS)는 로우레벨이 된다. 즉, 반전부(212)는 상기 정방향신호(DS)가 반전된 역방향신호(RDS)를 생성하게 된다.When a low-level forward signal DS is provided, the transistor is turned off. Therefore, since no current flows through the resistor and there is no voltage drop across the resistor, the reverse signal RDS becomes a high level. Conversely, when a high-level forward signal DS is provided, the transistor is turned on. Accordingly, the reverse signal RDS becomes a low level. That is, the inverting unit 212 generates a reverse signal RDS obtained by inverting the forward signal DS.

방향제어부(211)는 표시장치(200)의 구동방향을 제어한다. 즉, 방향제어부(211)는 포워드(Forward) 방식으로 표시장치(200)를 구동하거나, 리버스(Reverse) 방식으로 표시장치(200)를 구동한다. 특히, 본 발명의 다른 실시예에 따른 표시장치(200)는 상기 정방향신호(DS)에 따라 포워드(Forward) 방식 및 리버스(Reverse) 방식으로 선택되어 구동될 수 있다. 따라서 정방향신호(DS)에 따라, 방향제어부(211)의 출력신호들이 달라질 수 있다.The direction controller 211 controls the driving direction of the display device 200 . That is, the direction controller 211 drives the display device 200 in a forward method or in a reverse method. In particular, the display device 200 according to another embodiment of the present invention can be selected and driven in a forward method or a reverse method according to the forward signal DS. Accordingly, output signals of the direction controller 211 may vary according to the forward signal DS.

여기서 포워드(Forward) 방식이란, 제1 게이트라인(GL1)에서부터 제n 게이트라인(GLn)까지 정방향으로 게이트라인(GL)을 순차적 구동한다. 그리고, 제1 데이터라인(DL1)에서부터 제m 데이터라인(DLm)까지 정방향으로 데이터라인(DL)을 순차적 구동한다. 반면에, 리버스(Reverse) 방식이란, 제n 게이트라인(GLn)에서부터 제1 게이트라인(GL1)까지 역방향으로 게이트라인(GL)을 순차적 구동한다. 그리고, 제m 데이터라인(DLm)에서부터 제1 데이터라인(DL1)까지 역방향으로 데이터라인(DL)을 순차적 구동한다.Here, the forward method refers to sequentially driving the gate lines GL in the forward direction from the first gate line GL1 to the n-th gate line GLn. Then, the data lines DL are sequentially driven in the forward direction from the first data line DL1 to the mth data line DLm. On the other hand, in the reverse method, the gate lines GL are sequentially driven in the reverse direction from the nth gate line GLn to the first gate line GL1. Then, the data lines DL are sequentially driven in the reverse direction from the mth data line DLm to the first data line DL1.

상기 기능을 수행하기 위해, 방향제어부(211)는 게이트스타트펄스(GSP), 정방향신호(DS) 및 역방향신호(RDS)를 인가받아, 정방향 게이트스타트펄스(GSPF) 또는 역방향 게이트스타트펄스(GSPR), 게이트방향신호(GDS) 및 데이터방향신호(DDS)를 생성한다.In order to perform the above function, the direction control unit 211 receives a gate start pulse (GSP), a forward signal (DS), and a reverse signal (RDS), and generates a forward gate start pulse (GSPF) or a reverse gate start pulse (GSPR). , generates a gate direction signal (GDS) and a data direction signal (DDS).

이하, 정방향 게이트스타트펄스(GSPF)는 제1 신호로 명명하고, 역방향 게이트스타트펄스(GSPR)는 제2 신호(GSPR)로 명명한다.Hereinafter, the forward gate start pulse GSPF is referred to as a first signal, and the reverse gate start pulse GSPR is referred to as a second signal GSPR.

도 6a 부터 도 6c까지는 본 발명의 다른 실시예에 따른 표시장치의 방향제어부의 각 구성요소를 나타내는 도면이다.6A to 6C are views illustrating each component of a direction control unit of a display device according to another embodiment of the present invention.

상기 방향제어부(211)는 다수의 먹스로 구성될 수 있다.The direction control unit 211 may be composed of a plurality of muxes.

일례로, 도 6a, 도6b 및 도 6c에 도시된 바와 같이, 제1 신호(GSPF) 및 제2 신호(GSPR)를 출력하는 제1 먹스(211a), 게이트방향신호(GDS)를 출력하는 제2 먹스(211b), 데이터방향신호(DDS)를 출력하는 제3 먹스(211c)로 구성될 수 있다.For example, as shown in FIGS. 6A, 6B, and 6C, the first multiplexer 211a outputs the first signal GSPF and the second signal GSPR, and the first multiplexer 211a outputs the gate direction signal GDS. It may be composed of two muxes 211b and a third mux 211c outputting a data direction signal DDS.

도 6a에 도시된 바와 같이, 제1 먹스(211a)는 정방향신호(DS)와 역방향신호(RDS)에 따라, 제1 신호(GSPF) 및 제2 신호(GSPR)의 출력여부를 결정한다. 즉, 포워드(Forward) 방식의 경우, 제1 먹스(211a)는 하이레벨의 역방향신호(RDS)를 인가받아, 게이트스타트펄스(GSP)를 제1 신호(GSPF)로 출력한다. 반대로, 리버스(Reverse) 방식의 경우, 제1 먹스(211a)는 하이레벨의 정방향신호(DS)를 인가받아, 게이트스타트펄스(GSP)를 제2 신호(GSPR)로 출력한다. 이때 게이트스타트펄스(GSP)와 제1 신호(GSPF) 및 제2 신호(GSPR)는 일정한 시간차를 두고 출력될 수 있다.As shown in FIG. 6A, the first multiplexer 211a determines whether to output the first signal GSPF and the second signal GSPR according to the forward signal DS and the reverse signal RDS. That is, in the case of the forward method, the first mux 211a receives the high-level reverse signal RDS and outputs the gate start pulse GSP as the first signal GSPF. Conversely, in the case of the reverse method, the first mux 211a receives the high-level forward signal DS and outputs the gate start pulse GSP as the second signal GSPR. In this case, the gate start pulse GSP, the first signal GSPF, and the second signal GSPR may be output with a predetermined time difference.

여기서 제1 신호(GSPF)는 포워드(Forward) 방식에서, 제1 게이트라인(GL1)에 출력되는 게이트전압의 출력시기를 결정하는 신호로서, 게이트구동부(230)의 첫번째 쉬프트레지스터(미도시)에 인가된다. 제2 신호(GSPR)는 리버스(Reverse) 방식에서, 제n 게이트라인(GLn)에 출력되는 게이트전압의 출력시기를 결정하는 신호로서, 게이트구동부(230)의 마지막 쉬프트레지스터(미도시)에 인가된다. Here, the first signal GSPF is a signal that determines the output timing of the gate voltage output to the first gate line GL1 in the forward method, and is stored in the first shift register (not shown) of the gate driver 230. is authorized The second signal GSPR is a signal that determines the output timing of the gate voltage output to the n-th gate line GLn in the reverse method, and is applied to the last shift register (not shown) of the gate driver 230. do.

도 6b에 도시된 바와 같이, 제2 먹스(211b)는 정방향신호(DS)와 역방향신호(RDS)에 따라, 게이트방향신호(GDS)의 출력레벨를 결정한다. 즉, 포워드(Forward) 방식의 경우, 제2 먹스(211b)는 하이레벨의 역방향신호(RDS)를 인가받아, 하이레벨의 전압을 게이트방향신호(GDS)로 출력한다. 반대로, 리버스(Reverse) 방식의 경우, 제2 먹스(211b)는 하이레벨의 정방향신호(DS)를 인가받아, 로우레벨의 전압을 게이트방향신호(GDS)로 출력한다. As shown in FIG. 6B, the second multiplexer 211b determines the output level of the gate direction signal GDS according to the forward signal DS and the reverse signal RDS. That is, in the case of the forward method, the second multiplexer 211b receives the high-level reverse signal RDS and outputs the high-level voltage as the gate direction signal GDS. Conversely, in the case of the reverse method, the second multiplexer 211b receives the high-level forward signal DS and outputs a low-level voltage as the gate direction signal GDS.

여기서, 게이트방향신호(GDS)는 게이트라인(GL)의 구동방향을 결정하는 신호로서, 게이트구동부(230)의 다수의 쉬프트레지스터(미도시)에 인가된다. 하이레벨일 경우에는 정방향으로 게이트라인(GL)을 구동하고, 로우레벨일 경우에는 역방향으로 게이트라인(GL)을 구동한다.Here, the gate direction signal GDS is a signal that determines the driving direction of the gate line GL and is applied to a plurality of shift registers (not shown) of the gate driver 230 . When the level is high, the gate line GL is driven in the forward direction, and when the level is low, the gate line GL is driven in the reverse direction.

도 6c에 도시된 바와 같이, 제3 먹스(211c)는 정방향신호(DS)와 역방향신호(RDS)에 따라, 데이터방향신호(DDS)의 출력레벨를 결정한다. 즉, 포워드(Forward) 방식의 경우, 제3 먹스(211c)는 하이레벨의 역방향신호(RDS)를 인가받아, 로우레벨의 전압을 데이터방향신호(DDS)로 출력한다. 반대로, 리버스(Reverse) 방식의 경우, 제3 먹스(211c)는 하이레벨의 정방향신호(DS)를 인가받아, 하이레벨의 전압을 데이터방향신호(DDS)로 출력한다. As shown in FIG. 6C, the third mux 211c determines the output level of the data direction signal DDS according to the forward signal DS and the reverse signal RDS. That is, in the case of the forward method, the third mux 211c receives the high-level reverse signal RDS and outputs the low-level voltage as the data direction signal DDS. Conversely, in the case of the reverse method, the third mux 211c receives the high-level forward signal DS and outputs the high-level voltage as the data direction signal DDS.

여기서, 데이터방향신호(DDS)는 데이터라인(DL)의 구동방향을 결정하는 신호로서, 데이터구동부(240)의 다수의 쉬프트레지스터(미도시)에 인가된다. 로우레벨일 경우에는 정방향으로 데이터라인(DL)을 구동하고, 하이레벨일 경우에는 역방향으로 데이터라인(DL)을 구동한다.Here, the data direction signal DDS is a signal that determines the driving direction of the data line DL, and is applied to a plurality of shift registers (not shown) of the data driver 240 . When the level is low, the data line DL is driven in the forward direction, and when the level is high, the data line DL is driven in the reverse direction.

도 7은 본 발명에 따른 표시장치의 구동방식에 따른 신호의 출력을 나타내는 표이다.7 is a table showing signal output according to a driving method of a display device according to the present invention.

포워드(Forward)방식일 경우에는 타이밍제어부(210)는 로우레벨의 정방향신호(DS) 및 하이레벨의 역방향신호(RDS)를 인가받아, 제1 신호(GSPF), 로우레벨의 데이터방향신호(DDS) 및 하이레벨의 게이트방향신호(GDS)를 출력한다. In the case of the forward method, the timing controller 210 receives the low-level forward signal DS and the high-level reverse signal RDS, and receives the first signal GSPF and the low-level data direction signal DDS. ) and a high-level gate direction signal (GDS).

이에 반해, 리버스(Reverse)방식일 경우에는 타이밍제어부(210)는 하이레벨의 정방향신호(DS) 및 로우레벨의 역방향신호(RDS)를 인가받아, 제2 신호(GSPR), 하이레벨의 데이터방향신호(DDS) 및 로우레벨의 게이트방향신호(GDS)를 출력한다. On the other hand, in the case of the reverse method, the timing controller 210 receives the high-level forward signal DS and the low-level reverse signal RDS, and receives the second signal GSPR, the high-level data direction A signal DDS and a low-level gate direction signal GDS are output.

게이트구동부(230)는 타이밍제어부(210)로부터 제공된 게이트제어신호 및 방향제어부(211)로부터 제공된 제1 신호(GSPF) 또는 제2 신호(GSPR) 및 게이트방향신호(GDS)에 응답하여, 게이트라인(GL)을 통해 1 수평기간씩 순차적으로 게이트전압을 출력할 수 있다. 이에 따라, 각 게이트라인(GL)에 연결된 박막트랜지스터는 1수평기간씩 턴온(turnon)한다. 여기서, 게이트구동부(230)는 다수의 게이트라인(GL)에 연결된 다수의 쉬프트레지스터(미도시)로 이루어질 수 있으며, 표시패널(220)내부에 실장되는 GIP(Gate In Panel)형태로 구성될 수 있다.The gate driver 230 responds to the gate control signal provided from the timing controller 210, the first signal GSPF or the second signal GSPR, and the gate direction signal GDS provided from the direction control unit 211, and the gate line Through (GL), gate voltages can be sequentially output by one horizontal period. Accordingly, the thin film transistors connected to each gate line GL are turned on by one horizontal period. Here, the gate driver 230 may include a plurality of shift registers (not shown) connected to a plurality of gate lines GL, and may be configured in the form of a GIP (Gate In Panel) mounted inside the display panel 220. there is.

보다 상세하게는, 포워드(Forward) 방식의 경우에는, 제1 신호(GSPF) 및 하이레벨의 게이트방향신호(GDS)를 인가받아, 제1 게이트라인(GL1)에서부터 제n 게이트라인(GLn)까지 정방향으로 게이트라인(GL)을 순차적 구동한다. 반면에, 리버스(Reverse) 방식의 경우에는, 제2 신호(GSPR) 및 로우레벨의 게이트방향신호(GDS)를 인가받아, 제n 게이트라인(GLn)에서부터 제1 게이트라인(GL1)까지 역방향으로 게이트라인(GL)을 순차적 구동한다.More specifically, in the case of the forward method, the first signal GSPF and the high-level gate direction signal GDS are applied to extend from the first gate line GL1 to the n-th gate line GLn. The gate lines GL are sequentially driven in the forward direction. On the other hand, in the case of the reverse method, the second signal GSPR and the low-level gate direction signal GDS are applied, and the reverse direction from the nth gate line GLn to the first gate line GL1 is applied. The gate lines GL are sequentially driven.

데이터구동부(240)는 타이밍제어부(210)로부터 제공된 디지털형태의 영상데이터를 데이터제어신호 및 데이터방향신호(DDS)에 따라, 아날로그 데이터전압으로 변환한다. 그리고, 데이터구동부(240)는 상기 아날로그 데이터전압(Vd)을 데이터라인(DL)을 통해 각 화소의 화소전극에 인가한다. The data driver 240 converts the digital image data provided from the timing controller 210 into an analog data voltage according to a data control signal and a data direction signal DDS. Also, the data driver 240 applies the analog data voltage Vd to the pixel electrode of each pixel through the data line DL.

보다 상세하게는, 포워드(Forward) 방식의 경우에는, 로우레벨의 데이터방향신호(DDS)를 인가받아, 제1 데이터라인(DL1)에서부터 제m 데이터라인(DLm)까지 정방향으로 데이터라인(DL)을 순차적 구동한다. 반면에, 리버스(Reverse) 방식의 경우에는, 하이레벨의 데이터방향신호(DDS)를 인가받아, 제m 데이터라인(DLm)에서부터 제1 데이터라인(DL1)까지 역방향으로 데이터라인(DL)을 순차적 구동한다.More specifically, in the case of the forward method, the data line DL in the forward direction from the first data line DL1 to the m th data line DLm by receiving the low-level data direction signal DDS. run sequentially. On the other hand, in the case of the reverse method, the high level data direction signal DDS is applied and the data lines DL are sequentially flowed in the reverse direction from the mth data line DLm to the first data line DL1. drive

이렇게 방향제어부(211)가 제1 신호(GSPF), 제2 신호(GSPR), 게이트방향신호(GDS) 및 데이터방향신호(DDS)를 출력하여, 표시장치(200)의 구동방식을 제어할 수 있다. 이로써, 타이밍제어부(210)는 게이트스타트펄스(GSP)만 출력하게 하여, 필수적으로 필요한 타이밍제어부(210)의 핀의 개수가 적어도 3개가 감소하게 감소하게 된다. 따라서, 타이밍제어부(210)는 보다 작은 사이즈의 핀 패키지를 사용하여 제작될 수 있다. 일례로, 종래의 타이밍제어부(210)의 핀의 개수가 78개에서 75개로 감소되었으므로, 100개의 핀 패키지를 사용하지 않고 76개의 핀 패키지를 사용하여 타이밍제어부(210)를 제작할 수 있다. 이렇게 핀 패키지 사이즈가 감소함으로써, 핀 패키지 제조비용 절감 및 집적회로설계를 용이하게 할 수 있게 한다.In this way, the direction controller 211 can control the driving method of the display device 200 by outputting the first signal GSPF, the second signal GSPR, the gate direction signal GDS, and the data direction signal DDS. there is. Accordingly, the timing control unit 210 outputs only the gate start pulse (GSP), so that the number of pins of the timing control unit 210 is reduced by at least three. Accordingly, the timing controller 210 can be manufactured using a smaller pin package. For example, since the number of pins of the conventional timing controller 210 is reduced from 78 to 75, the timing controller 210 can be manufactured using a 76-pin package instead of a 100-pin package. By reducing the size of the pin package in this way, it is possible to reduce the manufacturing cost of the pin package and facilitate the design of the integrated circuit.

이하, 상기 구성으로 이루어지는 표시장치의 구동방법에 대하여 상세히 설명한다.Hereinafter, a method of driving the display device having the above structure will be described in detail.

도 8은 본 발명에 따른 표시장치의 구동방법의 흐름을 나타내는 도면이다.8 is a diagram showing the flow of a method for driving a display device according to the present invention.

도 8에 도시된 바와 같이, 본 발명에 따른 표시장치의 구동방법은 게이트스타트펄스(GSP) 및 역방향신호(RDS)생성단계(S100), 제1 신호(GSPF), 제2 신호(GSPR), 게이트방향신호(GDS) 및 데이터방향신호(DDS) 생성단계(S200), 게이트전압 및 데이터전압 출력단계(S300)를 포함한다.As shown in FIG. 8 , a method of driving a display device according to the present invention includes generating a gate start pulse (GSP) and a reverse signal (RDS) (S100), a first signal (GSPF), a second signal (GSPR), It includes generating a gate direction signal (GDS) and a data direction signal (DDS) (S200), and outputting a gate voltage and data voltage (S300).

게이트스타트펄스(GSP) 및 역방향신호(RDS)생성단계(S100)에서는 타이밍제어부(210)가 외부시스템(미도시)으로부터 정방향신호(DS)를 인가받아 게이트스타트펄스(GSP)를 생성하고, 반전부(212)가 상기 정방향신호(DS)가 반전된 역방향신호(RDS)를 생성하는 단계이다.In the gate start pulse (GSP) and reverse signal (RDS) generation step (S100), the timing controller 210 receives the forward signal DS from an external system (not shown) to generate the gate start pulse (GSP), The first step 212 is a step of generating a reverse signal RDS obtained by inverting the forward signal DS.

보다 상세하게는, 타이밍제어부(210)가 외부시스템(미도시)으로부터 전송되는 타이밍신호(미도시) 및 정방향신호(DS)를 인가 받아, 게이트제어신호(미도시), 게이트스타트펄스(GSP) 및 데이터제어신호(미도시)를 생성한다. 게이트스타트펄스(GSP)는 방향제어부(211)로 출력되고, 게이트제어신호는 게이트구동부(230)로 출력되며, 데이터제어신호는 데이터구동부(240)로 출력된다.More specifically, the timing control unit 210 receives a timing signal (not shown) and a forward signal (DS) transmitted from an external system (not shown), and generates a gate control signal (not shown) and a gate start pulse (GSP) and a data control signal (not shown). The gate start pulse (GSP) is output to the direction controller 211, the gate control signal is output to the gate driver 230, and the data control signal is output to the data driver 240.

여기서, 상기 타이밍신호는 수평동기신호(Hsync), 수직동기신호(Vsync), 데이터인에이블신호(DE) 및 클록신호(CLK)일 수 있다. Here, the timing signal may be a horizontal synchronization signal (Hsync), a vertical synchronization signal (Vsync), a data enable signal (DE), and a clock signal (CLK).

그리고, 상기 정방향신호(DS)는 후술할 표시장치(200)의 구동방식을 결정하는 신호이다. 보다 상세하게는, 정방향신호(DS)가 로우레벨일 경우에는, 포워드(Forward) 방식으로 표시장치(200)를 구동하고, 정방향신호(DS)가 하이레벨일 경우에는, 리버스(Reverse) 방식으로 표시장치(200)를 구동한다.And, the forward signal DS is a signal that determines a driving method of the display device 200 to be described later. More specifically, when the forward signal DS is at a low level, the display device 200 is driven in a forward manner, and when the forward signal DS is at a high level, the display device 200 is driven in a reverse manner. The display device 200 is driven.

여기서 포워드(Forward) 방식이란, 제1 게이트라인(GL1)에서부터 제n 게이트라인(GLn)까지 정방향으로 게이트라인(GL)을 순차적 구동한다. 그리고, 제1 데이터라인(DL1)에서부터 제m 데이터라인(DLm)까지 정방향으로 데이터라인(DL)을 순차적 구동한다. 반면에, 리버스(Reverse) 방식이란, 제n 게이트라인(GLn)에서부터 제1 게이트라인(GL1)까지 역방향으로 게이트라인(GL)을 순차적 구동한다. 그리고, 제m 데이터라인(DLm)에서부터 제1 데이터라인(DL1)까지 역방향으로 데이터라인(DL)을 순차적 구동한다.Here, the forward method refers to sequentially driving the gate lines GL in the forward direction from the first gate line GL1 to the n-th gate line GLn. Then, the data lines DL are sequentially driven in the forward direction from the first data line DL1 to the mth data line DLm. On the other hand, in the reverse method, the gate lines GL are sequentially driven in the reverse direction from the nth gate line GLn to the first gate line GL1. Then, the data lines DL are sequentially driven in the reverse direction from the mth data line DLm to the first data line DL1.

상기 게이트스타트펄스(GSP)는 게이트라인(GL)에 게이트전압을 출력하는 시기를 결정하는 신호이다. 그리고, 상기 게이트제어신호는 게이트쉬프트클록(GSC) 및 게이트출력인에이블신호(GOE)를 포함한다. 게이트쉬프트클록(GSC)은 차기 쉬프트레지스터(미도시)를 인에이블하는 클록신호다. 게이트출력인에이블신호(GOE)는 쉬프트레지스터의 출력을 제어한다. 그리고, 상기 데이터제어신호(DCS)는 소스쉬프트클록(SSC) 및 소스출력인에이블신호(SOE)를 포함한다. The gate start pulse GSP is a signal that determines when to output a gate voltage to the gate line GL. The gate control signal includes a gate shift clock (GSC) and a gate output enable signal (GOE). The gate shift clock (GSC) is a clock signal enabling a next shift register (not shown). The gate output enable signal GOE controls the output of the shift register. The data control signal DCS includes a source shift clock SSC and a source output enable signal SOE.

반전부(212)는 로우레벨의 정방향신호(DS)가 제공되면, 역방향신호(RDS)를 하이레벨로 출력한다. 반대로, 하이레벨의 정방향신호(DS)가 제공되면, 역방향신호(RDS)를 로우레벨로 출력한다. 즉, 반전부(212)는 상기 정방향신호(DS)가 반전된 역방향신호(RDS)를 생성하게 된다.The inverting unit 212 outputs the reverse signal RDS at a high level when the low level forward signal DS is provided. Conversely, when the high-level forward signal DS is provided, the reverse signal RDS is output at a low level. That is, the inverting unit 212 generates a reverse signal RDS obtained by inverting the forward signal DS.

다음으로, 제1 신호(GSPF), 제2 신호(GSPR), 게이트방향신호(GDS) 및 데이터방향신호(DDS) 생성단계(S200)에서는 방향제어부(211)가 게이트스타트펄스(GSP), 정방향신호(DS) 및 역방향신호(RDS)를 인가받아, 정방향 게이트스타트펄스(GSPF) 또는 역방향 게이트스타트펄스(GSPR), 게이트방향신호(GDS) 및 데이터방향신호(DDS)를 생성하는 단계이다.Next, in the step of generating the first signal (GSPF), the second signal (GSPR), the gate direction signal (GDS) and the data direction signal (DDS) (S200), the direction control unit 211 generates the gate start pulse (GSP), forward direction This is a step of receiving the signal DS and the reverse direction signal RDS to generate a forward gate start pulse (GSPF) or reverse gate start pulse (GSPR), a gate direction signal (GDS) and a data direction signal (DDS).

이하, 정방향 게이트스타트펄스(GSPF)는 제1 신호로 명명하고, 역방향 게이트스타트펄스(GSPR)는 제2 신호(GSPR)로 명명한다.Hereinafter, the forward gate start pulse GSPF is referred to as a first signal, and the reverse gate start pulse GSPR is referred to as a second signal GSPR.

방향제어부(211)는 포워드(Forward) 방식의 경우, 하이레벨의 역방향신호(RDS)를 인가받아, 상기 제1 신호(GSPF), 하이레벨의 게이트방향신호(GDS) 및 로우레벨의 데이터방향신호(DDS)를 생성한다. 반면에, 리버스(Reverse) 방식의 경우, 하이레벨의 정방향신호(DS)를 인가받아, 제2 신호(GSPR), 로우레벨의 게이트방향신호(GDS) 및 하이레벨의 데이터방향신호(DDS)를 생성한다.In the case of the forward method, the direction control unit 211 receives a high-level reverse signal (RDS) and generates the first signal (GSPF), the high-level gate direction signal (GDS) and the low-level data direction signal. (DDS). On the other hand, in the case of the reverse method, a high level forward signal DS is applied, and a second signal GSPR, a low level gate direction signal GDS and a high level data direction signal DDS are generated. generate

여기서 제1 신호(GSPF)는 제1 게이트라인(GL1)에 출력되는 게이트전압의 출력시기를 결정하는 신호이고, 제2 신호(GSPR)는 제n 게이트라인(GLn)에 출력되는 게이트전압의 출력시기를 결정하는 신호이다.Here, the first signal GSPF is a signal that determines the output timing of the gate voltage output to the first gate line GL1, and the second signal GSPR is the output of the gate voltage output to the n-th gate line GLn. It is a signal that determines the timing.

또한, 게이트방향신호(GDS)는 게이트라인(GL)의 구동방향을 결정하는 신호로서, 하이레벨일 경우에는 정방향으로 게이트라인(GL)을 구동하고, 로우레벨일 경우에는 역방향으로 게이트라인(GL)을 구동한다. 그리고, 데이터방향신호(DDS)는 데이터라인(DL)의 구동방향을 결정하는 신호로서, 로우레벨일 경우에는 정방향으로 데이터라인(DL)을 구동하고, 하이레벨일 경우에는 역방향으로 데이터라인(DL)을 구동한다.In addition, the gate direction signal GDS is a signal that determines the driving direction of the gate line GL. When the level is high, the gate line GL is driven in the forward direction, and when the level is low, the gate line GL is driven in the reverse direction. ) to drive The data direction signal DDS is a signal that determines the driving direction of the data line DL, and drives the data line DL in the forward direction when the level is low, and drives the data line DL in the reverse direction when the level is high. ) to drive

마지막으로, 게이트전압 및 데이터전압 출력단계(S300)는 게이트구동부(230)가 상기 제1 신호(GSPF), 상기 제2 신호(GSPR) 및 상기 게이트방향신호(GDS)를 인가받아, 상기 게이트라인(GL)에 게이트전압을 출력하고 데이터구동부(240)가 상기 데이터방향신호(DDS)를 인가받아, 상기 데이터라인(DL)에 데이터전압을 출력하는 단계이다.Finally, in the gate voltage and data voltage output step (S300), the gate driver 230 receives the first signal GSPF, the second signal GSPR, and the gate direction signal GDS, and the gate line This is a step of outputting a gate voltage to (GL), receiving the data direction signal (DDS) by the data driver 240, and outputting a data voltage to the data line (DL).

보다 상세하게는, 게이트구동부(230)는 포워드(Forward) 방식의 경우, 제1 신호(GSPF) 및 하이레벨의 게이트방향신호(GDS)를 인가받아, 제1 게이트라인(GL1)에서부터 제n 게이트라인(GLn)까지 정방향으로 게이트라인(GL)을 순차적 구동한다. 반면에, 리버스(Reverse) 방식의 경우, 제2 신호(GSPR) 및 로우레벨의 게이트방향신호(GDS)를 인가받아, 제n 게이트라인(GLn)에서부터 제1 게이트라인(GL1)까지 역방향으로 게이트라인(GL)을 순차적 구동한다.More specifically, in the case of the forward method, the gate driver 230 receives the first signal GSPF and the high-level gate direction signal GDS, and passes through the first gate line GL1 to the n-th gate. Gate lines GL are sequentially driven in the forward direction up to line GLn. On the other hand, in the case of the reverse method, the second signal GSPR and the low-level gate direction signal GDS are applied, and the gate is reversed from the nth gate line GLn to the first gate line GL1. The lines GL are sequentially driven.

또한, 데이터구동부(240)는 포워드(Forward) 방식의 경우, 로우레벨의 데이터방향신호(DDS)를 인가받아, 제1 데이터라인(DL1)에서부터 제m 데이터라인(DLm)까지 정방향으로 데이터라인(DL)을 순차적 구동한다. 반면에, 리버스(Reverse) 방식의 경우, 하이레벨의 데이터방향신호(DDS)를 인가받아, 제m 데이터라인(DLm)에서부터 제1 데이터라인(DL1)까지 역방향으로 데이터라인(DL)을 순차적 구동한다.In addition, in the case of the forward method, the data driver 240 receives the low-level data direction signal DDS and generates data lines (DL1) in the forward direction from the first data line (DL1) to the m-th data line (DLm). DL) are sequentially driven. On the other hand, in the case of the reverse method, the data lines DL are sequentially driven in the reverse direction from the m th data line DLm to the first data line DL1 by receiving the high level data direction signal DDS. do.

이렇게 방향제어부(211)가 제1 신호(GSPF), 제2 신호(GSPR), 게이트방향신호(GDS) 및 데이터방향신호(DDS)를 출력하여, 표시장치(200)의 구동방식을 제어할 수 있다. 이로써, 타이밍제어부(210)는 게이트스타트펄스(GSP)만 출력하게 하여, 필수적으로 필요한 타이밍제어부(210)의 핀의 개수가 적어도 3개가 감소하게 감소하게 된다. 따라서, 타이밍제어부(210)는 보다 작은 사이즈의 핀 패키지를 사용하여 제작될 수 있다. 일례로, 종래의 타이밍제어부(210)의 핀의 개수가 78개에서 75개로 감소되었으므로, 핀의 개수가 100개의 핀 패키지를 사용하지 않고 핀의 개수가 76개의 핀 패키지를 사용하여 타이밍제어부(210)를 제작할 수 있다. 이렇게 핀 패키지 사이즈가 감소함으로써, 핀 패키지 제조비용 절감 및 집적회로설계를 용이하게 할 수 있게 한다.In this way, the direction controller 211 can control the driving method of the display device 200 by outputting the first signal GSPF, the second signal GSPR, the gate direction signal GDS, and the data direction signal DDS. there is. Accordingly, the timing control unit 210 outputs only the gate start pulse (GSP), so that the number of pins of the timing control unit 210 is reduced by at least three. Accordingly, the timing controller 210 can be manufactured using a smaller pin package. For example, since the number of pins of the conventional timing controller 210 has been reduced from 78 to 75, a package with 76 pins is used instead of a package with 100 pins. ) can be produced. By reducing the size of the pin package in this way, it is possible to reduce the manufacturing cost of the pin package and facilitate the design of the integrated circuit.

전술한 설명에 많은 사항이 구체적으로 기재되어 있으나 이것은 발명의 범위를 한정하는 것이라기보다 바람직한 실시예의 예시로서 해석되어야 한다. 따라서 발명은 설명된 실시예에 의하여 정할 것이 아니고 특허청구범위와 특허청구범위에 균등한 것에 의하여 정하여져야 한다.Although many details have been specifically described in the foregoing description, this should be interpreted as an example of a preferred embodiment rather than limiting the scope of the invention. Therefore, the invention should not be defined according to the described examples, but should be defined according to the scope of the claims and the scope of the claims.

100, 200: 표시장치 110, 210: 타이밍제어부
120, 220: 표시패널 130, 230: 게이트구동부
140, 240: 표시패널 111, 211: 방향제어부
212: 반전부
100, 200: display device 110, 210: timing control unit
120, 220: display panel 130, 230: gate driving unit
140, 240: display panel 111, 211: direction control unit
212: reverse part

Claims (14)

게이트라인 및 데이터라인을 포함하는 표시패널;
외부시스템으로부터 타이밍신호 및 정방향신호를 인가받아, 게이트제어신호, 게이트스타트펄스 및 데이터제어신호를 생성하는 타이밍제어부;
상기 타이밍제어부의 출력단자와 전기적으로 연결되고, 상기 게이트스타트펄스를 인가받아, 첫번째 게이트라인에 출력되는 게이트전압의 출력시기를 결정하는 제1 신호, 마지막 게이트라인에 출력되는 게이트전압의 출력시기를 결정하는 제2 신호, 상기 게이트라인의 구동방향을 결정하는 게이트방향신호 및 상기 데이터라인의 구동방향을 결정하는 데이터방향신호를 생성하는 방향제어부;
상기 제1 신호, 상기 제2 신호 및 상기 게이트방향신호를 인가받아, 상기 게이트라인에 게이트전압을 출력하는 게이트구동부; 및
상기 데이터방향신호를 인가받아, 상기 데이터라인에 데이터전압을 출력하는 데이터구동부를 포함하고,
상기 타이밍제어부는 상기 게이트스타트펄스를 상기 방향제어부로 출력하고, 상기 게이트제어신호를 상기 게이트구동부로 출력하며, 상기 데이터제어신호를 상기 데이터구동부로 출력하되,
상기 방향제어부는 포워드 방식의 경우에 로우레벨의 정방향신호 및 하이레벨의 역방향신호를 인가받아, 상기 제1 신호, 로우레벨의 데이터방향신호 및 하이레벨의 게이트방향신호를 출력하고, 리버스 방식의 경우에 하이레벨의 정방향신호 및 로우레벨의 역방향신호를 인가받아, 상기 제2 신호, 하이레벨의 데이터방향신호 및 로우레벨의 게이트방향신호를 출력하는 표시장치.
a display panel including gate lines and data lines;
a timing control unit receiving a timing signal and a forward signal from an external system and generating a gate control signal, a gate start pulse, and a data control signal;
A first signal electrically connected to the output terminal of the timing controller and receiving the gate start pulse to determine the output timing of the gate voltage output to the first gate line and the output timing of the gate voltage output to the last gate line a direction control unit generating a second signal for determining a driving direction of the gate line, a gate direction signal for determining a driving direction of the gate line, and a data direction signal for determining a driving direction for the data line;
a gate driver receiving the first signal, the second signal and the gate direction signal and outputting a gate voltage to the gate line; and
A data driver receiving the data direction signal and outputting a data voltage to the data line;
The timing controller outputs the gate start pulse to the direction controller, outputs the gate control signal to the gate driver, and outputs the data control signal to the data driver,
In the case of the forward method, the direction control unit receives a low-level forward signal and a high-level reverse signal, and outputs the first signal, a low-level data direction signal, and a high-level gate direction signal; A display device that receives a high-level forward signal and a low-level reverse signal in the case of a reverse method and outputs the second signal, a high-level data direction signal, and a low-level gate direction signal.
제1항에 있어서,
외부시스템으로부터 정방향신호를 인가받아 상기 정방향신호와 반전되는 역방향신호를 생성하는 반전부를 더 포함하는 표시장치.
According to claim 1,
A display device further comprising an inversion unit receiving a forward signal from an external system and generating a reverse signal inverted from the forward signal.
제2항에 있어서,
상기 정방향신호 및 상기 역방향신호가 상기 방향제어부로 추가 입력되는 표시장치.
According to claim 2,
A display device in which the forward direction signal and the reverse direction signal are additionally input to the direction control unit.
제2항에 있어서,
상기 반전부는 적어도 하나의 트랜지스터로 구성되는 표시장치.
According to claim 2,
The display device of claim 1 , wherein the inversion unit includes at least one transistor.
제1항에 있어서,
상기 방향제어부는 적어도 하나의 먹스로 구성되는 표시장치.
According to claim 1,
The direction control unit is a display device composed of at least one mux.
제1항에 있어서,
상기 표시장치는 포워드방식 또는 리버스방식으로 구동되는 표시장치.
According to claim 1,
The display device is driven in a forward method or a reverse method.
제6항에 있어서,
상기 방향제어부는 제1 먹스, 제2 먹스 및 제3 먹스로 구성되며,
상기 표시장치가 상기 포워드방식으로 구동되는 경우에는,
상기 제1 먹스는 하이레벨의 역방향신호를 인가받아, 상기 제1 신호를 생성하고,
상기 제2 먹스는 상기 하이레벨의 역방향신호를 인가받아, 하이레벨의 게이트방향신호를 생성하고,
상기 제3 먹스는 상기 하이레벨의 역방향신호를 인가받아, 로우레벨의 데이터방향신호를 생성하는 표시장치.
According to claim 6,
The direction control unit is composed of a first mux, a second mux, and a third mux,
When the display device is driven in the forward method,
The first mux receives a high-level reverse signal and generates the first signal;
The second mux receives the high-level reverse signal and generates a high-level gate direction signal;
The third mux receives the high-level reverse signal and generates a low-level data direction signal.
제6항에 있어서,
상기 방향제어부는 제1 먹스, 제2 먹스 및 제3 먹스로 구성되며,
상기 표시장치가 상기 리버스방식으로 구동되는 경우에는,
상기 제1 먹스는 하이레벨의 정방향신호를 인가받아, 상기 제2 신호를 생성하고,
상기 제2 먹스는 상기 하이레벨의 정방향신호를 인가받아, 로우레벨의 게이트방향신호를 생성하고,
상기 제3 먹스는 상기 하이레벨의 정방향신호를 인가받아, 하이레벨의 데이터방향신호를 생성하는 표시장치.
According to claim 6,
The direction control unit is composed of a first mux, a second mux, and a third mux,
When the display device is driven in the reverse manner,
The first mux receives a high-level forward signal and generates the second signal;
The second mux receives the high-level forward signal and generates a low-level gate direction signal;
The third multiplexer receives the high-level forward signal and generates a high-level data direction signal.
제6항에 있어서,
상기 데이터구동부는,
상기 표시장치가 상기 포워드방식으로 구동되는 경우에, 로우레벨의 데이터방향신호를 인가받아, 첫번째 데이터라인부터 상기 데이터전압을 출력하는 표시장치.
According to claim 6,
The data driving unit,
A display device configured to receive a low-level data direction signal and output the data voltage from a first data line when the display device is driven in the forward method.
제6항에 있어서,
상기 데이터구동부는,
상기 표시장치가 상기 리버스방식으로 구동되는 경우에, 하이레벨의 데이터방향신호를 인가받아, 마지막 데이터라인부터 상기 데이터전압을 출력하는 표시장치.
According to claim 6,
The data driving unit,
A display device configured to receive a high-level data direction signal and output the data voltage from the last data line when the display device is driven in the reverse manner.
제6항에 있어서,
상기 게이트구동부는,
상기 표시장치가 상기 포워드방식으로 구동되는 경우에, 상기 제1 신호 및 하이레벨의 게이트방향신호를 인가받아, 상기 첫번째 게이트라인부터 상기 게이트전압을 출력하는 표시장치.
According to claim 6,
The gate driver,
A display device configured to receive the first signal and a high-level gate direction signal and output the gate voltage from the first gate line when the display device is driven in the forward method.
제6항에 있어서,
상기 게이트구동부는,
상기 표시장치가 상기 리버스방식으로 구동되는 경우에, 상기 제2 신호 및 로우레벨의 게이트방향신호를 인가받아, 상기 마지막 게이트라인부터 상기 게이트전압을 출력하는 표시장치.
According to claim 6,
The gate driver,
When the display device is driven in the reverse manner, the display device receives the second signal and the low-level gate direction signal and outputs the gate voltage from the last gate line.
제1항에 있어서,
상기 게이트구동부는 다수의 쉬프트레지스터로 구성되며,
상기 제1 신호는 상기 첫번째 게이트라인에 연결된 첫번째 쉬프트레지스터에 인가되고
상기 제2 신호는 상기 마지막 게이트라인에 연결된 마지막 쉬프트레지스터에 인가되는 표시장치.
According to claim 1,
The gate driver is composed of a plurality of shift registers,
The first signal is applied to a first shift register connected to the first gate line,
The second signal is applied to a last shift register connected to the last gate line.
게이트라인 및 데이터라인을 포함하는 표시패널을 구비한 표시장치의 구동방법에 있어서,
타이밍제어부가 외부시스템으로부터 정방향신호를 인가받아 게이트스타트펄스를 생성하고, 반전부가 상기 정방향신호가 반전된 역방향신호를 생성하는 단계;
방향제어부가 상기 정방향신호, 상기 역방향신호 및 상기 게이트스타트펄스를 인가받아, 첫번째 게이트라인에 출력되는 게이트전압의 출력시기를 결정하는 제1 신호, 마지막 게이트라인에 출력되는 게이트전압의 출력시기를 결정하는 제2 신호, 상기 게이트라인의 구동방향을 결정하는 게이트방향신호 및 상기 데이터라인의 구동방향을 결정하는 데이터방향신호를 생성하는 단계;
게이트구동부가 상기 제1 신호, 상기 제2 신호 및 상기 게이트방향신호를 인가받아, 상기 게이트라인에 게이트전압을 출력하고 데이터구동부가 상기 데이터방향신호를 인가받아, 상기 데이터라인에 데이터전압을 출력하는 단계를 포함하고,
상기 방향제어부는 포워드 방식의 경우에 로우레벨의 정방향신호 및 하이레벨의 역방향신호를 인가받아, 상기 제1 신호, 로우레벨의 데이터방향신호 및 하이레벨의 게이트방향신호를 출력하고, 리버스 방식의 경우에 하이레벨의 정방향신호 및 로우레벨의 역방향신호를 인가받아, 상기 제2 신호, 하이레벨의 데이터방향신호 및 로우레벨의 게이트방향신호를 출력하는 표시장치의 구동방법.
A method of driving a display device having a display panel including gate lines and data lines,
generating a gate start pulse by a timing control unit receiving a forward signal from an external system, and generating a reverse signal by inverting the forward signal by an inversion unit;
A first signal for determining the output timing of the gate voltage output to the first gate line and the output timing of the gate voltage output to the last gate line when the direction control unit receives the forward signal, the reverse signal, and the gate start pulse generating a second signal, a gate direction signal for determining a driving direction of the gate line and a data direction signal for determining a driving direction of the data line;
A gate driver receives the first signal, the second signal, and the gate direction signal, outputs a gate voltage to the gate line, and a data driver receives the data direction signal and outputs a data voltage to the data line. contains steps,
In the case of the forward method, the direction control unit receives a low-level forward signal and a high-level reverse signal, and outputs the first signal, a low-level data direction signal, and a high-level gate direction signal; A method of driving a display device for receiving a high-level forward signal and a low-level reverse signal in the case of a reverse method, and outputting the second signal, a high-level data direction signal, and a low-level gate direction signal.
KR1020160057746A 2016-05-11 2016-05-11 Display device and driving method thereof KR102528315B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020160057746A KR102528315B1 (en) 2016-05-11 2016-05-11 Display device and driving method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020160057746A KR102528315B1 (en) 2016-05-11 2016-05-11 Display device and driving method thereof

Publications (2)

Publication Number Publication Date
KR20170127293A KR20170127293A (en) 2017-11-21
KR102528315B1 true KR102528315B1 (en) 2023-05-02

Family

ID=60808893

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020160057746A KR102528315B1 (en) 2016-05-11 2016-05-11 Display device and driving method thereof

Country Status (1)

Country Link
KR (1) KR102528315B1 (en)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007264368A (en) * 2006-03-29 2007-10-11 Epson Imaging Devices Corp Liquid crystal display device

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20080057923A (en) * 2006-12-21 2008-06-25 엘지디스플레이 주식회사 Lcd and drive method thereof
KR101286539B1 (en) * 2008-04-15 2013-07-17 엘지디스플레이 주식회사 Shift register

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007264368A (en) * 2006-03-29 2007-10-11 Epson Imaging Devices Corp Liquid crystal display device

Also Published As

Publication number Publication date
KR20170127293A (en) 2017-11-21

Similar Documents

Publication Publication Date Title
EP3151086B1 (en) Touch driving signal generating device, touch driving device including the same, and display device and driving method thereof
US10482822B2 (en) Displays with multiple scanning modes
KR102503160B1 (en) Organic Light Emitting diode Display
CN107808625B (en) Display with multiple scanning modes
KR102120070B1 (en) Display device and method of driving the same
US20150325200A1 (en) Source driver and display device including the same
KR102234713B1 (en) Generating circuit of gamma voltage and liquid crystal display device including the same
US8659583B2 (en) Display apparatus
US20180075817A1 (en) Display driver integrated circuit for driving display panel
US20110057864A1 (en) Emission control driver and organic light emitting display using the same
KR102108784B1 (en) Liquid crystal display device incuding gate driver
US9378667B2 (en) Scan driving circuit
US20140253531A1 (en) Gate driver and display driver circuit
KR102276866B1 (en) Gata driver and touch screen integrated display device including thereof
US8723896B2 (en) Driver IC, panel driving system, and panel driving method
KR102391616B1 (en) Gate driver and touch screen integrated display device including the same
KR102202870B1 (en) Display device using drd type
KR20140098406A (en) Liquid crystal display device and driving method thereof
KR102419917B1 (en) Display Device And Method Of Driving The Same
KR102528315B1 (en) Display device and driving method thereof
KR102525905B1 (en) Display device
KR20150136194A (en) Shift resister, display device using the same and method of driving the same
US9430969B2 (en) Driving circuit and driving method for AMOLED pixel circuit
KR102475572B1 (en) Display device and driving method thereof
KR20140046930A (en) Liquid crystal display device including reset circuit

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E90F Notification of reason for final refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant