KR102518230B1 - 전자 장치 및 그 제조 방법 - Google Patents

전자 장치 및 그 제조 방법 Download PDF

Info

Publication number
KR102518230B1
KR102518230B1 KR1020160100846A KR20160100846A KR102518230B1 KR 102518230 B1 KR102518230 B1 KR 102518230B1 KR 1020160100846 A KR1020160100846 A KR 1020160100846A KR 20160100846 A KR20160100846 A KR 20160100846A KR 102518230 B1 KR102518230 B1 KR 102518230B1
Authority
KR
South Korea
Prior art keywords
layer
memory
spacer
lower electrode
electronic device
Prior art date
Application number
KR1020160100846A
Other languages
English (en)
Other versions
KR20180016880A (ko
Inventor
문주영
Original Assignee
에스케이하이닉스 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 에스케이하이닉스 주식회사 filed Critical 에스케이하이닉스 주식회사
Priority to KR1020160100846A priority Critical patent/KR102518230B1/ko
Priority to US15/481,308 priority patent/US10198372B2/en
Publication of KR20180016880A publication Critical patent/KR20180016880A/ko
Priority to US16/234,998 priority patent/US10380045B2/en
Application granted granted Critical
Publication of KR102518230B1 publication Critical patent/KR102518230B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/16Handling requests for interconnection or transfer for access to memory bus
    • G06F13/1668Details of memory controller
    • G06F13/1673Details of memory controller using buffers
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F12/00Accessing, addressing or allocating within memory systems or architectures
    • G06F12/02Addressing or allocation; Relocation
    • G06F12/08Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
    • G06F12/0802Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
    • G06F12/0875Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches with dedicated cache, e.g. instruction or stack
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/38Information transfer, e.g. on bus
    • G06F13/40Bus structure
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/161Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect details concerning the memory cell structure, e.g. the layers of the ferromagnetic memory cell
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C11/00Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor
    • G11C11/02Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements
    • G11C11/16Digital stores characterised by the use of particular electric or magnetic storage elements; Storage elements therefor using magnetic elements using elements in which the storage effect is based on magnetic spin effect
    • G11C11/165Auxiliary circuits
    • G11C11/1675Writing or programming circuits or methods
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B61/00Magnetic memory devices, e.g. magnetoresistive RAM [MRAM] devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/01Manufacture or treatment
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/10Magnetoresistive devices
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/80Constructional details
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10NELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10N50/00Galvanomagnetic devices
    • H10N50/80Constructional details
    • H10N50/85Magnetic active materials
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F2212/00Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
    • G06F2212/45Caching of specific data in cache memory
    • G06F2212/452Instruction code

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Mram Or Spin Memory Techniques (AREA)
  • Hall/Mr Elements (AREA)
  • Semiconductor Memories (AREA)

Abstract

전자 장치 및 그 제조 방법이 제공된다. 본 발명의 일 실시예에 따른 반도체 메모리를 포함하는 전자 장치는, 하나 이상의 가변 저항 소자를 포함하고, 상기 가변 저항 소자는, 변경 가능한 자화 방향을 갖는 자유층, 고정된 자화 방향을 갖는 고정층 및 상기 자유층과 상기 고정층 사이에 개재되는 터널 베리어층을 포함하는 MTJ 구조물; 상기 MTJ 구조물 아래에서 상기 고정층 또는 상기 자유층의 성장을 돕는 시드층; 및 상기 시드층 아래에 위치하는 비정질의 금속성 카본층을 포함할 수 있다.

Description

전자 장치 및 그 제조 방법{ELECTRONIC DEVICE AND METHOD FOR FABRICATING THE SAME}
본 특허 문헌은 메모리 회로 또는 장치와, 전자 장치에서의 이들의 응용에 관한 것이다.
최근 전자기기의 소형화, 저전력화, 고성능화, 다양화 등에 따라, 컴퓨터, 휴대용 통신기기 등 다양한 전자기기에서 정보를 저장할 수 있는 반도체 장치가 요구되고 있으며, 이에 대한 연구가 진행되고 있다. 이러한 반도체 장치로는 인가되는 전압 또는 전류에 따라 서로 다른 저항 상태 사이에서 스위칭하는 특성을 이용하여 데이터를 저장할 수 있는 반도체 장치 예컨대, RRAM(Resistive Random Access Memory), PRAM(Phase-change Random Access Memory), FRAM(Ferroelectric Random Access Memory), MRAM(Magnetic Random Access Memory), 이-퓨즈(E-fuse) 등이 있다.
본 발명의 실시예들이 해결하려는 과제는, 가변 저항 소자의 특성을 확보할 수 있는 전자 장치 및 그 제조 방법을 제공하는 것이다.
상기 과제를 해결하기 위한 본 발명의 일 실시예에 따른 전자 장치는, 반도체 메모리를 포함하는 전자 장치로서, 상기 반도체 메모리는, 하나 이상의 가변 저항 소자를 포함하고, 상기 가변 저항 소자는, 변경 가능한 자화 방향을 갖는 자유층, 고정된 자화 방향을 갖는 고정층 및 상기 자유층과 상기 고정층 사이에 개재되는 터널 베리어층을 포함하는 MTJ(Magnetic Tunnel Junction) 구조물; 상기 MTJ 구조물 아래에서 상기 고정층 또는 상기 자유층의 성장을 돕는 시드층; 및 상기 시드층 아래에 위치하는 비정질의 금속성 카본(metallic carbon)층을 포함할 수 있다.
위 전자 장치에 있어서, 상기 반도체 메모리는, 상기 가변 저항 소자의 측벽의 적어도 일부 상에 위치하고, 카본을 함유하는 제1 스페이서를 더 포함할 수 있다. 상기 제1 스페이서는, 상기 카본에 비하여 소량의 금속 또는 금속 산화물을 더 함유할 수 있다. 상기 반도체 메모리는, 상기 제1 스페이서와 상기 가변 저항 소자의 사이에 위치하고, 금속 산화물을 포함하는 제2 스페이서를 더 포함할 수 있다. 상기 반도체 메모리는, 상기 제1 스페이서와 상기 제2 스페이서 사이에 위치하고, 실리콘 산화물, 실리콘 질화물 또는 이들의 조합을 포함하는 제3 스페이서를 더 포함할 수 있다. 상기 반도체 메모리는, 상기 제1 스페이서 상에 위치하고, 금속 또는 금속 산화물을 포함하는 제2 스페이서를 더 포함할 수 있다. 상기 반도체 메모리는, 상기 제1 스페이서와 상기 제2 스페이서 사이에 위치하고, 실리콘 산화물, 실리콘 질화물 또는 이들의 조합을 포함하는 제3 스페이서를 더 포함할 수 있다. 상기 금속성 카본층은, 상기 가변 저항 소자의 최하부에 위치할 수 있다. 상기 금속성 카본층은, 상기 시드층 및 상기 MTJ 구조물과 정렬된 측벽을 갖는 상부, 및 상기 상부보다 큰 폭을 가지면서 상기 상부와 정렬되지 않은 측벽을 갖는 하부를 포함할 수 있다. 상기 가변 저항 소자는, 상기 시드층과 상기 금속성 카본층 사이에 개재되는 버퍼층을 더 포함할 수 있다. 상기 버퍼층은, 상기 시드층 및 상기 MTJ 구조물과 정렬된 측벽을 갖는 상부, 및 상기 상부보다 큰 폭을 가지면서 상기 상부와 정렬되지 않은 측벽을 갖는 하부를 포함하고, 상기 금속성 카본층은, 상기 버퍼층의 상기 하부와 정렬된 측벽을 갖는 상부, 및 상기 금속성 카본층의 상기 상부보다 큰 폭을 가지면서 상기 금속성 카본층의 상기 상부와 정렬되지 않는 측벽을 갖는 하부를 포함할 수 있다. 상기 가변 저항 소자는, 자신의 최하부에 위치하는 하부 전극을 더 포함하고, 상기 금속성 카본층은, 상기 시드층과 상기 하부 전극 사이에 위치할 수 있다. 상기 하부 전극은, 상기 금속성 카본층, 상기 시드층 및 상기 MTJ 구조물과 정렬된 측벽을 갖는 상부, 및 상기 상부보다 큰 폭을 가지면서 상기 상부와 정렬되지 않은 측벽을 갖는 하부를 포함할 수 있다. 상기 금속성 카본층은, 상기 시드층 및 상기 MTJ 구조물과 정렬된 측벽을 갖는 상부, 및 상기 상부보다 큰 폭을 가지면서 상기 상부와 정렬되지 않은 측벽을 갖는 하부를 포함하고, 상기 하부 전극은, 상기 금속성 카본층의 상기 하부와 정렬된 측벽을 갖는 상부, 및 상기 하부 전극의 상기 상부보다 큰 폭을 가지면서 상기 하부 전극의 상기 상부와 정렬되지 않는 측벽을 갖는 하부를 포함할 수 있다. 상기 반도체 메모리는, 상기 하부 전극을 제외한 상기 가변 저항 소자의 나머지의 측벽의 적어도 일부 상에 위치하는 스페이서를 더 포함하고, 상기 스페이서 및 상기 가변 저항 소자의 나머지는, 상기 하부 전극을 덮을 수 있다.
상기 전자 장치는, 마이크로프로세서를 더 포함하고, 상기 마이크로프로세서는, 상기 마이크로프로세서 외부로부터의 명령을 포함하는 신호를 수신하고, 상기 명령의 추출이나 해독 또는 상기 마이크로프로세서의 신호의 입출력 제어를 수행하는 제어부; 상기 제어부가 명령을 해독한 결과에 따라서 연산을 수행하는 연산부; 및 상기 연산을 수행하는 데이터, 상기 연산을 수행한 결과에 대응하는 데이터 또는 상기 연산을 수행하는 데이터의 주소를 저장하는 기억부를 포함하고, 상기 반도체 메모리는, 상기 마이크로프로세서 내에서 상기 기억부의 일부일 수 있다.
상기 전자 장치는, 프로세서를 더 포함하고, 상기 프로세서는, 상기 프로세서의 외부로부터 입력된 명령에 따라 데이터를 이용하여 상기 명령에 대응하는 연산을 수행하는 코어부; 상기 연산을 수행하는 데이터, 상기 연산을 수행한 결과에 대응하는 데이터 또는 상기 연산을 수행하는 데이터의 주소를 저장하는 캐시 메모리부; 및 상기 코어부와 상기 캐시 메모리부 사이에 연결되고, 상기 코어부와 상기 캐시 메모리부 사이에 데이터를 전송하는 버스 인터페이스를 포함하고, 상기 반도체 메모리는, 상기 프로세서 내에서 상기 캐시 메모리부의 일부일 수 있다.
상기 전자 장치는, 프로세싱 시스템을 더 포함하고, 상기 프로세싱 시스템은, 수신된 명령을 해석하고 상기 명령을 해석한 결과에 따라 정보의 연산을 제어하는 프로세서; 상기 명령을 해석하기 위한 프로그램 및 상기 정보를 저장하기 위한 보조기억장치; 상기 프로그램을 실행할 때 상기 프로세서가 상기 프로그램 및 상기 정보를 이용해 상기 연산을 수행할 수 있도록 상기 보조기억장치로부터 상기 프로그램 및 상기 정보를 이동시켜 저장하는 주기억장치; 및 상기 프로세서, 상기 보조기억장치 및 상기 주기억장치 중 하나 이상과 외부와의 통신을 수행하기 위한 인터페이스 장치를 포함하고, 상기 반도체 메모리는, 상기 프로세싱 시스템 내에서 상기 보조기억장치 또는 상기 주기억장치의 일부일 수 있다.
상기 전자 장치는, 데이터 저장 시스템을 더 포함하고, 상기 데이터 저장 시스템은, 데이터를 저장하며 공급되는 전원에 관계없이 저장된 데이터가 유지되는 저장 장치; 외부로부터 입력된 명령에 따라 상기 저장 장치의 데이터 입출력을 제어하는 컨트롤러; 상기 저장 장치와 외부 사이에 교환되는 데이터를 임시로 저장하는 임시 저장 장치; 및 상기 저장 장치, 상기 컨트롤러 및 상기 임시 저장 장치 중 하나 이상과 외부와의 통신을 수행하기 위한 인터페이스를 포함하고, 상기 반도체 메모리는, 상기 데이터 저장 시스템 내에서 상기 저장 장치 또는 상기 임시 저장 장치의 일부일 수 있다.
상기 전자 장치는, 메모리 시스템을 더 포함하고, 상기 메모리 시스템은, 데이터를 저장하며 공급되는 전원에 관계없이 저장된 데이터가 유지되는 메모리; 외부로부터 입력된 명령에 따라 상기 메모리의 데이터 입출력을 제어하는 메모리 컨트롤러; 상기 메모리와 외부 사이에 교환되는 데이터를 버퍼링하기 위한 버퍼 메모리; 및 상기 메모리, 상기 메모리 컨트롤러 및 상기 버퍼 메모리 중 하나 이상과 외부와의 통신을 수행하기 위한 인터페이스를 포함하고, 상기 반도체 메모리는, 상기 메모리 시스템 내에서 상기 메모리 또는 상기 버퍼 메모리의 일부일 수 있다.
또한, 상기 과제를 해결하기 위한 본 발명의 일 실시예에 따른 반도체 메모리를 포함하는 전자 장치의 제조 방법은, 기판 상에 가변 저항 소자의 일부인 비정질의 금속성 카본층을 형성하는 단계; 상기 금속성 카본층 상에 상기 가변 저항 소자의 일부인 시드층을 형성하는 단계; 상기 시드층 상에 상기 가변 저항 소자의 일부인 변경 가능한 자화 방향을 갖는 자유층, 고정된 자화 방향을 갖는 고정층 및 상기 자유층과 상기 고정층 사이에 개재되는 터널 베리어층을 포함하는 MTJ(Magnetic Tunnel Junction) 구조물을 형성하는 단계; 상기 MTJ 구조물 및 상기 시드층을 선택적으로 식각하여 MTJ 구조물 패턴 및 시드층 패턴을 형성하는 단계; 및 상기 MTJ 구조물 패턴 및 상기 시드층 패턴에 의하여 드러나는 상기 금속성 카본층의 적어도 일부를 식각하는 단계를 포함할 수 있다.
위 제조 방법에 있어서, 상기 금속성 카본층의 적어도 일부를 식각하는 단계에서, 상기 MTJ 구조물 패턴 및 상기 시드층 패턴의 측벽 상에 카본을 함유하는 제1 스페이서가 형성될 수 있다. 상기 제1 스페이서는, 상기 카본에 비하여 소량의 금속 또는 금속 산화물을 더 함유할 수 있다. 상기 금속성 카본층의 적어도 일부를 식각하는 단계 후에, 상기 제1 스페이서에 대한 산화 공정을 수행하는 단계를 더 포함할 수 있다. 상기 금속성 카본층과 상기 시드층 사이에 버퍼층을 형성하는 단계를 더 포함하고, 상기 MTJ 구조물 패턴 및 상기 시드층 패턴을 형성하는 단계 후에, 상기 버퍼층을 식각하여 버퍼층 패턴을 형성하는 단계를 더 포함하고, 상기 금속성 카본층의 적어도 일부를 식각하는 단계는, 상기 MTJ 구조물 패턴, 상기 시드층 패턴 및 상기 버퍼층 패턴에 의하여 드러나는 상기 금속성 카본층의 적어도 일부를 식각할 수 있다. 상기 버퍼층 패턴 형성 단계는, 상기 버퍼층의 일부를 1차 식각하는 단계; 상기 1차 식각된 버퍼층의 일부, 상기 MTJ 구조물 패턴 및 상기 시드층 패턴의 측벽 상에 제2 스페이서를 형성하는 단계; 및 상기 제2 스페이서에 의해 드러나는 상기 버퍼층의 나머지를 2차 식각하는 단계를 포함할 수 있다. 상기 금속성 카본층의 적어도 일부를 식각하는 단계에서, 상기 제2 스페이서 상에 카본을 함유하는 제1 스페이서가 형성될 수 있다. 상기 제2 스페이서 형성 단계는, 상기 가변 저항 소자의 적어도 일부의 측벽과 접촉하는 금속 산화물 스페이서를 형성하는 단계; 및 상기 금속 산화물 스페이서의 외측벽 상에 실리콘 산화물, 실리콘 질화물 또는 이들의 조합을 포함하는 절연 스페이서를 형성하는 단계를 포함할 수 있다. 상기 금속성 카본층 아래에 상기 가변 저항 소자의 일부인 하부 전극층을 형성하는 단계를 더 포함할 수 있다. 상기 금속성 카본층의 전부가 식각되고, 상기 전부 식각된 금속성 카본층에 의해 드러나는 상기 하부 전극층의 일부를 식각하는 단계를 더 포함할 수 있다. 상기 하부 전극층의 일부 식각 단계 후에, 산화 공정을 수행하는 단계를 더 포함할 수 있다. 상기 금속성 카본층의 전부 식각은, 상기 금속성 카본층의 일부를 1차 식각하는 단계; 상기 1차 식각된 상기 금속성 카본층의 일부, 상기 MTJ 구조물 패턴 및 상기 시드층 패턴의 측벽 상에 제1 스페이서를 형성하는 단계; 및 상기 제1 스페이서에 의해 드러나는 상기 금속성 카본층의 나머지를 2차 식각하는 단계를 포함할 수 있다. 상기 하부 전극층의 일부 식각 단계에서, 상기 제1 스페이서 상에 금속을 함유하는 제2 스페이서가 형성될 수 있다. 상기 제1 스페이서 형성 단계는, 상기 가변 저항 소자의 적어도 일부의 측벽과 접촉하는 카본 함유 스페이서를 형성하는 단계; 및 상기 카본 함유 스페이서의 외측벽 상에 실리콘 산화물, 실리콘 질화물 또는 이들의 조합을 포함하는 절연 스페이서를 형성하는 단계를 포함할 수 있다. 상기 금속성 카본층의 적어도 일부를 식각하는 단계 후에, 상기 식각된 금속성 카본층, 상기 MTJ 구조물 패턴 및 상기 시드층 패턴의 측벽 상에 상기 하부 전극층을 덮을 수 있는 두께의 스페이서를 형성하는 단계를 더 포함할 수 있다.
상술한 본 발명의 실시예들에 의하면, 가변 저항 소자의 특성을 확보할 수 있는 전자 장치 및 그 제조 방법을 제공할 수 있다.
도 1a 및 도 1b는 비교예의 반도체 메모리 및 그 제조 방법을 설명하기 위한 단면도이다.
도 1c는 도 1b의 가변 저항 소자 형성을 위한 식각 중간 과정을 설명하기 위한 도면이다.
도 2a 내지 도 2c는 본 발명의 일 실시예에 따른 반도체 메모리 및 그 제조 방법을 설명하기 위한 단면도이다.
도 3a 내지 도 3d는 본 발명의 다른 일 실시예에 따른 반도체 메모리 및 그 제조 방법을 설명하기 위한 단면도이다.
도 4a 내지 도 4c는 본 발명의 다른 일 실시예에 따른 반도체 메모리 및 그 제조 방법을 설명하기 위한 단면도이다.
도 5는 본 발명의 다른 일 실시예에 따른 반도체 메모리 및 그 제조 방법을 설명하기 위한 단면도이다.
도 6a 내지 도 6d는 본 발명의 다른 일 실시예에 따른 반도체 메모리 및 그 제조 방법을 설명하기 위한 단면도이다.
도 7a 및 도 7b는 본 발명의 다른 일 실시예에 따른 반도체 메모리 및 그 제조 방법을 설명하기 위한 단면도이다.
도 8은 본 발명의 일 실시예에 따른 메모리 장치를 구현하는 마이크로프로세서의 구성도의 일 예이다.
도 9는 본 발명의 일 실시예에 따른 메모리 장치를 구현하는 프로세서의 구성도의 일 예이다.
도 10은 본 발명의 일 실시예에 따른 메모리 장치를 구현하는 시스템의 구성도의 일 예이다.
도 11은 본 발명의 일 실시예에 따른 메모리 장치를 구현하는 데이터 저장 시스템의 구성도의 일 예이다.
도 12는 본 발명의 일 실시예에 따른 메모리 장치를 구현하는 메모리 시스템의 구성도의 일 예이다.
이하에서는, 첨부된 도면을 참조하여 다양한 실시예들이 상세히 설명된다.
도면은 반드시 일정한 비율로 도시된 것이라 할 수 없으며, 몇몇 예시들에서, 실시예들의 특징을 명확히 보여주기 위하여 도면에 도시된 구조물 중 적어도 일부의 비례는 과장될 수도 있다. 도면 또는 상세한 설명에 둘 이상의 층을 갖는 다층 구조물이 개시된 경우, 도시된 것과 같은 층들의 상대적인 위치 관계나 배열 순서는 특정 실시예를 반영할 뿐이어서 본 발명이 이에 한정되는 것은 아니며, 층들의 상대적인 위치 관계나 배열 순서는 달라질 수도 있다. 또한, 다층 구조물의 도면 또는 상세한 설명은 특정 다층 구조물에 존재하는 모든 층들을 반영하지 않을 수도 있다(예를 들어, 도시된 두 개의 층 사이에 하나 이상의 추가 층이 존재할 수도 있다). 예컨대, 도면 또는 상세한 설명의 다층 구조물에서 제1 층이 제2 층 상에 있거나 또는 기판상에 있는 경우, 제1 층이 제2 층 상에 직접 형성되거나 또는 기판상에 직접 형성될 수 있음을 나타낼 뿐만 아니라, 하나 이상의 다른 층이 제1 층과 제2 층 사이 또는 제1 층과 기판 사이에 존재하는 경우도 나타낼 수 있다.
본 발명의 실시예들을 설명하기에 앞서, 실시예들과의 대비를 위한 비교예 및 그 문제점을 먼저 설명하기로 한다.
도 1a 및 도 1b는 비교예의 반도체 메모리 및 그 제조 방법을 설명하기 위한 단면도이다.
도 1a을 참조하면, 기판(100) 상에 층간 절연막(105)을 형성할 수 있다.
이어서, 층간 절연막(105)을 선택적으로 식각하여 기판(100)의 일부를 노출시키는 홀을 형성한 후, 홀의 하부를 매립하는 하부 콘택 플러그(110)를 형성할 수 있다.
이어서, 하부 콘택 플러그(110) 상에 위치하면서 홀의 나머지를 매립하는 가변 저항 소자의 하부 전극층(121)을 형성할 수 있다. 하부 전극층(121)은 가변 저항 소자의 일부로서, 가변 저항 소자를 다른 소자와 연결하기 위하여 가변 저항 소자의 하단과 접속하는 하부 콘택 플러그(110)와는 구별될 수 있다. 하부 전극층(121)을 홀 내에 매립하는 것은 가변 저항 소자 형성을 위한 식각시 식각 대상을 감소시켜 식각 공정을 보다 용이하게 하기 위함일 수 있다. 하부 전극층(121)은 하부 콘택 플러그(110)가 형성된 홀을 충분히 매립하는 두께의 도전 물질을 형성한 후, 층간 절연막(105)의 상면이 드러날 때까지 CMP(Chemical Mechanical Polishing)와 같은 평탄화 공정을 수행함으로써 형성될 수 있다. 그에 따라, 하부 전극층(121)은 평탄한 상면을 가질 수 있다. 또한, 하부 전극층(121)과 하부 콘택 플러그(110)는 서로 정렬된 측벽을 가질 수 있다.
이어서, 층간 절연막(105) 및 하부 전극층(121) 상에, 하부 전극층(121)을 제외한 가변 저항 소자의 나머지 부분을 형성하기 위한 물질층들(122 내지 129 참조)을 형성할 수 있다. 본 비교예에서 이 물질층들(122 내지 129)은 순차적으로 적층된 버퍼층(122), 시드층(123), 자유층(124), 터널 베리어층(125), 고정층(126), 교환 결합층(127), 자기 보정층(128) 및 캡핑층(129)을 포함할 수 있다. 변경 가능한 자화 방향을 갖는 자유층(124), 고정된 자화 방향을 갖는 고정층(126), 및 자유층(124)과 고정층(126) 사이에 개재되고 필요시 예컨대, 가변 저항 소자의 저항 상태를 변경시키는 데이터 쓰기 동작시 전자의 터널링을 허용하는 터널 베리어층(125)은 MTJ(Magnetic Tunnel Junction) 구조물을 형성할 수 있다. 시드층(123)은 자유층(124)의 아래에서 자유층(124)이 목적하는 결정 구조 및/또는 격자 구조를 갖도록 성장하는 것을 도울 수 있다. 버퍼층(122)은 하부 전극층(121)이 시드층(123)의 결정성에 영향을 주지 않도록 하부 전극층(121)과 시드층(123) 사이에 개재될 수 있다. 이 목적 달성을 위하여 버퍼층(122)의 두께(T1)는 소정 크기 이상이어야 할 수 있다. 자기 보정층(128)은 고정층(126) 상에서 고정층(126)에 의해 생성되는 표류자계의 영향을 상쇄 또는 감소시킬 수 있고, 이를 위하여 고정층(126)과 반대의 자화 방향을 가질 수 있다. 교환 결합층(127)은 고정층(126)과 자기 보정층(128) 사이에 개재되어 이들 사이의 교환 결합을 제공할 수 있다. 캡핑층(129)은 가변 저항 소자의 최상부에 위치하여 가변 저항 소자의 상부 전극으로 기능하면서 후술하는 가변 저항 소자의 패터닝시 하드마스크로도 기능할 수 있다.
이어서, 캡핑층(129) 상에 가변 저항 소자의 패터닝을 위한 마스크 패턴(130)을 형성할 수 있다. 마스크 패턴(130)은 하부 전극층(121)과 중첩할 수 있고, 마스크 패턴(130)의 폭은 하부 전극층(121)의 폭보다 작을 수 있다. 특히, 마스크 패턴(130)의 폭은 후술하는 적층 구조물(도 1b의 122A 내지 129A 참조)의 폭이 아래로 갈수록 증가하더라도, 적층 구조물(122A 내지 129A)의 하면의 폭이 하부 전극층(121)의 상면의 폭보다 작도록 조절될 수 있다. 이는, 가변 저항 소자를 구성하는 층들이 평탄화된 면 상에 위치하는 것이 가변 저항 소자의 특성 확보에 중요하기 때문이다. 예를 들어, 후술하는 터널 베리어층 패턴(도 1b의 125A 참조)이 하부 전극층(121)과 층간 절연막(105)의 경계 상에 위치하여 휘어진다면, 닐 커플링(Neel coupling)에 의한 가변 저항 소자의 특성 열화가 발생할 수 있다. 따라서, 이러한 문제를 막기 위해서는, 적층 구조물(122A 내지 129A)의 하면이 하부 전극층(121)의 상면과 중첩하면서 이보다 작은 폭을 가져서, 적층 구조물(122A 내지 129A)의 하면 전부가 하부 전극층(121)의 평탄화된 상면과 접촉하는 것이 바람직하다.
도 1b를 참조하면, 마스크 패턴(130)을 식각 베리어로 캡핑층(129), 자기 보정층(128), 교환 결합층(127), 고정층(126), 터널 베리어층(125), 자유층(124), 시드층(123) 및 버퍼층(122)을 식각하여, 버퍼층 패턴(122A), 시드층 패턴(123A), 자유층 패턴(124A), 터널 베리어층 패턴(125A), 고정층 패턴(126A), 교환 결합층 패턴(127A), 자기 보정층 패턴(128A) 및 캡핑층 패턴(129A)의 적층 구조물(122A 내지 129A)을 형성할 수 있다. 적층 구조물(122A 내지 129A)의 하면의 폭이 하부 전극층(121)의 상면의 폭보다 작은 경우, 이러한 적층 구조물(122A 내지 129A) 형성에 의해 하부 전극층(121)의 일부가 드러날 수 있다.
이때, 인접하는 적층 구조물(122A 내지 129A) 간의 분리를 위하여 과도 식각이 수행될 수 있고, 그에 따라, 드러난 하부 전극층(121) 및 층간 절연막(105)의 일부가 식각될 수 있다. 일부 식각된 하부 전극층(121)을 하부 전극(121A)이라 하기로 한다. 이로써, 하부 전극(121A), 버퍼층 패턴(122A), 시드층 패턴(123A), 자유층 패턴(124A), 터널 베리어층 패턴(125A), 고정층 패턴(126A), 교환 결합층 패턴(127A), 자기 보정층 패턴(128A) 및 캡핑층 패턴(129A)이 적층된 가변 저항 소자(120)가 형성될 수 있다. 하부 전극(121A)의 하부는 층간 절연막(105) 내에 매립되고 상부는 그 위로 돌출된 형상을 가질 수 있다. 본 식각 과정에서 또는 별도의 제거 공정을 통하여 마스크 패턴(130)은 제거될 수 있다.
한편, 이와 같은 가변 저항 소자(120) 형성을 위한 식각 과정에서는, 식각되는 면 상에 식각 대상으로부터 기인한 식각 부산물이 재증착될 수 있다. 그 결과, 가변 저항 소자(120) 패터닝 후 가변 저항 소자(120)의 측벽 상에는 이러한 식각 부산물로부터 기인한 스페이서(140)가 형성될 수 있다. 그런데, 가변 저항 소자(120) 중 늦게 식각되는 층 다시 말하면 아래에 위치하는 층으로부터 기인한 식각 부산물일수록 스페이서(140)에 많이 함유되고, 가변 저항 소자(120) 중 빨리 식각되는 층 다시 말하면 위에 위치하는 층으로부터 기인한 식각 부산물일수록 스페이서(140)에 거의 함유되지 않을 수 있다. 이는, 식각 과정 중간에 재증착되는 식각 부산물은 식각이 진행되면서 대부분 다시 제거되기 때문이다. 이에 대해서는, 도 1c를 참조하여 예시적으로 설명하기로 한다.
도 1c는 도 1b의 가변 저항 소자(120) 형성을 위한 식각 중간 과정을 설명하기 위한 도면이다.
도 1c를 참조하면, 자유층(124)의 식각 과정에서 식각되는 면 상에 부착되는 제1 식각 부산물(A)은 주로 자유층(124)에 포함된 물질일 수 있다. 이는, 그 전에 부착되어 있던 식각 부산물은 자유층(124)의 식각 과정에서 제거될 수 있기 때문이다.
유사하게, 자유층(124)의 식각을 완료하여 자유층 패턴(124A)을 형성한 후 시드층(123)을 식각하는 과정에서, 기 부착된 제1 식각 부산물(A)의 대부분은 식각으로 제거되지만, 식각되는 면 상에는 시드층(123)에서 기인한 제2 식각 부산물(B)이 다시 부착될 수 있다.
유사하게, 시드층(123)의 식각을 완료하여 시드층 패턴(123A)을 형성한 후 버퍼층(122)을 식각하는 과정에서, 기 부착된 제2 식각 부산물(B)의 대부분은 식각으로 제거되지만 식각되는 면 상에는 버퍼층(122)에서 기인한 제3 식각 부산물(C)이 다시 부착될 수 있다.
이러한 방식에 의하여, 결국 늦게 식각되는 층으로부터 기인한 식각 부산물이 스페이서의 주된 성분이 될 수 있다. 경우에 따라, 중간에 식각되는 층으로부터 기인한 식각 부산물이 스페이서에 포함될 수 있으나, 이는, 상대적으로 매우 소량일 수 있다.
다시 도 1b로 돌아와서, 결과적으로, 가변 저항 소자(120) 측벽 상의 스페이서(140)는 주로 버퍼층 패턴(122A) 및 하부 전극(121A)에 포함된 물질을 포함할 수 있다. 하부 전극층(121)이 마지막에 식각될 수 있으나, 이는 과도 식각에 의한 것이므로, 하부 전극층(121)의 식각 과정에서 버퍼층(122)으로부터 기인한 식각 부산물이 충분히 제거되지 않을 수 있기 때문이다. 그런데, 버퍼층 패턴(122A) 및 하부 전극(121A)은 금속, 금속 질화물 등 금속 함유 물질로 이루어질 수 있다. 따라서, 스페이서(140)는 금속을 함유하게 되고, 그에 따라, 스페이서(140)를 통한 누설 전류가 발생하는 문제가 있다. 예컨대, 자유층 패턴(124A)과 고정층 패턴(126A)은 전기적으로 절연되어야 하나, 스페이서(140)를 통하여 전기적으로 도통될 수 있다.
이러한 문제를 해결하기 위하여, 가변 저항 소자(120) 형성 후, 스페이서(140)을 절연 물질로 변형시키기 위한 산화 공정이 수행될 수 있다. 즉, 산화 공정에 의해 스페이서(140)는 절연성의 금속 산화물을 포함하도록 변형될 수 있다. 그런데, 이러한 경우, 스페이서(140) 뿐만 아니라 가변 저항 소자(120)에 포함된 층들의 일부까지 산화될 수 있고, 이 경우 가변 저항 소자(120)의 특성이 열화될 수 있다. 예를 들어, 자기 보정층 패턴(128A)의 양 측벽이 산화되는 경우, 실질적으로 기능하는 부분의 폭이 감소하여 자기 보정 기능을 적절히 수행하지 못할 수 있고, 그에 따라 가변 저항 소자(120)의 동작 특성이 저하될 수 있다. 그렇다고 하여 산화 공정을 생략하거나 산화 공정의 강도를 감소시키면 스페이서(140)가 제대로 산화되지 못하여 누설 전류가 발생할 수 있다.
본 실시예에서는 위와 같이 트레이드 오프 관계에 있는 문제들을 동시에 해결함으로써 가변 저항 소자의 특성을 확보할 수 있는 반도체 메모리 및 그 제조 방법을 제공하고자 한다.
도 2a 내지 도 2c는 본 발명의 일 실시예에 따른 반도체 메모리 및 그 제조 방법을 설명하기 위한 단면도이다.
도 2a를 참조하면, 요구되는 소정 구조물 예컨대, 스위칭 소자(미도시됨) 등이 형성되어 있는 기판(200)을 제공할 수 있다. 여기서, 스위칭 소자는 가변 저항 소자와 접속하여 가변 저항 소자로의 전류 또는 전압의 공급 여부를 제어하기 위한 것으로서, 예컨대, 트랜지스터, 다이오드 등을 포함할 수 있다. 스위칭 소자의 일단은 후술하는 하부 콘택 플러그(210)와 전기적으로 연결될 수 있고, 타단은 도시되지 않은 배선 예컨대, 소스 라인과 전기적으로 연결될 수 있다.
이어서, 기판(200) 상에 제1 층간 절연막(205)을 형성할 수 있다. 제1 층간 절연막(205)은 실리콘 산화물, 실리콘 질화물 또는 이들의 조합 등 다양한 절연 물질을 포함할 수 있다.
이어서, 제1 층간 절연막(205)을 관통하여 기판(200)의 일부 예컨대, 스위칭 소자의 일단과 접속하는 하부 콘택 플러그(210)를 형성할 수 있다. 하부 콘택 플러그(210)는 제1 층간 절연막(205)을 선택적으로 식각하여 기판(200)의 일부를 노출시키는 콘택홀을 형성한 후, 콘택홀을 충분히 매립하는 두께로 도전 물질을 증착하고 제1 층간 절연막(205)의 상면이 드러날 때까지 평탄화 공정 예컨대, CMP를 수행하는 방식으로 형성될 수 있다. 하부 콘택 플러그(210)는 매립 특성이 우수하고 전기 전도도가 높은 도전 물질로서 예컨대, 텅스텐(W), 탄탈륨(Ta) 등과 같은 금속 또는 티타늄 질화물(TiN) 등과 같은 금속 질화물을 포함할 수 있다.
이어서, 제1 층간 절연막(205) 및 하부 콘택 플러그(210) 상에 제2 층간 절연막(215)을 형성한 후, 제2 층간 절연막(215)을 관통하여 하부 콘택 플러그(210)와 접속하는 하부 전극층(221)을 형성할 수 있다. 하부 전극층(221)은 가변 저항 소자의 일부로서, 가변 저항 소자를 다른 소자와 연결하기 위하여 가변 저항 소자의 하단과 접속하는 하부 콘택 플러그(210)와는 구별될 수 있다. 하부 전극층(221)은 제2 층간 절연막(215)을 선택적으로 식각하여 하부 콘택 플러그(210)를 노출시키는 콘택홀을 형성한 후, 콘택홀을 충분히 매립하는 두께로 도전 물질을 증착하고 제2 층간 절연막(215)의 상면이 드러날 때까지 평탄화 공정 예컨대, CMP를 수행하는 방식으로 형성될 수 있다. 그에 따라, 하부 전극층(221)은 평탄한 상면을 가질 수 있다. 하부 전극층(221)을 콘택홀 내에 매립하는 것은 가변 저항 소자 형성을 위한 식각시 식각 대상을 감소시켜 식각 공정을 보다 용이하게 하기 위함일 수 있다.
본 실시예에서, 하부 전극층(221)은 비정질의 금속성 카본(metallic carbon)층을 포함할 수 있다. 금속성 카본층은, 전기적으로 전도성이면서 카본을 함유하는 층을 의미할 수 있다. 비정질의 금속성 카본층은, 비정질 카본(amorphous carbon)과 동일 및/또는 유사하게 비정질 상태일 수 있으나, sp2 본딩이 비정질 카본보다 많기 때문에, 도전성으로서 하부 전극층(221)으로 이용될 수 있다. 이러한 비정질의 금속성 카본층은 카본 타겟을 이용한 스퍼터링 방식으로 증착될 수 있다.
한편, 본 실시예에서는, 하부 콘택 플러그(210)가 제1 층간 절연막(205) 내의 홀에 형성되고 하부 전극층(221)이 제2 층간 절연막(215) 내의 다른 홀에 형성됨으로써, 하부 콘택 플러그(210)와 하부 전극층(221)의 측벽이 서로 정렬되지 않을 수 있다. 그러나, 다른 실시예에서, 비교예와 유사하게, 하부 콘택 플러그(210) 및 하부 전극층(221)이 하나의 층간 절연막에 형성된 하나의 홀 내에 형성되서 서로 정렬된 측벽을 가질 수도 있다. 또한, 본 실시예에서, 하부 전극층(221)은 하부 콘택 플러그(210)와 중첩하면서 하부 콘택 플러그(210)보다 큰 폭을 가질 수 있다. 그러나, 다른 실시예에서, 하부 전극층(221)이 하부 콘택 플러그(210)와 접속하기만 하면 하부 전극층(221)의 위치 및 폭은 가변될 수 있다.
이어서, 제2 층간 절연막(215) 및 하부 전극층(221) 상에, 하부 전극층(221)을 제외한 가변 저항 소자의 나머지 부분을 형성하기 위한 물질층들(222 내지 229)을 형성할 수 있다. 본 실시예에서 이 물질층들(222 내지 229)은 순차적으로 적층된 버퍼층(222), 시드층(223), 자유층(224), 터널 베리어층(225), 고정층(226), 교환 결합층(227), 자기 보정층(228) 및 캡핑층(229)을 포함할 수 있다.
여기서, 변경 가능한 자화 방향을 갖는 자유층(224), 고정된 자화 방향을 갖는 고정층(226), 및 자유층(224)과 고정층(226) 사이에 개재되고 필요시 예컨대, 가변 저항 소자의 저항 상태를 변경시키는 데이터 쓰기 동작시 전자의 터널링을 허용하는 터널 베리어층(225)은 MTJ(Magnetic Tunnel Junction) 구조물을 형성할 수 있다. 자유층(224) 및 고정층(226) 각각은 강자성 물질을 포함하는 단일막 구조 또는 다중막 구조를 가질 수 있다. 이 강자성 물질은 Fe, Ni 또는 Co를 주성분으로 하는 합금 예컨대, Fe-Pt 합금, Fe-Pd 합금, Co-Fe 합금, Co-Pd 합금, Co-Pt 합금, Co-Fe-Ni 합금, Fe-Ni-Pt 합금, Co-Fe-Pt 합금, Co-Ni-Pt 합금, Co-Fe-B 합금 등을 포함하거나, 또는, Co/Pt, Co/Pd 등의 적층 구조를 포함할 수 있다. 자유층(224)과 고정층(226)의 위치는 터널 베리어층(225)을 사이에 두고 서로 뒤바뀔 수도 있다. 즉, 자유층(224)이 터널 베리어층(225) 위에 위치하고, 고정층(226)이 터널 베리어층(225) 아래 및 시드층(223)의 위에 위치할 수 있다. 터널 베리어층(225)은 예컨대, MgO, CaO, SrO, TiO, VO, NbO 등의 금속 산화물을 포함하는 단일막 구조 또는 다중막 구조를 가질 수 있다.
시드층(223)은 자신의 상부에 위치하는 자성층이 목적하는 결정 구조 및/또는 격자 구조를 갖도록 성장하는 것을 도울 수 있다. 일례로서, 시드층(223)은 특정 결정 구조를 가짐으로써 자신의 상부에 위치하는 자성층의 수직 자기 결정 이방성(perpendicular magnetic crystalline anisotropy)을 향상시킬 수 있다. 본 실시예에서 시드층(223)은 자유층(224)의 아래에서 자유층(224)의 성장을 도울 수 있다. 그러나, 다른 실시예에서, 시드층(223) 상에 고정층(226)이 위치하는 경우 고정층(226)의 성장을 도울 수 있다. 이러한 시드층(223)은 금속 함유 물질을 포함할 수 있다. 예컨대, 시드층(223)은 Hf, Mg, Zr, Nb, Mo, Ta, W, Ti 등의 금속, 이 금속의 산화물 또는 이 금속의 질화물을 포함하는 단일막 구조 또는 다중막 구조를 가질 수 있다.
버퍼층(222)은 하부 전극층(221)이 시드층(223)의 결정성에 영향을 주지 않도록 하부 전극층(221)과 시드층(223) 사이에 개재될 수 있다. 버퍼층(222)은 금속 함유 물질을 포함할 수 있다. 예컨대, 버퍼층(222)은 Hf, Mg, Zr, Nb, Mo, Ta, W, Ti 등의 금속, 이 금속의 산화물 또는 이 금속의 질화물을 포함하는 단일막 구조 또는 다중막 구조를 가질 수 있다. 본 실시예에서, 버퍼층(222)의 두께(T2)는 비교예의 버퍼층(도 1a의 122 참조)의 두께에 비하여 감소할 수 있다. 나아가, 버퍼층(222)이 생략되고 하부 전극층(221)과 시드층(223)이 직접 접촉할 수도 있다. 버퍼층(222)의 두께(T2)가 감소하거나 버퍼층(222) 생략이 가능한 것은, 하부 전극층(221) 자체가 비정질 상태에 가짐으로써 시드층(223)의 결정성에 크게 영향을 주지 않기 때문이다.
자기 보정층(228)은 고정층(226) 상에서 고정층(226)에 의해 생성되는 표류자계의 영향을 상쇄 또는 감소시킴으로써, 고정층(226)의 표류자계에 기인한 자유층(224)에서의 편향 자기장을 감소시킬 수 있다. 이를 위하여, 자기 보정층(228)은 고정층(226)과 반대의 자화 방향을 갖고, 강자성 물질을 포함하는 단일막 구조 또는 다중막 구조를 가질 수 있다.
교환 결합층(227)은 고정층(226)과 자기 보정층(228) 사이에 개재되어 이들 사이의 교환 결합을 제공할 수 있다. 구체적으로, 교환 결합층(227)은 고정층(226)의 자화 방향과 자기 보정층(228)의 자화 방향을 서로 반평행하게 결합시킬 수 있다. 교환 결합층(227)은 Ru 등과 같은 귀금속을 포함할 수 있다.
캡핑층(229)은 가변 저항 소자의 최상부에 위치하여 가변 저항 소자의 상부 전극으로 기능하면서 후술하는 가변 저항 소자의 패터닝시 하드마스크로도 기능할 수 있다. 이를 위하여 캡핑층(229)은 금속, 금속 질화물 등 다양한 도전 물질을 포함하는 단일막 구조 또는 다중막 구조를 가질 수 있다.
이어서, 캡핑층(229) 상에 가변 저항 소자의 패터닝을 위한 마스크 패턴(230)을 형성할 수 있다. 마스크 패턴(230)은 하부 전극층(221)과 중첩하면서 하부 전극층(221)의 폭보다 작은 폭을 가질 수 있다. 특히, 마스크 패턴(230)의 폭은 후술하는 적층 구조물(도 2b의 222A 내지 229A 참조)의 하면의 폭이 하부 전극층(221)의 상면의 폭보다 작아서 적층 구조물(222A 내지 229A) 전부가 하부 전극층(221) 위에 위치하도록 조절될 수 있다. 이는, 가변 저항 소자를 구성하는 층들이 평탄화된 면 상에 위치하는 것이 가변 저항 소자의 특성 확보에 중요하기 때문이다. 마스크 패턴(230)은 금속, 금속 질화물 등 다양한 도전 물질을 포함할 수 있다.
도 2b를 참조하면, 마스크 패턴(230)을 식각 베리어로 캡핑층(229), 자기 보정층(228), 교환 결합층(227), 고정층(226), 터널 베리어층(225), 자유층(224), 시드층(223) 및 버퍼층(222)을 식각하여, 버퍼층 패턴(222A), 시드층 패턴(223A), 자유층 패턴(224A), 터널 베리어층 패턴(225A), 고정층 패턴(226A), 교환 결합층 패턴(227A), 자기 보정층 패턴(228A) 및 캡핑층 패턴(229A)이 적층된 적층 구조물(222A 내지 229A)을 형성할 수 있다. 본 식각 공정은 물리적 식각 특성이 강한 방식 예컨대, IBE(Ion Beam Etching) 방식에 의할 수 있다. 그에 따라, 적층 구조물(222A 내지 229A)는 위에서 아래로 갈수록 폭이 증가하는 형상을 가질 수 있다. 여기서, 적층 구조물(222A 내지 229A)의 하면의 폭은 하부 전극층(221)의 상면의 폭보다 작을 수 있고, 그에 따라, 적층 구조물(222A 내지 229A) 형성에 의해 하부 전극층(221)의 상면 일부가 드러날 수 있다.
본 식각 공정시 인접하는 적층 구조물(222A 내지 229A) 간의 분리를 위하여 과도 식각이 수행될 수 있고, 그에 따라, 적층 구조물(222A 내지 229A) 형성에 의해 드러나는 하부 전극층(221) 및 제2 층간 절연막(215)의 일부가 식각될 수 있다. 일부 식각된 하부 전극층(221)을 하부 전극(221A)이라 하기로 한다. 이로써, 하부 전극(221A), 버퍼층 패턴(222A), 시드층 패턴(223A), 자유층 패턴(224A), 터널 베리어층 패턴(225A), 고정층 패턴(226A), 교환 결합층 패턴(227A), 자기 보정층 패턴(228A) 및 캡핑층 패턴(229A)이 적층된 가변 저항 소자(220)가 형성될 수 있다. 하부 전극(221A)의 하부는 제2 층간 절연막(215) 내에 매립되고 상부는 그 위로 돌출된 형상을 가질 수 있다. 또한, 하부 전극(221A)의 상부는 적층 구조물(222A 내지 229A)과 정렬된 측벽을 가지나, 하부는 그렇지 않을 수 있다. 본 식각 과정에서 또는 별도의 제거 공정을 위하여 마스크 패턴(230)은 제거될 수 있다. 또는, 도시하지는 않았으나, 마스크 패턴(230)이 도전성 물질을 포함하는 경우, 마스크 패턴(230)의 일부가 잔류할 수도 있다.
본 식각 공정에서, 가변 저항 소자(220)의 측벽 상에 식각 부산물이 재증착되어 스페이서(240)를 형성할 수 있다. 이 스페이서(240)는 버퍼층 패턴(222A) 및 하부 전극(221A)에 포함된 물질을 주로 포함할 수 있다. 버퍼층(222) 및 하부 전극층(221)이 가장 마지막에 식각되는 층들이기 때문이다.
이때, 버퍼층(222)은 비교예에 비하여 얇은 두께를 갖거나 또는 생략되기 때문에, 스페이서(240)는 하부 전극층(221)에서 기인한 카본을 주로 포함하고 버퍼층(222) 등에서 기인한 금속을 포함하지 않거나 매우 소량을 포함할 수 있다. 하부 전극층(221)이 금속성 카본층을 포함하여 도전성을 갖더라도, 하부 전극층(221)으로부터 기인한 식각 부산물은 전기적 특성을 잃어버린 순수한 카본일 수 있다. 따라서, 이러한 카본을 주로 포함하는 스페이서(240)는 우수한 절연 특성을 가질 수 있기 때문에, 산화 공정이 생략되더라도 스페이서(240)를 통한 누설 전류가 방지될 수 있다. 설사, 스페이서(240)에 포함된 금속에 의해 요구되는 절연성이 만족되지 못하여 산화 공정이 필요하더라도, 소량의 금속만 산화시키면 되므로 비교예에 비하여 산화 공정의 강도를 감소시킬 수 있다. 즉, 본 실시예에 의하면, 산화 공정을 생략하거나 산화 공정의 강도를 감소시킬 수 있다.
이와 같이, 산화 공정이 생략되거나 또는 산화 공정 강도가 감소하는 경우, 가변 저항 소자(220)에 대한 산화가 감소 및/또는 방지되므로, 가변 저항 소자(220)의 산화에 기인한 특성 열화를 방지할 수 있다. 이 스페이서(240) 또는 이 스페이서(240)의 산화물은 가변 저항 소자(220)의 측벽을 덮음으로써 가변 저항 소자(220)를 보호하는 보호막으로 기능할 수 있다.
도 2c를 참조하면, 도 2b의 공정 결과물을 덮는 제3 층간 절연막(250)을 형성할 수 있다. 제3 층간 절연막(250)은 절연 물질의 증착 및 평탄화 공정에 의하여 형성될 수 있다. 도시하지는 않았으나, 제3 층간 절연막(250)을 형성하기 전, 도 2b의 공정 결과물을 따라 추가 보호막을 더 형성할 수도 있다.
이어서, 제3 층간 절연막(250)을 관통하여 가변 저항 소자(220)의 상단 즉, 캡핑층 패턴(229A)과 전기적으로 접속하는 상부 콘택 플러그(260)를 형성할 수 있다. 상부 콘택 플러그(260)는 제3 층간 절연막(250)을 선택적으로 식각하여 캡핑층 패턴(229A)을 노출시키는 콘택홀을 형성한 후, 콘택홀을 충분히 매립하는 두께로 도전 물질을 증착하고 제3 층간 절연막(250)이 드러날 때까지 평탄화 공정을 수행하는 방식으로 형성될 수 있다. 상부 콘택 플러그(260)는 매립 특성이 우수하고 전기 전도도가 높은 도전 물질로서 예컨대, 텅스텐(W), 탄탈륨(Ta) 등과 같은 금속 또는 티타늄 질화물(TiN) 등과 같은 금속 질화물을 포함할 수 있다.
이어서, 도시하지는 않았으나, 제3 층간 절연막(250) 및 상부 콘택 플러그(260) 상에 상부 콘택 플러그(260)와 전기적으로 접속하는 배선, 예컨대, 비트라인을 형성할 수 있다.
이상으로 설명한 공정에 의하여 도 2c에 도시된 것과 같은 반도체 메모리가 형성될 수 있다.
도 2c를 다시 참조하면, 본 발명의 일 실시예에 따른 반도체 메모리는, 기판(200) 상에 위치하고 기판(200)의 일부와 접속하는 하부 콘택 플러그(210), 하부 콘택 플러그(210) 상에서 하부 콘택 플러그(210)와 접속하고 비정질의 금속성 카본층을 포함하는 가변 저항 소자(220)의 하부 전극(221A), 하부 전극(221A) 상에서 하부 전극(221A)과 접속하는 가변 저항 소자(220)의 나머지 부분(222A 내지 229A), 및 가변 저항 소자(220)의 측벽 상에 형성되는 스페이서(240)를 포함할 수 있다.
여기서, 하부 전극(221A)의 상부는, 제2 층간 절연막(215) 위로 돌출되면서 가변 저항 소자(220)의 나머지 부분(222A 내지 229A)과 정렬된 측벽을 가질 수 있고, 하부 전극(221A)의 하부는 제2 층간 절연막(215) 내에 매립되면서, 하부 전극(221A)의 상부보다 더 큰 폭을 가짐으로써 가변 저항 소자(220)의 나머지 부분(222A 내지 229A)과 정렬되지 않은 측벽을 가질 수 있다.
가변 저항 소자(220)의 나머지 부분(222A 내지 229A)은 버퍼층 패턴(222A), 시드층 패턴(223A), 자유층 패턴(224A), 터널 베리어층 패턴(225A), 고정층 패턴(226A), 교환 결합층 패턴(227A), 자기 보정층 패턴(228A) 및 캡핑층 패턴(229A)을 포함할 수 있다. 버퍼층 패턴(222A)은 생략되거나, 또는, 비교예와 같이 금속을 포함하는 하부 전극을 이용하는 경우에 비하여 감소된 두께를 가질 수 있다.
스페이서(240)는 카본을 주로 포함할 수 있고, 절연성을 가질 수 있다. 이에 더하여, 스페이서(240)는 카본에 비하여 소량의 금속 또는 이 금속의 산화물을 더 포함할 수 있다. 이 금속은 버퍼층 패턴(221A)에 포함된 금속일 수 있으나, 공정에 따라, 가변 저항 소자(220)의 나머지 부분(222A 내지 229A)에 포함된 금속을 더 포함할 수도 있다. 이 금속의 산화물은 절연성을 가질 수 있다.
이러한 가변 저항 소자(220)는 하부 콘택 플러그(210) 및 상부 콘택 플러그(260)를 통하여 가변 저항 소자(220)의 하단 및 상단에 인가되는 전압 또는 전류에 따라, 서로 다른 저항 상태 사이에서 스위칭함으로써 데이터를 저장할 수 있다. 보다 구체적으로, 가변 저항 소자(220)에 인가되는 전압 또는 전류에 따라 자유층 패턴(224A)의 자화 방향이 가변됨으로써 고정층 패턴(226A)의 자화 방향과 대비되는 방식으로 데이터를 저장할 수 있다. 자유층 패턴(224A)과 고정층 패턴(226A)의 자화 방향이 서로 평행한 경우, 가변 저항 소자(220)는 저저항 상태에 있을 수 있고, 예컨대, 데이터 '1'을 저장할 수 있다. 반대로, 자유층 패턴(224A)과 고정층 패턴(226A)의 자화 "?항?? 이 서로 반평행한 경우, 가변 저항 소자(220)는 고저항 상태에 있을 수 있고, 예컨대, 데이터 '0'을 저장할 수 있다. 자유층 패턴(224A)의 자화 방향 변화는 스핀 전달 토크(spin transfer torque)에 의할 수 있다.
자유층 패턴(224A) 및 고정층 패턴(226A)의 자화 방향은 도시된 바와 같이 층의 계면 예컨대, 자유층 패턴(224A)과 터널 베리어층 패턴(225A) 사이의 계면에 대해 수직일 수 있다. 즉, 가변 저항 소자(220)는 수직형 MTJ 구조물을 포함할 수 있다. 자기 보정층 패턴(228A)의 자화 방향은 고정층 패턴(226A)의 자화 방향과 반대일 수 있다. 그에 따라, 도시된 바와 같이, 고정층 패턴(226A)이 위에서 아래로 향하는 자화 방향을 갖는 경우, 자기 보정층 패턴(228A)은 아래에서 위로 향하는 자화 방향을 가질 수 있다. 반대로, 고정층 패턴(226A)이 아래에서 위로 향하는 자화 방향을 갖는 경우, 자기 보정층 패턴(228A)은 위에서 아래로 향하는 자화 방향을 가질 수 있다.
이상으로 설명한 반도체 메모리 및 그 제조 방법에 의하면, 하부 전극(221A)으로 비정질의 금속성 카본층을 이용하기 때문에, 버퍼층 패턴(222A)을 생략하거나 또는 버퍼층 패턴(222A)의 두께를 감소시킬 수 있다. 그에 따라, 스페이서(240)가 카본을 주로 포함하게 함으로써, 산화 공정을 생략하거나 산화 공정의 강도를 감소시키더라도 스페이서(240)을 통한 누설 전류를 방지할 수 있다. 아울러, 가변 저항 소자(220)에 대한 원치 않는 산화를 방지할 수 있으므로, 가변 저항 소자(220)의 특성을 확보할 수 있다.
한편, 위 실시예에서는 가변 저항 소자(220) 형성 후, 산화 공정을 수행하였으나, 다른 실시예도 가능할 수 있다. 예컨대, 카본을 포함하는 하부 전극층(221)이 과도 식각되기 전에, 그때까지 발생한 도전성의 식각 부산물을 먼저 산화시키는 공정을 추가 수행할 수도 있다. 이에 대해서는, 도 3a 내지 도 3d를 참조하여 예시적으로 설명하기로 한다.
도 3a 내지 도 3d는 본 발명의 다른 일 실시예에 따른 반도체 메모리 및 그 제조 방법을 설명하기 위한 단면도이다. 전술한 실시예와 실질적으로 동일한 부분에 대해서는 그 상세한 설명을 생략하기로 한다.
도 3a를 참조하면, 요구되는 소정 구조물(미도시됨)이 형성된 기판(300) 상에 제1 층간 절연막(305) 및 이를 관통하여 기판(300)의 일부와 접속하는 하부 콘택 플러그(310)를 형성할 수 있다.
이어서, 제1 층간 절연막(305) 및 하부 콘택 플러그(310) 상에, 제2 층간 절연막(315) 및 이를 관통하여 하부 콘택 플러그(310)와 접속하는 하부 전극층(321)을 형성할 수 있다. 여기서, 하부 전극층(321)은 비정질의 금속성 카본층을 포함할 수 있다.
이어서, 제2 층간 절연막(315) 및 하부 전극층(321) 상에, 하부 전극층(321)을 제외한 가변 저항 소자의 나머지 부분을 형성하기 위한 물질층들(322 내지 329)을 형성할 수 있다. 이 물질층들(322 내지 329)은 순차적으로 적층된 버퍼층(322), 시드층(323), 자유층(324), 터널 베리어층(325), 고정층(326), 교환 결합층(327), 자기 보정층(328) 및 캡핑층(329)을 포함할 수 있다. 하부 전극층(321)이 비정질 금속성 카본층을 포함하기 때문에, 버퍼층(322)은 생략되거나 얇은 두께를 가질 수 있다.
이어서, 캡핑층(329) 상에 가변 저항 소자의 패터닝을 위한 마스크 패턴(330)을 형성할 수 있다.
도 3b를 참조하면, 마스크 패턴(330)을 식각 베리어로 캡핑층(329), 자기 보정층(328), 교환 결합층(327), 고정층(326), 터널 베리어층(325), 자유층(324) 및 시드층(323) 및 버퍼층(322)을 식각하여, 초기 버퍼층 패턴(322A), 시드층 패턴(323A), 자유층 패턴(324A), 터널 베리어층 패턴(325A), 고정층 패턴(326A), 교환 결합층 패턴(327A), 자기 보정층 패턴(328A) 및 캡핑층 패턴(329A)의 적층 구조물(322A 내지 329A)을 형성할 수 있다. 본 식각 공정은 IBE와 같은 물리적 식각으로 수행될 수 있다. 또한, 본 식각 공정은 하부 전극층(321)이 노출되지 않도록 언더 식각(under etching)으로 수행될 수 있고, 그에 따라, 버퍼층(322)의 일부가 식각되지 않고 잔류할 수 있다. 잔류하는 버퍼층(322)의 두께는 버퍼층(322)의 전체 두께에 비하여 매우 작을 수 있다.
본 식각 공정에서, 적층 구조물(322A 내지 329A)의 측벽 상에는 식각 부산물이 재증착되어 제1 초기 스페이서(340)를 형성할 수 있다. 제1 초기 스페이서(340)는 가장 나중에 식각되는 버퍼층(322)에 포함된 금속을 주로 포함할 수 있다.
도 3c를 참조하면, 산화 공정을 수행하여 제1 초기 스페이서(340)를 절연성의 금속 산화물을 포함하는 제1 스페이서(340A)로 변형시킬 수 있다. 여기서, 하부 전극층(321)으로 비정질의 금속성 카본층을 이용하기 때문에, 버퍼층(322)이 생략되거나 비교예의 버퍼층(도 1a의 122 참조)에 비하여 작은 두께를 가질 수 있음은 이미 설명하였다. 이 때문에, 비교예의 스페이서(도 1b의 140 참조)에 비하여 제1 초기 스페이서(340)에 포함되는 금속의 양이 감소할 수 있어 이에 대한 산화 공정의 강도를 감소시킬 수 있다. 결과적으로, 적층 구조물(322A 내지 329A)의 측벽 산화를 방지하거나 감소시킬 수 있다.
이어서, 산화 공정이 수행된 공정 결과물을 따라 추가 스페이서(350)를 형성할 수 있다. 추가 스페이서(350)는 기 형성된 적층 구조물(322A 내지 329A)을 추가 보호하기 위한 것으로서 생략될 수도 있다. 추가 스페이서(350)는 실리콘 질화물, 실리콘 질화물 또는 이들의 조합 등 다양한 절연 물질을 포함할 수 있다.
도 3d를 참조하면, 추가 스페이서(350) 및/또는 제1 스페이서(340A)에 대해 전면 식각 공정을 수행함으로써 적층 구조물(322A 내지 329A)의 측벽 상에 추가 스페이서 패턴(350A) 및 제1 스페이서 패턴(340B)을 형성할 수 있다. 본 전면 식각 공정시 추가 스페이서(350) 중 기판(300)의 상면과 평행한 부분이 제거됨으로써 초기 버퍼층 패턴(322A)이 드러날 수 있다.
이어서, 추가 스페이서 패턴(350A) 및 제1 스페이서 패턴(340B)을 식각 베리어로 초기 버퍼층 패턴(322A)을 식각한 후, 드러나는 하부 전극층(321) 및 제2 층간 절연막(315)의 일부를 과도 식각으로 제거할 수 있다. 그 결과, 하부 전극(321A), 버퍼층 패턴(322B), 시드층 패턴(323A), 자유층 패턴(324A), 터널 베리어층 패턴(325A), 고정층 패턴(326A), 교환 결합층 패턴(327A), 자기 보정층 패턴(328A) 및 캡핑층 패턴(329A)이 적층된 가변 저항 소자(320)가 형성될 수 있다. 전술한 전면 식각 공정 및/또는 본 식각 공정에서 추가 스페이서 패턴(350A) 및 제1 스페이서 패턴(340B)의 상부가 제거되어 캡핑층 패턴(329A)의 상면으로부터 소정 정도 하향된 형상을 가질 수 있다. 즉, 본 공정 결과, 가변 저항 소자(320)의 최상부에서 소정 정도 하향된 지점부터 그 아래로 제1 스페이서 패턴(340B)이 위치할 수 있고, 제1 스페이서 패턴(340B)의 외측벽 상에 추가 스페이서 패턴(350A)이 위치할 수 있다. 하부 전극(321A)의 하부는 제2 층간 절연막(215) 내에 매립되고, 상부는 하부보다 작은 폭을 가지면서 제2 층간 절연막(215) 위로 돌출된 형상을 가질 수 있다. 버퍼층 패턴(322B)의 하부는 하부 전극(321A)의 상부과 정렬된 측벽을 가질 수 있고, 상부는 하부보다 작은 폭을 가지면서 적층 구조물(323A 내지 329A)과 정렬된 측벽을 가질 수 있다. 또한, 버퍼층 패턴(322B)의 하부 및 하부 전극(321A)의 상부는, 추가 스페이서 패턴(350A)의 외측벽과 정렬된 측벽을 가질 수 있다.
본 식각 공정에서, 추가 스페이서 패턴(350A) 및 제1 스페이서 패턴(340B)과, 추가 스페이서 패턴(350A) 및 제1 스페이서 패턴(340B)에 의해 덮이지 않는 가변 저항 소자(320)의 측벽을 따라 식각 부산물이 재증착되어 제2 스페이서(360)를 형성할 수 있다. 제2 스페이서(360)는 하부 전극(321A)에 포함된 카본을 주로 포함할 수 있다. 전술한 바와 같이 초기 버퍼층 패턴(322A) 형성시 식각되지 않고 잔류하는 버퍼층(322)의 두께는 매우 얇기 때문에, 제2 스페이서(360)는 버퍼층 패턴(322B)의 금속을 거의 포함하지 않을 수 있다. 따라서, 산화 공정이 없더라도 제2 스페이서(360)는 우수한 절연 특성을 가질 수 있다. 설사, 제2 스페이서(360)에 대한 산화 공정을 수행하더라도 이 산화 공정의 강도는 매우 낮을 수 있다. 따라서, 제2 스페이서(360)의 산화 공정이 제2 스페이서(360)와 접하는 가변 저항 소자(320)의 일부 예컨대, 자기 보정층 패턴(328A)에 영향을 주지 않을 수 있다.
이어서, 도시하지는 않았으나, 도 3d의 공정 결과물을 덮는 층간 절연막을 형성하고 이 층간 절연막을 관통하여 가변 저항 소자(320)의 상단과 접속하는 상부 콘택 플러그를 형성하는 공정 등을 더 수행할 수 있다.
이상으로 설명한 공정에 의하여 도 3d에 도시된 것과 같은 반도체 메모리가 형성될 수 있다.
도 3d를 다시 참조하면, 본 발명의 일 실시예에 따른 반도체 메모리는, 기판(300) 상에 위치하고 기판(300)의 일부와 접속하는 하부 콘택 플러그(310), 하부 콘택 플러그(310) 상에서 하부 콘택 플러그(310)와 접속하고 비정질의 금속성 카본층을 포함하는 가변 저항 소자(320)의 하부 전극(321A), 하부 전극(321A) 상에서 하부 전극(321A)과 접속하는 가변 저항 소자(320)의 나머지 부분(322B 내지 329A), 가변 저항 소자(320)의 측벽의 적어도 일부 상에 형성되는 제1 스페이서 패턴(340B) 및 추가 스페이서 패턴(350A), 및 제1 스페이서 패턴(340B) 및 추가 스페이서 패턴(350A)과 이들에 의해 노출된 가변 저항 소자(320)의 측벽을 따라 형성되는 제2 스페이서(360)를 포함할 수 있다.
가변 저항 소자(320)의 나머지 부분(322B 내지 329A)은 버퍼층 패턴(322B), 시드층 패턴(323A), 자유층 패턴(324A), 터널 베리어층 패턴(325A), 고정층 패턴(326A), 교환 결합층 패턴(327A), 자기 보정층 패턴(328A) 및 캡핑층 패턴(329A)을 포함할 수 있다. 버퍼층 패턴(322B)은 생략되거나, 또는, 얇은 두께를 가질 수 있다.
여기서, 하부 전극(321A)의 하부는 제2 층간 절연막(315) 내에 매립되고, 하부 전극(321A)의 상부는 하부보다 작은 폭을 가지면서 제2 층간 절연막(315) 위로 돌출될 수 있다. 하부 전극(321A)의 상부는 버퍼층 패턴(322B)의 하부의 측벽 및 추가 스페이서 패턴(350A)의 외측벽과 정렬된 측벽을 가질 수 있다. 버퍼층 패턴(322B)의 상부는 버퍼층 패턴(322B)의 하부보다 작은 폭을 가지면서 적층 구조물(323A 내지 329A)의 측벽과 정렬된 측벽을 가질 수 있다.
제1 스페이서 패턴(340B)는 절연성의 금속 산화물을 포함할 수 있다. 제1 스페이서 패턴(340B)에 포함된 금속은 버퍼층 패턴(322B)에 포함된 금속일 수 있으나, 공정에 따라, 가변 저항 소자(320)의 나머지 부분(323A 내지 329A)에 포함된 금속을 더 포함할 수도 있다. 추가 스페이서 패턴(350A)은 제1 스페이서 패턴(340B)과 상이한 물질을 포함하고, 특히, 실리콘 산화물, 실리콘 질화물 또는 이들의 조합과 같은 절연 물질을 포함할 수 있다. 제2 스페이서(360)는 카본을 주로 포함할 수 있고, 카본에 비하여 극히 소량의 금속 또는 이 금속의 산화물을 더 포함할 수도 있다. 제2 스페이서(360)에 포함된 금속은, 버퍼층 패턴(322B)에 포함된 금속일 수 있다.
한편, 전술한 실시예들에서는, 하부 전극층(221, 321)으로 비정질의 금속성 카본층을 이용하였으나, 이를 대신하여, 버퍼층(222, 322)의 일부 또는 전부로 비정질의 금속성 카본층을 이용할 수도 있다. 이에 대해서는, 도 4a 내지 도 7b를 참조하여 보다 상세히 설명하기로 한다.
도 4a 내지 도 4c는 본 발명의 다른 일 실시예에 따른 반도체 메모리 및 그 제조 방법을 설명하기 위한 단면도이다. 전술한 실시예들과 실질적으로 동일한 부분에 대해서는 그 상세한 설명을 생략하기로 한다.
도 4a를 참조하면, 요구되는 소정 구조물(미도시됨)이 형성된 기판(400) 상에 제1 층간 절연막(405) 및 이를 관통하여 기판(400)의 일부와 접속하는 하부 콘택 플러그(410)를 형성할 수 있다.
이어서, 제1 층간 절연막(405) 및 하부 콘택 플러그(410) 상에, 제2 층간 절연막(415) 및 이를 관통하여 하부 콘택 플러그(410)와 접속하는 하부 전극층(421)을 형성할 수 있다. 여기서, 하부 전극층(421)은 금속, 금속 질화물 또는 이들의 조합 등 금속 함유 물질을 포함하는 단일막 구조 또는 다중막 구조를 가질 수 있다.
이어서, 제2 층간 절연막(415) 및 하부 전극층(421) 상에, 하부 전극층(421)을 제외한 가변 저항 소자의 나머지 부분을 형성하기 위한 물질층들(422 내지 429)을 형성할 수 있다. 이 물질층들(422 내지 429)은 순차적으로 적층된 버퍼층(422), 시드층(423), 자유층(424), 터널 베리어층(425), 고정층(426), 교환 결합층(427), 자기 보정층(428) 및 캡핑층(429)을 포함할 수 있다. 여기서, 버퍼층(422)은 비정질 금속성 카본층을 포함할 수 있다. 또한, 버퍼층(422)의 두께는 전술한 실시예들과 달리 두꺼울 수 있다. 즉, 비교예와 유사하게 두꺼울 수 있다.
이어서, 캡핑층(429) 상에 가변 저항 소자의 패터닝을 위한 마스크 패턴(430)을 형성할 수 있다.
도 4b를 참조하면, 마스크 패턴(430)을 식각 베리어로 캡핑층(429), 자기 보정층(428), 교환 결합층(427), 고정층(426), 터널 베리어층(425), 자유층(424), 시드층(423) 및 버퍼층(422)을 식각하여, 버퍼층 패턴(422A), 시드층 패턴(423A), 자유층 패턴(424A), 터널 베리어층 패턴(425A), 고정층 패턴(426A), 교환 결합층 패턴(427A), 자기 보정층 패턴(428A) 및 캡핑층 패턴(429A)의 적층 구조물(422A 내지 429A)을 형성할 수 있다. 아울러, 적층 구조물(422A 내지 429A) 형성에 의해 드러나는 하부 전극층(421) 및 제2 층간 절연막(415)의 일부를 과도 식각으로 제거할 수 있다. 그 결과, 하부 전극(421A), 버퍼층 패턴(422A), 시드층 패턴(423A), 자유층 패턴(424A), 터널 베리어층 패턴(425A), 고정층 패턴(426A), 교환 결합층 패턴(427A), 자기 보정층 패턴(428A) 및 캡핑층 패턴(429A)이 적층된 가변 저항 소자(420)가 형성될 수 있다.
본 식각 공정에서, 가변 저항 소자(420)의 측벽 상에 식각 부산물이 재증착되어 초기 스페이서(440)를 형성할 수 있다. 이 초기 스페이서(440)는 버퍼층 패턴(422A) 및 하부 전극(421A)에 포함된 물질을 주로 포함할 수 있다. 이때, 스페이서(440)는 버퍼층 패턴(422A)에서 기인한 카본을 주로 포함하고, 하부 전극(421A)에서 기인한 소량의 금속을 더 포함할 수 있다. 스페이서(440)에 포함되는 금속의 함량이 카본의 함량보다 작은 것은, 가변 저항 소자(420) 형성을 위한 식각시 두꺼운 버퍼층(422)에 대한 식각이 하부 전극층(421)에 대해 과도 식각보다 우세하기 때문이다. 따라서, 스페이서(440)는 우수한 절연 특성을 가질 수 있다. 만약, 스페이서(440)가 요구되는 절연성을 만족하지 못하는 경우, 후술하는 산화 공정을 수행할 수 있다.
도 4c를 참조하면, 산화 공정을 수행하여 초기 스페이서(440)를 절연성의 금속 산화물을 포함하는 스페이서(440A)로 변형시킬 수 있다. 전술한 바와 같이, 초기 스페이서(440)에 포함되는 금속의 함량이 카본의 함량보다 작기 때문에, 산화 공정의 강도는 작을 수 있다. 결과적으로, 가변 저항 소자(420)의 측벽 산화를 방지하거나 감소시킬 수 있다.
이어서, 도시하지는 않았으나, 도 4c의 공정 결과물을 덮는 층간 절연막을 형성하고 이 층간 절연막을 관통하여 가변 저항 소자(420)의 상단과 접속하는 상부 콘택 플러그를 형성하는 공정 등을 더 수행할 수 있다.
이상으로 설명한 공정에 의하여 도 4c에 도시된 것과 같은 반도체 메모리가 형성될 수 있다.
도 4c를 다시 참조하면, 본 발명의 일 실시예에 따른 반도체 메모리는, 기판(400) 상에 위치하고 기판(400)의 일부와 접속하는 하부 콘택 플러그(410), 하부 콘택 플러그(410) 상에서 하부 콘택 플러그(410)와 접속하는 가변 저항 소자(420)의 하부 전극(421A), 하부 전극(421A) 상에서 하부 전극(421A)과 접속하는 가변 저항 소자(420)의 나머지 부분(422A 내지 429A), 및 가변 저항 소자(420)의 측벽 상에 형성되는 스페이서(440A)를 포함할 수 있다.
여기서, 가변 저항 소자(420)의 버퍼층 패턴(422A)은, 비정질의 금속성 카본층을 포함할 수 있다. 또한, 스페이서(440A)는 카본을 주로 포함하면서, 카본에 비하여 소량의 금속 또는 이 금속의 산화물을 더 포함할 수 있다. 이 금속은 하부 전극(421A)의 금속을 포함할 수 있다.
도 5는 본 발명의 다른 일 실시예에 따른 반도체 메모리 및 그 제조 방법을 설명하기 위한 단면도이다. 도 4a 내지 도 4c의 실시예와의 차이점을 중심으로 설명하기로 한다.
도 5를 참조하면, 본 실시예의 반도체 메모리는 기판(500) 상에 위치하고 기판(500)의 일부와 접속하는 하부 콘택 플러그(510), 하부 콘택 플러그(510) 상에서 하부 콘택 플러그(510)와 접속하는 가변 저항 소자(520)의 하부 전극(521A), 하부 전극(521A) 상에서 하부 전극(521A)과 접속하는 가변 저항 소자(520)의 나머지 부분(522A 내지 529A), 및 가변 저항 소자(520)의 측벽 상에 형성되는 스페이서(540A)를 포함할 수 있다.
여기서, 가변 저항 소자(520)의 버퍼층 패턴(522A, 522-1A)은, 비정질의 금속성 카본층을 포함하는 제1 버퍼층 패턴(522A) 및 제1 버퍼층 패턴(522A) 상에 위치하는 제2 버퍼층 패턴(522-1A)을 포함할 수 있다. 제2 버퍼층 패턴(522-1A)은 금속 함유 물질을 포함할 수 있다. 또한, 스페이서(540A)는 카본을 주로 포함하면서, 카본에 비하여 소량의 금속 또는 이 금속의 산화물을 더 포함할 수 있다.
본 실시예는 버퍼층 패턴의 일부 예컨대, 하부가 비정질의 금속성 카본층이라는 점에서, 버퍼층 패턴의 전부가 비정질의 금속성 카본층인 도 4a 내지 도 4c의 실시예와 차이가 있다.
도 6a 내지 도 6d는 본 발명의 다른 일 실시예에 따른 반도체 메모리 및 그 제조 방법을 설명하기 위한 단면도이다. 전술한 실시예들과 실질적으로 동일한 부분에 대해서는 그 상세한 설명을 생략하기로 한다.
도 6a를 참조하면, 요구되는 소정 구조물(미도시됨)이 형성된 기판(600) 상에 제1 층간 절연막(605) 및 이를 관통하여 기판(600)의 일부와 접속하는 하부 콘택 플러그(610)를 형성할 수 있다.
이어서, 제1 층간 절연막(605) 및 하부 콘택 플러그(610) 상에, 제2 층간 절연막(615) 및 이를 관통하여 하부 콘택 플러그(610)와 접속하는 하부 전극층(621)을 형성할 수 있다. 여기서, 하부 전극층(621)은 금속, 금속 질화물 또는 이들의 조합 등 금속 함유 물질을 포함하는 단일막 구조 또는 다중막 구조를 가질 수 있다.
이어서, 제2 층간 절연막(615) 및 하부 전극층(621) 상에, 하부 전극층(621)을 제외한 가변 저항 소자의 나머지 부분을 형성하기 위한 물질층들을 증착하고, 이 물질층들을 선택적으로 식각하여, 초기 버퍼층 패턴(622A), 시드층 패턴(623A), 자유층 패턴(624A), 터널 베리어층 패턴(625A), 고정층 패턴(626A), 교환 결합층 패턴(627A), 자기 보정층 패턴(628A) 및 캡핑층 패턴(629A)의 적층 구조물(622A 내지 629A)을 형성할 수 있다. 이때, 식각 공정은 하부 전극층(621)이 노출되지 않도록 언더 식각으로 수행될 수 있고, 그에 따라, 초기 버퍼층 패턴(622A) 중 하부는 식각되지 않고 기판(300)의 전면 상에 얇은 두께로 잔류할 수 있다. 초기 버퍼층 패턴(622A)은 비정질 금속성 카본층을 포함할 수 있다. 또한, 초기 버퍼층 패턴(622A)의 총 두께는 비교예와 유사하게 두꺼울 수 있다.
본 식각 공정에서, 적층 구조물(622A 내지 629A)의 측벽 상에 식각 부산물이 재증착되어 제1 초기 스페이서(640)를 형성할 수 있다. 제1 초기 스페이서(640)는 초기 버퍼층 패턴(622A)에서 기인한 카본을 주로 포함할 수 있다. 나아가, 제1 초기 스페이서(640)는 시드층 패턴(623A)에서 기인한 소량의 금속을 더 포함할 수 있다. 따라서, 제1 초기 스페이서(640)는 우수한 절연 특성을 가질 수 있다. 만약, 제1 초기 스페이서(640)가 요구되는 절연성을 만족하지 못하는 경우, 후술하는 산화 공정을 수행할 수 있다.
도 6b를 참조하면, 산화 공정을 수행하여 제1 초기 스페이서(640)를 절연성의 금속 산화물을 포함하는 제1 스페이서(640A)로 변형시킬 수 있다. 전술한 바와 같이, 제1 초기 스페이서(640)에 포함되는 금속의 함량이 카본의 함량보다 현저히 작기 때문에, 산화 공정의 강도는 작을 수 있다. 결과적으로, 산화 공정에도 불구하고, 가변 저항 소자(620)의 측벽 산화를 방지하거나 감소시킬 수 있다.
이어서, 산화 공정이 수행된 공정 결과물을 따라 추가 스페이서(650)를 형성할 수 있다. 추가 스페이서(650)는 기 형성된 적층 구조물(622A 내지 629A)을 추가 보호하기 위한 것으로서 생략될 수도 있다. 추가 스페이서(650)는 실리콘 질화물 등 다양한 절연 물질을 포함할 수 있다.
도 6c를 참조하면, 추가 스페이서(650) 및/또는 제1 스페이서(640A)에 대해 전면 식각 공정을 수행함으로써 적층 구조물(622A 내지 629A)의 측벽 상에 추가 스페이서 패턴(650A) 및 제1 스페이서 패턴(640B)을 형성할 수 있다.
이어서, 추가 스페이서 패턴(650A) 및 제1 스페이서 패턴(640B)을 식각 베리어로 초기 버퍼층 패턴(622A)을 식각한 후, 드러나는 하부 전극층(621) 및 제2 층간 절연막(615)의 일부를 과도 식각으로 제거할 수 있다. 그 결과, 하부 전극(621A), 버퍼층 패턴(622B), 시드층 패턴(623A), 자유층 패턴(624A), 터널 베리어층 패턴(625A), 고정층 패턴(626A), 교환 결합층 패턴(627A), 자기 보정층 패턴(628A) 및 캡핑층 패턴(629A)이 적층된 가변 저항 소자(620)가 형성될 수 있다. 전술한 전면 식각 공정 및/또는 본 식각 공정에서 추가 스페이서 패턴(650A) 및 제1 스페이서 패턴(640B)의 상부가 제거되어 캡핑층 패턴(629A)의 상면으로부터 소정 정도 하향된 형상을 가질 수 있다.
본 식각 공정에서, 추가 스페이서 패턴(650A) 및 제1 스페이서 패턴(640B)과, 추가 스페이서 패턴(650A) 및 제1 스페이서 패턴(640B)에 의해 덮이지 않는 가변 저항 소자(620)의 측벽을 따라 식각 부산물이 재증착되어 초기 제2 스페이서(660)를 형성할 수 있다. 초기 제2 스페이서(660)는 하부 전극(621A)에 포함된 금속을 포함할 수 있다. 그러나, 가변 저항 소자(620)의 측벽 대부분이 추가 스페이서 패턴(650A) 및 제1 스페이서 패턴(640B)에 의해 덮여 있기 때문에, 초기 제2 스페이서(660)를 통한 전류 누설이 크게 문제되지 않을 수 있다. 그러나, 경우에 따라, 초기 제2 스페이서(660)가 절연 물질로 변형되어야 할 수 있다. 이 경우, 후속 산화 공정을 수행할 수 있다.
도 6d를 참조하면, 산화 공정을 수행함으로써, 초기 제2 스페이서(660)를 절연성의 금속 산화물을 포함하는 제2 스페이서(660A)로 변형할 수 있다. 본 산화 공정시 가변 저항 소자(620) 중 영향을 받는 부분이 상대적으로 적기 때문에, 가변 저항 소자(620)의 특성 열화가 감소하거나 또는 방지될 수 있다.
도 7a 및 도 7b는 본 발명의 다른 일 실시예에 따른 반도체 메모리 및 그 제조 방법을 설명하기 위한 단면도이다. 전술한 도 6a 내지 도 6d의 실시예와의 차이점을 중심으로 설명하기로 한다.
도 7a를 참조하면, 도 6b의 추가 스페이서(650) 형성 공전 전까지의 공정들과 실질적으로 동일한 공정을 수행할 수 있다. 그 결과, 도시된 바와 같은, 기판(700), 제1 층간 절연막(705), 하부 콘택 플러그(710), 제2 층간 절연막(715), 하부 전극층(721), 초기 버퍼층 패턴(722A), 시드층 패턴(723A), 자유층 패턴(724A), 터널 베리어층 패턴(725A), 고정층 패턴(726A), 교환 결합층 패턴(727A), 자기 보정층 패턴(728A), 캡핑층 패턴(729A) 및 제1 스페이서(740A)의 결과물을 획득할 수 있다.
이어서, 결과물의 전면을 따라 추가 스페이서(750)를 형성하되, 도 6a 내지 도 6d의 실시예에 비하여 두꺼운 두께의 추가 스페이서(750)를 형성할 수 있다. 이 두께는, 후술하는 추가 스페이서 패턴(도 7b의 750A 참조)이 하부 전극층(721)을 덮음으로써, 초기 버퍼층 패턴(722A)의 식각에도 불구하고 하부 전극층(721)이 노출되지 않도록 조절될 수 있다.
도 7b를 참조하면, 추가 스페이서(750) 및/또는 제1 스페이서(740A)에 대해 전면 식각 공정을 수행함으로써 추가 스페이서 패턴(750A) 및 제1 스페이서 패턴(740B)을 형성할 수 있다.
이어서, 추가 스페이서 패턴(750A) 및 제1 스페이서 패턴(740B)을 식각 베리어로 초기 버퍼층 패턴(722A)을 식각하여 버퍼층 패턴(722B)을 형성할 수 있다. 이때, 추가 스페이서(750)의 두께 조절에 의하여 하부 전극층(721)이 드러나지 않으므로 하부 전극층(721)의 식각이 수행될 여지가 없다. 그 결과, 하부 전극층(721), 버퍼층 패턴(722B), 시드층 패턴(723A), 자유층 패턴(724A), 터널 베리어층 패턴(725A), 고정층 패턴(726A), 교환 결합층 패턴(727A), 자기 보정층 패턴(728A) 및 캡핑층 패턴(729A)이 적층된 가변 저항 소자(720)가 형성될 수 있다. 하부 전극층(721)의 식각이 수행되지 않기 때문에, 하부 전극층(721)에서 기인한 식각 부산물이 추가 스페이서 패턴(750A) 및 제1 스페이서 패턴(740B)과, 가변 저항 소자(720)의 측벽을 따라 재증착되지 않을 수 있다. 따라서, 후속 산화 공정이 생략되거나 그 강도가 감소할 수 있다.
전술한 실시예들의 메모리 회로 또는 반도체 장치는 다양한 장치 또는 시스템에 이용될 수 있다. 도 8 내지 도 12는 전술한 실시예들의 메모리 회로 또는 반도체 장치를 구현할 수 있는 장치 또는 시스템의 몇몇 예시들을 나타낸다.
도 8은 본 발명의 일 실시예에 따른 메모리 장치를 구현하는 마이크로프로세서의 구성도의 일 예이다.
도 8을 참조하면, 마이크로프로세서(1000)는 다양한 외부 장치로부터 데이터를 받아서 처리한 후 그 결과를 외부 장치로 보내는 일련의 과정을 제어하고 조정하는 일을 수행할 수 있으며, 기억부(1010), 연산부(1020), 제어부(1030) 등을 포함할 수 있다. 마이크로프로세서(1000)는 중앙 처리 장치(Central Processing Unit; CPU), 그래픽 처리 장치(Graphic Processing Unit; GPU), 디지털 신호 처리 장치(Digital Signal Processor; DSP), 어플리케이션 프로세서(Application Processor; AP) 등 각종 데이터 처리 장치 일 수 있다.
기억부(1010)는 프로세서 레지스터(Processor register), 레지스터(Register) 등으로, 마이크로프로세서(1000) 내에서 데이터를 저장하는 부분일 수 있고, 데이터 레지스터, 주소 레지스터, 부동 소수점 레지스터 등을 포함할 수 있으며 이외에 다양한 레지스터를 포함할 수 있다. 기억부(1010)는 연산부(1020)에서 연산을 수행하는 데이터나 수행결과 데이터, 수행을 위한 데이터가 저장되어 있는 주소를 일시적으로 저장하는 역할을 수행할 수 있다.
기억부(1010)는 전술한 반도체 장치의 실시예들 중 하나 이상을 포함할 수 있다. 예컨대, 기억부(1010)는 하나 이상의 가변 저항 소자를 포함하고, 상기 가변 저항 소자는, 변경 가능한 자화 방향을 갖는 자유층, 고정된 자화 방향을 갖는 고정층 및 상기 자유층과 상기 고정층 사이에 개재되는 터널 베리어층을 포함하는 MTJ 구조물; 상기 MTJ 구조물 아래에서 상기 고정층 또는 상기 자유층의 성장을 돕는 시드층; 및 상기 시드층 아래에 위치하는 비정질의 금속성 카본층을 포함할 수 있다. 이를 통해, 기억부(1010)의 데이터 저장 특성 및 동작 특성이 향상될 수 있다. 결과적으로, 마이크로프로세서(1000)의 동작 특성 향상이 가능하다.
연산부(1020)는 제어부(1030)가 명령을 해독한 결과에 따라서 여러 가지 사칙 연산 또는 논리 연산을 수행할 수 있다. 연산부(1020)는 하나 이상의 산술 논리 연산 장치(Arithmetic and Logic Unit; ALU) 등을 포함할 수 있다.
제어부(1030)는 기억부(1010), 연산부(1020), 마이크로프로세서(1000)의 외부 장치 등으로부터 신호를 수신하고, 명령의 추출이나 해독, 마이크로프로세서(1000)의 신호 입출력의 제어 등을 수행하고, 프로그램으로 나타내어진 처리를 실행할 수 있다.
본 실시예에 따른 마이크로프로세서(1000)는 기억부(1010) 이외에 외부 장치로부터 입력되거나 외부 장치로 출력할 데이터를 임시 저장할 수 있는 캐시 메모리부(1040)를 추가로 포함할 수 있다. 이 경우 캐시 메모리부(1040)는 버스 인터페이스(1050)를 통해 기억부(1010), 연산부(1020) 및 제어부(1030)와 데이터를 주고 받을 수 있다.
도 9는 본 발명의 일 실시예에 따른 메모리 장치를 구현하는 프로세서의 구성도의 일 예이다.
도 9를 참조하면, 프로세서(1100)는 다양한 외부 장치로부터 데이터를 받아서 처리한 후 그 결과를 외부 장치로 보내는 일련의 과정을 제어하고 조정하는 일을 수행하는 마이크로프로세서의 기능 이외에 다양한 기능을 포함하여 성능 향상 및 다기능을 구현할 수 있다. 프로세서(1100)는 마이크로프로세서의 역할을 하는 코어부(1110), 데이터를 임시 저장하는 역할을 하는 캐시 메모리부(1120) 및 내부와 외부 장치 사이의 데이터 전달을 위한 버스 인터페이스(1430)를 포함할 수 있다. 프로세서(1100)는 멀티 코어 프로세서(Multi Core Processor), 그래픽 처리 장치(Graphic Processing Unit; GPU), 어플리케이션 프로세서(Application Processor; AP) 등과 같은 각종 시스템 온 칩(System on Chip; SoC)을 포함할 수 있다.
본 실시예의 코어부(1110)는 외부 장치로부터 입력된 데이터를 산술 논리 연산하는 부분으로, 기억부(1111), 연산부(1112) 및 제어부(1113)를 포함할 수 있다.
기억부(1111)는 프로세서 레지스터(Processor register), 레지스터(Register) 등으로, 프로세서(1100) 내에서 데이터를 저장하는 부분일 수 있고, 데이터 레지스터, 주소 레지스터, 부동 소수점 레지스터 등를 포함할 수 있으며 이외에 다양한 레지스터를 포함할 수 있다. 기억부(1111)는 연산부(1112)에서 연산을 수행하는 데이터나 수행결과 데이터, 수행을 위한 데이터가 저장되어 있는 주소를 일시적으로 저장하는 역할을 수행할 수 있다. 연산부(1112)는 프로세서(1100)의 내부에서 연산을 수행하는 부분으로, 제어부(1113)가 명령을 해독한 결과에 따라서 여러 가지 사칙 연산, 논리 연산 등을 수행할 수 있다. 연산부(1112)는 하나 이상의 산술 논리 연산 장치(Arithmetic and Logic Unit; ALU) 등을 포함할 수 있다. 제어부(1113)는 기억부(1111), 연산부(1112), 프로세서(1100)의 외부 장치 등으로부터 신호를 수신하고, 명령의 추출이나 해독, 프로세서(1100)의 신호 입출력의 제어 등을 수행하고, 프로그램으로 나타내어진 처리를 실행할 수 있다.
캐시 메모리부(1120)는 고속으로 동작하는 코어부(1110)와 저속으로 동작하는 외부 장치 사이의 데이터 처리 속도 차이를 보완하기 위해 임시로 데이터를 저장하는 부분으로, 1차 저장부(1121), 2차 저장부(1122) 및 3차 저장부(1123)를 포함할 수 있다. 일반적으로 캐시 메모리부(1120)는 1차, 2차 저장부(1121, 1122)를 포함하며 고용량이 필요할 경우 3차 저장부(1123)를 포함할 수 있으며, 필요시 더 많은 저장부를 포함할 수 있다. 즉 캐시 메모리부(1120)가 포함하는 저장부의 개수는 설계에 따라 달라질 수 있다. 여기서, 1차, 2차, 3차 저장부(1121, 1122, 1123)의 데이터 저장 및 판별하는 처리 속도는 같을 수도 있고 다를 수도 있다. 각 저장부의 처리 속도가 다른 경우, 1차 저장부의 속도가 제일 빠를 수 있다. 캐시 메모리부(1120)의 1차 저장부(1121), 2차 저장부(1122) 및 3차 저장부(1123) 중 하나 이상의 저장부는 전술한 반도체 장치의 실시예들 중 하나 이상을 포함할 수 있다. 예를 들어, 캐시 메모리부(1120)는 하나 이상의 가변 저항 소자를 포함하고, 상기 가변 저항 소자는, 변경 가능한 자화 방향을 갖는 자유층, 고정된 자화 방향을 갖는 고정층 및 상기 자유층과 상기 고정층 사이에 개재되는 터널 베리어층을 포함하는 MTJ 구조물; 상기 MTJ 구조물 아래에서 상기 고정층 또는 상기 자유층의 성장을 돕는 시드층; 및 상기 시드층 아래에 위치하는 비정질의 금속성 카본층을 포함할 수 있다. 이를 통해 캐시 메모리부(1120)의 데이터 저장 특성 및 동작 특성이 향상될 수 있다. 결과적으로, 프로세서(1100)의 동작 특성 향상이 가능하다.
도 9에는 1차, 2차, 3차 저장부(1121, 1122, 1123)가 모두 캐시 메모리부(1120)의 내부에 구성된 경우를 도시하였으나, 캐시 메모리부(1120)의 1차, 2차, 3차 저장부(1121, 1122, 1123)는 모두 코어부(1110)의 외부에 구성되어 코어부(1110)와 외부 장치간의 처리 속도 차이를 보완할 수 있다. 또는, 캐시 메모리부(1120)의 1차 저장부(1121)는 코어부(1110)의 내부에 위치할 수 있고, 2차 저장부(1122) 및 3차 저장부(1123)는 코어부(1110)의 외부에 구성되어 처리 속도 차이의 보완 기능이 보다 강화될 수 있다. 또는, 1차, 2차 저장부(1121, 1122)는 코어부(1110)의 내부에 위치할 수 있고, 3차 저장부(1123)는 코어부(1110)의 외부에 위치할 수 있다.
버스 인터페이스(1430)는 코어부(1110), 캐시 메모리부(1120) 및 외부 장치를 연결하여 데이터를 효율적으로 전송할 수 있게 해주는 부분이다.
본 실시예에 따른 프로세서(1100)는 다수의 코어부(1110)를 포함할 수 있으며 다수의 코어부(1110)가 캐시 메모리부(1120)를 공유할 수 있다. 다수의 코어부(1110)와 캐시 메모리부(1120)는 직접 연결되거나, 버스 인터페이스(1430)를 통해 연결될 수 있다. 다수의 코어부(1110)는 모두 상술한 코어부의 구성과 동일하게 구성될 수 있다. 프로세서(1100)가 다수의 코어부(1110)를 포함할 경우, 캐시 메모리부(1120)의 1차 저장부(1121)는 다수의 코어부(1110)의 개수에 대응하여 각각의 코어부(1110) 내에 구성되고 2차 저장부(1122)와 3차 저장부(1123)는 다수의 코어부(1110)의 외부에 버스 인터페이스(1130)를 통해 공유되도록 구성될 수 있다. 여기서, 1차 저장부(1121)의 처리 속도가 2차, 3차 저장부(1122, 1123)의 처리 속도보다 빠를 수 있다. 다른 실시예에서, 1차 저장부(1121)와 2차 저장부(1122)는 다수의 코어부(1110)의 개수에 대응하여 각각의 코어부(1110) 내에 구성되고, 3차 저장부(1123)는 다수의 코어부(1110) 외부에 버스 인터페이스(1130)를 통해 공유되도록 구성될 수 있다.
본 실시예에 따른 프로세서(1100)는 데이터를 저장하는 임베디드(Embedded) 메모리부(1140), 외부 장치와 유선 또는 무선으로 데이터를 송수신할 수 있는 통신모듈부(1150), 외부 기억 장치를 구동하는 메모리 컨트롤부(1160), 외부 인터페이스 장치에 프로세서(1100)에서 처리된 데이터나 외부 입력장치에서 입력된 데이터를 가공하고 출력하는 미디어처리부(1170) 등을 추가로 포함할 수 있으며, 이 이외에도 다수의 모듈과 장치를 포함할 수 있다. 이 경우 추가된 다수의 모듈들은 버스 인터페이스(1130)를 통해 코어부(1110), 캐시 메모리부(1120) 및 상호간 데이터를 주고 받을 수 있다.
여기서 임베디드 메모리부(1140)는 휘발성 메모리뿐만 아니라 비휘발성 메모리를 포함할 수 있다. 휘발성 메모리는 DRAM(Dynamic Random Access Memory), Moblie DRAM, SRAM(Static Random Access Memory), 및 이와 유사한 기능을 하는 메모리 등을 포함할 수 있으며, 비휘발성 메모리는 ROM(Read Only Memory), NOR Flash Memory, NAND Flash Memory, PRAM(Phase Change Random Access Memory), RRAM(Resistive Random Access Memory), STTRAM(Spin Transfer Torque Random Access Memory), MRAM(Magnetic Random Access Memory), 및 이와 유사한 기능을 수행하는 메모리 등을 포함할 수 있다.
통신모듈부(1150)는 유선 네트워크와 연결할 수 있는 모듈, 무선 네트워크와 연결할 수 있는 모듈, 및 이들 전부를 포함할 수 있다. 유선 네트워크 모듈은, 전송 라인을 통하여 데이터를 송수신하는 다양한 장치들과 같이, 유선랜(Local Area Network; LAN), 유에스비(Universal Serial Bus; USB), 이더넷(Ethernet), 전력선통신(Power Line Communication; PLC) 등을 포함할 수 있다. 무선 네트워크 모듈은, 전송 라인 없이 데이터를 송수신하는 다양한 장치들과 같이, 적외선 통신(Infrared Data Association; IrDA), 코드 분할 다중 접속(Code Division Multiple Access; CDMA), 시분할 다중 접속(Time Division Multiple Access; TDMA), 주파수 분할 다중 접속(Frequency Division Multiple Access; FDMA), 무선랜(Wireless LAN), 지그비(Zigbee), 유비쿼터스 센서 네트워크(Ubiquitous Sensor Network; USN), 블루투스(Bluetooth), RFID(Radio Frequency IDentification), 롱텀에볼루션(Long Term Evolution; LTE), 근거리 무선통신(Near Field Communication; NFC), 광대역 무선 인터넷(Wireless Broadband Internet; Wibro), 고속 하향 패킷 접속(High Speed Downlink Packet Access; HSDPA), 광대역 코드 분할 다중 접속(Wideband CDMA; WCDMA), 초광대역 통신(Ultra WideBand; UWB) 등을 포함할 수 있다.
메모리 컨트롤부(1160)는 프로세서(1100)와 서로 다른 통신 규격에 따라 동작하는 외부 저장 장치 사이에 전송되는 데이터를 처리하고 관리하기 위한 것으로 각종 메모리 컨트롤러, 예를 들어, IDE(Integrated Device Electronics), SATA(Serial Advanced Technology Attachment), SCSI(Small Computer System Interface), RAID(Redundant Array of Independent Disks), SSD(Solid State Disk), eSATA(External SATA), PCMCIA(Personal Computer Memory Card International Association), USB(Universal Serial Bus), 씨큐어 디지털 카드(Secure Digital; SD), 미니 씨큐어 디지털 카드(mini Secure Digital card; mSD), 마이크로 씨큐어 디지털 카드(micro SD), 고용량 씨큐어 디지털 카드(Secure Digital High Capacity; SDHC), 메모리 스틱 카드(Memory Stick Card), 스마트 미디어 카드(Smart Media Card; SM), 멀티 미디어 카드(Multi Media Card; MMC), 내장 멀티 미디어 카드(Embedded MMC; eMMC), 컴팩트 플래시 카드(Compact Flash; CF) 등을 제어하는 컨트롤러를 포함할 수 있다.
미디어처리부(1170)는 프로세서(1100)에서 처리된 데이터나 외부 입력장치로부터 영상, 음성 및 기타 형태로 입력된 데이터를 가공하고, 이 데이터를 외부 인터페이스 장치로 출력할 수 있다. 미디어처리부(1170)는 그래픽 처리 장치(Graphics Processing Unit; GPU), 디지털 신호 처리 장치(Digital Signal Processor; DSP), 고선명 오디오(High Definition Audio; HD Audio), 고선명 멀티미디어 인터페이스(High Definition Multimedia Interface; HDMI) 컨트롤러 등을 포함할 수 있다.
도 10은 본 발명의 일 실시예에 따른 메모리 장치를 구현하는 시스템의 구성도의 일 예이다.
도 10을 참조하면, 시스템(1200)은 데이터를 처리하는 장치로, 데이터에 대하여 일련의 조작을 행하기 위해 입력, 처리, 출력, 통신, 저장 등을 수행할 수 있다. 시스템(1200)은 프로세서(1210), 주기억장치(1220), 보조기억장치(1230), 인터페이스 장치(1240) 등을 포함할 수 있다. 본 실시예의 시스템(1200)은 컴퓨터(Computer), 서버(Server), PDA(Personal Digital Assistant), 휴대용 컴퓨터(Portable Computer), 웹 타블렛(Web Tablet), 무선 폰(Wireless Phone), 모바일 폰(Mobile Phone), 스마트 폰(Smart Phone), 디지털 뮤직 플레이어(Digital Music Player), PMP(Portable Multimedia Player), 카메라(Camera), 위성항법장치(Global Positioning System; GPS), 비디오 카메라(Video Camera), 음성 녹음기(Voice Recorder), 텔레매틱스(Telematics), AV시스템(Audio Visual System), 스마트 텔레비전(Smart Television) 등 프로세스를 사용하여 동작하는 각종 전자 시스템일 수 있다.
프로세서(1210)는 입력된 명령어의 해석과 시스템(1200)에 저장된 자료의 연산, 비교 등의 처리를 제어할 수 있고, 마이크로프로세서(Micro Processor Unit; MPU), 중앙 처리 장치(Central Processing Unit; CPU), 싱글/멀티 코어 프로세서(Single/Multi Core Processor), 그래픽 처리 장치(Graphic Processing Unit; GPU), 어플리케이션 프로세서(Application Processor; AP), 디지털 신호 처리 장치(Digital Signal Processor; DSP) 등을 포함할 수 있다.
주기억장치(1220)는 프로그램이 실행될 때 보조기억장치(1230)로부터 프로그램 코드나 자료를 이동시켜 저장, 실행시킬 수 있는 기억장소로, 전원이 끊어져도 기억된 내용이 보존될 수 있다. 주기억장치(1220)는 전술한 반도체 장치의 실시예들 중 하나 이상을 포함할 수 있다. 예를 들어, 주기억장치(1220)는 하나 이상의 가변 저항 소자를 포함하고, 상기 가변 저항 소자는, 변경 가능한 자화 방향을 갖는 자유층, 고정된 자화 방향을 갖는 고정층 및 상기 자유층과 상기 고정층 사이에 개재되는 터널 베리어층을 포함하는 MTJ 구조물; 상기 MTJ 구조물 아래에서 상기 고정층 또는 상기 자유층의 성장을 돕는 시드층; 및 상기 시드층 아래에 위치하는 비정질의 금속성 카본층을 포함할 수 있다. 이를 통해, 주기억장치(1220)의 데이터 저장 특성 및 동작 특성이 향상될 수 있다. 결과적으로, 시스템(1200)의 동작 특성 향상이 가능하다.
또한, 주기억장치(1220)는 전원이 꺼지면 모든 내용이 지워지는 휘발성 메모리 타입의 에스램(Static Random Access Memory; SRAM), 디램(Dynamic Random Access Memory) 등을 더 포함할 수 있다. 이와는 다르게, 주기억장치(1220)는 전술한 실시예의 반도체 장치를 포함하지 않고, 전원이 꺼지면 모든 내용이 지워지는 휘발성 메모리 타입의 에스램(Static Random Access Memory; SRAM), 디램(Dynamic Random Access Memory) 등을 포함할 수 있다.
보조기억장치(1230)는 프로그램 코드나 데이터를 보관하기 위한 기억장치를 말한다. 주기억장치(1220)보다 속도는 느리지만 많은 자료를 보관할 수 있다. 보조기억장치(1230)는 전술한 반도체 장치의 실시예들 중 하나 이상을 포함할 수 있다. 예를 들어, 보조기억장치(1230)는 하나 이상의 가변 저항 소자를 포함하고, 상기 가변 저항 소자는, 변경 가능한 자화 방향을 갖는 자유층, 고정된 자화 방향을 갖는 고정층 및 상기 자유층과 상기 고정층 사이에 개재되는 터널 베리어층을 포함하는 MTJ 구조물; 상기 MTJ 구조물 아래에서 상기 고정층 또는 상기 자유층의 성장을 돕는 시드층; 및 상기 시드층 아래에 위치하는 비정질의 금속성 카본층을 포함할 수 있다. 이를 통해, 보조기억장치(1230)의 데이터 저장 특성 및 동작 특성이 향상될 수 있다. 결과적으로, 시스템(1200)의 동작 특성 향상이 가능하다.
또한, 보조기억장치(1230)는 자기를 이용한 자기테이프, 자기디스크, 빛을 이용한 레이져 디스크, 이들 둘을 이용한 광자기디스크, 고상 디스크(Solid State Disk; SSD), USB메모리(Universal Serial Bus Memory; USB Memory), 씨큐어 디지털 카드(Secure Digital; SD), 미니 씨큐어 디지털 카드(mini Secure Digital card; mSD), 마이크로 씨큐어 디지털 카드(micro SD), 고용량 씨큐어 디지털 카드(Secure Digital High Capacity; SDHC), 메모리 스틱 카드(Memory Stick Card), 스마트 미디어 카드(Smart Media Card; SM), 멀티 미디어 카드(Multi Media Card; MMC), 내장 멀티 미디어 카드(Embedded MMC; eMMC), 컴팩트 플래시 카드(Compact Flash; CF) 등과 같은 데이터 저장 시스템(도 11의 1300 참조)을 더 포함할 수 있다. 이와는 다르게, 보조기억장치(1230)는 전술한 실시예의 반도체 장치를 포함하지 않고 자기를 이용한 자기테이프, 자기디스크, 빛을 이용한 레이져 디스크, 이들 둘을 이용한 광자기디스크, 고상 디스크(Solid State Disk; SSD), USB메모리(Universal Serial Bus Memory; USB Memory), 씨큐어 디지털 카드(Secure Digital; SD), 미니 씨큐어 디지털 카드(mini Secure Digital card; mSD), 마이크로 씨큐어 디지털 카드(micro SD), 고용량 씨큐어 디지털 카드(Secure Digital High Capacity; SDHC), 메모리 스틱 카드(Memory Stick Card), 스마트 미디어 카드(Smart Media Card; SM), 멀티 미디어 카드(Multi Media Card; MMC), 내장 멀티 미디어 카드(Embedded MMC; eMMC), 컴팩트 플래시 카드(Compact Flash; CF) 등의 데이터 저장 시스템(도 10의 1300 참조)들을 포함할 수 있다.
인터페이스 장치(1240)는 본 실시예의 시스템(1200)과 외부 장치 사이에서 명령, 데이터 등을 교환하기 위한 것일 수 있으며, 키패드(keypad), 키보드(keyboard), 마우스(Mouse), 스피커(Speaker), 마이크(Mike), 표시장치(Display), 각종 휴먼 인터페이스 장치(Human Interface Device; HID), 통신장치 등일 수 있다. 통신장치는 유선 네트워크와 연결할 수 있는 모듈, 무선 네트워크와 연결할 수 있는 모듈, 및 이들 전부를 포함할 수 있다. 유선 네트워크 모듈은, 전송 라인을 통하여 데이터를 송수신하는 다양한 장치들과 같이, 유선랜(Local Area Network; LAN), 유에스비(Universal Serial Bus; USB), 이더넷(Ethernet), 전력선통신(Power Line Communication; PLC) 등을 포함할 수 있으며, 무선 네트워크 모듈은, 전송 라인 없이 데이터를 송수신하는 다양한 장치들과 같이, 적외선 통신(Infrared Data Association; IrDA), 코드 분할 다중 접속(Code Division Multiple Access; CDMA), 시분할 다중 접속(Time Division Multiple Access; TDMA), 주파수 분할 다중 접속(Frequency Division Multiple Access; FDMA), 무선랜(Wireless LAN), 지그비(Zigbee), 유비쿼터스 센서 네트워크(Ubiquitous Sensor Network; USN), 블루투스(Bluetooth), RFID(Radio Frequency IDentification), 롱텀에볼루션(Long Term Evolution; LTE), 근거리 무선통신(Near Field Communication; NFC), 광대역 무선 인터넷(Wireless Broadband Internet; Wibro), 고속 하향 패킷 접속(High Speed Downlink Packet Access; HSDPA), 광대역 코드 분할 다중 접속(Wideband CDMA; WCDMA), 초광대역 통신(Ultra WideBand; UWB) 등을 포함할 수 있다.
도 11은 본 발명의 일 실시예에 따른 메모리 장치를 구현하는 데이터 저장 시스템의 구성도의 일 예이다.
도 11을 참조하면, 데이터 저장 시스템(1300)은 데이터 저장을 위한 구성으로 비휘발성 특성을 가지는 저장 장치(1310), 이를 제어하는 컨트롤러(1320), 외부 장치와의 연결을 위한 인터페이스(1330), 및 데이터를 임시 저장하기 위한 임시 저장 장치(1340)를 포함할 수 있다. 데이터 저장 시스템(1300)은 하드 디스크(Hard Disk Drive; HDD), 광학 드라이브(Compact Disc Read Only Memory; CDROM), DVD(Digital Versatile Disc), 고상 디스크(Solid State Disk; SSD) 등의 디스크 형태와 USB메모리(Universal Serial Bus Memory; USB Memory), 씨큐어 디지털 카드(Secure Digital; SD), 미니 씨큐어 디지털 카드(mini Secure Digital card; mSD), 마이크로 씨큐어 디지털 카드(micro SD), 고용량 씨큐어 디지털 카드(Secure Digital High Capacity; SDHC), 메모리 스틱 카드(Memory Stick Card), 스마트 미디어 카드(Smart Media Card; SM), 멀티 미디어 카드(Multi Media Card; MMC), 내장 멀티 미디어 카드(Embedded MMC; eMMC), 컴팩트 플래시 카드(Compact Flash; CF) 등의 카드 형태일 수 있다.
저장 장치(1310)는 데이터를 반 영구적으로 저장하는 비휘발성 메모리를 포함할 수 있다. 여기서, 비휘발성 메모리는, ROM(Read Only Memory), NOR Flash Memory, NAND Flash Memory, PRAM(Phase Change Random Access Memory), RRAM(Resistive Random Access Memory), MRAM(Magnetic Random Access Memory) 등을 포함할 수 있다.
컨트롤러(1320)는 저장 장치(1310)와 인터페이스(1330) 사이에서 데이터의 교환을 제어할 수 있다. 이를 위해 컨트롤러(1320)는 데이터 저장 시스템(1300) 외부에서 인터페이스(1330)를 통해 입력된 명령어들을 처리하기 위한 연산 등을 수행하는 프로세서(1321)를 포함할 수 있다.
인터페이스(1330)는 데이터 저장 시스템(1300)과 외부 장치간에 명령 및 데이터 등을 교환하기 위한 것이다. 데이터 저장 시스템(1300)이 카드인 경우, 인터페이스(1330)는, USB(Universal Serial Bus Memory), 씨큐어 디지털 카드(Secure Digital; SD), 미니 씨큐어 디지털 카드(mini Secure Digital card; mSD), 마이크로 씨큐어 디지털 카드(micro SD), 고용량 씨큐어 디지털 카드(Secure Digital High Capacity; SDHC), 메모리 스틱 카드(Memory Stick Card), 스마트 미디어 카드(Smart Media Card; SM), 멀티 미디어 카드(Multi Media Card; MMC), 내장 멀티 미디어 카드(Embedded MMC; eMMC), 컴팩트 플래시 카드(Compact Flash; CF) 등과 같은 장치에서 사용되는 인터페이스들과 호환될 수 있거나, 또는, 이들 장치와 유사한 장치에서 사용되는 인터페이스들과 호환될 수 있다. 데이터 저장 시스템(1300)이 디스크 형태일 경우, 인터페이스(1330)는 IDE(Integrated Device Electronics), SATA(Serial Advanced Technology Attachment), SCSI(Small Computer System Interface), eSATA(External SATA), PCMCIA(Personal Computer Memory Card International Association), USB(Universal Serial Bus) 등과 같은 인터페이스와 호환될 수 있거나, 또는, 이들 인터페이스와 유사한 인터페이스와 호환될 수 있다. 인터페이스(1330)는 서로 다른 타입을 갖는 하나 이상의 인터페이스와 호환될 수도 있다.
임시 저장 장치(1340)는 외부 장치와의 인터페이스, 컨트롤러, 및 시스템의 다양화, 고성능화에 따라 인터페이스(1330)와 저장 장치(1310)간의 데이터의 전달을 효율적으로 하기 위하여 데이터를 임시로 저장할 수 있다. 임시 저장 장치(1340)는 전술한 반도체 장치의 실시예들 중 하나 이상을 포함할 수 있다. 예를 들어, 임시 저장 장치(1340)는 하나 이상의 가변 저항 소자를 포함하고, 상기 가변 저항 소자는, 변경 가능한 자화 방향을 갖는 자유층, 고정된 자화 방향을 갖는 고정층 및 상기 자유층과 상기 고정층 사이에 개재되는 터널 베리어층을 포함하는 MTJ 구조물; 상기 MTJ 구조물 아래에서 상기 고정층 또는 상기 자유층의 성장을 돕는 시드층; 및 상기 시드층 아래에 위치하는 비정질의 금속성 카본층을 포함할 수 있다. 이를 통해, 임시 저장 장치(1340)의 데이터 저장 특성 및 동작 특성이 향상될 수 있다. 결과적으로, 데이터 저장 시스템(1300)의 동작 특성 향상이 가능하다.
도 12는 본 발명의 일 실시예에 따른 메모리 장치를 구현하는 메모리 시스템의 구성도의 일 예이다.
도 12를 참조하면, 메모리 시스템(1400)은 데이터 저장을 위한 구성으로 비휘발성 특성을 가지는 메모리(1410), 이를 제어하는 메모리 컨트롤러(1420), 외부 장치와의 연결을 위한 인터페이스(1430) 등을 포함할 수 있다. 메모리 시스템(1400)은 고상 디스크(Solid State Disk; SSD), USB메모리(Universal Serial Bus Memory; USB Memory), 씨큐어 디지털 카드(Secure Digital; SD), 미니 씨큐어 디지털 카드(mini Secure Digital card; mSD), 마이크로 씨큐어 디지털 카드(micro SD), 고용량 씨큐어 디지털 카드(Secure Digital High Capacity; SDHC), 메모리 스틱 카드(Memory Stick Card), 스마트 미디어 카드(Smart Media Card; SM), 멀티 미디어 카드(Multi Media Card; MMC), 내장 멀티 미디어 카드(Embedded MMC; eMMC), 컴팩트 플래시 카드(Compact Flash; CF) 등의 카드 형태일 수 있다.
데이터를 저장하는 메모리(1410)는 전술한 반도체 장치의 실시예들 중 하나 이상을 포함할 수 있다. 예를 들어, 메모리(1410)는 하나 이상의 가변 저항 소자를 포함하고, 상기 가변 저항 소자는, 변경 가능한 자화 방향을 갖는 자유층, 고정된 자화 방향을 갖는 고정층 및 상기 자유층과 상기 고정층 사이에 개재되는 터널 베리어층을 포함하는 MTJ 구조물; 상기 MTJ 구조물 아래에서 상기 고정층 또는 상기 자유층의 성장을 돕는 시드층; 및 상기 시드층 아래에 위치하는 비정질의 금속성 카본층을 포함할 수 있다. 이를 통해, 메모리(1410)의 데이터 저장 특성 및 동작 특성이 향상될 수 있다. 결과적으로, 메모리 시스템(1400)의 동작 특성 향상이 가능하다.
더불어, 본 실시예의 메모리는 비휘발성인 특성을 가지는 ROM(Read Only Memory), NOR Flash Memory, NAND Flash Memory, PRAM(Phase Change Random Access Memory), RRAM(Resistive Random Access Memory), MRAM(Magnetic Random Access Memory) 등을 포함할 수 있다.
메모리 컨트롤러(1420)는 메모리(1410)와 인터페이스(1430) 사이에서 데이터의 교환을 제어할 수 있다. 이를 위해 메모리 컨트롤러(1420)는 메모리 시스템(1400) 외부에서 인터페이스(1430)를 통해 입력된 명령어들을 처리 연산하기 위한 프로세서(1421)를 포함할 수 있다.
인터페이스(1430)는 메모리 시스템(1400)과 외부 장치간에 명령 및 데이터 등을 교환하기 위한 것으로, USB(Universal Serial Bus), 씨큐어 디지털 카드(Secure Digital; SD), 미니 씨큐어 디지털 카드(mini Secure Digital card; mSD), 마이크로 씨큐어 디지털 카드(micro SD), 고용량 씨큐어 디지털 카드(Secure Digital High Capacity; SDHC), 메모리 스틱 카드(Memory Stick Card), 스마트 미디어 카드(Smart Media Card; SM), 멀티 미디어 카드(Multi Media Card; MMC), 내장 멀티 미디어 카드(Embedded MMC; eMMC), 컴팩트 플래시 카드(Compact Flash; CF) 등과 같은 장치에서 사용되는 인터페이스와 호환될 수 있거나, 또는, 이들 장치들과 유사한 장치들에서 사용되는 인터페이스와 호환될 수 있다. 인터페이스(1430)는 서로 다른 타입을 갖는 하나 이상의 인터페이스와 호환될 수도 있다.
본 실시예의 메모리 시스템(1400)은 외부 장치와의 인터페이스, 메모리 컨트롤러, 및 메모리 시스템의 다양화, 고성능화에 따라 인터페이스(1430)와 메모리(1410)간의 데이터의 입출력을 효율적으로 전달하기 위한 버퍼 메모리(1440)를 더 포함할 수 있다. 데이터를 임시로 저장하는 버퍼 메모리(1440)는 전술한 반도체 장치의 실시예들 중 하나 이상을 포함할 수 있다. 예를 들어, 버퍼 메모리(1440)는 하나 이상의 가변 저항 소자를 포함하고, 상기 가변 저항 소자는, 변경 가능한 자화 방향을 갖는 자유층, 고정된 자화 방향을 갖는 고정층 및 상기 자유층과 상기 고정층 사이에 개재되는 터널 베리어층을 포함하는 MTJ 구조물; 상기 MTJ 구조물 아래에서 상기 고정층 또는 상기 자유층의 성장을 돕는 시드층; 및 상기 시드층 아래에 위치하는 비정질의 금속성 카본층을 포함할 수 있다. 이를 통해, 버퍼 메모리(1440)의 데이터 저장 특성 및 동작 특성이 향상될 수 있다. 결과적으로, 메모리 시스템(1400)의 동작 특성 향상이 가능하다.
더불어, 본 실시예의 버퍼 메모리(1440)는 휘발성인 특성을 가지는 SRAM(Static Random Access Memory), DRAM(Dynamic Random Access Memory), 비휘발성인 특성을 가지는 ROM(Read Only Memory), NOR Flash Memory, NAND Flash Memory, PRAM(Phase Change Random Access Memory), RRAM(Resistive Random Access Memory), STTRAM(Spin Transfer Torque Random Access Memory), MRAM(Magnetic Random Access Memory) 등을 더 포함할 수 있다. 이와는 다르게, 버퍼 메모리(1440)는 전술한 실시예의 반도체 장치를 포함하지 않고 휘발성인 특성을 가지는 SRAM(Static Random Access Memory), DRAM(Dynamic Random Access Memory), 비휘발성인 특성을 가지는 ROM(Read Only Memory), NOR Flash Memory, NAND Flash Memory, PRAM(Phase Change Random Access Memory), RRAM(Resistive Random Access Memory), STTRAM(Spin Transfer Torque Random Access Memory), MRAM(Magnetic Random Access Memory) 등을 포함할 수 있다.
이상으로 해결하고자 하는 과제를 위한 다양한 실시예들이 기재되었으나, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자진 자라면 본 발명의 기술사상의 범위 내에서 다양한 변경 및 수정이 이루어질 수 있음은 명백하다.
200: 기판 205: 제1 층간 절연막
210: 하부 콘택 플러그 215: 제2 층간 절연막
221A: 하부 전극 222A: 버퍼층 패턴
223A: 시드층 패턴 224A: 자유층 패턴
225A: 터널 베리어층 패턴 226A: 고정층 패턴
227A: 교환 결합층 패턴 228A: 자기 보정층 패턴
229A: 캡핑층 패턴 220: 가변 저항 소자
240: 스페이서 250: 제3 층간 절연막
260: 상부 콘택 플러그

Claims (35)

  1. 반도체 메모리를 포함하는 전자 장치로서,
    상기 반도체 메모리는,
    스위칭 소자가 형성된 기판;
    상기 기판 상에 형성된 제1 층간 절연막;
    상기 제1 층간 절연막을 관통하여 상기 스위칭 소자의 일단과 접속하는 하부 콘택 플러그;
    상기 하부 콘택 플러그 상의 가변 저항 소자; 및
    상기 가변 저항 소자의 측벽의 적어도 일부 상에 위치하고 카본을 함유하는 제1 스페이서를 포함하고,
    상기 가변 저항 소자는,
    변경 가능한 자화 방향을 갖는 자유층, 고정된 자화 방향을 갖는 고정층 및 상기 자유층과 상기 고정층 사이에 개재되는 터널 베리어층을 포함하는 MTJ(Magnetic Tunnel Junction) 구조물;
    상기 MTJ 구조물 아래에서 상기 고정층 또는 상기 자유층의 성장을 돕는 시드층; 및
    상기 시드층 아래에 위치하는 전기적으로 전도성이면서 카본을 포함하는 비정질의 금속성 카본(metallic carbon)층을 포함하고,
    상기 제1 스페이서는 상기 비정질의 금속성 카본층과 동일한 금속 또는 그 금속의 산화물을 포함하는 전자 장치.
  2. 삭제
  3. 삭제
  4. ◈청구항 4은(는) 설정등록료 납부시 포기되었습니다.◈
    제1 항에 있어서,
    상기 반도체 메모리는,
    상기 제1 스페이서와 상기 가변 저항 소자의 사이에 위치하고, 금속 산화물을 포함하는 제2 스페이서를 더 포함하는
    전자 장치.
  5. ◈청구항 5은(는) 설정등록료 납부시 포기되었습니다.◈
    제4 항에 있어서,
    상기 반도체 메모리는,
    상기 제1 스페이서와 상기 제2 스페이서 사이에 위치하고, 실리콘 산화물, 실리콘 질화물 또는 이들의 조합을 포함하는 제3 스페이서를 더 포함하는
    전자 장치.
  6. ◈청구항 6은(는) 설정등록료 납부시 포기되었습니다.◈
    제1 항에 있어서,
    상기 반도체 메모리는,
    상기 제1 스페이서 상에 위치하고, 금속 또는 금속 산화물을 포함하는 제2 스페이서를 더 포함하는
    전자 장치.
  7. ◈청구항 7은(는) 설정등록료 납부시 포기되었습니다.◈
    제6 항에 있어서,
    상기 반도체 메모리는,
    상기 제1 스페이서와 상기 제2 스페이서 사이에 위치하고, 실리콘 산화물, 실리콘 질화물 또는 이들의 조합을 포함하는 제3 스페이서를 더 포함하는
    전자 장치.
  8. 반도체 메모리를 포함하는 전자 장치로서,
    상기 반도체 메모리는,
    스위칭 소자가 형성된 기판;
    상기 기판 상에 형성된 제1 층간 절연막;
    상기 제1 층간 절연막을 관통하여 상기 스위칭 소자의 일단과 접속하는 하부 콘택 플러그; 및
    상기 하부 콘택 플러그 상의 가변 저항 소자를 포함하고,
    상기 가변 저항 소자는,
    변경 가능한 자화 방향을 갖는 자유층, 고정된 자화 방향을 갖는 고정층 및 상기 자유층과 상기 고정층 사이에 개재되는 터널 베리어층을 포함하는 MTJ 구조물;
    상기 MTJ 구조물 아래에서 상기 고정층 또는 상기 자유층의 성장을 돕는 시드층; 및
    상기 시드층 아래에 위치하는 하부 전극을 포함하고,
    상기 하부 전극은 전기적으로 전도성이면서 카본을 포함하는 비정질의 금속성 카본층을 포함하는 전자 장치.
  9. ◈청구항 9은(는) 설정등록료 납부시 포기되었습니다.◈
    제8 항에 있어서,
    상기 하부 전극은,
    상기 시드층 및 상기 MTJ 구조물과 정렬된 측벽을 갖는 상부, 및 상기 상부보다 큰 폭을 가지면서 상기 상부와 정렬되지 않은 측벽을 갖는 하부를 포함하는
    전자 장치.
  10. ◈청구항 10은(는) 설정등록료 납부시 포기되었습니다.◈
    제8 항에 있어서,
    상기 가변 저항 소자는,
    상기 시드층과 상기 하부 전극 사이에 개재되는 버퍼층을 더 포함하는
    전자 장치.
  11. ◈청구항 11은(는) 설정등록료 납부시 포기되었습니다.◈
    제10 항에 있어서,
    상기 버퍼층은,
    상기 시드층 및 상기 MTJ 구조물과 정렬된 측벽을 갖는 상부, 및 상기 상부보다 큰 폭을 가지면서 상기 상부와 정렬되지 않은 측벽을 갖는 하부를 포함하고,
    상기 하부 전극은,
    상기 버퍼층의 상기 하부와 정렬된 측벽을 갖는 상부, 및 상기 하부 전극의 상기 상부보다 큰 폭을 가지면서 상기 하부 전극의 상기 상부와 정렬되지 않는 측벽을 갖는 하부를 포함하는
    전자 장치.
  12. 반도체 메모리를 포함하는 전자 장치로서,
    상기 반도체 메모리는,
    스위칭 소자가 형성된 기판;
    상기 기판 상에 형성된 제1 층간 절연막;
    상기 제1 층간 절연막을 관통하여 상기 스위칭 소자의 일단과 접속하는 하부 콘택 플러그; 및
    상기 하부 콘택 플러그 상의 가변 저항 소자를 포함하고,
    상기 가변 저항 소자는,
    변경 가능한 자화 방향을 갖는 자유층, 고정된 자화 방향을 갖는 고정층 및 상기 자유층과 상기 고정층 사이에 개재되는 터널 베리어층을 포함하는 MTJ 구조물;
    상기 MTJ 구조물 아래에서 상기 고정층 또는 상기 자유층의 성장을 돕는 시드층;
    상기 시드층 아래에 위치하는 하부 전극; 및
    상기 시드층과 상기 하부 전극 사이의 버퍼층을 포함하고,
    상기 버퍼층은 전기적으로 전도성이면서 카본을 포함하는 비정질의 금속성 카본층을 포함하는 전자 장치.
  13. ◈청구항 13은(는) 설정등록료 납부시 포기되었습니다.◈
    제12 항에 있어서,
    상기 하부 전극은,
    상기 버퍼층, 상기 시드층 및 상기 MTJ 구조물과 정렬된 측벽을 갖는 상부, 및 상기 상부보다 큰 폭을 가지면서 상기 상부와 정렬되지 않은 측벽을 갖는 하부를 포함하는
    전자 장치.
  14. ◈청구항 14은(는) 설정등록료 납부시 포기되었습니다.◈
    제12 항에 있어서,
    상기 버퍼층은,
    상기 시드층 및 상기 MTJ 구조물과 정렬된 측벽을 갖는 상부, 및 상기 상부보다 큰 폭을 가지면서 상기 상부와 정렬되지 않은 측벽을 갖는 하부를 포함하고,
    상기 하부 전극은,
    상기 버퍼층의 상기 하부와 정렬된 측벽을 갖는 상부, 및 상기 하부 전극의 상기 상부보다 큰 폭을 가지면서 상기 하부 전극의 상기 상부와 정렬되지 않는 측벽을 갖는 하부를 포함하는
    전자 장치.
  15. ◈청구항 15은(는) 설정등록료 납부시 포기되었습니다.◈
    제12 항에 있어서,
    상기 반도체 메모리는,
    상기 하부 전극을 제외한 상기 가변 저항 소자의 나머지의 측벽의 적어도 일부 상에 위치하는 스페이서를 더 포함하고,
    상기 스페이서 및 상기 가변 저항 소자의 나머지는, 상기 하부 전극을 덮는
    전자 장치.
  16. ◈청구항 16은(는) 설정등록료 납부시 포기되었습니다.◈
    제1 항에 있어서,
    상기 전자 장치는, 마이크로프로세서를 더 포함하고,
    상기 마이크로프로세서는,
    상기 마이크로프로세서 외부로부터의 명령을 포함하는 신호를 수신하고, 상기 명령의 추출이나 해독 또는 상기 마이크로프로세서의 신호의 입출력 제어를 수행하는 제어부;
    상기 제어부가 명령을 해독한 결과에 따라서 연산을 수행하는 연산부; 및
    상기 연산을 수행하는 데이터, 상기 연산을 수행한 결과에 대응하는 데이터 또는 상기 연산을 수행하는 데이터의 주소를 저장하는 기억부를 포함하고,
    상기 반도체 메모리는, 상기 마이크로프로세서 내에서 상기 기억부의 일부인
    전자 장치.
  17. ◈청구항 17은(는) 설정등록료 납부시 포기되었습니다.◈
    제1 항에 있어서,
    상기 전자 장치는, 프로세서를 더 포함하고,
    상기 프로세서는,
    상기 프로세서의 외부로부터 입력된 명령에 따라 데이터를 이용하여 상기 명령에 대응하는 연산을 수행하는 코어부;
    상기 연산을 수행하는 데이터, 상기 연산을 수행한 결과에 대응하는 데이터 또는 상기 연산을 수행하는 데이터의 주소를 저장하는 캐시 메모리부; 및
    상기 코어부와 상기 캐시 메모리부 사이에 연결되고, 상기 코어부와 상기 캐시 메모리부 사이에 데이터를 전송하는 버스 인터페이스를 포함하고,
    상기 반도체 메모리는, 상기 프로세서 내에서 상기 캐시 메모리부의 일부인
    전자 장치.
  18. ◈청구항 18은(는) 설정등록료 납부시 포기되었습니다.◈
    제1 항에 있어서,
    상기 전자 장치는, 프로세싱 시스템을 더 포함하고,
    상기 프로세싱 시스템은,
    수신된 명령을 해석하고 상기 명령을 해석한 결과에 따라 정보의 연산을 제어하는 프로세서;
    상기 명령을 해석하기 위한 프로그램 및 상기 정보를 저장하기 위한 보조기억장치;
    상기 프로그램을 실행할 때 상기 프로세서가 상기 프로그램 및 상기 정보를 이용해 상기 연산을 수행할 수 있도록 상기 보조기억장치로부터 상기 프로그램 및 상기 정보를 이동시켜 저장하는 주기억장치; 및
    상기 프로세서, 상기 보조기억장치 및 상기 주기억장치 중 하나 이상과 외부와의 통신을 수행하기 위한 인터페이스 장치를 포함하고,
    상기 반도체 메모리는, 상기 프로세싱 시스템 내에서 상기 보조기억장치 또는 상기 주기억장치의 일부인
    전자 장치.
  19. ◈청구항 19은(는) 설정등록료 납부시 포기되었습니다.◈
    제1 항에 있어서,
    상기 전자 장치는, 데이터 저장 시스템을 더 포함하고,
    상기 데이터 저장 시스템은,
    데이터를 저장하며 공급되는 전원에 관계없이 저장된 데이터가 유지되는 저장 장치;
    외부로부터 입력된 명령에 따라 상기 저장 장치의 데이터 입출력을 제어하는 컨트롤러;
    상기 저장 장치와 외부 사이에 교환되는 데이터를 임시로 저장하는 임시 저장 장치; 및
    상기 저장 장치, 상기 컨트롤러 및 상기 임시 저장 장치 중 하나 이상과 외부와의 통신을 수행하기 위한 인터페이스를 포함하고,
    상기 반도체 메모리는, 상기 데이터 저장 시스템 내에서 상기 저장 장치 또는 상기 임시 저장 장치의 일부인
    전자 장치.
  20. ◈청구항 20은(는) 설정등록료 납부시 포기되었습니다.◈
    제1 항에 있어서,
    상기 전자 장치는, 메모리 시스템을 더 포함하고,
    상기 메모리 시스템은,
    데이터를 저장하며 공급되는 전원에 관계없이 저장된 데이터가 유지되는 메모리;
    외부로부터 입력된 명령에 따라 상기 메모리의 데이터 입출력을 제어하는 메모리 컨트롤러;
    상기 메모리와 외부 사이에 교환되는 데이터를 버퍼링하기 위한 버퍼 메모리; 및
    상기 메모리, 상기 메모리 컨트롤러 및 상기 버퍼 메모리 중 하나 이상과 외부와의 통신을 수행하기 위한 인터페이스를 포함하고,
    상기 반도체 메모리는, 상기 메모리 시스템 내에서 상기 메모리 또는 상기 버퍼 메모리의 일부인
    전자 장치.
  21. 삭제
  22. 삭제
  23. 삭제
  24. 삭제
  25. 삭제
  26. 삭제
  27. 삭제
  28. 삭제
  29. 삭제
  30. 삭제
  31. 삭제
  32. 삭제
  33. 삭제
  34. 삭제
  35. 삭제
KR1020160100846A 2016-08-08 2016-08-08 전자 장치 및 그 제조 방법 KR102518230B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020160100846A KR102518230B1 (ko) 2016-08-08 2016-08-08 전자 장치 및 그 제조 방법
US15/481,308 US10198372B2 (en) 2016-08-08 2017-04-06 Electronic device and method for fabricating the same
US16/234,998 US10380045B2 (en) 2016-08-08 2018-12-28 Electronic device and method for fabricating the same

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020160100846A KR102518230B1 (ko) 2016-08-08 2016-08-08 전자 장치 및 그 제조 방법

Publications (2)

Publication Number Publication Date
KR20180016880A KR20180016880A (ko) 2018-02-20
KR102518230B1 true KR102518230B1 (ko) 2023-04-06

Family

ID=61069532

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020160100846A KR102518230B1 (ko) 2016-08-08 2016-08-08 전자 장치 및 그 제조 방법

Country Status (2)

Country Link
US (2) US10198372B2 (ko)
KR (1) KR102518230B1 (ko)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102518230B1 (ko) 2016-08-08 2023-04-06 에스케이하이닉스 주식회사 전자 장치 및 그 제조 방법
US10355198B2 (en) * 2017-11-13 2019-07-16 Taiwan Semiconductor Manufacturing Co., Ltd. Memory device and fabrication method thereof
US11329099B2 (en) * 2017-12-30 2022-05-10 Integrated Silicon Solution, (Cayman) Inc. Magnetic memory chip having nvm class and SRAM class MRAM elements on the same chip
US11088201B2 (en) 2018-06-29 2021-08-10 Taiwan Semiconductor Manufacturing Company, Ltd. Magnetic tunneling junction (MTJ) element with an amorphous buffer layer and its fabrication process
KR20200026487A (ko) 2018-09-03 2020-03-11 삼성전자주식회사 메모리 소자
US10868239B2 (en) 2018-10-25 2020-12-15 Taiwan Semiconductor Manufacturing Company, Ltd. Gradient protection layer in MTJ manufacturing
US10971681B2 (en) * 2018-12-05 2021-04-06 Spin Memory, Inc. Method for manufacturing a data recording system utilizing heterogeneous magnetic tunnel junction types in a single chip
US11043634B2 (en) * 2019-04-09 2021-06-22 International Business Machines Corporation Confining filament at pillar center for memory devices
KR20200140601A (ko) * 2019-06-07 2020-12-16 삼성전자주식회사 정보 저장 물질 패턴을 포함하는 반도체 소자
US11283005B2 (en) * 2019-09-30 2022-03-22 Taiwan Semiconductor Manufacturing Company, Ltd. Spacer scheme and method for MRAM
KR102658258B1 (ko) 2019-10-01 2024-04-17 에스케이하이닉스 주식회사 전자 장치 및 그 제조 방법
US20220020920A1 (en) * 2020-07-16 2022-01-20 Taiwan Semiconductor Manufacturing Co., Ltd. Memory device and fabrication method thereof

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2013201343A (ja) * 2012-03-26 2013-10-03 Toshiba Corp 半導体記憶装置およびその製造方法
US20150129998A1 (en) * 2012-03-22 2015-05-14 Iii Holdings 1, Llc Methods for manufacturing carbon ribbons for magnetic devices

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101949981B1 (ko) * 2012-08-31 2019-02-20 에스케이하이닉스 주식회사 반도체 장치 및 그 제조 방법
US9865806B2 (en) * 2013-06-05 2018-01-09 SK Hynix Inc. Electronic device and method for fabricating the same
KR101636492B1 (ko) * 2013-07-31 2016-07-20 한양대학교 산학협력단 메모리 소자
KR102149195B1 (ko) * 2014-03-04 2020-08-28 에스케이하이닉스 주식회사 전자 장치 및 그 제조 방법
KR102195003B1 (ko) * 2014-06-18 2020-12-24 삼성전자주식회사 반도체 다이오드, 가변 저항 메모리 장치 및 가변 저항 메모리 장치의 제조 방법
KR102435855B1 (ko) * 2015-08-06 2022-08-25 삼성전자주식회사 하드 마스크 패턴의 형성 방법 및 이를 이용한 반도체 소자의 제조 방법
KR102444236B1 (ko) * 2015-08-25 2022-09-16 삼성전자주식회사 자기 소자 및 그 제조 방법
US9893271B2 (en) * 2015-10-15 2018-02-13 Samsung Electronics Co., Ltd. Semiconductor memory device
KR102518230B1 (ko) 2016-08-08 2023-04-06 에스케이하이닉스 주식회사 전자 장치 및 그 제조 방법

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20150129998A1 (en) * 2012-03-22 2015-05-14 Iii Holdings 1, Llc Methods for manufacturing carbon ribbons for magnetic devices
JP2013201343A (ja) * 2012-03-26 2013-10-03 Toshiba Corp 半導体記憶装置およびその製造方法

Also Published As

Publication number Publication date
KR20180016880A (ko) 2018-02-20
US10198372B2 (en) 2019-02-05
US20180040809A1 (en) 2018-02-08
US20190138467A1 (en) 2019-05-09
US10380045B2 (en) 2019-08-13

Similar Documents

Publication Publication Date Title
KR102518230B1 (ko) 전자 장치 및 그 제조 방법
US10916695B2 (en) Electronic device and method for fabricating the same
US20170352805A1 (en) Electronic device and method for fabricating the same
KR20150102302A (ko) 전자 장치 및 그 제조 방법
KR20190011461A (ko) 전자 장치 및 그 제조 방법
KR102515035B1 (ko) 전자 장치 및 그 제조 방법
US9564584B2 (en) Electronic device and method for fabricating the same
US9876162B2 (en) Electronic device including a semiconductor memory having variable resistance structure with magnetic correction layer
US10516099B2 (en) Electronic device and method for fabricating the same
KR20160073851A (ko) 전자 장치 및 그 제조 방법
KR102542930B1 (ko) 전자 장치 및 그 제조 방법
KR20150036988A (ko) 전자 장치
US10361360B2 (en) Electronic device and method for fabricating the same
KR102626234B1 (ko) 전자 장치 및 그 제조 방법
CN108807662B (zh) 电子装置
US20170024336A1 (en) Electronic device and method for fabricating the same
US10199433B2 (en) Electronic device and method for fabricating the same
KR102515479B1 (ko) 전자 장치
KR20170140819A (ko) 전자 장치 및 제조 방법
KR20190085609A (ko) 전자 장치 및 그 제조 방법
KR20180049387A (ko) 전자 장치 및 그 제조 방법
KR102635897B1 (ko) 전자 장치의 제조 방법
KR20180027690A (ko) 전자 장치 및 그 제조 방법

Legal Events

Date Code Title Description
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right