KR102452212B1 - 인터페이스 회로 및 정보 처리 시스템 - Google Patents

인터페이스 회로 및 정보 처리 시스템 Download PDF

Info

Publication number
KR102452212B1
KR102452212B1 KR1020227018769A KR20227018769A KR102452212B1 KR 102452212 B1 KR102452212 B1 KR 102452212B1 KR 1020227018769 A KR1020227018769 A KR 1020227018769A KR 20227018769 A KR20227018769 A KR 20227018769A KR 102452212 B1 KR102452212 B1 KR 102452212B1
Authority
KR
South Korea
Prior art keywords
signal
circuit
external device
interface
transmission
Prior art date
Application number
KR1020227018769A
Other languages
English (en)
Other versions
KR20220083844A (ko
Inventor
가즈아키 도바
겐 이치무라
Original Assignee
소니그룹주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 소니그룹주식회사 filed Critical 소니그룹주식회사
Publication of KR20220083844A publication Critical patent/KR20220083844A/ko
Application granted granted Critical
Publication of KR102452212B1 publication Critical patent/KR102452212B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/02Channels characterised by the type of signal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/003Details of a display terminal, the details relating to the control arrangement of the display terminal and to the interfaces thereto
    • G09G5/006Details of the interface to the display terminal
    • G09G5/008Clock recovery
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/0264Arrangements for coupling to transmission lines
    • H04L25/0272Arrangements for coupling to multiple lines, e.g. for differential transmission
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/14Channel dividing arrangements, i.e. in which a single bit stream is divided between several baseband channels and reassembled at the receiver
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L5/00Arrangements affording multiple use of the transmission path
    • H04L5/22Arrangements affording multiple use of the transmission path using time-division multiplexing
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L9/00Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
    • H04L9/08Key distribution or management, e.g. generation, sharing or updating, of cryptographic keys or passwords
    • H04L9/0816Key establishment, i.e. cryptographic processes or cryptographic protocols whereby a shared secret becomes available to two or more parties, for subsequent use
    • H04L9/0819Key transport or distribution, i.e. key establishment techniques where one party creates or otherwise obtains a secret value, and securely transfers it to the other(s)
    • H04L9/0825Key transport or distribution, i.e. key establishment techniques where one party creates or otherwise obtains a secret value, and securely transfers it to the other(s) using asymmetric-key encryption or public key infrastructure [PKI], e.g. key signature or public key certificates
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/422Input-only peripherals, i.e. input devices connected to specially adapted client devices, e.g. global positioning system [GPS]
    • H04N21/42204User interfaces specially adapted for controlling a client device through a remote control device; Remote control devices therefor
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/41Structure of client; Structure of client peripherals
    • H04N21/426Internal components of the client ; Characteristics thereof
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/436Interfacing a local distribution network, e.g. communicating with another STB or one or more peripheral devices inside the home
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/436Interfacing a local distribution network, e.g. communicating with another STB or one or more peripheral devices inside the home
    • H04N21/43615Interfacing a Home Network, e.g. for connecting the client to a plurality of peripherals
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/436Interfacing a local distribution network, e.g. communicating with another STB or one or more peripheral devices inside the home
    • H04N21/4363Adapting the video stream to a specific local network, e.g. a Bluetooth® network
    • H04N21/43632Adapting the video stream to a specific local network, e.g. a Bluetooth® network involving a wired protocol, e.g. IEEE 1394
    • H04N21/43635HDMI
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • G09G2370/042Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller for monitor identification
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/04Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller
    • G09G2370/045Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller using multiple communication channels, e.g. parallel and serial
    • G09G2370/047Exchange of auxiliary data, i.e. other than image data, between monitor and graphics controller using multiple communication channels, e.g. parallel and serial using display data channel standard [DDC] communication
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/12Use of DVI or HDMI protocol in interfaces along the display data pipeline

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Multimedia (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Security & Cryptography (AREA)
  • Dc Digital Transmission (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
  • Cable Transmission Systems, Equalization Of Radio And Reduction Of Echo (AREA)
  • Human Computer Interaction (AREA)

Abstract

메인의 대용량 채널의 전송 방향과는 역방향으로 신호를 고속으로 전송한다. 제1 송신부는 클럭 성분을 포함하는 제1 신호를 차동 신호로 해서 전송로를 통해서 외부 기기로 송신한다. 제2 송신부는 클럭 성분을 포함하는 제2 신호를 동상 신호로 해서 전송로에 중첩해서 상기 외부 기기로 송신한다. 상태 통지부는 전송로에 포함되는 한 쌍의 차동 전송로를 통해서 외부 기기와 통신을 행하여, 한 쌍의 차동 전송로 중 적어도 한쪽의 직류 바이어스 전위에 의해 외부 기기로 자장치의 접속 상태를 통지한다.

Description

인터페이스 회로 및 정보 처리 시스템{INTERFACE CIRCUIT AND INFORMATION PROCESSING SYSTEM}
본 기술은, 인터페이스 회로에 관한 것이다. 상세하게는, 기기 사이에서 음성 신호나 영상 신호 등의 디지털 신호를 전송하기 위한 인터페이스 회로 및 정보 처리 시스템에 관한 것이다.
최근, 음성 신호나 영상 신호 등의 디지털 신호를 취급하는 AV(Audio/Visual) 기기가 보급됨에 따라서, 이들 AV 기기간에 있어서 디지털 신호를 전송하기 위한 인터페이스로서 다양한 방식의 것이 제안되고 있다. 이러한 인터페이스로서는, 예를 들어 IEEE(Institute of Electrical and Electronics Engineers) 1394 규격이나, HDMI(High-Definition Multimedia Interface) 규격(HDMI는 등록상표) 등이 널리 알려져 있다. 이러한 인터페이스에 있어서, 메인의 대용량 채널의 전송 방향과는 역방향으로 오디오 신호를 전송하는 기술이 알려져 있다. 예를 들어, HDMI 규격에 있어서, SPDIF라고 불리는 바이페이즈 변조 신호를, TMDS라고 불리는 시리얼 전송로의 전송 방향과는 역방향으로 전송하는 인터페이스 회로가 제안되어 있다(예를 들어, 특허문헌 1 참조).
일본특허공개 제2009-130606호 공보
그러나, SPDIF의 바이페이즈 변조 신호는, 실질적으로 3Mbps 정도의 오디오 신호의 전송을 상정한 것으로, 소위 HBR(High-Bitrate Audio) 등의 고품위 오디오 신호의 전송에는 적합하지 않다. 가령 이 바이페이즈 변조 신호를 고속 전송한 경우에는, 고정 비트레이트에 의한 동상 신호인 점에서, 불필요한 복사가 발생해 버려서, 케이블 내의 다른 신호에 영향을 줄 우려가 있다.
본 기술은 이러한 상황을 감안해서 안출된 것으로, 메인의 대용량 채널의 전송 방향과는 역방향으로 신호를 고속으로 전송하는 것을 목적으로 한다.
본 기술은, 상술한 문제점을 해소하기 위해서 이루어진 것으로, 그 제1 측면은, 클럭 성분을 포함하는 제1 신호를 차동 신호로 해서 전송로를 통해서 외부 기기로 송신하는 제1 송신부와, 클럭 성분을 포함하는 제2 신호를 동상 신호로 해서 상기 전송로에 중첩해서 상기 외부 기기로 송신하는 제2 송신부와, 상기 전송로에 포함되는 한 쌍의 차동 전송로를 통해서 상기 외부 기기와 통신을 행하여, 상기 한 쌍의 차동 전송로 중 적어도 한쪽의 직류 바이어스 전위에 의해 상기 외부 기기로 자장치의 접속 상태를 통지하는 상태 통지부를 구비하는 인터페이스 회로이다. 이에 의해, 차동 전송되는 제1 신호와 동상 전송되는 제2 신호를 동일한 전송로에 의해 중첩해서 송신시킨다고 하는 작용을 초래한다.
또한, 이 제1 측면에 있어서, 상기 제1 신호는 오디오 신호여도 된다. 그 전송 시의 변조로서는, 예를 들어 MLT-3 방식이나 NRZ 방식 등이 상정된다.
또한, 이 제1 측면에 있어서, 상기 제1 신호를 암호화 및 복호하기 위한 수수를 상기 전송로와는 다른 제2 전송로를 통해서 상기 외부 기기와 행하는 통신부를 더 구비해도 된다. 이에 의해, 암호화된 제1 신호를 송신시킨다고 하는 작용을 초래한다. 또한, 상기 전송로는 HDMI 케이블을 구성하는 유틸리티 라인 및 핫 플러그 검출 라인을 이용할 수 있고, 상기 제2 전송로는 HDMI 케이블을 구성하는 디스플레이 데이터 채널을 이용할 수 있다.
또한, 본 기술의 제2 측면은, 클럭 성분을 포함하는 제1 신호를 차동 신호로 해서 전송로를 통해서 외부 기기로 송신하는 제1 송신부와, 상기 제1 신호를 복호하기 위한 제2 신호를 동상 신호로 해서 상기 전송로에 중첩해서 상기 외부 기기로 송신하는 제2 송신부와, 상기 전송로에 포함되는 한 쌍의 차동 전송로를 통해서 상기 외부 기기와 통신을 행하여, 상기 한 쌍의 차동 전송로 중 적어도 한쪽의 직류 바이어스 전위에 의해 상기 외부 기기로 자장치의 접속 상태를 통지하는 상태 통지부를 구비하는 인터페이스 회로이다. 이에 의해, 차동 전송되는 제1 신호와 그 제1 신호를 복호하기 위한 동상 전송되는 제2 신호를 동일한 전송로에 의해 중첩해서 송신시킨다고 하는 작용을 초래한다.
또한, 이 제2 측면에 있어서, 상기 제1 신호는 오디오 신호여도 된다. 또한, 전송로는 HDMI 케이블을 구성하는 유틸리티 라인 및 핫 플러그 검출 라인을 이용할 수 있다.
또한, 본 기술의 제3 측면은, 외부 기기로부터 전송로를 통해서 수신한 차동 신호로부터 클럭 성분을 포함하는 제1 신호를 추출하는 제1 수신부와, 상기 외부 기기로부터 상기 전송로를 통해서 수신한 동상 신호로부터 클럭 성분을 포함하는 제2 신호를 추출하는 제2 수신부와, 상기 전송로에 포함되는 한 쌍의 차동 전송로를 통해서 상기 외부 기기와 통신을 행하여, 상기 한 쌍의 차동 전송로 중 적어도 한쪽의 직류 바이어스 전위에 의해 상기 외부 기기로부터의 접속 상태의 통지를 받는 상태 수령부를 구비하는 인터페이스 회로이다. 이에 의해, 차동 전송되는 제1 신호와 동상 전송되는 제2 신호를 동일한 전송로에 의해 수신시킨다고 하는 작용을 초래한다.
또한, 이 제3 측면에 있어서, 상기 제1 신호는 오디오 신호여도 된다.
또한, 이 제3 측면에 있어서, 상기 제1 신호를 암호화 및 복호하기 위한 수수를 상기 전송로와는 다른 제2 전송로를 통해서 상기 외부 기기와 행하는 통신부를 더 구비해도 된다. 이에 의해, 암호화된 제1 신호를 수신시킨다고 하는 작용을 초래한다. 또한, 상기 전송로는 HDMI 케이블을 구성하는 유틸리티 라인 및 핫 플러그 검출 라인을 이용할 수 있고, 상기 제2 전송로는 HDMI 케이블을 구성하는 디스플레이 데이터 채널을 이용할 수 있다.
또한, 본 기술의 제4 측면은, 외부 기기로부터 전송로를 통해서 수신한 차동 신호로부터 클럭 성분을 포함하는 제1 신호를 추출하는 제1 수신부와, 상기 외부 기기로부터 상기 전송로를 통해서 수신한 동상 신호로부터 상기 제1 신호를 복호하기 위한 제2 신호를 추출하는 제2 수신부와, 상기 전송로에 포함되는 한 쌍의 차동 전송로를 통해서 상기 외부 기기와 통신을 행하여, 상기 한 쌍의 차동 전송로 중 적어도 한쪽의 직류 바이어스 전위에 의해 상기 외부 기기로부터의 접속 상태의 통지를 받는 상태 수령부를 구비하는 인터페이스 회로이다. 이에 의해, 차동 전송되는 제1 신호와 그 제1 신호를 복호하기 위한 동상 전송되는 제2 신호를 동일한 전송로에 의해 수신시킨다고 하는 작용을 초래한다.
또한, 이 제4 측면에 있어서, 상기 제1 신호는 오디오 신호여도 된다. 또한, 전송로는 HDMI 케이블을 구성하는 유틸리티 라인 및 핫 플러그 검출 라인을 이용할 수 있다.
또한, 본 기술의 제5 측면은, 제1 인터페이스 회로와 제2 인터페이스 회로를 전송로를 통해서 접속한 정보 처리 시스템이며, 상기 제1 인터페이스 회로는, 클럭 성분을 포함하는 제1 신호를 차동 신호로 해서 상기 전송로를 통해서 상기 제2 인터페이스 회로로 송신하는 제1 송신부와, 클럭 성분을 포함하는 제2 신호를 동상 신호로 해서 상기 전송로에 중첩해서 상기 제2 인터페이스 회로로 송신하는 제2 송신부와, 상기 전송로에 포함되는 한 쌍의 차동 전송로를 통해서 상기 제2 인터페이스 회로와 통신을 행하여, 상기 한 쌍의 차동 전송로 중 적어도 한쪽의 직류 바이어스 전위에 의해 상기 제2 인터페이스 회로로 상기 제1 인터페이스 회로의 접속 상태를 통지하는 상태 통지부를 구비하고, 상기 제2 인터페이스 회로는 상기 제1 인터페이스 회로로부터 상기 전송로를 통해서 수신한 차동 신호로부터 클럭 성분을 포함하는 제1 신호를 추출하는 제1 수신부와, 상기 제1 인터페이스 회로로부터 상기 전송로를 통해서 수신한 동상 신호로부터 클럭 성분을 포함하는 제2 신호를 추출하는 제2 수신부와, 상기 전송로에 포함되는 한 쌍의 차동 전송로를 통해서 상기 제1 인터페이스 회로와 통신을 행하여, 상기 한 쌍의 차동 전송로 중 적어도 한쪽의 직류 바이어스 전위에 의해 상기 제1 인터페이스 회로로부터의 접속 상태의 통지를 받는 상태 수령부를 구비하는 정보 처리 시스템이다. 이에 의해, 차동 전송되는 제1 신호와 동상 전송되는 제2 신호를 동일한 전송로에 의해 중첩해서 송신시켜서, 수신시킨다고 하는 작용을 초래한다.
본 기술에 따르면, 메인의 대용량 채널의 전송 방향과는 역방향으로 신호를 고속으로 전송할 수 있다는 우수한 효과를 발휘할 수 있다. 또한, 여기에 기재된 효과는 반드시 한정되는 것은 아니며, 본 개시 중에 기재된 어느 하나의 효과여도 상관없다.
도 1은 HDMI 규격에 의한 인터페이스의 개념 구성도이다.
도 2는 HDMI 규격에 의한 커넥터의 핀 배치예를 도시하는 도면이다.
도 3은 본 발명의 실시 형태에 있어서의 소스 기기(100) 및 싱크 기기(200)의 내부 구성예에 대해서 도시하는 도면이다.
도 4는 본 기술의 실시 형태에 있어서의 소스측 수신 회로(140) 및 싱크측 송신 회로(250)의 일 구성예를 도시하는 도면이다.
도 5는 본 기술의 실시 형태에 있어서의 동작의 개요를 도시하는 도면이다.
도 6은 본 기술의 실시 형태에 있어서의 싱크 기종 검출 회로(110) 및 소스 기종 검출 회로(210)의 구성예를 도시하는 도면이다.
도 7은 본 기술의 실시 형태에 있어서의 플러그 접속 검출 회로(120) 및 플러그 접속 전달 회로(220)의 구성예를 도시하는 도면이다.
도 8은 일반적인 고품위 콘텐츠 전송에 있어서의 저작권 보호 기술 적용 시스템의 개요를 도시하는 도면이다.
도 9는 본 기술의 제2 실시 형태에 있어서의 소스 기기(100)의 구성예를 도시하는 도면이다.
도 10은 본 기술의 제2 실시 형태에 있어서의 싱크 기기(200)의 구성예를 도시하는 도면이다.
도 11은 본 기술의 제2 실시 형태에 있어서의 인증 및 키 교환의 수순의 일례를 나타내는 시퀀스도이다.
도 12는 본 기술의 실시 형태에 있어서의 디스크 플레이어(500)의 구성예를 도시하는 도면이다.
도 13은 본 기술의 실시 형태에 있어서의 텔레비전 수신기(600)의 구성예를 도시하는 도면이다.
도 14는 본 기술의 실시 형태에 있어서의 디지털 카메라(700)의 구성예를 도시하는 도면이다.
이하, 본 기술을 실시하기 위한 형태(이하, 실시 형태라고 칭한다)에 대해서 설명한다. 설명은 이하의 순서에 의해 행한다.
1. 제1 실시 형태(역방향 신호 전송의 예)
2. 제2 실시 형태(저작권 보호용 키 전송의 예)
3. 제3 실시 형태(동상 신호에 의한 클럭 신호 전송의 예)
4. 적용예
<1. 제1 실시 형태>
[HDMI 규격에 의한 인터페이스]
도 1은 HDMI 규격에 의한 인터페이스의 개념 구성도이다. HDMI 규격에서는, 기본이 되는 고속 전송 라인에 의한 전송 방향을 일방향으로 정하고 있고, 송신측 기기를 소스 기기, 수신측 기기를 싱크 기기라 칭하고 있다. 이 예에서는, 소스 기기(100) 및 싱크 기기(200)가 HDMI 케이블(300)에 의해 접속되어 있다. 그리고, 소스 기기(100)에는 송신 동작을 행하는 트랜스미터(101)가 포함되고, 싱크 기기(200)에는 수신 동작을 행하는 리시버(201)가 포함되어 있다.
트랜스미터(101)와 리시버(201) 사이의 전송에는, TMDS(Transition Minimized Differential Signaling)라고 불리는 시리얼 전송 방식이 사용된다. HDMI 규격에서는, 영상 신호 및 음성 신호는 3개의 TMDS 채널(310 내지 330)을 사용해서 전송된다. 즉, 어떤 수직 동기 신호로부터 다음 수직 동기 신호까지의 구간 내, 수평 귀선 구간 및 수직 귀선 구간을 제외한 구간인 유효 화상 구간에 있어서, 비압축의 1화면분의 화상의 화소 데이터에 대응하는 차동 신호가, TMDS 채널(310 내지 330)에 의해, 싱크 기기(200)를 향해서 일방향으로 송신된다. 또한, 수평 귀선 구간 또는 수직 귀선 구간에 있어서는, 음성 데이터, 제어 데이터 또는 그 외의 보조 데이터 등에 대응하는 차동 신호가, TMDS 채널(310 내지 330)에 의해, 싱크 기기(200)를 향해서 일방향으로 송신된다.
또한, HDMI 규격에서는, 클럭 신호가 TMDS 클럭 채널(340)에 의해 전송된다. TMDS 채널(310 내지 330)의 각각에서는, TMDS 클럭 채널(340)에 의해 전송되는 1클럭 사이에, 10비트분의 화소 데이터를 송신할 수 있다.
또한, HDMI 규격에서는, 디스플레이 데이터 채널(DDC: Display Data Channel)(350)이 설치된다. 이 디스플레이 데이터 채널(350)은 본래, 싱크 기기(200)에 있어서의 EDID ROM(282)에 기억되는 E-EDID 정보를 소스 기기(100)가 판독하기 위해서 사용된다. E-EDID(Enhanced Extended Display Identification Data) 정보란, 싱크 기기(200)가 디스플레이 장치인 경우에, 그 기종, 해상도, 색의 특성 및 타이밍 등의 설정이나 성능에 관한 정보를 나타내는 것이다. 이 E-EDID 정보는 싱크 기기(200)의 EDID ROM(282)에 유지된다.
또한, HDMI 규격에서는 CEC(Consumer Electronics Control) 라인(361), Utility 라인(362) 및 HPD(Hot Plug Detect) 라인(363) 등이 설치된다. CEC 라인(361)은 기기 제어 신호의 쌍방향 통신을 행하기 위한 라인이다. 디스플레이 데이터 채널(350)이 기기 사이를 일 대 일로 접속하는 데 반해, 이 CEC 라인(361)은 HDMI에 접속되는 전체 기기에 있어서 공유되어 통신을 행한다.
HPD 라인(363)은 HDMI의 케이블에 의해 다른 기기와 접속되어 있는 것(핫 플러그)을 검지하기 위한 라인이다. HDMI 1.4 규격에서는, Utility 라인(362) 및 HPD 라인(363)을 사용하여, 싱크 기기(200)로부터 소스 기기(100)로 오디오 신호를 동상 신호로 해서 전송하는 ARC(Audio Return Channel)가 정의되어 있다. 본 발명의 실시 형태에서는, 이들 Utility 라인(362) 및 HPD 라인(363)을 사용해서, 싱크 기기(200)로부터 소스 기기(100)로 고품질 오디오 신호를 보다 고속으로 전송하기 위해서, 오디오 신호를 차동 신호로 해서 전송한다.
IEC(International Electrotechnical Commission: 국제 전기 표준 회의) 등에서 규격화가 행해지고 있는 오디오 포맷은, 1536KHz의 프레임레이트까지 확장되어 있다. 그 데이터레이트는 최대 49.152Mbps로 된다. 한편, HDMI 1.4 규격으로 정의되어 있는 Utility 라인(362) 및 HPD 라인(363)에 의한 HEC 채널은 100Base-T 신호의 전송에 대응하고 있고, 그 전송 속도는 125Mbps로 되어 있다. 따라서, 이 전송로를 사용함으로써, 현재 상정되고 있는 오디오의 최대 데이터레이트의 전송은 가능하다.
도 2는 HDMI 규격에 의한 커넥터의 핀 배치예를 도시하는 도면이다. 여기에서는, 타입 A라고 불리는 핀 배치에 있어서의 핀 번호(301)와 신호 명칭(302)의 대응 관계가 나타나 있다.
TMDS 채널(310 내지 330) 및 TMDS 클럭 채널(340)은, 각각 정극, 실드 및 부극의 3핀으로 구성되어 있고, 1 내지 3번 핀이 TMDS 채널(330), 4 내지 6번 핀이 TMDS 채널(320), 7 내지 9번 핀이 TMDS 채널(310), 10 내지 12번 핀이 TMDS 클럭 채널(340)에 각각 대응하고 있다.
또한, 13번 핀이 CEC 라인(361)에, 14번 핀이 Utility 라인(362)에, 19번 핀이 HPD 라인(363)에, 각각 대응하고 있다. 또한, 디스플레이 데이터 채널(350)은 시리얼 클럭(SCL), 시리얼 데이터(SDA) 및 접지(ground)의 3핀으로 구성되어 있고, 15 내지 17번 핀이 각각 대응한다. 또한, 디스플레이 데이터 채널(350)의 접지(17번 핀)는, CEC 라인(361)의 접지와 공통화되어 있다. 18번 핀은 전원 공급 라인(+5V)에 대응한다.
[소스 기기와 싱크 기기]
도 3은 본 발명의 실시 형태에 있어서의 소스 기기(100) 및 싱크 기기(200)의 내부 구성예에 대해서 도시하는 도면이다. 여기에서는, 본 기술의 실시 형태에 있어서의 주요부인 Utility 라인(362) 및 HPD 라인(363)에 관한 구성을 나타내고 있다. 소스 기기(100)는 싱크 기종 검출 회로(110)와, 플러그 접속 검출 회로(120)와, 소스측 수신 회로(140)와, 동상 신호 수신 회로(160)와, 차동 신호 수신 회로(170)를 구비하고 있다. 또한, 싱크 기기(200)는 소스 기종 검출 회로(210)와, 플러그 접속 전달 회로(220)와, 싱크측 송신 회로(250)와, 동상 신호 송신 회로(260)와, 차동 신호 송신 회로(270)를 구비하고 있다.
Utility 라인(362)은 HDMI 1.4 규격으로부터 사용되게 된 라인이다. 소스 기기(100)에 있어서의 싱크 기종 검출 회로(110)에서는, Utility 라인(362)을 통해서 싱크 기기(200)의 기종을 검출한다. 또한, 싱크 기기(200)에 있어서의 소스 기종 검출 회로(210)에서는, Utility 라인(362)을 통해서 소스 기기(100)의 기종을 검출한다. 여기에 말하는 기종으로서는, 예를 들어 HDMI 1.4 규격과 같이 Utility 라인(362) 및 HPD 라인(363)에 의해 ARC를 전송하도록 한 기종(이하, ARC 대응 기종이라고 한다)을 상정할 수 있다.
HPD 라인(363)은, 상술한 바와 같이 HDMI의 케이블에 의해 다른 기기와 접속되어 있는 것을 검지하기 위한 라인이다. 싱크 기기(200)에 있어서의 플러그 접속 전달 회로(220)는, HPD 라인(363)에 접속하는 단자를 소정의 전압으로 바이어스함으로써, 싱크 기기(200)가 접속되어 있다는 취지를 전달한다. 소스 기기(100)에 있어서의 플러그 접속 검출 회로(120)는, HPD 라인(363)에 접속하는 단자의 전위를 기준 전위와 비교함으로써, 싱크 기기(200)의 접속을 검출한다.
이러한 기능을 갖는 Utility 라인(362) 및 HPD 라인(363)에 대하여, 본 기술의 실시 형태에서는, 소스측 수신 회로(140) 및 싱크측 송신 회로(250)를 접속한다. 즉, 소스 기기(100)에 있어서의 소스측 수신 회로(140)는 콘덴서(131 및 132)와 저항(133)을 통해서 Utility 라인(362) 및 HPD 라인(363)에 접속한다. 또한, 싱크 기기(200)에 있어서의 싱크측 송신 회로(250)는, 콘덴서(231 및 232)와 저항(233)을 통해서 Utility 라인(362) 및 HPD 라인(363)에 접속한다.
소스측 수신 회로(140)는 Utility 라인(362) 및 HPD 라인(363)을 사용해서 싱크 기기(200)로부터 전송되는 동상 신호를 동상 신호 수신 회로(160)에 접속하고, 차동 신호를 차동 신호 수신 회로(170)에 접속한다.
싱크측 송신 회로(250)는 Utility 라인(362) 및 HPD 라인(363)을 사용해서 소스 기기(100)에 전송되는 동상 신호를 동상 신호 송신 회로(260)에 접속하고, 차동 신호를 차동 신호 송신 회로(270)에 접속한다.
또한, 본 실시 형태에 있어서, 싱크측 송신 회로(250)와 소스측 수신 회로(140)에 있어서의 차동 신호의 전송은 AC 결합에 의해 행해지는 것이 바람직하다.
동상 신호 수신 회로(160) 및 동상 신호 송신 회로(260)는 SPDIF 규격에 준거한 단일 방향 통신을 행하는 것이다. 여기서, SPDIF 규격이란, 디지털 오디오 신호를 실시간으로 전송하기 위한 인터페이스 규격이며, IEC에 있어서 「IEC 60958」로서 규격화되어 있다. 이 SPDIF 규격에 있어서 전송되는 SPDIF 신호는, 바이페즈 마크 변조되기 때문에, 그 신호 중에 클럭 성분을 포함하고 있다. 또한, 이들 동상 신호 수신 회로(160) 및 동상 신호 송신 회로(260)는 종래 기술에 의해 실현된다.
차동 신호 수신 회로(170) 및 차동 신호 송신 회로(270)는, 본 실시 형태에 있어서, 오디오 신호의 단일 방향 통신을 행하는 것이다. 이 차동 신호에 대해서도, 데이터와 그것에 동기하는 클럭이 전송된다. 전송 시의 변조로서는, MLT-3 방식이나 NRZ 방식 등이 상정된다.
MLT-3 방식은 3단계의 전압 레벨에 의해 전송을 행하는 것이며, 데이터가 「0」인 경우에는 변화하지 않고, 데이터가 「1」인 경우에 변화하는 부호로서 정의된다. HDMI 1.4 규격의 HEC 채널에서는 이 MLT-3 방식이 채용되어 있고, 마찬가지 물리층을 오디오 전송에 필요한 주파수로 구동함으로써 본 실시 형태에 있어서의 차동 신호를 전송할 수 있다. 또한, MLT-3 방식을 이용한 경우에는, 전송 데이터로부터 클럭을 추출할 수 있다. 100Base-T와 마찬가지로, DC 프리화를 하기 위해서, 오디오 신호에 대하여 맨체스터 부호화를 실시해도 된다.
NRZ 방식은 비트 전송마다 전위를 제로로 되돌리지 않는 방식이며, 데이터가 「0」인 경우에 제로 전위, 데이터가 「1」인 경우에 플러스 전위가 된다. 심플한 방식이지만, DC 프리화 및 클럭 정보를 데이터에 매립하기 위해서, 8B10B 등의 코딩이 필요해진다. 8B10B는 8비트의 데이터에 클럭을 매립해서 10비트의 데이터로 변환해서 전송하는 방식이다.
또한, 동상 신호 수신 회로(160)는 특허 청구 범위에 기재된 제2 수신부의 일례이다. 또한, 차동 신호 수신 회로(170)는 특허 청구 범위에 기재된 제1 수신부의 일례이다. 또한, 동상 신호 송신 회로(260)는 특허 청구 범위에 기재된 제2 송신부의 일례이다. 또한, 차동 신호 송신 회로(270)는 특허 청구 범위에 기재된 제1 송신부의 일례이다. 또한, 플러그 접속 검출 회로(120)는 특허 청구 범위에 기재된 상태 수령부의 일례이다. 또한, 플러그 접속 전달 회로(220)는 특허 청구 범위에 기재된 상태 통지부의 일례이다.
도 4는 본 기술의 실시 형태에 있어서의 소스측 수신 회로(140) 및 싱크측 송신 회로(250)의 일 구성예를 도시하는 도면이다.
도 4에 있어서의 a에 도시한 바와 같이, 싱크측 송신 회로(250)는 증폭기(251)와, 가산기(252 및 253)를 구비하고 있다.
증폭기(251)는 차동 신호 송신 회로(270)로부터 공급되는 신호를 증폭하는 증폭기이다. 이 증폭기(251)의 출력은 차동 신호로 되어 있고, 가산기(252)에는 정극의 신호가, 가산기(253)에는 부극의 신호가 각각 공급된다.
가산기(252)는 동상 신호 송신 회로(260)로부터 공급되는 신호와 증폭기(251)의 정극 출력을 가산하는 회로이다. 가산기(253)는 동상 신호 송신 회로(260)로부터 공급되는 신호와 증폭기(251)의 부극 출력을 가산하는 회로이다.
즉, 증폭기(251)로부터 출력되는 신호가 차동 신호인 데 반해, 가산기(252 및 253)에 의해 중첩되는 신호는 동상 신호이다. 이에 의해, 양 신호는 동일한 한 쌍의 신호선(Utility 라인(362) 및 HPD 라인(363))에 의해 전송하는 것이 가능하게 된다.
도 4에 있어서의 b에 도시한 바와 같이, 소스측 수신 회로(140)는 증폭기(141)와, 가산기(142)를 구비하고 있다.
증폭기(141)는 Utility 라인(362) 및 HPD 라인(363)으로부터의 신호를 증폭하는 증폭기이다. Utility 라인(362) 및 HPD 라인(363)의 신호는 차동 신호로 되어 있고, 증폭기(141)는 차동 입력에 의해 동작한다.
가산기(142)는 증폭기(141)의 출력의 정극 신호와 부극의 신호를 가산하는 회로이다.
즉, Utility 라인(362) 및 HPD 라인(363)에 의해 전송된 신호 중, 차동 신호가 증폭기(141)에 의해 추출되고, 동상 신호가 가산기(142)에 의해 추출된다.
도 5는 본 기술의 실시 형태에 있어서의 동작의 개요를 도시하는 도면이다. 상술한 바와 같이, 14번 핀은 Utility 라인(362)에 대응하고, 19번 핀은 HPD 라인(363)에 대응한다. HDMI 1.4 규격 이전의 기기에서는, Utility 라인(362) 및 HPD 라인(363)에 의해 동상 신호 또는 차동 신호 모두 전송되지 않는다. HDMI 1.4 규격과 같이 동상 신호가 전송되는 경우에는, 14번 핀 및 19번 핀에 정극 신호가 중첩된다. 본 실시 형태와 같이 차동 신호가 전송되는 경우에는, 14번 핀에 정극 신호가 중첩되고, 19번 핀에 부극 신호가 중첩된다. 본 실시 형태에서는, 동상 신호 및 차동 신호를 동시에 전송하는 것도 가능하다.
따라서, 동상 신호 및 차동 신호는 Utility 라인(362) 및 HPD 라인(363)에 있어서 서로 독립하여 전송할 수 있고, 양 신호를 전송하는 경우나 한쪽 신호만을 전송하는 경우에도, 수신측(소스측 수신 회로(140))에 특별한 기구를 요하지 않고 대응할 수 있다.
싱크 기기(200)측으로부터의 고품질 오디오 전송을 유저가 원한 경우, 소스 기기(100) 또는 싱크 기기(200)는 CEC 라인(361) 등에 의한 커맨드나, DDC(350)에 의한 통신을 사용하여, 그 전송 기능의 액티베이트를 요구한다. 예를 들어, 유저가 싱크 기기(200)로서의 디스플레이의 리모트 컨트롤러를 사용해서 그 기능을 선택한 경우나, 소스 기기(100)로서의 오디오 재생기를 기동함으로써 그 전송 기능을 선택한 경우가 여기에 해당한다. 액티베이트 요구를 받은 소스 기기(100) 또는 싱크 기기(200)는, 자신이 그 전송 기능에 대응하고 있는지 여부를, 현재의 TMDS 채널의 사용 상황 등을 감안하여, 그 액티베이트 요구에의 회답으로서 마찬가지 방법으로 송신한다. 액티베이션 요구에의 회답을 수령하는 대로, 또는 회답을 송신하는 대로, 양쪽의 디바이스와도 구성을 변경하여, 고품질 오디오 전송을 개시한다. 마찬가지로, 그 전송 기능을 중지 또는 정지할 때에도, 마찬가지 커맨드 등의 교환을 행함으로써, 실현할 수 있다.
[기종 검출]
도 6은 본 기술의 실시 형태에 있어서의 싱크 기종 검출 회로(110) 및 소스 기종 검출 회로(210)의 구성예를 도시하는 도면이다.
도 6에 있어서의 a에 도시한 바와 같이, 싱크 기종 검출 회로(110)는 저항(111 및 112)과, 콘덴서(113)와, 비교기(116)를 구비하고 있다. 저항(111)은 Utility 라인(362)을 +5V로 풀업하는 것이다. 이 저항(111)은 소스 기기(100)가 특정 기종인 경우만 존재하고, 소스 기기(100)가 특정 기종이 아닌 경우에는 풀업이 행해지지 않는다. 저항(112) 및 콘덴서(113)는 저역 통과 필터를 구성하는 것이다. 이 저역 통과 필터의 출력은 신호선(114)에 공급된다. 비교기(116)는 저역 통과 필터로부터 신호선(114)에 공급된 직류 전위를, 신호선(115)에 부여된 기준 전위와 비교하는 것이다.
또한, 도 6에 있어서의 b에 도시한 바와 같이, 소스 기종 검출 회로(210)는 저항(211 및 212)과, 콘덴서(213)와, 비교기(216)를 구비하고 있다. 저항(211)은 Utility 라인(362)을 접지 전위로 풀 다운하는 것이다. 이 저항(211)은 싱크 기기(200)가 특정 기종인 경우만 존재하고, 싱크 기기(200)가 특정 기종이 아닌 경우에는 풀 다운이 행해지지 않는다. 저항(212) 및 콘덴서(213)는 저역 통과 필터를 구성하는 것이다. 이 저역 통과 필터의 출력은 신호선(215)에 공급된다. 비교기(216)는 저역 통과 필터로부터 신호선(215)에 공급된 직류 전위를, 신호선(214)에 부여된 기준 전위와 비교하는 것이다.
싱크 기기(200)가 특정 기종이면 저항(211)에 의한 풀 다운이 행해져서 Utility 라인(362)의 전위가 2.5V로 되고, 싱크 기기(200)가 특정 기종이 아니면 개방되어 5V로 된다. 따라서, 신호선(115)의 기준 전위를 예를 들어 3.75V로 하면, 신호선(117)의 출력에 기초하여, 소스 기기(100)에 있어서 싱크 기기(200)의 기종을 식별할 수 있다.
마찬가지로, 소스 기기(100)가 특정 기종이면 저항(111)에 의한 풀업이 행해져서 Utility 라인(362)의 전위가 2.5V로 되고, 소스 기기(100)가 특정 기종이 아니면 0V로 된다. 따라서, 신호선(214)의 기준 전위를 예를 들어 1.25V로 하면, 신호선(217)의 출력에 기초하여, 싱크 기기(200)에 있어서 소스 기기(100)의 기종을 식별할 수 있다.
이들 기종 검출을 위한 신호는 직류 바이어스 전위로 전달되기 때문에, 교류 신호로서 전달되는 동상 신호 및 차동 신호에 영향을 주는 것은 아니다.
[접속 검출]
도 7은 본 기술의 실시 형태에 있어서의 플러그 접속 검출 회로(120) 및 플러그 접속 전달 회로(220)의 구성예를 도시하는 도면이다.
도 7에 있어서의 a에 도시한 바와 같이, 플러그 접속 전달 회로(220)는 초크코일(221)과, 저항(222 및 223)을 구비하고 있다. 이들 초크코일(221), 저항(222 및 223)은 HPD 라인(363)을 예를 들어 약 4V로 바이어스하는 것이다.
또한, 도 7에 있어서의 b에 도시한 바와 같이, 플러그 접속 검출 회로(120)는 저항(121 및 122)과, 콘덴서(123)와, 비교기(126)를 구비하고 있다. 저항(121)은 HPD 라인(363)을 접지 전위로 풀 다운하는 것이다. 저항(122) 및 콘덴서(123)는 저역 통과 필터를 구성하는 것이다. 이 저역 통과 필터의 출력은 신호선(124)에 공급된다. 비교기(126)는 저역 통과 필터로부터 신호선(124)에 공급된 직류 전위를, 신호선(125)에 부여된 기준 전위와 비교하는 것이다.
여기서, 신호선(125)에 기준 전위로서 예를 들어 1.4V를 부여하기로 한다. 소스 기기(100)가 HPD 라인(363)에 접속되어 있지 않으면, 입력 전위는 저항(121)에 의한 풀 다운됨으로써 신호선(124)의 전위는 신호선(125)의 기준 전위보다 낮아진다. 한편, 소스 기기(100)가 HPD 라인(363)에 접속되어 있으면, 약 4V로 바이어스되기 때문에, 신호선(124)의 전위는 신호선(125)의 기준 전위보다 높아진다. 따라서, 신호선(127)의 출력에 기초하여, 소스 기기(100)에 있어서 싱크 기기(200)의 접속의 유무를 검출할 수 있다.
이들 플러그 접속 검출을 위한 신호는 직류 바이어스 전위로 전달되기 때문에, 교류 신호로서 전달되는 동상 신호 및 차동 신호에 영향을 주는 것은 아니다.
이와 같이, 본 기술의 제1 실시 형태에 따르면, TMDS 채널과는 독립된 고품위 오디오 전송로를 형성하는 것이 가능해진다. 상술한 실시 형태에서는, 그 전송 방향으로서 ARC와 같이 TMDS 채널과는 역방향을 상정했지만, TMDS 채널과 순방향으로 해도 된다. 역방향의 경우에는 고품질 오디오 전송에 대응한 ARC 애플리케이션을 실현할 수 있고, 순방향의 경우에는 비디오 전송을 필요로 하지 않는 오디오 전용 전송 애플리케이션을 실현할 수 있다.
<2. 제2 실시 형태>
상술한 제1 실시 형태에 있어서 고품질 오디오 전송이 가능해지면, 그 전송에 있어서 저작권 보호가 필요하게 되는 경우가 있다. 이 제2 실시 형태에서는, 저작권 보호를 위해서 필요해지는 인증 및 키 교환의 방법에 대해서 설명한다.
도 8은 일반적인 고품위 콘텐츠 전송에 있어서의 저작권 보호 기술 적용 시스템의 개요를 도시하는 도면이다. 이 저작권 보호 기술 적용 시스템에서는, 오디오 신호를 송신하는 송신기(10)와, 그 오디오 신호를 수신하는 수신기(20)를 구비한다.
송신기(10)는 송신부(11)와, 암호화부(12)와, 통신부(13)와, 인증/키 교환부(14)를 구비한다. 통신부(13)는 오디오 신호의 암호화에 필요한 키 교환이나 기기의 인증을 위한 통신을 행하는 것이다. 인증/키 교환부(14)는 통신부(13)를 통해서 기기의 인증이나, 키 교환을 행하는 것이다. 암호화부(12)는 인증/키 교환부(14)로부터 공급된 암호키를 사용해서 오디오 신호를 암호화하는 것이다. 송신부(11)는, 암호화부(12)에 의해 암호화된 오디오 신호를 송신하는 것이다.
수신기(20)는 수신부(21)와, 복호화부(22)와, 통신부(23)와, 인증/키 교환부(24)를 구비하고 있다. 수신부(21)는 송신기(10)로부터 송신된 암호화 오디오 신호를 수신하는 것이다. 복호화부(22)는 수신부(21)에 의해 수신된 암호화 오디오 신호를 복호하는 것이다. 통신부(23)는 오디오 신호의 복호에 필요한 키 교환이나 기기의 인증을 위한 통신을 행하는 것이다. 인증/키 교환부(24)는 통신부(23)를 통해서 기기의 인증이나, 키 교환을 행하는 것이다.
즉, 송신기(10) 및 수신기(20)는 암호화 오디오 신호를 전송하는 전송로와는 별도로, 기기 인증 및 키 교환을 위한 쌍방향 통신 채널을 갖는다. 인증/키 교환 수순으로서는, 예를 들어 RSA의 키 페어 등 기기마다의 비밀키를 베이스로 한 기기 인증을 행한다. 그 통신 과정에 있어서, 양쪽이 공유하는 난수에 의해 콘텐츠키를 암호화해서 송신기(10)로부터 수신기(20)로 송신함으로써, 송신기(10) 및 수신기(20)의 양쪽에 있어서 동일한 콘텐츠키를 공유한다. 그리고, 그 콘텐츠키를 사용하여, 예를 들어 AES 등의 암호기 및 복호기에 의해, 콘텐츠 정보를 송신기(10)에서는 암호화, 수신기(20)에서는 복호화함으로써, 안전하게 전송한다. 또한, 콘텐츠키는, 그 안전성을 더 높이기 위해서, 일정 간격으로 갱신하도록 해도 된다.
또한, 통신부(13) 또는 통신부(23)는 특허 청구 범위에 기재된 통신부의 일례이다.
본 기술의 제2 실시 형태에 있어서는, 상술한 저작권 보호를 위한 통신로는 이하와 같이 실현하는 것이 생각된다. 제1 실시예에서는, HDMI 규격의 DDC(350)를 이용하는 것이 생각된다. 본 기술의 실시 형태에 따른 고품질 오디오 신호가 전송되어 있는 기간에는, TMDS 채널에 의해 영상 신호의 전송은 행해지지 않는다. 따라서, DDC(350)를 본 전송의 저작권 보호 정보 통신에 사용해도 된다. TMDS 채널의 전송 방향과 순방향으로 통신하는 경우에는, HDMI 규격과 같이 그대로 적용 가능하다. TMDS 채널의 전송 방향과 역방향으로 통신하는 경우에는, HDMI 규격의 DDC(350)에 의한 통신을 역방향으로 구성할 필요가 있다. 따라서, 본 기술의 제2 실시 형태에 있어서는, 후술하는 바와 같이, 통상은 싱크 기기(200)측에 실장되는 DDC 레지스터를 소스 기기(100)측에도 실장하여, 싱크 기기(200)를 마스터로 하여 동작시킨다.
제2 실시예에서는, Utility 라인(362) 및 HPD 라인(363)에 동상 신호로서 중첩해서 통신하는 방법이 생각된다. 인증에 필요한 데이터 전송은, 쌍방향으로 기껏해야 수100Kbps 정도이기 때문에, 동상 신호로서 중첩해도 차동 신호의 품질을 유지하는 것이 가능하다. 이 제2 실시예에 따르면, DDC(350)에 있어서의 변경은 불필요하게 된다.
이하에서는, 저작권 보호를 위한 통신로의 제1 실시예로서 DDC(350)를 쌍방향 라인으로 변경하는 예에 대해서 설명한다. 도 2에 의해 설명한 바와 같이, DDC(350)는 시리얼 클럭(SCL), 시리얼 데이터(SDA) 및 접지(접지)의 3핀으로 구성된다. 싱크 기기(200)에는 EDID ROM(282) 등의 레지스터군이 설치되고, SCL 라인의 타이밍에 기초하여 레지스터군이 액세스됨과 함께, SDA 라인이 드라이브된다.
[쌍방향 DDC]
도 9는 본 기술의 제2 실시 형태에 있어서의 소스 기기(100)의 구성예를 도시하는 도면이다. 도 10은 본 기술의 제2 실시 형태에 있어서의 싱크 기기(200)의 구성예를 도시하는 도면이다. 여기에서는, 소스 기기(100) 및 싱크 기기(200)가 SCL 라인(351) 및 SDA 라인(352)에 의해 접속되는 모습을 나타내고 있다. 또한, 여기에서는, 접지 라인을 생략하고 있다.
소스 기기(100)는 처리부(181)와, DDC 레지스터(183)와, 셀렉터(184)와, 드라이버(185 내지 187)를 구비하고 있다. 마찬가지로, 싱크 기기(200)는 처리부(281)와, DDC 레지스터(283)와, 셀렉터(284)와, 드라이버(285 내지 287)를 구비하고 있다.
소스 기기(100)로부터 싱크 기기(200)로 데이터 전송하는 경우, 소스 기기(100)가 마스터로 되어, 처리부(181)로부터 전송 방향 신호 DIR로서 「1」이 출력된다. 이에 의해, 드라이버(185)가 동작하여, 드라이버(186)의 출력이 하이 임피던스로 된다. 그로 인해, 처리부(181)로부터의 클럭 신호 CLK가 SCL 라인(351)에 출력된다. 또한, 셀렉터(184)는 처리부(181)로부터의 데이터 신호 DATA를 선택한다. 그로 인해, 드라이버(187)를 통해서 데이터 신호 DATA가 SDA 라인(352)에 출력된다.
이 경우에 있어서, 싱크 기기(200)는 슬레이브로 되어, 처리부(281)로부터 전송 방향 신호 DIR로서 「0」이 출력된다. 이에 의해, 드라이버(286)가 동작하여, 드라이버(285)의 출력이 하이 임피던스로 된다. 그로 인해, SCL 라인(351)의 값이 클럭 신호 CK로서 DDC 레지스터(283)에 입력된다. 또한, 셀렉터(284)는 SDA 라인(352)의 값을 데이터 신호 D로서 DDC 레지스터(283)에 접속된다. 그로 인해, DDC 레지스터(283)는 클럭 신호 CK에 따라서 데이터 신호 D를 유지 또는 출력한다.
한편, 싱크 기기(200)로부터 소스 기기(100)로 데이터 전송하는 경우, 싱크 기기(200)가 마스터로 되어, 처리부(281)로부터 전송 방향 신호 DIR로서 「1」이 출력된다. 또한, 이 경우, 소스 기기(100)가 슬레이브로 되어, 처리부(181)로부터 전송 방향 신호 DIR로서 「0」이 출력된다. 즉, 소스 기기(100) 및 싱크 기기(200)가 상술한 경우와는 반대 동작을 행한다. 또한, 이 전송 방향의 전환에 있어서는, 상술한 바와 같이 소스 기기(100) 및 싱크 기기(200)의 양쪽에 있어서 구성의 변경이 주지되어 있을 필요가 있다.
이와 같이 해서, DDC(350)가 쌍방향화됨으로써, 소스 기기(100) 및 싱크 기기(200) 사이에 있어서, 저작권 보호에 필요한 정보의 교환이 가능하게 된다.
[인증 및 키 교환의 수순]
도 11은 본 기술의 제2 실시 형태에 있어서의 인증 및 키 교환의 수순의 일례를 나타내는 시퀀스도이다.
먼저, 소스 기기(100)는 인증국에 의한 증명서가 부여된 소스 기기(100)의 공개키를 싱크 기기(200)에 대하여 송신한다(S911). 소스 기기(100)의 공개키를 수신한 싱크 기기(200)는 인증국에 의한 증명서가 부여된 싱크 기기(200)의 공개키 및 디바이스 ID를 소스 기기(100)에 대하여 송신한다(S921).
싱크 기기(200)의 공개키 및 디바이스 ID를 수신한 소스 기기(100)는 디바이스 ID를 참조하여 무효 디바이스에 해당하지 않는다는 취지를 확인한다(S913). 무효 디바이스에 해당하는 경우에는 처리를 중지한다. 무효 디바이스에 해당하지 않는 경우에는, 소스 기기(100)는 난수를 발생시키고, 그 난수를 싱크 기기(200)의 공개키에 의해 암호화하여, 싱크 기기(200)로 송신한다(S914).
싱크 기기(200)는 난수를 발생시키고, 그 난수를 소스 기기(100)의 공개키에 의해 암호화한다. 그리고, 싱크 기기(200)는 소스 기기(100)로부터 수신한 암호화 데이터 및 스스로 암호화한 암호화 데이터의 양자를 서명하여, 스스로 암호화한 암호화 데이터와 서명 데이터를 소스 기기(100)로 송신한다(S925).
소스 기기(100)는 싱크 기기(200)로부터 수신한 서명 데이터를 검증한다(S916). 여기서, 서명이 올바르지 않을 경우에는 처리를 중지한다. 서명이 올바르면, 싱크 기기(200)로부터 수신한 암호화 데이터 및 스스로 암호화한 암호화 데이터의 양자를 서명해서 싱크 기기(200)로 송신한다. 그리고, 소스 기기(100) 자신이 송신한 난수와 싱크 기기(200)로부터 수신한 암호화 데이터를 복호한 데이터로부터 키를 생성한다(S917).
싱크 기기(200)는 소스 기기(100)로부터 수신한 서명 데이터를 검증한다(S928). 여기서, 서명이 올바르지 않을 경우에는 처리를 중지한다. 서명이 올바르면, 싱크 기기(200) 자신이 송신한 난수와 소스 기기(100)로부터 수신한 암호화 데이터를 복호한 데이터로부터 키를 생성한다(S929).
이와 같이 해서 소스 기기(100) 및 싱크 기기(200)의 양쪽에 있어서 생성된 키는 오디오 신호의 암호화 및 복호에 사용된다.
이와 같이, 본 기술의 제2 실시 형태에 따르면, 저작권 보호를 실시한 상태에서, 고품질 오디오 전송을 실현할 수 있다.
<3. 제3 실시 형태>
상술한 제1 실시 형태에서는, Utility 라인(362) 및 HPD 라인(363)을 사용하여, 싱크 기기(200)로부터 소스 기기(100)로 클럭 성분을 포함하는 오디오 신호를 차동 신호로 해서 전송하였다. 이에 반해, 이 제3 실시 형태에서는, 오디오 신호를 차동 신호로 해서 전송하는 한편, 오디오 신호의 클럭 신호를 동상 신호로 해서 전송한다. 또한, 기본적인 구성은 제1 실시 형태와 마찬가지이기 때문에, 상세한 설명은 생략한다.
이 제3 실시 형태에 있어서, 클럭 신호는 오디오 신호의 워드 클럭을 사용할 수 있다. 또한, 워드 클럭이 고속으로 되어 버리는 경우에는, 그 기본 클럭을 사용해도 된다. 기본 클럭의 주파수로서는, 예를 들어 32㎑, 44.1㎑ 또는 48㎑ 등이 상정된다. 기본 클럭을 사용한 경우, 실제의 워드 클럭은 이들의 배수로 된다. 단, 불필요 복사를 억제하기 위해서, 충분히 저속인 신호로 되는 것이 바람직하다.
이 동상 신호에 의한 클럭 신호는 오디오 신호와 동일한 방향으로 전송함으로써, 수신측에서 재생 클럭을 용이하게 생성하는 것이 가능해진다. 또한, 이 동상 신호에 의한 클럭 신호를 수신측으로부터 역방향으로 전송함으로써, 수신측의 마스터 클럭에 동기한 고품질 재생용 클럭으로 하는 경우도 생각된다.
<4. 적용예>
상술한 실시 형태에서는, HDMI 규격에 준한 인터페이스 회로에의 적용예에 대해서 설명했지만, 본 기술은 다른 구성에 있어서도 적용 가능하다. 여기에서는 그 적용예로서, 디스크 플레이어, 텔레비전 수신기 및 디지털 카메라의 적용예에 대해서 설명한다.
도 12는 본 기술의 실시 형태에 있어서의 디스크 플레이어(500)의 구성예를 도시하는 도면이다. 이 디스크 플레이어(500)는 프로세서(511)와, 플래시 ROM(512)과, SDRAM(513)과, 표시 제어부(514)를 구비한다. 또한, 이 디스크 플레이어(500)는 SATA 인터페이스(521)와, BD 드라이브(522)와, 이더넷(등록상표) 인터페이스(523)와, 네트워크 단자(524)를 구비한다. 또한, 이 디스크 플레이어(500)는 고속 버스 인터페이스(525)와, HDMI 송신부(526)와, HDMI 단자(527)와, 리모콘 수신부(529)를 구비한다. 또한, 이 디스크 플레이어(500)는 MPEG 디코더(533)와, 영상 출력 단자(538)와, 음성 출력 단자(539)를 구비한다. 또한, 이 디스크 플레이어(500)는 그래픽 생성 회로(542)와, 패널 구동 회로(543)와, 표시 패널(544)을 구비한다. 프로세서(511), 플래시 ROM(512), SDRAM(513), 표시 제어부(514), SATA 인터페이스(521), 이더넷 인터페이스(523), MPEG 디코더(533)는 버스(510)에 의해 서로 접속된다.
프로세서(511)는 디스크 플레이어(500) 전체를 제어하는 것이다. 플래시 ROM(512)은 프로세서(511)의 동작에 필요한 프로그램 등을 기억하는 메모리이다. SDRAM(513)은 프로세서(511)의 동작에 필요한 데이터 등을 기억하는 메모리이다.
SATA 인터페이스(521)는 시리얼 ATA를 접속하기 위한 인터페이스이다. BD 드라이브(522)는 블루레이 디스크(Blu-ray(등록상표) Disc)를 구동하기 위한 디스크 드라이브이다. 이더넷 인터페이스(523)는 이더넷을 접속하기 위한 인터페이스이다. 네트워크 단자(524)는 이더넷을 접속하기 위한 단자이다.
고속 버스 인터페이스(525)는 HDMI 규격의 Utility 라인(362) 및 HPD 라인(363)이다. HDMI 송신부(526)는 HDMI 규격의 인터페이스에 대한 송신 회로이다. HDMI 단자(527)는 HDMI 규격에 정합하는 단자이다.
리모콘 수신부(529)는 유저가 조작하는 (도시하지 않음)리모콘으로부터의 신호를 수신하는 것이다.
MPEG 디코더(533)는 MPEG 규격에 준하는 신호를 복호하는 디코더이다. 영상 출력 단자(538)는 영상 신호를 출력하는 단자이다. 음성 출력 단자(539)는 음성 신호를 출력하는 단자이다.
표시 제어부(514)는 표시 패널(544)에 있어서의 표시에 필요한 제어를 행하는 것이다. 그래픽 생성 회로(542)는 표시 패널(544)에 표시하기 위한 그래픽 화상을 생성하는 것이다. 패널 구동 회로(543)는 표시 패널(544)을 구동하기 위한 회로이다. 표시 패널(544)는 영상을 표시하는 패널이다. 여기에서는, 표시 패널(544)을 내장한 디스크 플레이어(500)를 상정했지만, 표시 패널(544)을 내장하지 않는 것도 생각된다.
고속 버스 인터페이스(525)는 이더넷 인터페이스(523)와 HDMI 단자(527) 사이에 삽입된다. 이 고속 버스 인터페이스(525)는 프로세서(511)로부터 공급되는 송신 데이터를, HDMI 단자(527)로부터 HDMI 케이블을 통해서 상대측 기기로 송신한다. 또한, 이 고속 버스 인터페이스(525)는 HDMI 케이블로부터 HDMI 단자(527)를 통해서 상대측 기기로부터 수신된 수신 데이터를 프로세서(511)에 공급한다.
콘텐츠 기록 시에는 (도시하지 않은)디지털 튜너를 통해서, 이더넷 인터페이스(523)를 통해서, 또는 고속 버스 인터페이스(525)를 통해서, 기록해야 할 콘텐츠 데이터가 취득된다. 이 콘텐츠 데이터는 SATA 인터페이스(521)에 입력되어, BD 드라이브(522)에 의해 BD에 기록된다. 이 콘텐츠 데이터는 SATA 인터페이스(521)에 접속된, (도시하지 않음)HDD(하드디스크 드라이브)에 기록되어도 된다.
콘텐츠 재생 시에는 BD 드라이브(522)에 의해 BD로부터 재생된 콘텐츠 데이터(MPEG 스트림)는 SATA 인터페이스(521)를 통해서 MPEG 디코더(533)에 공급된다. MPEG 디코더(533)에서는, 재생된 콘텐츠 데이터에 대하여 디코드 처리가 행해져서, 기저 대역의 화상 및 음성 데이터가 얻어진다. 화상 데이터는 그래픽 생성 회로(542)를 통해서 영상 출력 단자(538)에 출력된다. 또한, 음성 데이터는 음성 출력 단자(539)에 출력된다.
또한, 콘텐츠 재생 시에는, MPEG 디코더(533)에서 얻어진 화상 데이터가 유저 조작에 따라서, 그래픽 생성 회로(542)를 통해서 패널 구동 회로(543)에 공급되고, 표시 패널(544)에 재생 화상이 표시된다. 또한, MPEG 디코더(533)에서 얻어진 음성 데이터가, 유저 조작에 따라서, (도시하지 않음)스피커에 공급되어, 재생 화상에 대응한 음성이 출력된다.
또한, 이 콘텐츠 재생 시에 MPEG 디코더(533)에서 얻어진 화상 및 음성 데이터를 HDMI의 TMDS 채널로 송신하는 경우에는, 이들 화상 및 음성 데이터는 HDMI 송신부(526)에 공급되어 패킹된다. 그리고, 이 HDMI 송신부(526)로부터 HDMI 단자(527)에 화상 및 음성 데이터가 출력된다.
또한, 콘텐츠 재생 시에 BD 드라이브(522)에서 재생된 콘텐츠 데이터를 네트워크로 송출할 때에는, 이 콘텐츠 데이터는 이더넷 인터페이스(523)를 통해서, 네트워크 단자(524)에 출력된다. 마찬가지로, 콘텐츠 재생 시에, BD 드라이브(522)에서 재생된 콘텐츠 데이터를 HDMI 케이블의 쌍방향 통신로로 송출할 때에는, 그 콘텐츠 데이터는 고속 버스 인터페이스(525)를 통해서, HDMI 단자(527)에 출력된다. 여기서, 화상 데이터를 출력하기 전에, 저작권 보호 기술, 예를 들어 HDCP, DTCP, DTCP+ 등을 사용해서 암호화하고 나서 전송해도 된다.
도 13은 본 기술의 실시 형태에 있어서의 텔레비전 수신기(600)의 구성예를 도시하는 도면이다. 이 텔레비전 수신기(600)는 프로세서(611)와, 플래시 ROM(612)과, SDRAM(613)과, 표시 제어부(614)를 구비한다. 또한, 이 텔레비전 수신기(600)는 이더넷 인터페이스(623)와, 네트워크 단자(624)를 구비한다. 또한, 이 텔레비전 수신기(600)는 고속 버스 인터페이스(625)와, HDMI 수신부(626)와, HDMI 단자(627)와, 리모콘 수신부(629)를 구비한다. 또한, 이 텔레비전 수신기(600)는 안테나 단자(631)와, 디지털 튜너(632)와, MPEG 디코더(633)를 구비한다. 또한, 이 텔레비전 수신기(600)는 영상 신호 처리 회로(641)와, 그래픽 생성 회로(642)와, 패널 구동 회로(643)와, 표시 패널(644)을 구비한다. 또한, 이 텔레비전 수신기(600)는 음성 신호 처리 회로(651)와, 음성 증폭 회로(653)와, 스피커(654)를 구비한다. 프로세서(611), 플래시 ROM(612), SDRAM(613), 표시 제어부(614), 이더넷 인터페이스(623), 고속 버스 인터페이스(625) 및 MPEG 디코더(633)는 버스(610)에 의해 서로 접속된다.
프로세서(611)는 텔레비전 수신기(600) 전체를 제어하는 것이다. 플래시 ROM(612)은 프로세서(611)의 동작에 필요한 프로그램 등을 기억하는 메모리이다. SDRAM(613)은 프로세서(611)의 동작에 필요한 데이터 등을 기억하는 메모리이다. 표시 제어부(614)는 표시 패널(644)에 있어서의 표시에 필요한 제어를 행하는 것이다.
이더넷 인터페이스(623)는 이더넷을 접속하기 위한 인터페이스이다. 네트워크 단자(624)는 이더넷을 접속하기 위한 단자이다. 고속 버스 인터페이스(625)는 HDMI 규격의 Utility 라인(362) 및 HPD 라인(363)이다. HDMI 수신부(626)는 HDMI 규격의 인터페이스에 대한 송신 회로이다. HDMI 단자(627)는 HDMI 규격에 정합하는 단자이다.
리모콘 수신부(629)는 유저가 조작하는 (도시하지 않음)리모콘으로부터의 신호를 수신하는 것이다.
안테나 단자(631)는 (도시하지 않음)수신 안테나에 의해 수신된 텔레비전 방송 신호를 입력하는 단자이다. 디지털 튜너(632)는 안테나 단자(631)에 입력된 텔레비전 방송 신호를 처리하여, 유저의 선택 채널에 대응한 소정의 트랜스포트 스트림으로부터, 파셜 TS를 추출하는 것이다.
MPEG 디코더(633)는 MPEG 규격에 준하는 신호를 복호하는 디코더이다. MPEG 디코더(633)는 디지털 튜너(632)에 있어서 얻어지는 영상 데이터의 TS 패킷에 의해 구성되는 영상 PES 패킷에 대하여 디코드 처리를 행하여 화상 데이터를 얻는다. 또한, MPEG 디코더(633)는 디지털 튜너(632)에서 얻어지는 음성 데이터의 TS 패킷에 의해 구성되는 음성 PES 패킷에 대하여 디코드 처리를 행하여 음성 데이터를 얻는다.
영상 신호 처리 회로(641) 및 그래픽 생성 회로(642)는 MPEG 디코더(633)에 있어서 얻어진 화상 데이터, 또는 HDMI 수신부(626)에 있어서 수신된 화상 데이터에 대하여 필요에 따라서 신호 처리를 행하는 것이다. 이 신호 처리로서는, 예를 들어 스케일링 처리(해상도 변환 처리), 그래픽 데이터의 중첩 처리, WCG 화상의 감마 보정 등이 상정된다. 패널 구동 회로(643)는 그래픽 생성 회로(642)로부터 출력되는 영상(화상) 데이터에 기초하여, 표시 패널(644)을 구동하기 위한 회로이다. 표시 패널(644)은 영상을 표시하는 패널이다. 이 표시 패널(644)은, 예를 들어 LCD(Liquid Crystal Display), PDP(Plasma Display Panel), 유기 EL(Organic Electro-Luminescence) 패널 등으로 구성될 수 있다.
또한, 이 실시 형태에서는, 프로세서(611) 이외에 표시 제어부(614)를 갖는 예를 나타내고 있지만, 표시 패널(644)에 있어서의 표시를 프로세서(611)가 직접 제어하도록 해도 된다. 또한, 프로세서(611)와 표시 제어부(614)는 1개의 칩에 의해 구성되어도 되고, 또한 복수 코어여도 된다.
음성 신호 처리 회로(651)는 MPEG 디코더(633)에 있어서 얻어진 음성 데이터에 대하여 D/A 변환 등이 필요한 처리를 행하는 것이다. 음성 증폭 회로(653)는 음성 신호 처리 회로(651)로부터 출력되는 음성 신호를 증폭해서 스피커(654)에 공급하는 것이다. 또한, 스피커(654)는 모노럴이든 스테레오든 상관없다. 또한, 스피커(654)는 1개여도 되고, 2개 이상이어도 된다. 또한, 스피커(654)는 이어폰이든, 헤드폰이든 상관없다. 또한, 스피커(654)는 2.1채널이나, 5.1채널 등에 대응하는 것이어도 된다. 또한, 스피커(654)는 텔레비전 수신기(600)와 무선으로 접속해도 된다. 또한, 스피커(654)는 타기기여도 된다.
안테나 단자(631)에 입력된 텔레비전 방송 신호는 디지털 튜너(632)에 공급된다. 이 디지털 튜너(632)에서는, 텔레비전 방송 신호를 처리하여, 유저의 선택 채널에 대응한 소정의 트랜스포트 스트림이 출력된다. 그리고, 트랜스포트 스트림으로부터, 파셜 TS(영상 데이터의 TS 패킷, 음성 데이터의 TS 패킷)가 추출되고, 이 파셜 TS는 MPEG 디코더(633)에 공급된다.
MPEG 디코더(633)에서는, 영상 데이터의 TS 패킷에 의해 구성되는 영상 PES 패킷에 대하여 디코드 처리가 행해져서 영상 데이터가 얻어진다. 이 영상 데이터는 영상 신호 처리 회로(641) 및 그래픽 생성 회로(642)에 있어서, 필요에 따라서, 스케일링 처리(해상도 변환 처리), 그래픽 데이터의 중첩 처리 등이 행해진 후에, 패널 구동 회로(643)에 공급된다. 그로 인해, 표시 패널(644)에는 유저의 선택 채널에 대응한 화상이 표시된다.
또한, MPEG 디코더(633)에서는 음성 데이터의 TS 패킷에 의해 구성되는 음성 PES 패킷에 대하여 디코드 처리가 행해져서 음성 데이터가 얻어진다. 이 음성 데이터는 음성 신호 처리 회로(651)에 있어서 D/A 변환 등의 필요한 처리가 행해지고, 또한 음성 증폭 회로(653)로 증폭된 후에 스피커(654)에 공급된다. 그로 인해, 스피커(654)로부터, 유저의 선택 채널에 대응한 음성이 출력된다.
또한, 네트워크 단자(624)로부터 이더넷 인터페이스(623)에 공급되거나, 또는 HDMI 단자(627)로부터 고속 버스 인터페이스(625)를 통해서 공급되는 콘텐츠 데이터(화상 데이터, 음성 데이터)는 MPEG 디코더(633)에 공급된다. 그 이후에는, 상술한 텔레비전 방송 신호의 수신 시와 마찬가지 동작으로 되어, 표시 패널(644)에 화상이 표시되고 스피커(654)로부터 음성이 출력된다.
또한, HDMI 수신부(626)에서는 HDMI 단자(627)에 HDMI 케이블을 통해서 접속되어 있는 디스크 플레이어(500)로부터 송신되는 화상 데이터 및 음성 데이터가 취득된다. 화상 데이터는 영상 신호 처리 회로(641)에 공급된다. 또한, 음성 데이터는 직접, 음성 신호 처리 회로(651)에 공급된다. 그 이후에는, 상술한 텔레비전 방송 신호의 수신 시와 마찬가지 동작으로 되어, 표시 패널(644)에 화상이 표시되고, 스피커(654)로부터 음성이 출력된다.
도 14는 본 기술의 실시 형태에 있어서의 디지털 카메라(700)의 구성예를 도시하는 도면이다. 이 디지털 카메라(700)는 시스템 제어 프로세서(711)와, 플래시 ROM(712)과, SDRAM(713)과, 표시 제어부(714)를 구비한다. 또한, 이 디지털 카메라(700)는 고속 버스 인터페이스(725)와, HDMI 송신부(726)와, HDMI 단자(727)와, 유저 조작부(728)를 구비한다. 또한, 이 디지털 카메라(700)는 그래픽 생성 회로(742)와, 패널 구동 회로(743)와, 표시 패널(744)을 구비한다. 또한, 이 디지털 카메라(700)는 이미저(751)와, 이미저 드라이버(752)와, 카메라 제어부(753)를 구비한다. 또한, 이 디지털 카메라(700)는 촬상 신호 처리 회로(754)와, 마이크로폰(755)과, 음성 신호 처리 회로(756)와, 정지 화상 신호 처리 회로(757)와, 동화상 신호 처리 회로(758)와, 기록 재생부(759)와, 메모리 카드(760)를 구비한다.
시스템 제어 프로세서(711)는 디지털 카메라(700) 전체를 제어하는 것이다. 플래시 ROM(712)은 시스템 제어 프로세서(711)의 동작에 필요한 프로그램 등을 기억하는 메모리이다. SDRAM(713)은 시스템 제어 프로세서(711)의 동작에 필요한 데이터 등을 기억하는 메모리이다. 표시 제어부(714)는 표시 패널(744)에 있어서의 표시에 필요한 제어를 행하는 것이다.
고속 버스 인터페이스(725)는 HDMI 규격의 Utility 라인(362) 및 HPD 라인(363)이다. HDMI 송신부(726)는 HDMI 규격의 인터페이스에 대한 송신 회로이다. HDMI 단자(727)는 HDMI 규격에 정합하는 단자이다.
유저 조작부(728)는 유저로부터의 조작을 접수하는 것이다. 이 유저 조작부(728)는, 예를 들어 스위치, 휠, 근접/터치에 의해 지시 입력을 행하는 터치 패널부, 마우스, 키보드, 카메라로 지시 입력을 검출하는 제스처 입력부, 음성에 의해 지시 입력을 행하는 음성 입력부, 나아가 리모트 컨트롤 등이어도 된다. 시스템 제어 프로세서(711)는 유저 조작부(728)의 조작 상태를 판단하여, 디지털 카메라(700)의 동작을 제어한다. 유저는 유저 조작부(728)에 의해, 촬상(기록) 조작, 재생 조작 외에, 각종 부가 정보의 입력 조작 등을 행할 수 있다.
그래픽 생성 회로(742)는 표시 패널(744)에 표시하기 위한 그래픽 화상을 생성하는 것이다. 패널 구동 회로(743)는 표시 패널(744)을 구동하기 위한 회로이다. 표시 패널(744)은 영상을 표시하는 패널이다.
이미저(751)는 수광한 광신호를 전기 신호로 변환하는 광전 변환 소자이다. 이미저 드라이버(752)는 이미저(751)를 구동하는 드라이버이다. 카메라 제어부(753)는 이미저 드라이버(752) 및 촬상 신호 처리 회로(754)를 제어하는 것이다. 촬상 신호 처리 회로(754)는 이미저(751)로부터 공급된 전기 신호를 촬상 신호로 해서 신호 처리를 행하는 것이다.
마이크로폰(755)은 주위의 음성을 변환해서 음성 신호를 생성하는 것이다.
음성 신호 처리 회로(756)는 마이크로폰(755)에 의해 생성된 음성 신호에 대해서 신호 처리를 행하는 것이다.
정지 화상 신호 처리 회로(757)는 촬상 신호 처리 회로(754)로부터 공급된 정지 화상 신호에 대해서 신호 처리를 행하는 것이다. 동화상 신호 처리 회로(758)는 촬상 신호 처리 회로(754) 및 음성 신호 처리 회로(756)로부터 공급된 동화상 신호에 대해서 신호 처리를 행하는 것이다.
기록 재생부(759)는 메모리 카드(760)나 플래시 ROM(712) 등에 액세스하여, 정지 화상 데이터 또는 동화상 데이터를 판독 기입하는 것이다. 메모리 카드(760)는 정지 화상 데이터 또는 동화상 데이터를 기록하는 기록 매체이다.
이미저(751)에 있어서 얻어진 촬상 신호는, 촬상 신호 처리 회로(754)에 공급되어 처리되고, 이 촬상 신호 처리 회로(754)로부터는 피사체에 대응한 화상 데이터(촬상 화상 데이터)가 얻어진다. 정지 화상 촬상 시에는 정지 화상 신호 처리 회로(757)에서는, 촬상 신호 처리 회로(754)로부터 출력되는 화상 데이터에 대하여, 압축 부호화 처리 등이 실시되어, 정지 화상 데이터가 생성된다. 이 정지 화상 데이터는 기록 재생부(759)에 의해 메모리 카드(760) 등에 기록된다.
또한, 동화상 촬상 시에는 동화상 신호 처리 회로(758)에서는, 촬상 신호 처리 회로(754)로부터 출력되는 화상 데이터에 대하여, 음성 신호 처리 회로(756)로부터 출력되는 음성 데이터와 함께, 기록 미디어 포맷에 준한 압축 부호화 등의 처리가 실시되고, 음성 데이터가 부가된 동화상 데이터가 생성된다. 이 동화상 데이터는 기록 재생부(759)에 의해, 메모리 카드(760) 등에 기록된다.
정지 화상의 재생 시에는, 메모리 카드(760) 등으로부터 정지 화상 데이터가 판독되고, 정지 화상 신호 처리 회로(757)에서 복호화 등의 처리가 실시되어 재생 화상 데이터 얻어진다. 이 재생 화상 데이터는 시스템 제어 프로세서(711) 및 동화상 신호 처리 회로(758)를 통해서 패널 구동 회로(743)에 공급되고, 표시 패널(744)에 정지 화상이 표시된다.
동화상의 재생 시에는, 기록 재생부(759)에 의해 메모리 카드(760) 등으로부터 동화상 데이터가 판독되고, 동화상 신호 처리 회로(758)에 있어서 복호화 등의 처리가 실시되어 재생 화상 데이터가 얻어진다. 그리고, 재생 화상 데이터는 패널 구동 회로(743)에 공급되고, 표시 패널(744)에 동화상이 표시된다.
메모리 카드(760) 등에 기록되어 있는 정지 화상 데이터 또는 동화상 데이터에 관한 화상 또는 음성 데이터를 외부 기기(싱크 기기)로 송신하는 경우, 메모리 카드(760)로부터 정지 화상 화상 데이터 또는 동화상 데이터가 판독된다. 그리고, 판독된 정지 화상 화상 데이터 또는 동화상 데이터는 정지 화상 신호 처리 회로(757) 또는 동화상 신호 처리 회로(758)에 공급되고, 복호화 등의 처리가 실시되어, 기저 대역의 화상 및 음성 데이터가 얻어진다. 그리고, 이 기저 대역의 화상 및 음성 데이터가 HDMI 송신부(726)에 공급되고, HDMI 단자(727)에 접속된 HDMI 케이블에 송출된다.
또한, 촬상 신호 처리 회로(754) 또는 음성 신호 처리 회로(756)로부터 직접 출력되는 정지 화상 데이터 또는 동화상 데이터에 관한 화상 또는 음성 데이터를 외부 기기(싱크 기기)로 송신하는 경우, 이들은 HDMI 송신부(726)에 공급된다. 그리고, HDMI 단자(727)에 접속된 HDMI 케이블에 송출된다.
또한, 상술한 실시 형태는 본 기술을 구현화하기 위한 일례를 나타낸 것으로, 실시 형태에 있어서의 사항과, 특허 청구 범위에 있어서의 발명 특정 사항과는 각각 대응 관계를 갖는다. 마찬가지로, 특허 청구 범위에 있어서의 발명 특정 사항과, 이것과 동일 명칭을 붙인 본 기술의 실시 형태에 있어서의 사항과는 각각 대응 관계를 갖는다. 단, 본 기술은 실시 형태에 한정되는 것이 아니라, 그 요지를 일탈하지 않는 범위에서 실시 형태에 다양한 변형을 실시함으로써 구현화할 수 있다.
또한, 상술한 실시 형태에 있어서 설명한 처리 수순은, 이들 일련의 수순을 갖는 방법으로서 파악해도 되며, 또한 이들 일련의 수순을 컴퓨터에 실행시키기 위한 프로그램 내지 그 프로그램을 기억하는 기록 매체로서 파악해도 된다. 이 기록 매체로서, 예를 들어 CD(Compact Disc), MD(Mini Disc), DVD(Digital Versatile Disc), 메모리 카드, 블루레이 디스크(Blu-ray(등록상표) Disc) 등을 사용할 수 있다.
또한, 본 명세서에 기재된 효과는 어디까지나 예시이며, 한정되는 것은 아니고, 또한 다른 효과가 있어도 된다.
또한, 본 기술은 이하와 같은 구성도 취할 수 있다.
(1) 클럭 성분을 포함하는 제1 신호를 차동 신호로 해서 전송로를 통해서 외부 기기로 송신하는 제1 송신부와,
클럭 성분을 포함하는 제2 신호를 동상 신호로 해서 상기 전송로에 중첩해서 상기 외부 기기로 송신하는 제2 송신부와,
상기 전송로에 포함되는 한 쌍의 차동 전송로를 통해서 상기 외부 기기와 통신을 행하여, 상기 한 쌍의 차동 전송로 중 적어도 한쪽의 직류 바이어스 전위에 의해 상기 외부 기기로 자장치의 접속 상태를 통지하는 상태 통지부
를 구비하는 인터페이스 회로.
(2) 상기 제1 신호는 오디오 신호인 상기 (1)에 기재된 인터페이스 회로.
(3) 상기 제1 신호를 암호화 및 복호하기 위한 수수를 상기 전송로와는 다른 제2 전송로를 통해서 상기 외부 기기와 행하는 통신부를 더 구비하는 상기 (1) 또는 (2)에 기재된 인터페이스 회로.
(4) 상기 전송로는 HDMI 케이블을 구성하는 유틸리티 라인 및 핫 플러그 검출 라인이고,
상기 제2 전송로는 HDMI 케이블을 구성하는 디스플레이 데이터 채널인 상기 (3)에 기재된 인터페이스 회로.
(5) 클럭 성분을 포함하는 제1 신호를 차동 신호로 해서 전송로를 통해서 외부 기기로 송신하는 제1 송신부와,
상기 제1 신호를 복호하기 위한 제2 신호를 동상 신호로 해서 상기 전송로에 중첩해서 상기 외부 기기로 송신하는 제2 송신부와,
상기 전송로에 포함되는 한 쌍의 차동 전송로를 통해서 상기 외부 기기와 통신을 행하여, 상기 한 쌍의 차동 전송로 중 적어도 한쪽의 직류 바이어스 전위에 의해 상기 외부 기기로 자장치의 접속 상태를 통지하는 상태 통지부
를 구비하는 인터페이스 회로.
(6) 상기 제1 신호는 오디오 신호인 상기 (5)에 기재된 인터페이스 회로.
(7) 상기 전송로는 HDMI 케이블을 구성하는 유틸리티 라인 및 핫 플러그 검출 라인인 상기 (5) 또는 (6)에 기재된 인터페이스 회로.
(8) 제1 신호를 차동 신호로 해서 전송로를 통해서 외부 기기로 송신하는 제1 송신부와,
상기 제1 신호의 클럭 성분을 포함하는 제2 신호를 동상 신호로 해서 상기 전송로에 중첩해서 상기 외부 기기로 송신하는 제2 송신부와,
상기 전송로에 포함되는 한 쌍의 차동 전송로를 통해서 상기 외부 기기와 통신을 행하여, 상기 한 쌍의 차동 전송로 중 적어도 한쪽의 직류 바이어스 전위에 의해 상기 외부 기기로 자장치의 접속 상태를 통지하는 상태 통지부
를 구비하는 인터페이스 회로.
(9) 상기 제1 신호는 오디오 신호인 상기 (8)에 기재된 인터페이스 회로.
(10) 상기 전송로는 HDMI 케이블을 구성하는 유틸리티 라인 및 핫 플러그 검출 라인인 상기 (8) 또는 (9)에 기재된 인터페이스 회로.
(11) 외부 기기로부터 전송로를 통해서 수신한 차동 신호로부터 클럭 성분을 포함하는 제1 신호를 추출하는 제1 수신부와,
상기 외부 기기로부터 상기 전송로를 통해서 수신한 동상 신호로부터 클럭 성분을 포함하는 제2 신호를 추출하는 제2 수신부와,
상기 전송로에 포함되는 한 쌍의 차동 전송로를 통해서 상기 외부 기기와 통신을 행하여, 상기 한 쌍의 차동 전송로 중 적어도 한쪽의 직류 바이어스 전위에 의해 상기 외부 기기로부터의 접속 상태의 통지를 받는 상태 수령부
를 구비하는 인터페이스 회로.
(12) 상기 제1 신호는 오디오 신호인 상기 (11)에 기재된 인터페이스 회로.
(13) 상기 제1 신호를 암호화 및 복호하기 위한 수수를 상기 전송로와는 다른 제2 전송로를 통해서 상기 외부 기기와 행하는 통신부를 더 구비하는 상기 (11) 또는 (12)에 기재된 인터페이스 회로.
(14) 상기 전송로는 HDMI 케이블을 구성하는 유틸리티 라인 및 핫 플러그 검출 라인이고,
상기 제2 전송로는 HDMI 케이블을 구성하는 디스플레이 데이터 채널인
상기 (11) 내지 (13) 중 어느 하나에 기재된 인터페이스 회로.
(15) 외부 기기로부터 전송로를 통해서 수신한 차동 신호로부터 클럭 성분을 포함하는 제1 신호를 추출하는 제1 수신부와,
상기 외부 기기로부터 상기 전송로를 통해서 수신한 동상 신호로부터 상기 제1 신호를 복호하기 위한 제2 신호를 추출하는 제2 수신부와,
상기 전송로에 포함되는 한 쌍의 차동 전송로를 통해서 상기 외부 기기와 통신을 행하여, 상기 한 쌍의 차동 전송로 중 적어도 한쪽의 직류 바이어스 전위에 의해 상기 외부 기기로부터의 접속 상태의 통지를 받는 상태 수령부
를 구비하는 인터페이스 회로.
(16) 상기 제1 신호는 오디오 신호인 상기 (15)에 기재된 인터페이스 회로.
(17) 상기 전송로는 HDMI 케이블을 구성하는 유틸리티 라인 및 핫 플러그 검출 라인인 상기 (15) 또는 (16)에 기재된 인터페이스 회로.
(18) 외부 기기로부터 전송로를 통해서 수신한 차동 신호로부터 제1 신호를 추출하는 제1 수신부와,
상기 외부 기기로부터 상기 전송로를 통해서 수신한 동상 신호로부터 상기 제1 신호의 클럭 성분을 포함하는 제2 신호를 추출하는 제2 수신부와,
상기 전송로에 포함되는 한 쌍의 차동 전송로를 통해서 상기 외부 기기와 통신을 행하여, 상기 한 쌍의 차동 전송로 중 적어도 한쪽의 직류 바이어스 전위에 의해 상기 외부 기기로부터의 접속 상태의 통지를 받는 상태 수령부
를 구비하는 인터페이스 회로.
(19) 상기 제1 신호는 오디오 신호인 상기 (18)에 기재된 인터페이스 회로.
(20) 상기 전송로는 HDMI 케이블을 구성하는 유틸리티 라인 및 핫 플러그 검출 라인인 상기 (18) 또는 (19)에 기재된 인터페이스 회로.
(21) 제1 인터페이스 회로와 제2 인터페이스 회로를 전송로를 통해서 접속한 정보 처리 시스템이며,
상기 제1 인터페이스 회로는 클럭 성분을 포함하는 제1 신호를 차동 신호로 해서 상기 전송로를 통해서 상기 제2 인터페이스 회로로 송신하는 제1 송신부와, 클럭 성분을 포함하는 제2 신호를 동상 신호로 해서 상기 전송로에 중첩해서 상기 제2 인터페이스 회로로 송신하는 제2 송신부와, 상기 전송로에 포함되는 한 쌍의 차동 전송로를 통해서 상기 제2 인터페이스 회로와 통신을 행하여, 상기 한 쌍의 차동 전송로 중 적어도 한쪽의 직류 바이어스 전위에 의해 상기 제2 인터페이스 회로로 상기 제1 인터페이스 회로의 접속 상태를 통지하는 상태 통지부를 구비하고,
상기 제2 인터페이스 회로는 상기 제1 인터페이스 회로로부터 상기 전송로를 통해서 수신한 차동 신호로부터 클럭 성분을 포함하는 제1 신호를 추출하는 제1 수신부와, 상기 제1 인터페이스 회로로부터 상기 전송로를 통해서 수신한 동상 신호로부터 클럭 성분을 포함하는 제2 신호를 추출하는 제2 수신부와, 상기 전송로에 포함되는 한 쌍의 차동 전송로를 통해서 상기 제1 인터페이스 회로와 통신을 행하여, 상기 한 쌍의 차동 전송로 중 적어도 한쪽의 직류 바이어스 전위에 의해 상기 제1 인터페이스 회로로부터의 접속 상태의 통지를 받는 상태 수령부를 구비하는
정보 처리 시스템.
10 : 송신기
11 : 송신부
12 : 암호화부
13, 23 : 통신부
14, 24 : 인증/키 교환부
20 : 수신기
21 : 수신부
22 : 복호화부
100 : 소스 기기
101 : 트랜스미터
110 : 싱크 기종 검출 회로
120 : 플러그 접속 검출 회로
140 : 소스측 수신 회로
160 : 동상 신호 수신 회로
170 : 차동 신호 수신 회로
200 : 싱크 기기
201 : 리시버
210 : 소스 기종 검출 회로
220 : 플러그 접속 전달 회로
250 : 싱크측 송신 회로
260 : 동상 신호 송신 회로
270 : 차동 신호 송신 회로
300 : 케이블
310, 320, 330 : TMDS 채널
340 : TMDS 클럭 채널
350 : 디스플레이 데이터 채널(DDC)
361 : CEC 라인
362 : Utility 라인
363 : HPD(Hot Plug Detect) 라인
500 : 디스크 플레이어
600 : 텔레비전 수신기
700 : 디지털 카메라

Claims (20)

  1. 정보 처리 기기로서,
    하나 이상의 인터페이스 회로로서,
    제1 클럭 성분 및 음성 신호를 포함하는 제1 신호를 차동 신호로 하여 HDMI(High Definition Multimedia Interface) 케이블의 한 쌍의 유틸리티 라인 및 HPD(Hot Plug Detection) 라인을 통해 외부 기기로 전송하고,
    제2 클럭 성분을 포함하는 제2 신호를 동상 신호로 하여 상기 한 쌍의 유틸리티 라인 및 HPD 라인을 통해 상기 외부 기기로 전송하고,
    전압의 제어에 의해 상기 HPD 라인을 통해 상기 정보 처리 기기의 접속 상태를 상기 외부 기기로 통지하고,
    상기 HDMI 케이블의 DDC(Display Data Channel)를 통해 상기 외부 기기와 통신하도록 구성되는, 하나 이상의 인터페이스 회로; 및
    상기 제1 신호에 대응하는 처리 데이터를 제어하도록 구성되는 하나 이상의 제어 회로를 포함하는 정보 처리 기기.
  2. 제1항에 있어서,
    상기 제1 신호 및 상기 제2 신호는 상기 한 쌍의 유틸리티 라인 및 HPD 라인을 통한 전송을 위해서 중첩되는, 정보 처리 기기.
  3. 제1항에 있어서,
    상기 하나 이상의 인터페이스 회로는 상기 DDC를 통한 DDC 레지스터의 액세스에 기초하여 상기 외부 기기와 통신하도록 더 구성되는, 정보 처리 기기.
  4. 제3항에 있어서,
    상기 DDC 레지스터는 상기 외부 기기와 연결되는, 정보 처리 기기.
  5. 제1항에 있어서,
    상기 외부 기기로 상기 제1 신호의 전송은 상기 HDMI 케이블의 TMDS(Transition Minimized Differential Signaling) 채널의 전송 방향과 반대 방향인, 정보 처리 기기.
  6. 제5항에 있어서,
    상기 하나 이상의 인터페이스 회로는 상기 TMDS 채널을 통해 상기 외부 기기로부터 영상 신호 또는 상기 음성 신호 중 적어도 하나를 수신하도록 더 구성되는, 정보 처리 기기.
  7. 제1항에 있어서,
    리모트 컨트롤러로부터 유저 제어 커맨드를 수신하도록 구성되는 리모콘 수신기(remote control receiver)를 더 포함하고,
    상기 유저 제어 커맨드는 상기 외부 기기로 상기 제1 신호의 전송을 위한 동작에 대응하고,
    상기 하나 이상의 제어 회로는 상기 유저 제어 커맨드에 기초하여 상기 외부 기기로 상기 제1 신호의 전송을 위한 동작을 제어하도록 더 구성되는, 정보 처리 기기.
  8. 제1항에 있어서,
    상기 하나 이상의 제어 회로는 상기 외부 기기의 액티베이션에 기초하여 상기 외부 기기로 상기 제1 신호의 전송을 위한 동작을 제어하도록 더 구성되는, 정보 처리 기기.
  9. 제1항에 있어서,
    영상 데이터를 표시하도록 구성되는 표시 패널을 더 포함하고,
    상기 표시 패널은 LCD(Liquid Crystal Display) 패널, PDP(Plasma Display Panel) 또는 유기 EL(Organic Electro-Luminescence) 패널 중 하나인, 정보 처리 기기.
  10. 제9항에 있어서,
    상기 하나 이상의 제어 회로는:
    방송 튜너, 네트워크 인터페이스 또는 HDMI 인터페이스 중 하나로부터 수신된 콘텐츠 데이터를 복호하고 - 상기 콘텐츠 데이터는 음성 데이터 및 상기 영상 데이터에 대응됨 -,
    상기 콘텐츠 데이터의 복호화에 기초하여 상기 표시 패널에 상기 영상 데이터를 출력하고,
    상기 콘텐츠 데이터의 복호화에 기초하여 상기 제1 신호에 대응하는 상기 음성 데이터를 상기 외부 기기로 출력하도록 더 구성되는, 정보 처리 기기.
  11. 제10항에 있어서,
    상기 방송 튜너 및 상기 네트워크 인터페이스를 더 포함하는 정보 처리 기기.
  12. 인터페이스 기기로서,
    하나 이상의 인터페이스 회로로서,
    제1 클럭 성분 및 음성 신호를 포함하는 제1 신호를 차동 신호로 하여 HDMI 케이블의 한 쌍의 유틸리티 라인 및 HPD 라인을 통해 외부 기기로 전송하고,
    제2 클럭 성분을 포함하는 제2 신호를 동상 신호로 하여 상기 한 쌍의 유틸리티 라인 및 HPD 라인을 통해 상기 외부 기기로 전송하고,
    전압의 제어에 의해 상기 HPD 라인을 통해 상기 인터페이스 기기의 접속 상태를 상기 외부 기기로 통지하고,
    상기 HDMI 케이블의 DDC를 통해 상기 외부 기기와 통신하도록 구성되는, 하나 이상의 인터페이스 회로를 포함하는 인터페이스 기기.
  13. 제12항에 있어서,
    상기 제1 신호 및 상기 제2 신호는 상기 한 쌍의 유틸리티 라인 및 HPD 라인을 통한 전송을 위해서 중첩되는, 인터페이스 기기.
  14. 제12항에 있어서,
    상기 하나 이상의 인터페이스 회로는 상기 DDC를 통한 DDC 레지스터의 액세스에 기초하여 상기 외부 기기와 통신하도록 더 구성되는, 인터페이스 기기.
  15. 제14항에 있어서,
    상기 DDC 레지스터는 상기 외부 기기와 연결되는, 인터페이스 기기.
  16. 인터페이스 시스템으로서,
    하나 이상의 제1 인터페이스 회로를 포함하는 제1 회로; 및
    하나 이상의 제2 인터페이스 회로를 포함하는 제2 회로를 포함하고,
    상기 제1 회로는 HDMI 케이블을 통해 제2 회로와 접속되고,
    상기 하나 이상의 제2 인터페이스 회로는:
    제1 클럭 성분 및 음성 신호를 포함하는 제1 신호를 차동 신호로 하여 HDMI 케이블의 한 쌍의 유틸리티 라인 및 HPD 라인을 통해 제1 회로로 전송하고,
    제2 클럭 성분을 포함하는 제2 신호를 동상 신호로 하여 상기 한 쌍의 유틸리티 라인 및 HPD 라인을 통해 상기 제1 회로로 전송하고,
    전압의 제어에 의해 상기 HPD 라인을 통해 상기 제2 회로의 접속 상태를 상기 제1 회로로 통지하고,
    상기 HDMI 케이블의 DDC를 통해 상기 제1 회로와 통신하도록 구성되는, 인터페이스 시스템.
  17. 제16항에 있어서,
    상기 제1 신호 및 상기 제2 신호는 상기 한 쌍의 유틸리티 라인 및 HPD 라인을 통한 전송을 위해서 중첩되는, 인터페이스 시스템.
  18. 제16항에 있어서,
    상기 하나 이상의 제2 인터페이스 회로는 상기 DDC를 통한 DDC 레지스터의 액세스에 기초하여 상기 제1 회로와 통신하도록 더 구성되는, 인터페이스 시스템.
  19. 제18항에 있어서,
    상기 DDC 레지스터는 상기 제1 회로가 구현되는 기기에 연결되는, 인터페이스 시스템.
  20. 제16항에 있어서,
    상기 제1 회로로 상기 제1 신호의 전송은 상기 HDMI 케이블의 TMDS 채널의 전송 방향과 반대 방향인, 인터페이스 시스템.
KR1020227018769A 2014-06-12 2015-03-24 인터페이스 회로 및 정보 처리 시스템 KR102452212B1 (ko)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
JP2014121641 2014-06-12
JPJP-P-2014-121641 2014-06-12
KR1020167031545A KR20170020744A (ko) 2014-06-12 2015-03-24 인터페이스 회로 및 정보 처리 시스템
PCT/JP2015/058880 WO2015190153A1 (ja) 2014-06-12 2015-03-24 インターフェース回路および情報処理システム

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1020167031545A Division KR20170020744A (ko) 2014-06-12 2015-03-24 인터페이스 회로 및 정보 처리 시스템

Publications (2)

Publication Number Publication Date
KR20220083844A KR20220083844A (ko) 2022-06-20
KR102452212B1 true KR102452212B1 (ko) 2022-10-11

Family

ID=54833262

Family Applications (2)

Application Number Title Priority Date Filing Date
KR1020167031545A KR20170020744A (ko) 2014-06-12 2015-03-24 인터페이스 회로 및 정보 처리 시스템
KR1020227018769A KR102452212B1 (ko) 2014-06-12 2015-03-24 인터페이스 회로 및 정보 처리 시스템

Family Applications Before (1)

Application Number Title Priority Date Filing Date
KR1020167031545A KR20170020744A (ko) 2014-06-12 2015-03-24 인터페이스 회로 및 정보 처리 시스템

Country Status (7)

Country Link
US (5) US10218488B2 (ko)
EP (2) EP4072090A1 (ko)
JP (2) JP6493397B2 (ko)
KR (2) KR20170020744A (ko)
CN (2) CN108243628B (ko)
RU (1) RU2677265C2 (ko)
WO (1) WO2015190153A1 (ko)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2016081624A1 (en) * 2014-11-18 2016-05-26 Branch Media Labs, Inc. Automatic identification and mapping of consumer electronic devices to ports on an hdmi switch
WO2017187515A1 (ja) * 2016-04-26 2017-11-02 日立マクセル株式会社 映像出力システム、映像出力装置、および接続ケーブル
US10826875B1 (en) * 2016-07-22 2020-11-03 Servicenow, Inc. System and method for securely communicating requests
JP6881711B2 (ja) * 2017-04-04 2021-06-02 株式会社精工技研 双方向信号伝送装置
WO2019021900A1 (ja) * 2017-07-24 2019-01-31 ソニー株式会社 送信装置、送信方法、ケーブル、ケーブルの処理方法、受信装置および受信方法
CN110995428B (zh) * 2019-12-13 2020-10-23 夏侯淑琴 一种使用融合接入的电子设备及相应接入方法
EP4380167A1 (en) * 2021-07-28 2024-06-05 LG Electronics Inc. Image display device
WO2023229482A1 (ru) * 2022-05-27 2023-11-30 Александр Валерьевич ИВАНОВ Почти-как-манчестерское (пкм) кодирование

Family Cites Families (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6307543B1 (en) * 1998-09-10 2001-10-23 Silicon Image, Inc. Bi-directional data transfer using two pair of differential lines as a single additional differential pair
US7133441B1 (en) * 1999-02-23 2006-11-07 Actelis Networks Inc. High speed access system over copper cable plant
JP2002204272A (ja) * 2000-12-28 2002-07-19 Matsushita Electric Ind Co Ltd 信号伝送装置および信号伝送システム
US7225282B1 (en) * 2002-06-13 2007-05-29 Silicon Image, Inc. Method and apparatus for a two-wire serial command bus interface
US7089444B1 (en) * 2003-09-24 2006-08-08 Altera Corporation Clock and data recovery circuits
KR100587547B1 (ko) * 2004-04-07 2006-06-08 삼성전자주식회사 컨텐츠별로 싱크 디바이스로의 출력을 제어하는 소스디바이스 및 그 방법
US7860398B2 (en) * 2005-09-15 2010-12-28 Finisar Corporation Laser drivers for closed path optical cables
US20070186015A1 (en) * 2006-02-08 2007-08-09 Taft Frederick D Custom edid content generation system and method
CN101536519B (zh) * 2006-11-07 2012-04-04 索尼株式会社 电子设备、内容再现方法以及内容解码方法
TW200822731A (en) * 2006-11-09 2008-05-16 Realtek Semiconductor Corp Receiving device of audio-video system
US20080133249A1 (en) * 2006-11-30 2008-06-05 Hashiguchi Kohei Audio data transmitting device and audio data receiving device
JP4715734B2 (ja) * 2006-12-05 2011-07-06 船井電機株式会社 光ディスク装置
JP2008158595A (ja) * 2006-12-20 2008-07-10 Sony Corp 情報処理装置
CN100450243C (zh) * 2007-04-06 2009-01-07 东南大学 抗声码器压缩的端到端语音加密装置与方法
JP5240492B2 (ja) * 2007-06-26 2013-07-17 ソニー株式会社 通信システム、および、通信方法
CN101150696B (zh) * 2007-10-19 2010-06-09 中兴通讯股份有限公司 提高高清晰度多媒体接口接收性能的方法及装置
JP5337370B2 (ja) * 2007-11-13 2013-11-06 ソニー エスパナ,エス.エー. 表示装置、表示装置における映像信号送信方法、送信装置および映像信号の送信方法
JP4434267B2 (ja) 2007-11-22 2010-03-17 ソニー株式会社 インターフェース回路
JP5572929B2 (ja) * 2008-03-05 2014-08-20 ソニー株式会社 送信装置
US9030976B2 (en) * 2008-03-27 2015-05-12 Silicon Image, Inc. Bi-directional digital interface for video and audio (DIVA)
JP2009253468A (ja) * 2008-04-02 2009-10-29 Canon Inc 映像制御装置およびその制御方法
CN101277395B (zh) * 2008-04-09 2010-10-13 深圳市创凯电子有限公司 HDMI以及Display Port图像信号分割方法及其装置
JP4645717B2 (ja) * 2008-09-26 2011-03-09 ソニー株式会社 インタフェース回路および映像装置
JP4670950B2 (ja) * 2008-12-09 2011-04-13 ソニー株式会社 通信装置、通信方法、及びプログラム
KR20110012646A (ko) * 2009-07-31 2011-02-09 삼성전자주식회사 디스플레이 장치 및 디스플레이 장치의 제어방법
JP2011172156A (ja) * 2010-02-22 2011-09-01 Sony Corp コンテンツ再生システム、コンテンツ受信装置、音声再生装置、コンテンツ再生方法およびプログラム
EP2385517A1 (en) * 2010-05-05 2011-11-09 NXP Semiconductors B.V. System and method for operating an electronic device having an HDMI port that is shared between an HDMI source function and an HDMI sink function of the electronic device
JP5655562B2 (ja) * 2010-12-28 2015-01-21 ソニー株式会社 電子機器、電子機器の制御方法、送信装置および受信装置
US20220346943A1 (en) * 2012-01-24 2022-11-03 Alcon Inc. Modular intraocular lens designs and methods
JP2013257730A (ja) * 2012-06-13 2013-12-26 Hitachi Consumer Electronics Co Ltd 送信制御装置および送信制御方法
KR101565490B1 (ko) * 2014-03-21 2015-11-03 (주)비앤에스미디어 전자교탁 시스템의 dvi 표시장치 연결시 오디오 신호 출력 방법
JP2022170600A (ja) * 2021-04-28 2022-11-10 富士フイルム株式会社 磁気テープカートリッジおよび磁気記録再生装置
US11845072B2 (en) * 2021-05-03 2023-12-19 Uop Llc Process and apparatus for indirect catalyst heating

Also Published As

Publication number Publication date
CN113286109A (zh) 2021-08-20
US10805057B2 (en) 2020-10-13
RU2016147652A (ru) 2018-06-05
US10218488B2 (en) 2019-02-26
KR20220083844A (ko) 2022-06-20
EP3157215A4 (en) 2018-02-14
JPWO2015190153A1 (ja) 2017-04-20
EP3157215A1 (en) 2017-04-19
RU2677265C2 (ru) 2019-01-16
RU2016147652A3 (ko) 2018-06-13
US11716189B2 (en) 2023-08-01
US20200412514A1 (en) 2020-12-31
JP6683276B2 (ja) 2020-04-15
KR20170020744A (ko) 2017-02-24
JP6493397B2 (ja) 2019-04-03
US11271706B2 (en) 2022-03-08
US20190165919A1 (en) 2019-05-30
CN108243628B (zh) 2021-06-08
WO2015190153A1 (ja) 2015-12-17
JP2019126074A (ja) 2019-07-25
EP3157215B1 (en) 2023-02-22
US20220182210A1 (en) 2022-06-09
CN108243628A (zh) 2018-07-03
EP4072090A1 (en) 2022-10-12
US20170195105A1 (en) 2017-07-06
US20230336320A1 (en) 2023-10-19

Similar Documents

Publication Publication Date Title
JP6683276B2 (ja) インターフェース回路および情報処理システム
JP4752865B2 (ja) インターフェース回路
JP6863282B2 (ja) 受信装置および受信方法
JP6589875B2 (ja) 送信装置、送信方法、受信装置および受信方法
JP6439797B2 (ja) インターフェース回路、伝送システム、伝送方向制御方法およびプログラム
JP6973403B2 (ja) 送信装置、送信方法、受信装置および受信方法
JP6904250B2 (ja) 送信装置、送信方法、受信装置および受信方法
JP6973402B2 (ja) 送信装置、送信方法、受信装置および受信方法

Legal Events

Date Code Title Description
A107 Divisional application of patent
E701 Decision to grant or registration of patent right
GRNT Written decision to grant