KR102202413B1 - 출력 전압 제어 방법, 이 출력 전압 제어 방법을 수행하는 출력 전압 제어 장치 및 이 출력 전압 제어 장치를 포함하는 표시 장치 - Google Patents

출력 전압 제어 방법, 이 출력 전압 제어 방법을 수행하는 출력 전압 제어 장치 및 이 출력 전압 제어 장치를 포함하는 표시 장치 Download PDF

Info

Publication number
KR102202413B1
KR102202413B1 KR1020140007243A KR20140007243A KR102202413B1 KR 102202413 B1 KR102202413 B1 KR 102202413B1 KR 1020140007243 A KR1020140007243 A KR 1020140007243A KR 20140007243 A KR20140007243 A KR 20140007243A KR 102202413 B1 KR102202413 B1 KR 102202413B1
Authority
KR
South Korea
Prior art keywords
voltage
comparison signal
output
time
equal
Prior art date
Application number
KR1020140007243A
Other languages
English (en)
Other versions
KR20150086959A (ko
Inventor
이용순
강미경
황용식
Original Assignee
삼성디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성디스플레이 주식회사 filed Critical 삼성디스플레이 주식회사
Priority to KR1020140007243A priority Critical patent/KR102202413B1/ko
Priority to US14/516,920 priority patent/US9997139B2/en
Publication of KR20150086959A publication Critical patent/KR20150086959A/ko
Application granted granted Critical
Publication of KR102202413B1 publication Critical patent/KR102202413B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/18Timing circuits for raster scan displays
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F5/00Systems for regulating electric variables by detecting deviations in the electric input to the system and thereby controlling a device within the system to obtain a regulated output
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/04Display protection
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/12Test circuits or failure detection circuits included in a display system, as permanent part thereof
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2370/00Aspects of data communication
    • G09G2370/08Details of image data interface between the display device controller and the data line driver circuit

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Multimedia (AREA)
  • Automation & Control Theory (AREA)
  • Radar, Positioning & Navigation (AREA)
  • Electromagnetism (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal Display Device Control (AREA)

Abstract

출력 전압 제어 장치는 제1 비교부, 제2 비교부 및 출력 전압 발생부를 포함한다. 제1 비교부는 외부로부터 인가되는 입력 전압 및 기준 전압을 비교하여 제1 비교 신호를 출력한다. 제2 비교부는 제1 비교 신호에 따라 입력 전압이 기준 전압 이상이면 입력 전압 및 제1 로우 한계 전압을 비교하거나 입력 전압 및 제1 하이 한계 전압을 비교하고, 입력 전압이 제1 로우 한계 전압 이하이거나 입력 전압이 제1 한계 전압 이상이면 경과 시간 및 기준 시간을 비교하여 제2 비교 신호를 출력한다. 출력 전압 발생부는 제1 비교 신호에 따라 입력 전압이 기준 전압 이상이면 출력 전압을 활성화하고, 제2 비교 신호에 따라 경과 시간이 기준 시간 이상이면 출력 전압을 비활성화한다. 따라서, 표시 장치의 표시 품질을 향상시킬 수 있다.

Description

출력 전압 제어 방법, 이 출력 전압 제어 방법을 수행하는 출력 전압 제어 장치 및 이 출력 전압 제어 장치를 포함하는 표시 장치{METHOD OF CONTROLLING AN OUTPUT VOLTAGE, OUTPUT VOLTAGE CONTROLLING APPARATUS AND DISPLAY APPARATUS HAVING THE OUTPUT VOLTAGE CONTROLLING APPARATUS}
본 발명은 출력 전압 제어 방법, 이 출력 전압 제어 방법을 수행하는 출력 전압 제어 장치 및 이 출력 전압 제어 장치를 포함하는 표시 장치에 관한 것으로, 더욱 상세하게는 표시 장치에 이용되는 출력 전압 제어 방법, 이 출력 전압 제어 방법을 수행하는 출력 전압 제어 장치 및 이 출력 전압 제어 장치를 포함하는 표시 장치에 관한 것이다.
액정 표시 장치와 같은 표시 장치는 표시 패널, 게이트 구동부, 데이터 구동부 및 타이밍 제어부를 포함한다. 상기 표시 패널은 영상을 표시하고, 게이트 신호를 전달하는 게이트 라인 및 데이터 신호를 전달하는 데이터 라인을 포함한다. 상기 게이트 구동부는 상기 표시 패널의 상기 게이트 라인에 상기 게이트 신호를 출력한다. 상기 데이터 구동부는 상기 표시 패널의 상기 데이터 라인에 상기 데이터 신호를 출력한다. 상기 타이밍 제어부는 상기 데이터 신호의 기초가 되는 영상 데이터를 상기 데이터 구동부로 출력한다. 또한, 상기 타이밍 제어부는, 상기 게이트 구동부를 제어하는 게이트 제어 신호를 상기 게이트 구동부로 출력하고, 상기 데이터 구동부를 제어하는 데이터 제어 신호를 상기 데이터 구동부로 출력한다.
또한, 상기 표시 장치는 상기 게이트 구동부, 상기 데이터 구동부 및 상기 타이밍 제어부를 구동하는 전원 전압들을 출력하는 전원 공급부를 포함한다. 상기 전원 공급부는 외부로부터 인가되는 입력 전압을 수신하여 상기 전원 전압들을 출력한다. 상기 전원 공급부의 불안정으로 인해 상기 게이트 구동부, 상기 데이터 구동부 및 상기 타이밍 제어부의 손상을 방지하기 위해, 상기 입력 전압이 활성화된 후, 상기 입력 전압이 소정의 로우 한계 전압 이하의 레벨로 감소하면, 상기 전원 전압은 비활성화된다. 따라서, 상기 전원 공급부는 UVLO(under voltage lock out) 기능을 가진다.
하지만, 상기 입력 전압이 상기 로우 한계 전압 이하의 레벨로 감소하자마자 상기 출력 전압이 비활성화되므로, 상기 입력 전압의 비활성화가 자주 발생하고, 이에 따라, 상기 표시 장치의 표시 품질이 저하되는 문제점이 있다.
이에, 본 발명의 기술적 과제는 이러한 점에서 착안된 것으로, 본 발명의 목적은 표시 장치의 표시 품질을 향상시킬 수 있는 출력 전압 제어 방법을 제공하는 것이다.
본 발명의 다른 목적은 상기 출력 전압 제어 방법을 수행하는데 적합한 출력전압 제어 장치를 제공하는 것이다.
본 발명의 또 다른 목적은 상기 출력 전압 제어 장치를 포함하는 표시 장치를 제공하는 것이다.
상기한 본 발명의 목적을 실현하기 위한 일 실시예에 따른 출력 전압 제어 방법은 외부로부터 인가되는 입력 전압 및 기준 전압을 비교하여 제1 비교 신호를 출력하는 단계, 상기 제1 비교 신호에 따라 상기 입력 전압이 상기 기준 전압 이상이면, 출력 전압을 활성화하는 단계, 상기 입력 전압 및 제1 로우 한계 전압을 비교하거나 상기 입력 전압 및 제1 하이 한계 전압을 비교하여 제1 전압 비교 신호를 출력하는 단계, 상기 제1 전압 비교 신호에 따라 상기 입력 전압이 상기 제1 로우 한계 전압 이하이거나 상기 입력 전압이 상기 제1 하이 한계 전압 이상이면, 경과 시간 및 기준 시간을 비교하여 시간 비교 신호를 출력하는 단계, 및 상기 시간 비교 신호에 따라 상기 경과 시간이 상기 기준 시간 이상이면, 상기 출력 전압을 비활성화하는 단계를 포함한다.
본 발명의 일 실시예에서, 상기 방법은 상기 제1 전압 비교 신호에 따라 상기 입력 전압이 상기 제1 로우 한계 전압 초과면, 상기 출력 전압의 활성화를 유지하는 단계를 더 포함할 수 있다.
본 발명의 일 실시예에서, 상기 방법은 상기 제1 전압 비교 신호에 따라 상기 입력 전압이 상기 제1 로우 한계 전압 이하면 상기 제1 로우 한계 전압보다 작은 제2 로우 한계 전압 및 상기 입력 전압을 비교하여 제2 전압 비교 신호를 출력하는 단계, 및 상기 제2 전압 비교 신호에 따라 상기 입력 전압이 상기 제2 로우 한계 전압 이하면 상기 출력 전압을 비활성화하는 단계를 더 포함할 수 있다.
본 발명의 일 실시예에서, 상기 방법은 상기 제2 전압 비교 신호에 따라 상기 입력 전압이 상기 제2 로우 한계 전압 초과면 상기 경과 시간 및 상기 기준 시간을 비교하여 상기 시간 비교 신호를 출력하는 단계, 및 상기 시간 비교 신호에 따라 상기 경과 시간이 상기 기준 시간 이상이면, 상기 출력 전압을 비활성화하는 단계를 더포함할 수 있다.
본 발명의 일 실시예에서, 상기 방법은 상기 시간 비교 신호에 따라 상기 경과 시간이 상기 기준 시간 미만이면, 상기 출력 전압의 활성화를 유지하는 단계를 더 포함할 수 있다.
본 발명의 일 실시예에서, 상기 방법은 상기 제1 전압 비교 신호에 따라 상기 입력 전압이 상기 제1 하이 한계 전압 미만이면, 상기 출력 전압의 활성화를 유지하는 단계를 더 포함할 수 있다.
본 발명의 일 실시예에서, 상기 방법은 상기 제1 전압 비교 신호에 따라 상기 입력 전압이 상기 제1 하이 한계 전압 이상이면, 상기 제1 하이 한계 전압보다 큰 제2 하이 한계 전압 및 상기 입력 전압을 비교하여 제2 전압 비교 신호를 출력하는 단계, 및 상기 제2 전압 비교 신호에 따라 상기 입력 전압이 상기 제2 하이 한계 전압 이상이면, 상기 출력 전압을 비활성화하는 단계를 더 포함할 수 있다.
본 발명의 일 실시예에서, 상기 방법은 상기 제2 전압 비교 신호에 따라 상기 입력 전압이 상기 제2 하이 한계 전압 미만이면, 상기 경과 시간 및 상기 기준 시간을 비교하여 상기 시간 비교 신호를 출력하는 단계, 및 상기 시간 비교 신호에 따라 상기 경과 시간이 상기 기준 시간 이상이면, 상기 출력 전압을 비활성화하는 단계를 더 포함할 수 있다.
본 발명의 일 실시예에서, 상기 방법은 상기 시간 비교 신호에 따라 상기 경과 시간이 상기 기준 시간 미만이면, 상기 출력 전압의 활성화를 유지하는 단계를 더 포함할 수 있다.
본 발명의 일 실시예에서, 상기 방법은 상기 시간 비교 신호에 따라 상기 경과 시간이 상기 기준 시간 미만이면, 상기 출력 전압의 활성화를 유지하는 단계를 더 포함할 수 있다.
본 발명의 일 실시예에서, 상기 방법은 상기 제1 비교 신호에 따라 상기 입력 전압이 상기 기준 전압 미만이면, 상기 출력 전압의 비활성화를 유지하는 단계를 더 포함할 수 있다.
본 발명의 일 실시예에서, 상기 출력 전압은 표시 패널의 게이트 라인에 게이트 신호를 출력하는 게이트 구동부를 구동하는 제1 전원 전압, 상기 표시 패널의 데이터 라인에 데이터 신호를 출력하는 데이터 구동부를 구동하는 제2 전원 전압, 상기 게이트 구동부를 제어하는 게이트 제어 신호 및 상기 데이터 구동부를 제어하는 데이터 제어 신호를 출력하는 타이밍 제어부를 구동하는 제3 전원 전압, 상기 게이트 신호를 발생하기 위해 상기 게이트 구동부로 인가되는 게이트 온 전압 및 게이트 오프 전압, 및 상기 데이터 신호를 발생하기 위해 상기 데이터 구동부로 인가되는 아날로그 전압 중 적어도 하나를 포함할 수 있다.
상기한 본 발명의 목적을 실현하기 위한 다른 실시예에 따른 출력 전압 제어 장치는 제1 비교부, 제2 비교부 및 출력 전압 발생부를 포함한다. 상기 제1 비교부는 외부로부터 인가되는 입력 전압 및 기준 전압을 비교하여 제1 비교 신호를 출력한다. 상기 제2 비교부는 상기 제1 비교 신호에 따라 상기 입력 전압이 상기 기준 전압 이상이면 상기 입력 전압 및 제1 로우 한계 전압을 비교하거나 상기 입력 전압 및 제1 하이 한계 전압을 비교하고, 상기 입력 전압이 상기 제1 로우 한계 전압 이하이거나 상기 입력 전압이 상기 제1 한계 전압 이상이면 경과 시간 및 기준 시간을 비교하여 제2 비교 신호를 출력한다. 상기 출력 전압 발생부는 상기 제1 비교 신호에 따라 상기 입력 전압이 상기 기준 전압 이상이면 출력 전압을 활성화하고, 상기 제2 비교 신호에 따라 상기 경과 시간이 상기 기준 시간 이상이면 상기 출력 전압을 비활성화한다.
본 발명의 일 실시예에서, 상기 제2 비교부는, 상기 입력 전압 및 상기 로우 한계 전압을 비교하여 전압 비교 신호를 출력하는 전압 비교부, 상기 전압 비교 신호에 따라 상기 입력 전압이 상기 로우 한계 전압 이하면, 상기 경과 시간 및 상기 기준 시간을 비교하여 시간 비교 신호를 출력하는 시간 비교부, 및 상기 전압 비교 신호 및 상기 시간 비교 신호에 따라 상기 제2 비교 신호를 발생하는 제2 비교 신호 발생부를 포함할 수 있다.
본 발명의 일 실시예에서, 상기 제2 비교부는, 상기 입력 전압 및 상기 제1 로우 한계 전압을 비교하여 제1 전압 비교 신호를 출력하는 제1 전압 비교부, 상기 제1 전압 비교 신호에 따라 상기 입력 전압이 상기 제1 로우 한계 전압 이하면, 상기 제1 로우 한계 전압보다 낮은 제2 로우 한계 전압 및 상기 입력 전압을 비교하여 제2 전압 비교 신호를 출력하는 제2 전압 비교부, 상기 제1 전압 비교 신호 및 상기 제2 전압 비교 신호에 따라 상기 입력 전압이 상기 제1 로우 한계 전압 이하고 상기 제2 로우 한계 전압 초과면, 상기 경과 시간 및 상기 기준 시간을 비교하여 시간 비교 신호를 출력하는 시간 비교부, 및 상기 제1 전압 비교 신호, 상기 제2 전압 비교 신호 및 상기 시간 비교 신호에 따라 상기 제2 비교 신호를 발생하는 제2 비교 신호 발생부를 포함할 수 있다.
본 발명의 일 실시예에서, 상기 제2 비교부는, 상기 입력 전압 및 상기 하이 한계 전압을 비교하여 전압 비교 신호를 출력하는 전압 비교부, 상기 전압 비교 신호에 따라 상기 입력 전압이 상기 하이 한계 전압 이상이면, 상기 경과 시간 및 상기 기준 시간을 비교하여 시간 비교 신호를 출력하는 시간 비교부, 및 상기 전압 비교 신호 및 상기 시간 비교 신호에 따라 상기 제2 비교 신호를 발생하는 제2 비교 신호 발생부를 포함할 수 있다.
본 발명의 일 실시예에서, 상기 제2 비교부는, 상기 입력 전압 및 상기 제1 하이 한계 전압을 비교하여 제1 전압 비교 신호를 출력하는 제1 전압 비교부, 상기 제1 전압 비교 신호에 따라 상기 입력 전압이 상기 제1 하이 한계 전압 이상이면, 상기 제1 하이 한계 전압보다 높은 제2 하이 한계 전압 및 상기 입력 전압을 비교하여 제2 전압 비교 신호를 출력하는 제2 전압 비교부, 상기 제1 전압 비교 신호 및 상기 제2 전압 비교 신호에 따라 상기 입력 전압이 상기 제1 하이 한계 전압 이상이고 상기 제2 하이 한계 전압 미만이면, 상기 경과 시간 및 상기 기준 시간을 비교하여 시간 비교 신호를 출력하는 시간 비교부, 및 상기 제1 전압 비교 신호, 상기 제2 전압 비교 신호 및 상기 시간 비교 신호에 따라 상기 제2 비교 신호를 발생하는 제2 비교 신호 발생부를 포함할 수 있다.
본 발명의 일 실시예에서, 상기 출력 전압 발생부는, 상기 제2 비교 신호에 따라 상기 경과 시간이 상기 기준 시간 미만이면 상기 출력 전압의 활성화를 유지할 수 있다.
상기한 본 발명의 목적을 실현하기 위한 또 다른 실시예에 따른 표시 장치는 표시 패널, 게이트 구동부, 데이터 구동부, 타이밍 제어부 및 출력 전압 제어 장치를 포함한다. 상기 표시 패널은 영상을 표시하고, 게이트 라인 및 데이터 라인을 포함한다. 상기 게이트 구동부는 상기 게이트 라인에 게이트 신호를 출력한다. 상기 데이터 구동부는 상기 데이터 라인에 데이터 신호를 출력한다. 상기 타이밍 제어부는 상기 게이트 구동부를 제어하는 게이트 제어 신호 및 상기 데이터 구동부를 제어하는 데이터 제어 신호를 출력한다. 상기 출력 전압 제어 장치는 상기 게이트 구동부, 상기 데이터 구동부 및 상기 타이밍 제어부를 구동하는 출력 전압을 출력하고, 외부로부터 인가되는 입력 전압 및 기준 전압을 비교하여 제1 비교 신호를 출력하는 제1 비교부, 상기 제1 비교 신호에 따라 상기 입력 전압이 상기 기준 전압 이상이면, 상기 입력 전압 및 제1 로우 한계 전압을 비교하거나 상기 입력 전압 및 제1 하이 한계 전압을 비교하고, 상기 입력 전압이 상기 제1 로우 한계 전압 이하이거나 상기 입력 전압이 상기 제1 한계 전압 이상이면, 경과 시간 및 기준 시간을 비교하여 제2 비교 신호를 출력하는 제2 비교부, 및 상기 제1 비교 신호에 따라 상기 입력 전압이 상기 기준 전압 이상이면, 출력 전압을 활성화하고 상기 제2 비교 신호에 따라 상기 경과 시간이 상기 기준 시간 이상이면 상기 출력 전압을 비활성화하는 출력 전압 발생부를 포함한다.
본 발명의 일 실시예에서, 상기 출력 전압 발생부는, 상기 제2 비교 신호에 따라 상기 경과 시간이 상기 기준 시간 미만이면, 상기 출력 전압의 활성화를 유지할 수 있다.
이와 같은 출력 전압 제어 방법, 이 출력 전압 제어 방법을 수행하는 출력 전압 제어 장치 및 이 출력 전압 제어 장치를 포함하는 표시 장치에 따르면, 입력 전압이 로우 한계 전압 이하가 되더라도, 경과 시간이 기준 시간 미만이면, 출력 전압의 활성화를 유지하므로, 표시 장치의 표시 품질을 향상시킬 수 있다.
도 1은 본 발명의 일 실시예에 따른 출력 전압 제어 장치를 나타내는 블록도이다.
도 2는 도 1의 제2 비교부를 나타내는 블록도이다.
도 3은 도 1 및 2의 입력 전압, 기준 전압, 로우 한계 전압 및 출력 전압을 나타내는 파형도이다.
도 4는 도 1의 상기 출력 전압 제어 장치에 의해 수행되는 출력 전압 제어 방법을 나타내는 순서도이다.
도 5는 도 1의 상기 출력 전압 제어 장치를 포함하는 표시 장치를 나타내는 블록도이다.
도 6은 본 발명의 다른 실시예에 따른 출력 전압 제어 장치를 나타내는 블록도이다.
도 7은 도 6의 제2 비교부를 나타내는 블록도이다.
도 8은 도 6 및 7의 입력 전압, 기준 전압, 제1 로우 한계 전압, 제2 로우 한계 전압 및 출력 전압을 나타내는 파형도이다.
도 9는 도 6의 상기 출력 전압 제어 장치에 의해 수행되는 출력 전압 제어 방법을 나타내는 순서도이다.
도 10은 도 6의 상기 출력 전압 제어 장치를 포함하는 표시 장치를 나타내는 블록도이다.
도 11은 본 발명의 또 다른 실시예에 따른 출력 전압 제어 장치를 나타내는 블록도이다.
도 12는 도 11의 제2 비교부를 나타내는 블록도이다.
도 13은 도 11 및 12의 입력 전압, 기준 전압, 하이 한계 전압 및 출력 전압을 나타내는 파형도이다.
도 14는 도 11의 상기 출력 전압 제어 장치에 의해 수행되는 출력 전압 제어 방법을 나타내는 순서도이다.
도 15는 도 11의 상기 출력 전압 제어 장치를 포함하는 표시 장치를 나타내는 블록도이다.
도 16은 본 발명의 또 다른 실시예에 따른 출력 전압 제어 장치를 나타내는 블록도이다.
도 17은 도 16의 제2 비교부를 나타내는 블록도이다.
도 18은 도 16 및 17의 입력 전압, 기준 전압, 제1 하이 한계 전압, 제2 하이 한계 전압 및 출력 전압을 나타내는 파형도이다.
도 19는 도 16의 상기 출력 전압 제어 장치에 의해 수행되는 출력 전압 제어 방법을 나타내는 순서도이다.
도 20은 도 16의 상기 출력 전압 제어 장치를 포함하는 표시 장치를 나타내는 블록도이다.
이하, 첨부한 도면들을 참조하여, 본 발명의 바람직한 실시예를 보다 상세하게 설명하고자 한다.
실시예 1
도 1은 본 발명의 일 실시예에 따른 출력 전압 제어 장치를 나타내는 블록도이다.
도 1을 참조하면, 본 실시예에 따른 상기 출력 전압 제어 장치(100)는 제1 비교부(110), 제2 비교부(120) 및 출력 전압 발생부(130)를 포함한다.
상기 제1 비교부(110)는 외부로부터 인가되는 입력 전압(VIN) 및 소정의 기준 전압(VIR)을 비교하여 제1 비교 신호(CS1)를 출력한다. 예를 들면, 상기 제1 비교 신호(CS1)는 상기 입력 전압(VIN)이 상기 기준 전압(VIR) 미만이면 로우 레벨을 가질 수 있고 상기 입력 전압(VIN)이 상기 기준 전압(VIR) 이상이면 하이 레벨을 가질 수 있다. 이와 달리, 상기 제1 비교 신호(CS1)는 상기 입력 전압(VIN)이 상기 기준 전압(VIR) 미만이면 하이 레벨을 가질 수 있고 상기 입력 전압(VIN)이 상기 기준 전압(VIR) 이상이면 로우 레벨을 가질 수있다.
상기 제2 비교부(120)는, 상기 제1 비교 신호(CS1)에 따라 상기 입력 전압(VIN)이 상기 기준 전압(VIR) 이상이면, 상기 입력 전압(VIN) 및 로우 한계 전압(VIL)을 비교하여 제2 비교 신호(CS2)를 출력한다. 또한, 상기 제2 비교부(120)는 상기 입력 전압(VIN)이 상기 로우 한계 전압(VIL) 이하면 경과 시간 및 기준 시간을 비교하여 상기 제2 비교 신호(CS2)를 출력한다.
도 2는 도 1의 상기 제2 비교부(120)를 나타내는 블록도이다.
도 1 및 2를 참조하면, 상기 제2 비교부(120)는 전압 비교부(121), 시간 비교부(122) 및 제2 비교 신호 발생부(124)를 포함한다.
상기 전압 비교부(121)는 상기 입력 전압(VIN) 및 상기 로우 한계 전압(VIL)을 비교하여 전압 비교 신호(VCS)를 출력한다. 예를 들면, 상기 전압 비교 신호(VCS)는 상기 입력 전압(VIN)이 상기 로우 한계 전압(VIL) 초과면 하이 레벨을 가질 수 있고 상기 입력 전압(VIN)이 상기 로우 한계 전압(VIL) 이하면 로우 레벨을 가질 수 있다. 이와 달리, 상기 전압 비교 신호(VCS)는 상기 입력 전압(VIN)이 상기 로우 한계 전압(VIL) 초과면 로우 레벨을 가질 수 있고 상기 입력 전압(VIN)이 상기 로우 한계 전압(VIL) 이하면 하이 레벨을 가질 수 있다.
상기 시간 비교부(122)는 상기 전압 비교 신호(VCS)에 따라 상기 입력 전압(VIN)이 상기 로우 한계 전압(VIL) 이하면 상기 경과 시간 및 상기 기준 시간을 비교하여 시간 비교 신호(TCS)를 출력한다. 예를 들면, 상기 시간 비교 신호(TCS)는 상기 경과 시간이 상기 기준 시간 이상이면 로우 레벨을 가질 수 있고 상기 경과 시간이 상기 기준 시간 미만이면 하이 레벨을 가질 수 있다. 이와 달리, 상기 시간 비교 신호(TCS)는 상기 경과 시간이 상기 기준 시간 이상이면 하이 레벨을 가질 수 있고 상기 경과 시간이 상기 기준 시간 미만이면 로우 레벨을 가질 수 있다.
상기 시간 비교부(122)는 상기 기준 시간의 데이터인 기준 시간 데이터(RTD)를 저장하는 메모리부(123)를 더 포함할 수 있다. 예를 들면, 상기 메모리부(123)는 이이피롬(electrically erasable programmable read only memory: EEPROM)일 수 있다. 상기 기준 시간 데이터(RTD)는 2 비트로 상기 메모리부(123)에 저장될 수 있다. 예를 들면, 상기 기준 시간이 약 0 μs면 상기 기준 시간 데이터(RTD)가 '00'일 수 있고, 상기 기준 시간이 약 10 μs면 상기 기준 시간 데이터(RTD)가 '01'일 수 있으며, 상기 기준 시간이 약 50 μs면 상기 기준 시간 데이터(RTD)가 '10'일 수 있고, 상기 기준 시간이 약 100 μs면 상기 기준 시간 데이터(RTD)가 '11'일 수 있다.
상기 제2 비교 신호 발생부(124)는 상기 전압 비교 신호(VCS) 및 상기 시간 비교 신호(TCS)에 따라 상기 제2 비교 신호(CS2)를 발생한다. 예를 들면, 상기 제2 비교 신호(CS2)는 상기 전압 비교 신호(VCS)가 하이 레벨을 가지면 하이 레벨을 가질 수 있다. 또한, 상기 제2 비교 신호(CS2)는 상기 전압 비교 신호(VCS)가 로우 레벨을 가지고 상기 시간 비교 신호(TCS)가 하이 레벨을 가지면 하이 레벨을 가질 수 있다. 또한, 상기 제2 비교 신호(CS2)는 상기 전압 비교 신호(VCS)가 로우 레벨을 가지고 상기 시간 비교 신호(TCS)가 로우 레벨을 가지면 로우 레벨을 가질 수 있다.
다시 도 1을 참조하면, 상기 출력 전압 발생부(130)는 상기 제1 비교 신호(CS1) 및 상기 제2 비교 신호(CS2)에 따라 출력 전압(VOUT)을 발생한다. 구체적으로, 상기 출력 전압 발생부(130)는 상기 제1 비교 신호(CS1)에 따라 상기 입력 전압(VIN)이 상기 기준 전압(VIR) 이상이면, 상기 출력 전압(VOUT)을 활성화한다. 또한, 상기 출력 전압 발생부(130)는 상기 제2 비교 신호(CS2)에 따라 상기 입력 전압(VIN)이 상기 로우 한계 전압(VIL) 초과면, 상기 출력 전압(VOUT)의 활성화를 유지한다. 또한, 상기 출력 전압 발생부(130)는 상기 제2 비교 신호(CS2)에 따라 상기 입력 전압(VIN)이 상기 로우 한계 전압(VIL) 이하고 상기 경과 시간이 상기 기준 시간 미만이면, 상기 출력 전압(VOUT)의 활성화를 유지한다. 또한, 상기 출력 전압 발생부(130)는 상기 제2 비교 신호(CS2)에 따라 상기 입력 전압(VIN)이 상기 로우 한계 전압(VIL) 이하고 상기 경과 시간이 상기 기준 시간 이상이면, 상기 출력 전압(VOUT)을 비활성화한다.
도 3은 도 1 및 2의 상기 입력 전압(VIN), 상기 기준 전압(VIR), 상기 로우 한계 전압(VIL) 및 상기 출력 전압(VOUT)을 나타내는 파형도이다.
도 1 내지 3을 참조하면, 상기 입력 전압(VIN)이 상기 기준 전압(VIR) 이상이면, 상기 출력 전압(VOUT)이 활성화된다. 상기 제1 비교부(110)에 의해 상기 입력 전압(VIN) 및 상기 기준 전압(VIR)이 비교될 수 있다. 또한, 상기 출력 전압 발생부(130)에 의해 상기 출력 전압(VOUT)이 활성화될 수 있다. 상기 입력 전압(VIN)이 상기 기준 전압(VIR) 미만이면, 상기 출력 전압(VOUT)의 비활성화가 유지된다. 상기 출력 전압 발생부(130)에 의해 상기 출력 전압(VOUT)의 비활성화가 유지될 수 있다.
상기 출력 전압(VOUT)이 활성화된 후, 상기 입력 전압(VIN)이 상기 로우 한계 전압(VIL) 초과면, 상기 출력 전압(VOUT)의 활성화가 유지된다. 상기 제2 비교부(120)의 상기 전압 비교부(121)에 의해 상기 입력 전압(VIN) 및 상기 로우 한계 전압(VIL)이 비교될 수 있다. 또한, 상기 출력 전압 발생부(130)에 의해 상기 출력 전압(VOUT)의 활성화가 유지될 수 있다.
상기 출력 전압(VOUT)이 활성화된 후, 상기 입력 전압(VIN)이 상기 로우 한계 전압(VIL) 이하면, 상기 경과 시간 및 상기 기준 시간(RT)이 비교된다. 상기 경과 시간이 상기 기준 시간(RT) 미만이면, 상기 출력 전압(VOUT)의 활성화가 유지된다. 상기 제2 비교부(120)의 상기 시간 비교부(122)에 의해 상기 경과 시간 및 상기 기준 시간(RT)이 비교될 수 있다. 또한, 상기 출력 전압 발생부(130)에 의해 상기 출력 전압(VOUT)의 활성화가 유지될 수 있다. 상기 경과 시간이 상기 기준 시간(RT) 이상이면, 상기 출력 전압(VOUT)은 비활성화된다. 상기 출력 전압 발생부(130)에 의해 상기 출력 전압(VOUT)이 비활성화될 수 있다.
도 4는 도 1의 상기 출력 전압 제어 장치(100)에 의해 수행되는 출력 전압 제어 방법을 나타내는 순서도이다.
도 1 내지 4를 참조하면, 상기 입력 전압(VIN)이 상기 기준 전압(VIR) 이상인지 판단한다(단계 S110). 구체적으로, 상기 제1 비교부(110)는 상기 입력 전압(VIN) 및 상기 기준 전압(VIR)을 비교하여 상기 제1 비교 신호(CS1)를 출력한다.
상기 입력 전압(VIN)이 상기 기준 전압(VIR) 미만이면, 상기 출력 전압(VOUT)의 비활성화를 유지한다(단계 S120). 구체적으로, 상기 출력 전압 발생부(130)는 상기 제1 비교 신호(CS1)에 따라 상기 출력 전압(VOUT)의 비활성화를 유지한다. 상기 출력 전압(VOUT)의 비활성화는 상기 입력 전압(VIN)이 상기 기준 전압(VIR) 이상이 될 때까지 유지된다.
상기 입력 전압(VIN)이 상기 기준 전압(VIR) 이상이면, 상기 출력 전압(VOUT)을 활성화한다(단계 S130). 구체적으로, 상기 출력 전압 발생부(130)는 상기 제1 비교 신호(CS1)에 따라 상기 출력 전압(VOUT)을 활성화한다.
상기 입력 전압(VIN)이 상기 로우 한계 전압(VIL) 초과인지 판단한다(단계 S140). 구체적으로, 상기 제2 비교부(120)의 상기 전압 비교부(121)는 상기 입력 전압(VIN) 및 상기 로우 한계 전압(VIL)을 비교하여 상기 전압 비교 신호(VCS)를 출력한다.
상기 입력 전압(VIN)이 상기 로우 한계 전압(VIL) 초과면, 상기 출력 전압(VOUT)을 활성화한다(단계 S130). 구체적으로, 상기 입력 전압(VIN)이 상기 로우 한계 전압(VIL) 초과면, 상기 출력 전압(VOUT)의 활성화가 유지되고, 상기 출력 전압 발생부(130)는 상기 전압 비교 신호(VCS)를 기초로 하여 발생하는 상기 제2 비교 신호(CS2)에 따라 상기 출력 전압(VOUT)의 활성화를 유지한다.
상기 입력 전압(VIN)이 상기 로우 한계 전압(VIL) 이하면, 상기 경과 시간이 상기 기준 시간 이상인지 판단한다(단계 S150). 구체적으로, 상기 제2 비교부(120)의 상기 시간 비교부(122)는 상기 전압 비교 신호(VCS)에 따라 상기 입력 전압(VIN)이 상기 로우 한계 전압(VIL) 이하면, 상기 경과 시간 및 상기 기준 시간을 비교하여 상기 시간 비교 신호(TCS)를 출력한다.
상기 경과 시간이 상기 기준 시간 미만이면, 상기 출력 전압(VOUT)을 활성화한다(단계 S130). 구체적으로, 상기 경과 시간이 상기 기준 시간 미만이면, 상기 출력 전압(VOUT)의 활성화가 유지되고, 상기 출력 전압 발생부(130)는 상기 시간 비교 신호(TCS)를 기초로 하여 발생하는 상기 제2 비교 신호(CS2)에 따라 상기 출력 전압(VOUT)의 활성화를 유지한다.
상기 경과 시간이 상기 기준 시간 이상이면, 상기 출력 전압(VOUT)을 비활성화한다(단계 S160). 구체적으로, 상기 출력 전압 발생부(130)는 상기 시간 비교 신호(TCS)를 기초로 하여 발생하는 상기 제2 비교 신호(CS2)에 따라 상기 출력 전압(VOUT)을 비활성화한다.
도 5는 도 1의 상기 출력 전압 제어 장치(100)를 포함하는 표시 장치를 나타내는 블록도이다.
도 1 및 5를 참조하면, 본 실시예에 따른 상기 표시 장치(200)는 표시 패널(210), 게이트 구동부(220), 데이터 구동부(230), 타이밍 제어부(240), 광원부(250) 및 전원 공급부(260)를 포함한다.
상기 표시 패널(210)은 외부로부터 제공되는 영상 데이터(DATA)를 기초로 하는 데이터 신호(DS)를 수신하여 영상을 표시한다. 예를 들면, 상기 영상 데이터(DATA)는 2차원 평면 영상 데이터일 수 있다. 이와 달리, 상기 영상 데이터(DATA)는 3차원 입체 영상을 표시하기 위한 좌안 영상 데이터 및 우안 영상 데이터를 포함할 수 있다.
상기 표시 패널(210)은 게이트 라인(GL)들, 데이터 라인(DL)들 및 복수의 화소(111)들을 포함한다. 상기 게이트 라인(GL)은 제1 방향(D1)으로 연장하고 상기 데이터 라인(DL)은 상기 제1 방향(D1)과 수직한 제2 방향(D2)으로 연장한다. 상기 제1 방향(D1)은 상기 표시 패널(210)의 장변과 평행할 수 있고, 상기 제2 방향(D2)은 상기 표시 패널(210)의 단변과 평행할 수 있다. 상기 각각의 화소(211)들은 상기 게이트 라인(GL) 및 상기 데이터 라인(DL)에 전기적으로 연결된 박막 트랜지스터(211), 상기 박막 트랜지스터(211)에 연결된 액정 캐패시터(213) 및 스토리지 캐패시터(214)를 포함한다.
상기 게이트 구동부(220)는 상기 타이밍 제어부(240)로부터 제공되는 게이트 시작 신호(STV) 및 게이트 클럭 신호(CPV1)에 응답하여 게이트 신호(GS)를 생성하고, 상기 게이트 신호(GS)를 상기 게이트 라인(GL)으로 출력한다.
상기 데이터 구동부(230)는 상기 타이밍 제어부(240)로부터 제공되는 데이터 시작 신호(STH) 및 데이터 클럭 신호(CPV2)에 응답하여, 상기 영상 데이터(DATA)를 기초로 하는 상기 데이터 신호(DS)를 상기 데이터 라인(DL)으로 출력한다.
상기 광원부(250)는 상기 표시 패널(210)로 광(L)을 제공한다. 예를 들면, 상기 광원부(250)는 발광 다이오드(light emitting diode: LED)를 포함할 수 있다.
상기 타이밍 제어부(240)는 외부로부터 상기 영상 데이터(DATA) 및 제어 신호(CON)를 수신한다. 상기 제어 신호(CON)는 수평 동기 신호(Hsync), 수직 동기 신호(Vsync) 및 클럭 신호(CLK)를 포함할 수 있다. 상기 타이밍 제어부(240)는 상기 수평 동기 신호(Hsync)를 이용하여 상기 데이터 시작 신호(STH)를 생성한 후 상기 데이터 시작 신호(STH)를 상기 데이터 구동부(230)로 출력한다. 또한, 상기 타이밍 제어부(240)는 상기 수직 동기 신호(Vsync)를 이용하여 상기 게이트 시작 신호(STV)를 생성한 후 상기 게이트 시작 신호(STV)를 상기 게이트 구동부(220)로 출력한다. 또한, 상기 타이밍 제어부(240)는 상기 클럭 신호(CLK)를 이용하여 상기 게이트 클럭 신호(CPV1) 및 상기 데이터 클럭 신호(CPV2)를 생성한 후, 상기 게이트 클럭 신호(CPV1)를 상기 게이트 구동부(220)로 출력하고, 상기 데이터 클럭 신호(CPV2)를 상기 데이터 구동부(230)로 출력한다.
상기 전원 공급부(260)는 도 1의 상기 출력 전압 제어 장치(100)를 포함한다. 따라서, 상기 전원 공급부(260)는 상기 입력 전압(VIN), 상기 기준 전압(VIR) 및 상기 로우 한계 전압(VIL)에 따라 상기 출력 전압(VOUT)을 출력한다. 예를 들면, 상기 기준 전압(VIR)은 약 2.3 볼트(volt, V)일 수 있고, 상기 로우 한계 전압(VIL)은 약 2.0 볼트(volt, V)일 수 있다.
상기 출력 전압(VOUT)은 제1 전원 전압(VCC1), 제2 전원 전압(VCC2), 제3 전원 전압(VCC3), 게이트 온 전압(VGON), 게이트 오프 전압(VGOFF) 및 아날로그 전압(AVDD) 중 적어도 하나를 포함할 수 있다. 상기 제1 전원 전압(VCC1)은 상기 게이트 구동부(220)를 구동한다. 상기 제2 전원 전압(VCC2)은 상기 데이터 구동부(230)를 구동한다. 상기 제3 전원 전압(VCC3)은 상기 타이밍 제어부(240)를 구동한다. 상기 게이트 온 전압(VGON) 및 상기 게이트 오프 전압(VGOFF)은 상기 게이트 구동부(220)로 인가되고 상기 게이트 신호(GS)를 생성한다. 상기 아날로그 전압(AVDD)은 상기 데이터 구동부(230)로 인가되고 상기 데이터 신호(DS)를 생성한다.
상기 입력 전압(VIN)은 프레임 주기로 상기 로우 한계 전압(VIL) 이하가 될 수 있다. 예를 들면, 상기 입력 전압(VIN)은 프레임 주기로 상기 게이트 구동부로 인가되는 상기 게이트 시작 신호(STV)에 대응하여 상기 로우 한계 전압(VIL) 이하가 될 수 있다. 이 경우, 상기 입력 전압(VIN)은 상기 기준 시간(RT) 미만의 시간 동안 상기 로우 한계 전압(VIL) 이하가 될 수 있다. 또한, 상기 입력 전압(VIN)은 상기 출력 전압 제어 장치(100) 또는 상기 전원 공급부(260)의 불안정으로 인해 상기 로우 한계 전압(VIL) 이하가 될 수 있다. 이 경우, 상기 입력 전압(VIN)은 상기 기준 시간(RT) 이상의 시간 동안 상기 로우 한계 전압(VIL) 이하가 될 수 있다.
본 실시예에 따르면, 상기 입력 전압(VIN)이 상기 로우 한계 전압(VIL) 이하가 되더라도, 상기 경과 시간이 상기 기준 시간(RT) 미만이면, 상기 출력 전압(VOUT)의 활성화를 유지하므로, 상기 표시 장치(200)의 표시 품질을 향상시킬 수 있다.
실시예 2
도 6은 본 발명의 다른 실시예에 따른 출력 전압 제어 장치를 나타내는 블록도이다.
도 6을 참조하면, 본 실시예에 따른 상기 출력 전압 제어 장치(300)는 제1 비교부(310), 제2 비교부(320)및 출력 전압 발생부(330)를 포함한다.
상기 제1 비교부(310)는 외부로부터 인가되는 입력 전압(VIN) 및 소정의 기준 전압(VIR)을 비교하여 제1 비교 신호(CS1)를 출력한다. 예를 들면, 상기 제1 비교 신호(CS1)는 상기 입력 전압(VIN)이 상기 기준 전압(VIR) 미만이면 로우 레벨을 가질 수 있고 상기 입력 전압(VIN)이 상기 기준 전압(VIR) 이상이면 하이 레벨을 가질 수 있다. 이와 달리, 상기 제1 비교 신호(CS1)는 상기 입력 전압(VIN)이 상기 기준 전압(VIR) 미만이면 하이 레벨을 가질 수 있고 상기 입력 전압(VIN)이 상기 기준 전압(VIR) 이상이면 로우 레벨을 가질 수 있다.
상기 제2 비교부(320)는, 상기 제1 비교 신호(CS1)에 따라 상기 입력 전압(VIN)이 상기 기준 전압(VIR) 이상이면, 상기 입력 전압(VIN) 및 제1 로우 한계 전압(VIL1)을 비교하고 상기 입력 전압(VIN) 및 상기 제2 로우 한계 전압(VIL2)을 비교하여 제2 비교 신호(CS2)를 출력한다. 상기 제2 로우 한계 전압(VIL2)은 상기 제1 로우 한계 전압(VIL1)보다 낮다. 또한, 상기 제2 비교부(320)는 상기 입력 전압(VIN)이 상기 제1 로우 한계 전압(VIL1) 이하이고 상기 제2 로우 한계 전압(VIL2) 초과면 경과 시간 및 기준 시간을 비교하여 상기 제2 비교 신호(CS2)를 출력한다.
도 7은 도 6의 상기 제2 비교부(320)를 나타내는 블록도이다.
도 6 및 7을 참조하면, 상기 제2 비교부(320)는 제1 전압 비교부(321), 제2 전압 비교부(322), 시간 비교부(323) 및 제2 비교 신호 발생부(325)를 포함한다.
상기 제1 전압 비교부(321)는 상기 입력 전압(VIN) 및 상기 제1 로우 한계 전압(VIL1)을 비교하여 제1 전압 비교 신호(VCS1)를 출력한다. 예를 들면, 상기 제1 전압 비교 신호(VCS1)는 상기 입력 전압(VIN)이 상기 제1 로우 한계 전압(VIL1) 초과면 하이 레벨을 가질 수 있고 상기 입력 전압(VIN)이 상기 제1 로우 한계 전압(VIL1) 이하면 로우 레벨을 가질 수 있다. 이와 달리, 상기 제1 전압 비교 신호(VCS1)는 상기 입력 전압(VIN)이 상기 제1 로우 한계 전압(VIL1) 초과면 로우 레벨을 가질 수 있고 상기 입력 전압(VIN)이 상기 제1 로우 한계 전압(VIL1) 이하면 하이 레벨을 가질 수 있다.
상기 제2 전압 비교부(322)는, 상기 제1 전압 비교 신호(VCS1)에 따라 상기 입력 전압(VIN)이 상기 제1 로우 한계 전압(VIL1) 이하면, 상기 입력 전압(VIN) 및 상기 제2 로우 한계 전압(VIL2)을 비교하여 제2 전압 비교 신호(VCS2)를 출력한다. 예를 들면, 상기 제2 전압 비교 신호(VCS2)는 상기 입력 전압(VIN)이 상기 제2 로우 한계 전압(VIL2) 초과면 하이 레벨을 가질 수 있고 상기 입력 전압(VIN)이 상기 제2 로우 한계 전압(VIL2) 이하면 로우 레벨을 가질 수 있다. 이와 달리, 상기 제2 전압 비교 신호(VCS2)는 상기 입력 전압(VIN)이 상기 제2 로우 한계 전압(VIL2) 초과면 로우 레벨을 가질 수 있고 상기 입력 전압(VIN)이 상기 제2 로우 한계 전압(VIL2) 이하면 하이 레벨을 가질 수 있다.
상기 시간 비교부(323)는 상기 제1 전압 비교 신호(VCS1) 및 상기 제2 전압비교 신호(VCS2)에 따라 상기 입력 전압(VIN)이 상기 제1 로우 한계 전압(VIL1) 이하이고 상기 제2 로우 한계 전압(VIL2) 초과면 상기 경과 시간 및 상기 기준 시간을 비교하여 시간 비교 신호(TCS)를 출력한다. 예를 들면, 상기 시간 비교 신호(TCS)는 상기 경과 시간이 상기 기준 시간 이상이면 로우 레벨을 가질 수 있고 상기 경과 시간이 상기 기준 시간 미만이면 하이 레벨을 가질 수 있다. 이와 달리, 상기 시간 비교 신호(TCS)는 상기 경과 시간이 상기 기준 시간 이상이면 하이 레벨을 가질 수 있고 상기 경과 시간이 상기 기준 시간 미만이면 로우 레벨을 가질 수 있다.
상기 시간 비교부(323)는 상기 기준 시간의 데이터인 기준 시간 데이터(RTD)를 저장하는 메모리부(324)를더 포함할 수 있다. 예를 들면, 상기 메모리부(324)는이이피롬(electrically erasable programmable read only memory: EEPROM)일 수 있다. 상기 기준 시간 데이터(RTD)는 2 비트로 상기 메모리부(324)에 저장될 수 있다. 예를 들면, 상기 기준 시간이 약 0 μs면 상기 기준 시간 데이터(RTD)가 '00'일 수 있고, 상기 기준 시간이 약 10 μs면 상기 기준 시간 데이터(RTD)가 '01'일 수 있으며, 상기 기준 시간이 약 50 μs면 상기 기준 시간 데이터(RTD)가 '10'일 수 있고, 상기 기준 시간이 약 100 μs면 상기 기준 시간 데이터(RTD)가 '11'일 수 있다.
상기 제2 비교 신호 발생부(325)는 상기 제1 전압 비교 신호(VCS1), 상기 제2 전압 비교 신호(VCS2) 및 상기 시간 비교 신호(TCS)에 따라 상기 제2 비교 신호(CS2)를 발생한다. 예를 들면, 상기 제2 비교 신호(CS2)는 상기 제1 전압 비교 신호(VCS1)가 하이 레벨을 가지면 하이 레벨을 가질 수 있다. 또한, 상기 제2 비교 신호(CS2)는 상기 제2 전압 비교 신호(VCS2)가 로우 레벨을 가지면 로우 레벨을 가질 수 있다. 또한, 상기 제2 비교 신호(CS2)는 상기 제1 전압 비교 신호(VCS1)가 로우 레벨을 가지고 상기 제2 전압 비교 신호(VCS2)가 하이 레벨을 가지며 상기 시간 비교 신호(TCS)가 하이 레벨을 가지면 하이 레벨을 가질 수 있다. 또한, 상기 제2 비교 신호(CS2)는 상기 제1 전압 비교 신호(VCS1)가 로우 레벨을 가지고 상기 제2 전압 비교 신호(VCS2)가 하이 레벨을 가지며 상기 시간 비교 신호(TCS)가 로우 레벨을 가지면 로우 레벨을 가질 수 있다.
다시 도 6을 참조하면, 상기 출력 전압 발생부(330)는 상기 제1 비교 신호(CS1) 및 상기 제2 비교 신호(CS2)에 따라 출력 전압(VOUT)을 발생한다. 구체적으로, 상기 출력 전압 발생부(330)는 상기 제1 비교 신호(CS1)에 따라 상기 입력 전압(VIN)이 상기 기준 전압(VIR) 이상이면, 상기 출력 전압(VOUT)을 활성화한다. 또한, 상기 출력 전압 발생부(330)는 상기 제2 비교 신호(CS2)에 따라 상기 입력 전압(VIN)이 상기 제1 로우 한계 전압(VIL1) 초과면, 상기 출력 전압(VOUT)의 활성화를 유지한다. 또한, 상기 출력 전압 발생부(330)는 상기 제2 비교 신호(CS2)에 따라 상기 입력 전압(VIN)이 상기 제1 로우 한계 전압(VIL1) 이하고 상기 제2 로우 한계 전압(VIL2) 초과며 상기 경과 시간이 상기 기준 시간 미만이면, 상기 출력 전압(VOUT)의 활성화를 유지한다. 또한, 상기 출력 전압 발생부(330)는 상기 제2 비교 신호(CS2)에 따라 상기 입력 전압(VIN)이 상기 제1 로우 한계 전압(VIL1) 이하고 상기 제2 로우 한계 전압(VIL2) 초과며 상기 경과 시간이 상기 기준 시간 이상이면, 상기 출력 전압(VOUT)을 비활성화한다. 또한, 상기 출력 전압 발생부(330)는 상기 제2 비교 신호(CS2)에 따라 상기 입력 전압(VIN)이 상기 제2 로우 한계 전압(VIL2) 이하면, 상기 출력 전압(VOUT)을 비활성화한다.
도 8은 도 6 및 7의 상기 입력 전압(VIN), 상기 기준 전압(VIR), 상기 제1 로우 한계 전압(VIL1), 상기 제2 로우 한계 전압(VIL2) 및 상기 출력 전압(VOUT)을 나타내는 파형도이다.
도 6 내지 8을 참조하면, 상기 입력 전압(VIN)이 상기 기준 전압(VIR) 이상이면, 상기 출력 전압(VOUT)이 활성화된다. 상기 제1 비교부(310)에 의해 상기 입력 전압(VIN) 및 상기 기준 전압(VIR)이 비교될 수 있다. 또한, 상기 출력 전압 발생부(330)에 의해 상기 출력 전압(VOUT)이 활성화될 수 있다. 상기 입력 전압(VIN)이 상기 기준 전압(VIR) 미만이면, 상기 출력 전압(VOUT)의 비활성화가 유지된다. 상기 출력 전압 발생부(330)에 의해 상기 출력 전압(VOUT)의 비활성화가 유지될 수 있다.
상기 출력 전압(VOUT)이 활성화된 후, 상기 입력 전압(VIN)이 상기 제1 로우 한계 전압(VIL1) 초과면, 상기 출력 전압(VOUT)의 활성화가 유지된다. 상기 제2 비교부(320)의 상기 제1 전압 비교부(321)에 의해 상기 입력 전압(VIN) 및 상기 제1 로우 한계 전압(VIL1)이 비교될 수 있다. 또한, 상기 출력 전압 발생부(330)에 의해 상기 출력 전압(VOUT)의 활성화가 유지될 수 있다.
상기 출력 전압(VOUT)이 활성화된 후, 상기 입력 전압(VIN)이 상기 제1 로우 한계 전압(VIL1) 이하고 상기 입력 전압(VIN)이 상기 제2 로우 한계 전압(VIL2) 초과면, 상기 경과 시간 및 상기 기준 시간(RT)이 비교된다. 상기 경과 시간이 상기 기준 시간(RT) 미만이면, 상기 출력 전압(VOUT)의 활성화가 유지된다. 상기 제2 비교부(320)의 상기 제2 전압 비교부(322)에 의해 상기 입력 전압(VIN) 및 상기 제2 로우 한계 전압(VIL2)이 비교될 수 있다. 또한, 상기 제2 비교부(320)의 상기 시간 비교부(323)에 의해 상기 경과 시간 및 상기 기준 시간(RT)이 비교될 수 있다. 또한, 상기 출력 전압 발생부(330)에 의해 상기 출력 전압(VOUT)의 활성화가 유지될 수 있다. 상기 경과 시간이 상기 기준 시간(RT) 이상이면, 상기 출력 전압(VOUT)은 비활성화된다. 상기 출력 전압 발생부(330)에 의해 상기 출력 전압(VOUT)이 비활성화될 수 있다.
상기 출력 전압(VOUT)이 활성화된 후, 상기 입력 전압(VIN)이 상기 제2 로우 한계 전압(VIL2) 이하면, 상기 출력 전압(VOUT)은 비활성화된다. 상기 출력 전압 발생부(330)에 의해 상기 출력 전압(VOUT)이 비활성화될 수 있다.
도 9는 도 6의 상기 출력 전압 제어 장치(300)에 의해 수행되는 출력 전압 제어 방법을 나타내는 순서도이다.
도 6 내지 9를 참조하면, 상기 입력 전압(VIN)이 상기 기준 전압(VIR) 이상인지 판단한다(단계 S210). 구체적으로, 상기 제1 비교부(310)는 상기 입력 전압(VIN) 및 상기 기준 전압(VIR)을 비교하여 상기 제1 비교 신호(CS1)를 출력한다.
상기 입력 전압(VIN)이 상기 기준 전압(VIR) 미만이면, 상기 출력 전압(VOUT)의 비활성화를 유지한다(단계 S220). 구체적으로, 상기 출력 전압 발생부(330)는 상기 제1 비교 신호(CS1)에 따라 상기 출력 전압(VOUT)의 비활성화를 유지한다. 상기 출력 전압(VOUT)의 비활성화는 상기 입력 전압(VIN)이 상기 기준 전압(VIR) 이상이 될 때까지 유지된다.
상기 입력 전압(VIN)이 상기 기준 전압(VIR) 이상이면, 상기 출력 전압(VOUT)을 활성화한다(단계 S230). 구체적으로, 상기 출력 전압 발생부(330)는 상기 제1 비교 신호(CS1)에 따라 상기 출력 전압(VOUT)을 활성화한다.
상기 입력 전압(VIN)이 상기 제1 로우 한계 전압(VIL1) 초과인지 판단한다(단계 S240). 구체적으로, 상기 제2 비교부(320)의 상기 제1 전압 비교부(321)는 상기 입력 전압(VIN) 및 상기 제1 로우 한계 전압(VIL1)을 비교하여 상기 제1 전압 비교 신호(VCS1)를 출력한다.
상기 입력 전압(VIN)이 상기 제1 로우 한계 전압(VIL1) 초과면, 상기 출력 전압(VOUT)을 활성화한다(단계 S230). 구체적으로, 상기 입력 전압(VIN)이 상기 제1 로우 한계 전압(VIL1) 초과면, 상기 출력 전압(VOUT)의 활성화가 유지되고, 상기 출력 전압 발생부(330)는 상기 제1 전압 비교 신호(VCS1)를 기초로 하여 발생하는 상기 제2 비교 신호(CS2)에 따라 상기 출력 전압(VOUT)의 활성화를 유지한다.
상기 입력 전압(VIN)이 상기 제1 로우 한계 전압(VIL1) 이하면, 상기 입력 전압(VIN)이 상기 제2 로우 한계 전압(VIL2) 초과인지 판단한다(단계 S250). 구체적으로, 상기 제2 비교부(320)의 상기 제2 전압 비교부(322)는 상기 제1 전압 비교 신호(VCS1)에 따라 상기 입력 전압(VIN)이 상기 제1 로우 한계 전압(VIL1) 이하면, 상기 입력 전압(VIN) 및 상기 제2 로우 한계 전압(VIL2)을 비교하여 상기 제2 전압 비교 신호(VCS2)를 출력한다.
상기 입력 전압(VIN)이 상기 제1 로우 한계 전압(VIL1) 이하고 상기 제2 로우 한계 전압(VIL2) 초과면, 상기 경과 시간이 상기 기준 시간 이상인지 판단한다(단계 S260). 구체적으로, 상기 제2 비교부(320)의 상기 시간 비교부(323)는 상기 제1 전압 비교 신호(VCS1) 및 상기 제2 전압 비교 신호(VCS2)에 따라 상기 입력 전압(VIN)이 상기 제1 로우 한계 전압(VIL1) 이하고 상기 제2 로우 한계 전압(VIL2) 초과면, 상기 경과 시간 및 상기 기준 시간을 비교하여 상기 시간 비교 신호(TCS)를 출력한다.
상기 경과 시간이 상기 기준 시간 미만이면, 상기 출력 전압(VOUT)을 활성화한다(단계 S230). 구체적으로, 상기 경과 시간이 상기 기준 시간 미만이면, 상기 출력 전압(VOUT)의 활성화가 유지되고, 상기 출력 전압 발생부(330)는 상기 시간 비교 신호(TCS)를 기초로 하여 발생하는 상기 제2 비교 신호(CS2)에 따라 상기 출력 전압(VOUT)의 활성화를 유지한다.
상기 경과 시간이 상기 기준 시간 이상이면, 상기 출력 전압(VOUT)을 비활성화한다(단계 S270). 구체적으로, 상기 출력 전압 발생부(330)는 상기 시간 비교 신호(TCS)를 기초로 하여 발생하는 상기 제2 비교 신호(CS2)에 따라 상기 출력 전압(VOUT)을 비활성화한다.
도 10은 도 6의 상기 출력 전압 제어 장치(300)를 포함하는 표시 장치를 나타내는 블록도이다.
본 실시예에 따른 도 10의 상기 표시 장치(400)는 이전의 실시예에 따른 도 5의 상기 표시 장치(200)와 비교하여 전원 공급부(460)를 제외하고는 도 5의 상기 표시 장치(200)와 실질적으로 동일하다. 따라서, 도 5와 동일한 부재는 동일한 참조 부호로 나타내고, 중복되는 상세한 설명은 생략될 수 있다.
도 6 및 10을 참조하면, 본 실시예에 따른 상기 표시 장치(400)는 상기 표시 패널(210), 상기 게이트 구동부(220), 상기 데이터 구동부(230), 상기 타이밍 제어부(240), 상기 광원부(250) 및 상기 전원 공급부(460)를 포함한다.
상기 전원 공급부(460)는 도 6의 상기 출력 전압 제어 장치(300)를 포함한다. 따라서, 상기 전원 공급부(460)는 상기 입력 전압(VIN), 상기 기준 전압(VIR), 상기 제1 로우 한계 전압(VIL1) 및 상기 제2 로우 한계 전압(VIL2)에 따라 상기 출력 전압(VOUT)을 출력한다. 예를 들면, 상기 기준 전압(VIR)은 약 2.3 볼트(volt, V)일 수 있고, 상기 제1 로우 한계 전압(VIL1)은 약 2.0 볼트(volt, V)일 수 있으며, 상기 제2 로우 한계 전압(VIL2)은 약 1.5 볼트(volt, V)일 수 있다.
상기 출력 전압(VOUT)은 상기 제1 전원 전압(VCC1), 상기 제2 전원 전압(VCC2), 상기 제3 전원 전압(VCC3), 상기 게이트 온 전압(VGON), 상기 게이트 오프 전압(VGOFF) 및 상기 아날로그 전압(AVDD) 중 적어도 하나를 포함할 수 있다. 상기 제1 전원 전압(VCC1)은 상기 게이트 구동부(220)를 구동한다. 상기 제2 전원 전압(VCC2)은 상기 데이터 구동부(230)를 구동한다. 상기 제3 전원 전압(VCC3)은 상기 타이밍 제어부(240)를 구동한다. 상기 게이트 온 전압(VGON) 및 상기 게이트 오프 전압(VGOFF)은 상기 게이트 구동부(220)로 인가되고 상기 게이트 신호(GS)를 생성한다. 상기 아날로그 전압(AVDD)은 상기 데이터 구동부(230)로 인가되고 상기 데이터 신호(DS)를 생성한다.
상기 입력 전압(VIN)은 프레임 주기로 상기 제1 로우 한계 전압(VIL1) 이하가 될 수 있다. 예를 들면, 상기 입력 전압(VIN)은 프레임 주기로 상기 게이트 구동부로 인가되는 상기 게이트 시작 신호(STV)에 대응하여 상기 제1 로우 한계 전압(VIL1) 이하가 될 수 있다. 이 경우, 상기 입력 전압(VIN)은 상기 기준 시간(RT) 미만의 시간 동안 상기 제1 로우 한계 전압(VIL1) 이하가 될 수 있다. 또한, 상기 입력 전압(VIN)은 상기 출력 전압 제어 장치(300) 또는 상기 전원 공급부(460)의 불안정으로 인해 상기 제1 로우 한계 전압(VIL1) 이하가 될 수 있다. 이 경우, 상기 입력 전압(VIN)은 상기 기준 시간(RT) 이상의 시간 동안 상기 제1 로우 한계 전압(VIL1) 이하가 될 수 있다.
본 실시예에 따르면, 상기 입력 전압(VIN)이 상기 제1 로우 한계 전압(VIL1) 이하가 되더라도, 상기 경과 시간이 상기 기준 시간(RT) 미만이면, 상기 출력 전압(VOUT)의 활성화를 유지하므로, 상기 표시 장치(400)의 표시 품질을 향상시킬 수 있다.
실시예 3
도 11은 본 발명의 또 다른 실시예에 따른 출력 전압 제어 장치를 나타내는 블록도이다.
도 11을 참조하면, 본 실시예에 따른 상기 출력 전압 제어 장치(500)는 제1 비교부(510), 제2 비교부(520) 및 출력 전압 발생부(530)를 포함한다.
상기 제1 비교부(510)는 외부로부터 인가되는 입력 전압(VIN) 및 소정의 기준 전압(VIR)을 비교하여 제1 비교 신호(CS1)를 출력한다. 예를 들면, 상기 제1 비교 신호(CS1)는 상기 입력 전압(VIN)이 상기 기준 전압(VIR) 미만이면 로우 레벨을 가질 수 있고 상기 입력 전압(VIN)이 상기 기준 전압(VIR) 이상이면 하이 레벨을 가질 수 있다. 이와 달리, 상기 제1 비교 신호(CS1)는 상기 입력 전압(VIN)이 상기 기준 전압(VIR) 미만이면 하이 레벨을 가질 수 있고 상기 입력 전압(VIN)이 상기 기준 전압(VIR) 이상이면 로우 레벨을 가질 수 있다.
상기 제2 비교부(520)는, 상기 제1 비교 신호(CS1)에 따라 상기 입력 전압(VIN)이 상기 기준 전압(VIR) 이상이면, 상기 입력 전압(VIN) 및 하이 한계 전압(VIH)을 비교하여 제2 비교 신호(CS2)를 출력한다. 또한, 상기 제2 비교부(520)는 상기 입력 전압(VIN)이 상기 하이 한계 전압(VIL) 이상이면 경과 시간 및 기준 시간을 비교하여 상기 제2 비교 신호(CS2)를 출력한다.
도 12는 도 11의 상기 제2 비교부(520)를 나타내는 블록도이다.
도 11 및 12를 참조하면, 상기 제2 비교부(520)는 전압 비교부(521), 시간 비교부(522) 및 제2 비교 신호 발생부(524)를 포함한다.
상기 전압 비교부(521)는 상기 입력 전압(VIN) 및 상기 하이 한계 전압(VIH)을 비교하여 전압 비교 신호(VCS)를 출력한다. 예를 들면, 상기 전압 비교 신호(VCS)는 상기 입력 전압(VIN)이 상기 하이 한계 전압(VIH) 미만이면 하이 레벨을 가질 수 있고 상기 입력 전압(VIN)이 상기 하이 한계 전압(VIH) 이상이면 로우 레벨을 가질 수 있다. 이와 달리, 상기 전압 비교 신호(VCS)는 상기 입력 전압(VIN)이 상기 하이 한계 전압(VIH) 미만이면 로우 레벨을 가질 수 있고 상기 입력 전압(VIN)이 상기 하이 한계 전압(VIH) 이상이면 하이 레벨을 가질 수 있다.
상기 시간 비교부(522)는 상기 전압 비교 신호(VCS)에 따라 상기 입력 전압(VIN)이 상기 하이 한계 전압(VIH) 이상이면 상기 경과 시간 및 상기 기준 시간을 비교하여 시간 비교 신호(TCS)를 출력한다. 예를 들면, 상기 시간 비교 신호(TCS)는 상기 경과 시간이 상기 기준 시간 이상이면 로우 레벨을 가질 수 있고 상기 경과 시간이 상기 기준 시간 미만이면 하이 레벨을 가질 수 있다. 이와 달리, 상기 시간 비교 신호(TCS)는 상기 경과 시간이 상기 기준 시간 이상이면 하이 레벨을 가질 수 있고 상기 경과 시간이 상기 기준 시간 미만이면 로우 레벨을 가질 수 있다.
상기 시간 비교부(522)는 상기 기준 시간의 데이터인 기준 시간 데이터(RTD)를 저장하는 메모리부(523)를 더 포함할 수 있다. 예를 들면, 상기 메모리부(523)는 이이피롬(electrically erasable programmable read only memory: EEPROM)일 수있다. 상기 기준 시간 데이터(RTD)는 2 비트로 상기 메모리부(523)에 저장될 수 있다. 예를 들면, 상기 기준 시간이 약 0 μs면 상기 기준 시간 데이터(RTD)가 '00'일 수 있고, 상기 기준 시간이 약 10 μs면 상기 기준 시간 데이터(RTD)가 '01'일 수 있으며, 상기 기준 시간이 약 50 μs면 상기 기준 시간 데이터(RTD)가 '10'일 수 있고, 상기 기준 시간이 약 100 μs면 상기 기준 시간 데이터(RTD)가 '11'일 수 있다.
상기 제2 비교 신호 발생부(524)는 상기 전압 비교 신호(VCS) 및 상기 시간 비교 신호(TCS)에 따라 상기 제2 비교 신호(CS2)를 발생한다. 예를 들면, 상기 제2 비교 신호(CS2)는 상기 전압 비교 신호(VCS)가 하이 레벨을 가지면 하이 레벨을 가질 수 있다. 또한, 상기 제2 비교 신호(CS2)는 상기 전압 비교 신호(VCS)가 로우 레벨을 가지고 상기 시간 비교 신호(TCS)가 하이 레벨을 가지면 하이 레벨을 가질 수 있다. 또한, 상기 제2 비교 신호(CS2)는 상기 전압 비교 신호(VCS)가 로우 레벨을 가지고 상기 시간 비교 신호(TCS)가 로우 레벨을 가지면 로우 레벨을 가질 수 있다.
다시 도 11을 참조하면, 상기 출력 전압 발생부(530)는 상기 제1 비교 신호(CS1) 및 상기 제2 비교 신호(CS2)에 따라 출력 전압(VOUT)을 발생한다. 구체적으로, 상기 출력 전압 발생부(530)는 상기 제1 비교 신호(CS1)에 따라 상기 입력 전압(VIN)이 상기 기준 전압(VIR) 이상이면, 상기 출력 전압(VOUT)을 활성화한다. 또한, 상기 출력 전압 발생부(530)는 상기 제2 비교 신호(CS2)에 따라 상기 입력 전압(VIN)이 상기 하이 한계 전압(VIL) 미만이면, 상기 출력 전압(VOUT)의 활성화를 유지한다. 또한, 상기 출력 전압 발생부(530)는 상기 제2 비교 신호(CS2)에 따라 상기 입력 전압(VIN)이 상기 하이 한계 전압(VIH) 이상이고 상기 경과 시간이 상기 기준 시간 미만이면, 상기 출력 전압(VOUT)의 활성화를 유지한다. 또한, 상기 출력 전압 발생부(530)는 상기 제2 비교 신호(CS2)에 따라 상기 입력 전압(VIN)이 상기 하이 한계 전압(VIH) 이상이고 상기 경과 시간이 상기 기준 시간 이상이면, 상기 출력 전압(VOUT)을 비활성화한다.
도 13은 도 11 및 12의 상기 입력 전압(VIN), 상기 기준 전압(VIR), 상기 하이 한계 전압(VIH) 및 상기 출력 전압(VOUT)을 나타내는 파형도이다.
도 11 내지 13을 참조하면, 상기 입력 전압(VIN)이 상기 기준 전압(VIR) 이상이면, 상기 출력 전압(VOUT)이 활성화된다. 상기 제1 비교부(510)에 의해 상기 입력 전압(VIN) 및 상기 기준 전압(VIR)이 비교될 수 있다. 또한, 상기 출력 전압 발생부(530)에 의해 상기 출력 전압(VOUT)이 활성화될 수 있다. 상기 입력 전압(VIN)이 상기 기준 전압(VIR) 미만이면, 상기 출력 전압(VOUT)의 비활성화가 유지된다. 상기 출력 전압 발생부(530)에 의해 상기 출력 전압(VOUT)의 비활성화가 유지될 수 있다.
상기 출력 전압(VOUT)이 활성화된 후, 상기 입력 전압(VIN)이 상기 하이 한계 전압(VIH) 미만이면, 상기 출력 전압(VOUT)의 활성화가 유지된다. 상기 제2 비교부(520)의 상기 전압 비교부(521)에 의해 상기 입력 전압(VIN) 및 상기 하이 한계 전압(VIH)이 비교될 수 있다. 또한, 상기 출력 전압 발생부(530)에 의해 상기 출력 전압(VOUT)의 활성화가 유지될 수 있다.
상기 출력 전압(VOUT)이 활성화된 후, 상기 입력 전압(VIN)이 상기 하이 한계 전압(VIH) 이상이면, 상기 경과 시간 및 상기 기준 시간(RT)이 비교된다. 상기 경과 시간이 상기 기준 시간(RT) 미만이면, 상기 출력 전압(VOUT)의 활성화가 유지된다. 상기 제2 비교부(520)의 상기 시간 비교부(522)에 의해 상기 경과 시간 및 상기 기준 시간(RT)이 비교될 수 있다. 또한, 상기 출력 전압 발생부(530)에 의해 상기 출력 전압(VOUT)의 활성화가 유지될 수 있다. 상기 경과 시간이 상기 기준 시간(RT) 이상이면, 상기 출력 전압(VOUT)은 비활성화된다. 상기 출력 전압 발생부(530)에 의해 상기 출력 전압(VOUT)이 비활성화될 수 있다.
도 14는 도 11의 상기 출력 전압 제어 장치(500)에 의해 수행되는 출력 전압 제어 방법을 나타내는 순서도이다.
도 11 내지 14를 참조하면, 상기 입력 전압(VIN)이 상기 기준 전압(VIR) 이상인지 판단한다(단계 S310). 구체적으로, 상기 제1 비교부(510)는 상기 입력 전압(VIN) 및 상기 기준 전압(VIR)을 비교하여 상기 제1 비교 신호(CS1)를 출력한다.
상기 입력 전압(VIN)이 상기 기준 전압(VIR) 미만이면, 상기 출력 전압(VOUT)의 비활성화를 유지한다(단계 S320). 구체적으로, 상기 출력 전압 발생부(530)는 상기 제1 비교 신호(CS1)에 따라 상기 출력 전압(VOUT)의 비활성화를 유지한다. 상기 출력 전압(VOUT)의 비활성화는 상기 입력 전압(VIN)이 상기 기준 전압(VIR) 이상이 될 때까지 유지된다.
상기 입력 전압(VIN)이 상기 기준 전압(VIR) 이상이면, 상기 출력 전압(VOUT)을 활성화한다(단계 S330). 구체적으로, 상기 출력 전압 발생부(530)는 상기 제1 비교 신호(CS1)에 따라 상기 출력 전압(VOUT)을 활성화한다.
상기 입력 전압(VIN)이 상기 하이 한계 전압(VIH) 미만인지 판단한다(단계 S340). 구체적으로, 상기 제2 비교부(520)의 상기 전압 비교부(521)는 상기 입력 전압(VIN) 및 상기 하이 한계 전압(VIH)을 비교하여 상기 전압 비교 신호(VCS)를 출력한다.
상기 입력 전압(VIN)이 상기 하이 한계 전압(VIL) 미만이면, 상기 출력 전압(VOUT)을 활성화한다(단계 S330). 구체적으로, 상기 입력 전압(VIN)이 상기 하이 한계 전압(VIH) 미만이면, 상기 출력 전압(VOUT)의 활성화가 유지되고, 상기 출력 전압 발생부(530)는 상기 전압 비교 신호(VCS)를 기초로 하여 발생하는 상기 제2 비교 신호(CS2)에 따라 상기 출력 전압(VOUT)의 활성화를 유지한다.
상기 입력 전압(VIN)이 상기 하이 한계 전압(VIH) 이상이면, 상기 경과 시간이 상기 기준 시간 이상인지 판단한다(단계 S350). 구체적으로, 상기 제2 비교부(520)의 상기 시간 비교부(522)는 상기 전압 비교 신호(VCS)에 따라 상기 입력 전압(VIN)이 상기 하이 한계 전압(VIH) 이상이면, 상기 경과 시간 및 상기 기준 시간을 비교하여 상기 시간 비교 신호(TCS)를 출력한다.
상기 경과 시간이 상기 기준 시간 미만이면, 상기 출력 전압(VOUT)을 활성화한다(단계 S330). 구체적으로, 상기 경과 시간이 상기 기준 시간 미만이면, 상기 출력 전압(VOUT)의 활성화가 유지되고, 상기 출력 전압 발생부(530)는 상기 시간 비교 신호(TCS)를 기초로 하여 발생하는 상기 제2 비교 신호(CS2)에 따라 상기 출력 전압(VOUT)의 활성화를 유지한다.
상기 경과 시간이 상기 기준 시간 이상이면, 상기 출력 전압(VOUT)을 비활성화한다(단계 S360). 구체적으로, 상기 출력 전압 발생부(530)는 상기 시간 비교 신호(TCS)를 기초로 하여 발생하는 상기 제2 비교 신호(CS2)에 따라 상기 출력 전압(VOUT)을 비활성화한다.
도 15는 도 11의 상기 출력 전압 제어 장치(500)를 포함하는 표시 장치를 나타내는 블록도이다.
본 실시예에 따른 도 15의 상기 표시 장치(600)는 이전의 실시예에 따른 도 5의 상기 표시 장치(200)와 비교하여 전원 공급부(660)를 제외하고는 도 5의 상기 표시 장치(200)와 실질적으로 동일하다. 따라서, 도 5와 동일한 부재는 동일한 참조 부호로 나타내고, 중복되는 상세한 설명은 생략될 수 있다.
도 11 및15를 참조하면, 본 실시예에 따른 상기 표시 장치(600)는 상기 표시 패널(210), 상기 게이트 구동부(220), 상기 데이터 구동부(230), 상기 타이밍 제어부(240), 상기 광원부(250) 및 상기 전원 공급부(660)를 포함한다.
상기 전원 공급부(660)는 도11의 상기 출력 전압 제어 장치(500)를 포함한다. 따라서, 상기 전원 공급부(460)는 상기 입력 전압(VIN), 상기 기준 전압(VIR), 상기 하이 한계 전압(VIH)에 따라 상기 출력 전압(VOUT)을 출력한다. 예를 들면, 상기 기준 전압(VIR)은 약 2.3 볼트(volt, V)일 수 있고, 상기 하이 한계 전압(VIH)은 약 2.6 볼트(volt, V)일 수 있다.
상기 출력 전압(VOUT)은 상기 제1 전원 전압(VCC1), 상기 제2 전원 전압(VCC2), 상기 제3 전원 전압(VCC3), 상기 게이트 온 전압(VGON), 상기 게이트 오프 전압(VGOFF) 및 상기 아날로그 전압(AVDD) 중 적어도 하나를 포함할 수 있다. 상기 제1 전원 전압(VCC1)은 상기 게이트 구동부(220)를 구동한다. 상기 제2 전원 전압(VCC2)은 상기 데이터 구동부(230)를 구동한다. 상기 제3 전원 전압(VCC3)은 상기 타이밍 제어부(240)를 구동한다. 상기 게이트 온 전압(VGON) 및 상기 게이트 오프 전압(VGOFF)은 상기 게이트 구동부(220)로 인가되고 상기 게이트 신호(GS)를 생성한다. 상기 아날로그 전압(AVDD)은 상기 데이터 구동부(230)로 인가되고 상기 데이터 신호(DS)를 생성한다.
상기 입력 전압(VIN)은 상기 전원 공급부(660)가 구동되는 초기 구간에서 상기 하이 한계 전압(VIH) 이상이 될 수 있다. 이 경우, 상기 입력 전압(VIN)은 상기 기준 시간(RT) 미만의 시간 동안 상기 하이 한계 전압(VIH) 이상이 될 수 있다. 또한, 상기 입력 전압(VIN)은 상기 출력 제어 장치(500), 상기 전원 공급부(660) 또는 상기 표시 장치(600) 중 적어도 하나의 오작동으로 인해 상기 하이 한계 전압(VIH) 이상이 될 수 있다. 이 경우, 상기 입력 전압(VIN)은 상기 기준 시간(RT) 이상의 시간 동안 상기 하이 한계 전압(VIH) 이상이 될 수 있다.
본 실시예에 따르면, 상기 입력 전압(VIN)이 상기 하이 한계 전압(VIH) 이상이 되더라도, 상기 경과 시간이 상기 기준 시간(RT) 미만이면, 상기 출력 전압(VOUT)의 활성화를 유지하므로, 상기 전원 공급부(660)가 구동되는 초기 구간에서 상기 출력 전압(VOUT)이 비활성화되지 않고, 상기 표시 장치(600)의 표시 품질을 향상시킬 수있다.
실시예 4
도 16은 본 발명의 또 다른 실시예에 따른 출력 전압 제어 장치를 나타내는 블록도이다.
도 16을 참조하면, 본 실시예에 따른 상기 출력 전압 제어 장치(700)는 제1 비교부(710), 제2 비교부(720) 및 출력 전압 발생부(730)를 포함한다.
상기 제1 비교부(710)는 외부로부터 인가되는 입력 전압(VIN) 및 소정의 기준 전압(VIR)을 비교하여 제1 비교 신호(CS1)를 출력한다. 예를 들면, 상기 제1 비교 신호(CS1)는 상기 입력 전압(VIN)이 상기 기준 전압(VIR) 미만이면 로우 레벨을 가질 수 있고 상기 입력 전압(VIN)이 상기 기준 전압(VIR) 이상이면 하이 레벨을 가질 수 있다. 이와 달리, 상기 제1 비교 신호(CS1)는 상기 입력 전압(VIN)이 상기 기준 전압(VIR) 미만이면 하이 레벨을 가질 수 있고 상기 입력 전압(VIN)이 상기 기준 전압(VIR) 이상이면 로우 레벨을 가질 수 있다.
상기 제2 비교부(720)는, 상기 제1 비교 신호(CS1)에 따라 상기 입력 전압(VIN)이 상기 기준 전압(VIR) 이상이면, 상기 입력 전압(VIN) 및 제1 하이 한계 전압(VIH1)을 비교하고 상기 입력 전압(VIN) 및 상기 제2 하이 한계 전압(VIH2)을 비교하여 제2 비교 신호(CS2)를 출력한다. 상기 제2 하이 한계 전압(VIH2)은 상기 제1 하이 한계 전압(VIH1)보다 높다. 또한, 상기 제2 비교부(720)는 상기 입력 전압(VIN)이 상기 제1 하이 한계 전압(VIH1) 이상이고 상기 제2 하이 한계 전압(VIH2) 미만이면 경과 시간 및 기준 시간을 비교하여 상기 제2 비교 신호(CS2)를 출력한다.
도 17은 도 16의 상기 제2 비교부(720)를 나타내는 블록도이다.
도 16 및 17을 참조하면, 상기 제2 비교부(720)는 제1 전압 비교부(721), 제2 전압 비교부(722), 시간 비교부(723) 및 제2 비교 신호 발생부(725)를 포함한다.
상기 제1 전압 비교부(721)는 상기 입력 전압(VIN) 및 상기 제1 하이 한계 전압(VIH1)을 비교하여 제1 전압 비교 신호(VCS1)를 출력한다. 예를 들면, 상기 제1 전압 비교 신호(VCS1)는 상기 입력 전압(VIN)이 상기 제1 하이 한계 전압(VIH1) 미만이면 하이 레벨을 가질 수 있고 상기 입력 전압(VIN)이 상기 제1 하이 한계 전압(VIH1) 이상이면 로우 레벨을 가질 수 있다. 이와 달리, 상기 제1 전압 비교 신호(VCS1)는 상기 입력 전압(VIN)이 상기 제1 하이 한계 전압(VIH1) 미만이면 로우 레벨을 가질 수 있고 상기 입력 전압(VIN)이 상기 제1 하이 한계 전압(VIH1) 이상이면 하이 레벨을 가질 수 있다.
상기 제2 전압 비교부(722)는, 상기 제1 전압 비교 신호(VCS1)에 따라 상기 입력 전압(VIN)이 상기 제1 하이 한계 전압(VIH1) 이상이면, 상기 입력 전압(VIN) 및 상기 제2 하이 한계 전압(VIH2)을 비교하여 제2 전압 비교 신호(VCS2)를 출력한다. 예를 들면, 상기 제2 전압 비교 신호(VCS2)는 상기 입력 전압(VIN)이 상기 제2 하이 한계 전압(VIH2) 미만이면 하이 레벨을 가질 수 있고 상기 입력 전압(VIN)이 상기 제2 하이 한계 전압(VIH2) 이상이면 로우 레벨을 가질 수 있다. 이와 달리, 상기 제2 전압 비교 신호(VCS2)는 상기 입력 전압(VIN)이 상기 제2 하이 한계 전압(VIH2) 미만이면 로우 레벨을 가질 수 있고 상기 입력 전압(VIN)이 상기 제2 하이 한계 전압(VIH2) 이상이면 하이 레벨을 가질 수 있다.
상기 시간 비교부(723)는 상기 제1 전압 비교 신호(VCS1) 및 상기 제2 전압비교 신호(VCS2)에 따라 상기 입력 전압(VIN)이 상기 제1 하이 한계 전압(VIH1) 이상이고 상기 제2 하이 한계 전압(VIH2) 미만이면 상기 경과 시간 및 상기 기준 시간을 비교하여 시간 비교 신호(TCS)를 출력한다. 예를 들면, 상기 시간 비교 신호(TCS)는 상기 경과 시간이 상기 기준 시간 이상이면 로우 레벨을 가질 수 있고 상기 경과 시간이 상기 기준 시간 미만이면 하이 레벨을 가질 수 있다. 이와 달리, 상기 시간 비교 신호(TCS)는 상기 경과 시간이 상기 기준 시간 이상이면 하이 레벨을 가질 수 있고 상기 경과 시간이 상기 기준 시간 미만이면 로우 레벨을 가질 수 있다.
상기 시간 비교부(723)는 상기 기준 시간의 데이터인 기준 시간 데이터(RTD)를 저장하는 메모리부(724)를 더 포함할 수 있다. 예를 들면, 상기 메모리부(724)는 이이피롬(electrically erasable programmable read only memory: EEPROM)일 수 있다. 상기 기준 시간 데이터(RTD)는 2 비트로 상기 메모리부(324)에 저장될 수 있다. 예를 들면, 상기 기준 시간이 약 0 μs면 상기 기준 시간 데이터(RTD)가 '00'일 수 있고, 상기 기준 시간이 약 10 μs면 상기 기준 시간 데이터(RTD)가 '01'일 수 있으며, 상기 기준 시간이 약 50 μs면 상기 기준 시간 데이터(RTD)가 '10'일 수 있고, 상기 기준 시간이 약 100 μs면 상기 기준 시간 데이터(RTD)가 '11'일 수 있다.
상기 제2 비교 신호 발생부(725)는 상기 제1 전압 비교 신호(VCS1), 상기 제2 전압 비교 신호(VCS2) 및 상기 시간 비교 신호(TCS)에 따라 상기 제2 비교 신호(CS2)를 발생한다. 예를 들면, 상기 제2 비교 신호(CS2)는 상기 제1 전압 비교 신호(VCS1)가 하이 레벨을 가지면 하이 레벨을 가질 수 있다. 또한, 상기 제2 비교 신호(CS2)는 상기 제2 전압 비교 신호(VCS2)가 로우 레벨을 가지면 로우 레벨을 가질 수 있다. 또한, 상기 제2 비교 신호(CS2)는 상기 제1 전압 비교 신호(VCS1)가 로우 레벨을 가지고 상기 제2 전압 비교 신호(VCS2)가 하이 레벨을 가지며 상기 시간 비교 신호(TCS)가 하이 레벨을 가지면 하이 레벨을 가질 수 있다. 또한, 상기 제2 비교 신호(CS2)는 상기 제1 전압 비교 신호(VCS1)가 로우 레벨을 가지고 상기 제2 전압 비교 신호(VCS2)가 하이 레벨을 가지며 상기 시간 비교 신호(TCS)가 로우 레벨을 가지면 로우 레벨을 가질 수 있다.
다시 도 16을참조하면, 상기 출력 전압 발생부(730)는 상기 제1 비교 신호(CS1) 및 상기 제2 비교 신호(CS2)에 따라 출력 전압(VOUT)을 발생한다. 구체적으로, 상기 출력 전압 발생부(730)는 상기 제1 비교 신호(CS1)에 따라 상기 입력 전압(VIN)이 상기 기준 전압(VIR) 이상이면, 상기 출력 전압(VOUT)을 활성화한다. 또한, 상기 출력 전압 발생부(730)는 상기 제2 비교 신호(CS2)에 따라 상기 입력 전압(VIN)이 상기 제1 하이 한계 전압(VIH1) 미만이면, 상기 출력 전압(VOUT)의 활성화를 유지한다. 또한, 상기 출력 전압 발생부(730)는 상기 제2 비교 신호(CS2)에 따라 상기 입력 전압(VIN)이 상기 제1 하이 한계 전압(VIH1) 이상이고 상기 제2 하이 한계 전압(VIH2) 미만이며 상기 경과 시간이 상기 기준 시간 미만이면, 상기 출력 전압(VOUT)의 활성화를 유지한다. 또한, 상기 출력 전압 발생부(730)는 상기 제2 비교 신호(CS2)에 따라 상기 입력 전압(VIN)이 상기 제1 하이 한계 전압(VIH1) 이상이고 상기 제2 하이 한계 전압(VIH2) 미만이며 상기 경과 시간이 상기 기준 시간 이상이면, 상기 출력 전압(VOUT)을 비활성화한다. 또한, 상기 출력 전압 발생부(730)는 상기 제2 비교 신호(CS2)에 따라 상기 입력 전압(VIN)이 상기 제2 하이 한계 전압(VIH2) 이상이면, 상기 출력 전압(VOUT)을 비활성화한다.
도 18은 도16 및 17의 상기 입력 전압(VIN), 상기 기준 전압(VIR), 상기 제1 하이 한계 전압(VIH1), 상기 제2 하이 한계 전압(VIH2) 및 상기 출력 전압(VOUT)을 나타내는 파형도이다.
도 16 내지 18을 참조하면, 상기 입력 전압(VIN)이 상기 기준 전압(VIR) 이상이면, 상기 출력 전압(VOUT)이 활성화된다. 상기 제1 비교부(710)에 의해 상기 입력 전압(VIN) 및 상기 기준 전압(VIR)이 비교될 수 있다. 또한, 상기 출력 전압 발생부(730)에 의해 상기 출력 전압(VOUT)이 활성화될 수 있다. 상기 입력 전압(VIN)이 상기 기준 전압(VIR) 미만이면, 상기 출력 전압(VOUT)의 비활성화가 유지된다. 상기 출력 전압 발생부(730)에 의해 상기 출력 전압(VOUT)의 비활성화가 유지될 수 있다.
상기 출력 전압(VOUT)이 활성화된 후, 상기 입력 전압(VIN)이 상기 제1 하이 한계 전압(VIH1) 미만이면, 상기 출력 전압(VOUT)의 활성화가 유지된다. 상기 제2 비교부(720)의 상기 제1 전압 비교부(721)에 의해 상기 입력 전압(VIN) 및 상기 제1 하이 한계 전압(VIH1)이 비교될 수 있다. 또한, 상기 출력 전압 발생부(730)에 의해 상기 출력 전압(VOUT)의 활성화가 유지될 수 있다.
상기 출력 전압(VOUT)이 활성화된 후, 상기 입력 전압(VIN)이 상기 제1 하이 한계 전압(VIH1) 이상이고 상기 입력 전압(VIN)이 상기 제2 하이 한계 전압(VIH2) 미만이면, 상기 경과 시간 및 상기 기준 시간(RT)이 비교된다. 상기 경과 시간이 상기 기준 시간(RT) 미만이면, 상기 출력 전압(VOUT)의 활성화가 유지된다. 상기 제2 비교부(720)의 상기 제2 전압 비교부(722)에 의해 상기 입력 전압(VIN) 및 상기 제2 하이 한계 전압(VIH2)이 비교될 수 있다. 또한, 상기 제2 비교부(720)의 상기 시간 비교부(723)에 의해 상기 경과 시간 및 상기 기준 시간(RT)이 비교될 수 있다. 또한, 상기 출력 전압 발생부(730)에 의해 상기 출력 전압(VOUT)의 활성화가 유지될 수 있다. 상기 경과 시간이 상기 기준 시간(RT) 이상이면, 상기 출력 전압(VOUT)은 비활성화된다. 상기 출력 전압 발생부(730)에 의해 상기 출력 전압(VOUT)이 비활성화될 수 있다.
상기 출력 전압(VOUT)이 활성화된 후, 상기 입력 전압(VIN)이 상기 제2 하이 한계 전압(VIH2) 이상이면, 상기 출력 전압(VOUT)은 비활성화된다. 상기 출력 전압 발생부(730)에 의해 상기 출력 전압(VOUT)이 비활성화될 수 있다.
도 19는 도16의 상기 출력 전압 제어 장치(700)에 의해 수행되는 출력 전압 제어 방법을 나타내는 순서도이다.
도 16 내지 19를 참조하면, 상기 입력 전압(VIN)이 상기 기준 전압(VIR) 이상인지 판단한다(단계 S410). 구체적으로, 상기 제1 비교부(710)는 상기 입력 전압(VIN) 및 상기 기준 전압(VIR)을 비교하여 상기 제1 비교 신호(CS1)를 출력한다.
상기 입력 전압(VIN)이 상기 기준 전압(VIR) 미만이면, 상기 출력 전압(VOUT)의 비활성화를 유지한다(단계 S420). 구체적으로, 상기 출력 전압 발생부(730)는 상기 제1 비교 신호(CS1)에 따라 상기 출력 전압(VOUT)의 비활성화를 유지한다. 상기 출력 전압(VOUT)의 비활성화는 상기 입력 전압(VIN)이 상기 기준 전압(VIR) 이상이 될 때까지 유지된다.
상기 입력 전압(VIN)이 상기 기준 전압(VIR) 이상이면, 상기 출력 전압(VOUT)을 활성화한다(단계 S430). 구체적으로, 상기 출력 전압 발생부(730)는 상기 제1 비교 신호(CS1)에 따라 상기 출력 전압(VOUT)을 활성화한다.
상기 입력 전압(VIN)이 상기 제1 하이 한계 전압(VIH1) 미만인지 판단한다(단계 S440). 구체적으로, 상기 제2 비교부(720)의 상기 제1 전압 비교부(721)는 상기 입력 전압(VIN) 및 상기 제1 하이 한계 전압(VIH1)을 비교하여 상기 제1 전압 비교 신호(VCS1)를 출력한다.
상기 입력 전압(VIN)이 상기 제1 하이 한계 전압(VIH1) 미만이면, 상기 출력 전압(VOUT)을 활성화한다(단계 S430). 구체적으로, 상기 입력 전압(VIN)이 상기 제1 하이 한계 전압(VIH1) 미만이면, 상기 출력 전압(VOUT)의 활성화가 유지되고, 상기 출력 전압 발생부(730)는 상기 제1 전압 비교 신호(VCS1)를 기초로 하여 발생하는 상기 제2 비교 신호(CS2)에 따라 상기 출력 전압(VOUT)의 활성화를 유지한다.
상기 입력 전압(VIN)이 상기 제1 하이 한계 전압(VIH1) 이상이면, 상기 입력 전압(VIN)이 상기 제2 하이 한계 전압(VIH2) 미만인지 판단한다(단계 S450). 구체적으로, 상기 제2 비교부(720)의 상기 제2 전압 비교부(722)는 상기 제1 전압 비교 신호(VCS1)에 따라 상기 입력 전압(VIN)이 상기 제1 하이 한계 전압(VIH1) 이상이면, 상기 입력 전압(VIN) 및 상기 제2 하이 한계 전압(VIH2)을 비교하여 상기 제2 전압 비교 신호(VCS2)를 출력한다.
상기 입력 전압(VIN)이 상기 제1 하이 한계 전압(VIH1) 이상이고 상기 제2 하이 한계 전압(VIH2) 미만이면, 상기 경과 시간이 상기 기준 시간 이상인지 판단한다(단계 S460). 구체적으로, 상기 제2 비교부(720)의 상기 시간 비교부(723)는 상기 제1 전압 비교 신호(VCS1) 및 상기 제2 전압 비교 신호(VCS2)에 따라 상기 입력 전압(VIN)이 상기 제1 하이 한계 전압(VIH1) 이상이고 상기 제2 하이 한계 전압(VIH2) 미만이면, 상기 경과 시간 및상기 기준 시간을 비교하여 상기 시간 비교 신호(TCS)를 출력한다.
상기 경과 시간이 상기 기준 시간 미만이면, 상기 출력 전압(VOUT)을 활성화한다(단계 S430). 구체적으로, 상기 경과 시간이 상기 기준 시간 미만이면, 상기 출력 전압(VOUT)의 활성화가 유지되고, 상기 출력 전압 발생부(730)는 상기 시간 비교 신호(TCS)를 기초로 하여 발생하는 상기 제2 비교 신호(CS2)에 따라 상기 출력 전압(VOUT)의 활성화를 유지한다.
상기 경과 시간이 상기 기준 시간 이상이면, 상기 출력 전압(VOUT)을 비활성화한다(단계 S470). 구체적으로, 상기 출력 전압 발생부(730)는 상기 시간 비교 신호(TCS)를 기초로 하여 발생하는 상기 제2 비교 신호(CS2)에 따라 상기 출력 전압(VOUT)을 비활성화한다.
도 20은 도 16의 상기 출력 전압 제어 장치(700)를 포함하는 표시 장치를 나타내는 블록도이다.
본 실시예에 따른 도 20의 상기 표시 장치(800)는 이전의 실시예에 따른 도 5의 상기 표시 장치(200)와 비교하여 전원 공급부(860)를 제외하고는 도 5의 상기 표시 장치(200)와 실질적으로 동일하다. 따라서, 도 5와 동일한 부재는 동일한 참조 부호로 나타내고, 중복되는 상세한 설명은 생략될 수 있다.
도 16 및 20을 참조하면, 본 실시예에 따른 상기 표시 장치(800)는 상기 표시 패널(210), 상기 게이트 구동부(220), 상기 데이터 구동부(230), 상기 타이밍 제어부(240), 상기 광원부(250) 및 상기 전원 공급부(860)를 포함한다.
상기 전원 공급부(860)는 도16의 상기 출력 전압 제어 장치(700)를 포함한다. 따라서, 상기 전원 공급부(860)는 상기 입력 전압(VIN), 상기 기준 전압(VIR), 상기 제1 하이 한계 전압(VIH1) 및 상기 제2 하이 한계 전압(VIH2)에 따라 상기 출력 전압(VOUT)을 출력한다. 예를 들면, 상기 기준 전압(VIR)은 약 2.3 볼트(volt, V)일 수 있고, 상기 제1 하이 한계 전압(VIL1)은 약 2.6 볼트(volt, V)일 수 있으며, 상기 제2 하이 한계 전압(VIH2)은 약 3.1 볼트(volt, V)일 수 있다.
상기 출력 전압(VOUT)은 상기 제1 전원 전압(VCC1), 상기 제2 전원 전압(VCC2), 상기 제3 전원 전압(VCC3), 상기 게이트 온 전압(VGON), 상기 게이트 오프 전압(VGOFF) 및 상기 아날로그 전압(AVDD) 중 적어도 하나를 포함할 수 있다. 상기 제1 전원 전압(VCC1)은 상기 게이트 구동부(220)를 구동한다. 상기 제2 전원 전압(VCC2)은 상기 데이터 구동부(230)를 구동한다. 상기 제3 전원 전압(VCC3)은 상기 타이밍 제어부(240)를 구동한다. 상기 게이트 온 전압(VGON) 및 상기 게이트 오프 전압(VGOFF)은 상기 게이트 구동부(220)로 인가되고 상기 게이트 신호(GS)를 생성한다. 상기 아날로그 전압(AVDD)은 상기 데이터 구동부(230)로 인가되고 상기 데이터 신호(DS)를 생성한다.
상기 입력 전압(VIN)은 상기 전원 공급부(860)가 구동되는 초기 구간에서 상기 제1 하이 한계 전압(VIH1) 이상이 될 수 있다. 이 경우, 상기 입력 전압(VIN)은 상기 기준 시간(RT) 미만의 시간 동안 상기 제1 하이 한계 전압(VIH1) 이상이 될 수 있다. 또한, 상기 입력 전압(VIN)은 상기 출력 제어 장치(700), 상기 전원 공급부(860) 및 상기 표시 장치(800) 중 적어도 하나의 오작동으로 인해 상기 제1 하이 한계 전압(VIH1) 이상이 될 수 있다. 이 경우, 상기 입력 전압(VIN)은 상기 기준 시간(RT) 이상의 시간 동안 상기 제1 하이 한계 전압(VIH1) 이상이 될 수 있다.
본 실시예에 따르면, 상기 입력 전압(VIN)이 상기 제1 하이 한계 전압(VIH1) 이상이 되더라도, 상기 경과 시간이 상기 기준 시간(RT) 미만이면, 상기 출력 전압(VOUT)의 활성화를 유지하므로, 상기 전원 공급부(860)가 구동되는 초기 구간에서 상기 출력 전압(VOUT)이 비활성화되지 않고, 상기 표시 장치(800)의 표시 품질을 향상시킬 수 있다.
이상에서 설명된 바와 같이, 출력 전압 제어 방법, 이 출력 전압 제어 방법을 수행하는 출력 전압 제어 장치 및 이 출력 전압 제어 장치를 포함하는 표시 장치에 의하면, 입력 전압이 로우 한계 전압 이하가 되더라도, 경과 시간이 기준 시간 미만이면, 출력 전압의 활성화를 유지하므로, 표시 장치의 표시 품질을 향상시킬 수 있다.
이상에서는 실시예들을 참조하여 설명하였지만, 해당 기술 분야의 숙련된 당업자는 하기의 특허 청구의 범위에 기재된 본 발명의 사상 및 영역으로부터 벗어나지 않는 범위 내에서 본 발명을 다양하게 수정 및 변경시킬 수 있음을 이해할 수 있을 것이다.
100, 300, 500, 700: 출력 전압 제어 장치
110, 120, 310, 320, 510, 520, 710, 720: 비교부
130, 330, 530, 730: 출력 전압 발생부
121, 321, 322, 521, 721, 722: 전압 비교부
122, 323, 522, 723: 시간 비교부
123, 324, 523, 724: 메모리부
200, 400, 600, 800: 표시 장치
220: 게이트 구동부
230: 데이터 구동부
240: 타이밍 제어부
250: 광원부
260, 460, 660, 860: 전원 공급부

Claims (20)

  1. 외부로부터 인가되는 입력 전압 및 기준 전압을 비교하여 제1 비교 신호를 출력하는 단계;
    상기 제1 비교 신호에 따라 상기 입력 전압이 상기 기준 전압 이상이면, 출력 전압을 활성화하는 단계;
    상기 입력 전압 및 제1 로우 한계 전압을 비교하거나 상기 입력 전압 및 제1 하이 한계 전압을 비교하여 제1 전압 비교 신호를 출력하는 단계;
    상기 제1 전압 비교 신호에 따라 상기 입력 전압이 상기 제1 로우 한계 전압 이하이거나 상기 입력 전압이 상기 제1 하이 한계 전압 이상인 조건을 만족하는 제1 경과 시간 및 기준 시간을 비교하여 시간 비교 신호를 출력하는 단계; 및
    상기 시간 비교 신호에 따라 상기 제1 경과 시간이 상기 기준 시간 이상이면, 상기 출력 전압을 비활성화하는 단계를 포함하는 출력 전압 제어 방법.
  2. 제1항에 있어서,
    상기 제1 전압 비교 신호에 따라 상기 입력 전압이 상기 제1 로우 한계 전압 초과면, 상기 출력 전압의 활성화를 유지하는 단계를 더 포함하는 것을 특징으로 하는 출력 전압 제어 방법.
  3. 제1항에 있어서,
    상기 제1 전압 비교 신호에 따라 상기 입력 전압이 상기 제1 로우 한계 전압 이하면 상기 제1 로우 한계 전압보다 작은 제2 로우 한계 전압 및 상기 입력 전압을 비교하여 제2 전압 비교 신호를 출력하는 단계; 및
    상기 제2 전압 비교 신호에 따라 상기 입력 전압이 상기 제2 로우 한계 전압 이하면 상기 출력 전압을 비활성화하는 단계를 더 포함하는 것을 특징으로 하는 출력 전압 제어 방법.
  4. 제3항에 있어서,
    상기 제2 전압 비교 신호에 따라 상기 입력 전압이 상기 제2 로우 한계 전압 초과인 조건을 만족하는 제2 경과 시간 및 상기 기준 시간을 비교하여 상기 시간 비교 신호를 출력하는 단계; 및
    상기 시간 비교 신호에 따라 상기 제2 경과 시간이 상기 기준 시간 이상이면, 상기 출력 전압을 비활성화하는 단계를 더 포함하는 것을 특징으로 하는 출력 전압 제어 방법.
  5. 제4항에 있어서,
    상기 시간 비교 신호에 따라 상기 제2 경과 시간이 상기 기준 시간 미만이면, 상기 출력 전압의 활성화를 유지하는 단계를 더 포함하는 것을 특징으로 하는 출력 전압 제어 방법.
  6. 제1항에 있어서,
    상기 제1 전압 비교 신호에 따라 상기 입력 전압이 상기 제1 하이 한계 전압 미만이면, 상기 출력 전압의 활성화를 유지하는 단계를 더 포함하는 것을 특징으로 하는 출력 전압 제어 방법.
  7. 제1항에 있어서,
    상기 제1 전압 비교 신호에 따라 상기 입력 전압이 상기 제1 하이 한계 전압 이상이면, 상기 제1 하이 한계 전압보다 큰 제2 하이 한계 전압 및 상기 입력 전압을 비교하여 제2 전압 비교 신호를 출력하는 단계; 및
    상기 제2 전압 비교 신호에 따라 상기 입력 전압이 상기 제2 하이 한계 전압 이상이면, 상기 출력 전압을 비활성화하는 단계를 더 포함하는 것을 특징으로 하는 출력 전압 제어 방법.
  8. 제7항에 있어서,
    상기 제2 전압 비교 신호에 따라 상기 입력 전압이 상기 제2 하이 한계 전압 미만인 조건을 만족하는 제3 경과 시간 및 상기 기준 시간을 비교하여 상기 시간 비교 신호를 출력하는 단계; 및
    상기 시간 비교 신호에 따라 상기 제3 경과 시간이 상기 기준 시간 이상이면, 상기 출력 전압을 비활성화하는 단계를 더 포함하는 것을 특징으로 하는 출력 전압 제어 방법.
  9. 제8항에 있어서,
    상기 시간 비교 신호에 따라 상기 제3 경과 시간이 상기 기준 시간 미만이면, 상기 출력 전압의 활성화를 유지하는 단계를 더 포함하는 것을 특징으로 하는 출력 전압 제어 방법.
  10. 제1항에 있어서,
    상기 시간 비교 신호에 따라 상기 제1 경과 시간이 상기 기준 시간 미만이면, 상기 출력 전압의 활성화를 유지하는 단계를 더 포함하는 것을 특징으로 하는 출력 전압 제어 방법.
  11. 제1항에 있어서,
    상기 제1 비교 신호에 따라 상기 입력 전압이 상기 기준 전압 미만이면, 상기 출력 전압의 비활성화를 유지하는 단계를 더 포함하는 것을 특징으로 하는 출력 전압 제어 방법.
  12. 제1항에 있어서, 상기 출력 전압은 표시 패널의 게이트 라인에 게이트 신호를 출력하는 게이트 구동부를 구동하는 제1 전원 전압, 상기 표시 패널의 데이터 라인에 데이터 신호를 출력하는 데이터 구동부를 구동하는 제2 전원 전압, 상기 게이트 구동부를 제어하는 게이트 제어 신호 및 상기 데이터 구동부를 제어하는 데이터 제어 신호를 출력하는 타이밍 제어부를 구동하는 제3 전원 전압, 상기 게이트 신호를 발생하기 위해 상기 게이트 구동부로 인가되는 게이트 온 전압 및 게이트 오프 전압, 및 상기 데이터 신호를 발생하기 위해 상기 데이터 구동부로 인가되는 아날로그 전압 중 적어도 하나를 포함하는 것을 특징으로 하는 출력 전압 제어 방법.
  13. 외부로부터 인가되는 입력 전압 및 기준 전압을 비교하여 제1 비교 신호를 출력하는 제1 비교부;
    상기 제1 비교 신호에 따라 상기 입력 전압이 상기 기준 전압 이상이면, 상기 입력 전압 및 제1 로우 한계 전압을 비교하거나 상기 입력 전압 및 제1 하이 한계 전압을 비교하고, 상기 입력 전압이 상기 제1 로우 한계 전압 이하이거나 상기 입력 전압이 상기 제1 하이 한계 전압 이상인 조건을 만족하는 제1 경과 시간 및 기준 시간을 비교하여 제2 비교 신호를 출력하는 제2 비교부; 및
    상기 제1 비교 신호에 따라 상기 입력 전압이 상기 기준 전압 이상이면, 출력 전압을 활성화하고, 상기 제2 비교 신호에 따라 상기 제1 경과 시간이 상기 기준 시간 이상이면, 상기 출력 전압을 비활성화하는 출력 전압 발생부를 포함하는 출력 전압 제어 장치.
  14. 제13항에 있어서, 상기 제2 비교부는,
    상기 입력 전압 및 상기 제1 로우 한계 전압을 비교하여 전압 비교 신호를 출력하는 전압 비교부;
    상기 전압 비교 신호에 따라 상기 입력 전압이 상기 제1 로우 한계 전압 이하인 조건을 만족하는 제2 경과 시간 및 상기 기준 시간을 비교하여 시간 비교 신호를 출력하는 시간 비교부; 및
    상기 전압 비교 신호 및 상기 시간 비교 신호에 따라 상기 제2 비교 신호를 발생하는 제2 비교 신호 발생부를 포함하는 것을 특징으로 하는 출력 전압 제어 장치.
  15. 제13항에 있어서, 상기 제2 비교부는,
    상기 입력 전압 및 상기 제1 로우 한계 전압을 비교하여 제1 전압 비교 신호를 출력하는 제1 전압 비교부;
    상기 제1 전압 비교 신호에 따라 상기 입력 전압이 상기 제1 로우 한계 전압 이하면, 상기 제1 로우 한계 전압보다 낮은 제2 로우 한계 전압 및 상기 입력 전압을 비교하여 제2 전압 비교 신호를 출력하는 제2 전압 비교부;
    상기 제1 전압 비교 신호 및 상기 제2 전압 비교 신호에 따라 상기 입력 전압이 상기 제1 로우 한계 전압 이하고 상기 제2 로우 한계 전압 초과인 조건을 만족하는 제3 경과 시간 및 상기 기준 시간을 비교하여 시간 비교 신호를 출력하는 시간 비교부; 및
    상기 제1 전압 비교 신호, 상기 제2 전압 비교 신호 및 상기 시간 비교 신호에 따라 상기 제2 비교 신호를 발생하는 제2 비교 신호 발생부를 포함하는 것을 특징으로 하는 출력 전압 제어 장치.
  16. 제13항에 있어서, 상기 제2 비교부는,
    상기 입력 전압 및 상기 제1 하이 한계 전압을 비교하여 전압 비교 신호를 출력하는 전압 비교부;
    상기 전압 비교 신호에 따라 상기 입력 전압이 상기 제1 하이 한계 전압 이상인 조건을 만족하는 제4 경과 시간 및 상기 기준 시간을 비교하여 시간 비교 신호를 출력하는 시간 비교부; 및
    상기 전압 비교 신호 및 상기 시간 비교 신호에 따라 상기 제2 비교 신호를 발생하는 제2 비교 신호 발생부를 포함하는 것을 특징으로 하는 출력 전압 제어 장치.
  17. 제13항에 있어서, 상기 제2 비교부는,
    상기 입력 전압 및 상기 제1 하이 한계 전압을 비교하여 제1 전압 비교 신호를 출력하는 제1 전압 비교부;
    상기 제1 전압 비교 신호에 따라 상기 입력 전압이 상기 제1 하이 한계 전압 이상이면, 상기 제1 하이 한계 전압보다 높은 제2 하이 한계 전압 및 상기 입력 전압을 비교하여 제2 전압 비교 신호를 출력하는 제2 전압 비교부;
    상기 제1 전압 비교 신호 및 상기 제2 전압 비교 신호에 따라 상기 입력 전압이 상기 제1 하이 한계 전압 이상이고 상기 제2 하이 한계 전압 미만인 조건을 만족하는 제5 경과 시간 및 상기 기준 시간을 비교하여 시간 비교 신호를 출력하는 시간 비교부; 및
    상기 제1 전압 비교 신호, 상기 제2 전압 비교 신호 및 상기 시간 비교 신호에 따라 상기 제2 비교 신호를 발생하는 제2 비교 신호 발생부를 포함하는 것을 특징으로 하는 출력 전압 제어 장치.
  18. 제13항에 있어서, 상기 출력 전압 발생부는, 상기 제2 비교 신호에 따라 상기 제1 경과 시간이 상기 기준 시간 미만이면 상기 출력 전압의 활성화를 유지하는 것을 특징으로 하는 출력 전압 제어 장치.
  19. 영상을 표시하고, 게이트 라인 및 데이터 라인을 포함하는 표시 패널;
    상기 게이트 라인에 게이트 신호를 출력하는 게이트 구동부;
    상기 데이터 라인에 데이터 신호를 출력하는 데이터 구동부;
    상기 게이트 구동부를 제어하는 게이트 제어 신호 및 상기 데이터 구동부를 제어하는 데이터 제어 신호를 출력하는 타이밍 제어부; 및
    상기 게이트 구동부, 상기 데이터 구동부 및 상기 타이밍 제어부를 구동하는 출력 전압을 출력하고, 외부로부터 인가되는 입력 전압 및 기준 전압을 비교하여 제1 비교 신호를 출력하는 제1 비교부, 상기 제1 비교 신호에 따라 상기 입력 전압이 상기 기준 전압 이상이면, 상기 입력 전압 및 제1 로우 한계 전압을 비교하거나 상기 입력 전압 및 제1 하이 한계 전압을 비교하고, 상기 입력 전압이 상기 제1 로우 한계 전압 이하이거나 상기 입력 전압이 상기 제1 하이 한계 전압 이상인 조건을 만족하는 경과 시간 및 기준 시간을 비교하여 제2 비교 신호를 출력하는 제2 비교부, 및 상기 제1 비교 신호에 따라 상기 입력 전압이 상기 기준 전압 이상이면, 출력 전압을 활성화하고 상기 제2 비교 신호에 따라 상기 경과 시간이 상기 기준 시간 이상이면 상기 출력 전압을 비활성화하는 출력 전압 발생부를 포함하는 출력 전압 제어 장치를 포함하는 표시 장치.
  20. 제19항에 있어서, 상기 출력 전압 발생부는, 상기 제2 비교 신호에 따라 상기 경과 시간이 상기 기준 시간 미만이면, 상기 출력 전압의 활성화를 유지하는 것을 특징으로 하는 표시 장치.
KR1020140007243A 2014-01-21 2014-01-21 출력 전압 제어 방법, 이 출력 전압 제어 방법을 수행하는 출력 전압 제어 장치 및 이 출력 전압 제어 장치를 포함하는 표시 장치 KR102202413B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020140007243A KR102202413B1 (ko) 2014-01-21 2014-01-21 출력 전압 제어 방법, 이 출력 전압 제어 방법을 수행하는 출력 전압 제어 장치 및 이 출력 전압 제어 장치를 포함하는 표시 장치
US14/516,920 US9997139B2 (en) 2014-01-21 2014-10-17 Method of controlling an output voltage, output voltage controlling apparatus for performing the method and display apparatus having the output voltage controlling apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140007243A KR102202413B1 (ko) 2014-01-21 2014-01-21 출력 전압 제어 방법, 이 출력 전압 제어 방법을 수행하는 출력 전압 제어 장치 및 이 출력 전압 제어 장치를 포함하는 표시 장치

Publications (2)

Publication Number Publication Date
KR20150086959A KR20150086959A (ko) 2015-07-29
KR102202413B1 true KR102202413B1 (ko) 2021-01-14

Family

ID=53545327

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140007243A KR102202413B1 (ko) 2014-01-21 2014-01-21 출력 전압 제어 방법, 이 출력 전압 제어 방법을 수행하는 출력 전압 제어 장치 및 이 출력 전압 제어 장치를 포함하는 표시 장치

Country Status (2)

Country Link
US (1) US9997139B2 (ko)
KR (1) KR102202413B1 (ko)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102513369B1 (ko) * 2015-09-22 2023-03-24 삼성디스플레이 주식회사 표시 패널 구동 장치, 이를 이용한 표시 패널 구동 방법 및 이를 포함하는 표시 장치
KR102352252B1 (ko) * 2017-04-21 2022-01-17 삼성디스플레이 주식회사 과전류 보호 기능을 갖는 전압 발생 회로 및 그것을 포함하는 표시 장치
CN107731190B (zh) * 2017-11-14 2020-01-31 深圳市华星光电半导体显示技术有限公司 液晶显示装置的驱动***及驱动方法
KR102544140B1 (ko) 2018-02-06 2023-06-16 삼성디스플레이 주식회사 액정 표시 패널 구동 방법 및 이를 채용한 액정 표시 장치

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004357389A (ja) 2003-05-28 2004-12-16 Sony Corp 過電力保護回路および安定化電源装置ならびに過電力保護方法
KR100567034B1 (ko) 2004-12-21 2006-04-03 주식회사 대우일렉트로닉스 전원 제어 장치

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3266982B2 (ja) 1993-05-28 2002-03-18 松下電器産業株式会社 電源切換え装置
KR100271056B1 (ko) * 1998-06-16 2000-11-01 전주범 전원전압변동 검출회로
JP4498006B2 (ja) 2004-05-12 2010-07-07 セイコーインスツル株式会社 スイッチングレギュレータ制御回路及びスイッチングレギュレータ
JP4103862B2 (ja) 2004-07-26 2008-06-18 オンキヨー株式会社 電源回路
JP4777730B2 (ja) 2005-09-20 2011-09-21 セイコーインスツル株式会社 Dc−dcコンバータ
JP2008306788A (ja) * 2007-06-05 2008-12-18 Ricoh Co Ltd スイッチングレギュレータ及びスイッチングレギュレータの動作制御方法
JP5242130B2 (ja) * 2007-10-31 2013-07-24 ルネサスエレクトロニクス株式会社 液晶表示パネル駆動方法、液晶表示装置、及びlcdドライバ
KR101372129B1 (ko) 2010-04-26 2014-03-07 엘에스산전 주식회사 보호계전기의 저전압 보호 장치 및 그 제어 방법
CN103199697B (zh) 2012-01-10 2016-07-06 台达电子企业管理(上海)有限公司 直流对直流转换器及其控制方法
KR101957489B1 (ko) * 2012-03-23 2019-06-27 엘지디스플레이 주식회사 액정표시장치의 전원 공급 장치와 그 방법

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004357389A (ja) 2003-05-28 2004-12-16 Sony Corp 過電力保護回路および安定化電源装置ならびに過電力保護方法
KR100567034B1 (ko) 2004-12-21 2006-04-03 주식회사 대우일렉트로닉스 전원 제어 장치

Also Published As

Publication number Publication date
KR20150086959A (ko) 2015-07-29
US9997139B2 (en) 2018-06-12
US20150206508A1 (en) 2015-07-23

Similar Documents

Publication Publication Date Title
KR102202413B1 (ko) 출력 전압 제어 방법, 이 출력 전압 제어 방법을 수행하는 출력 전압 제어 장치 및 이 출력 전압 제어 장치를 포함하는 표시 장치
KR102247035B1 (ko) 표시 패널 구동 방법, 이를 수행하기 위한 표시 패널 구동 장치 및 이 표시패널 구동 장치를 포함하는 표시 장치
KR102174323B1 (ko) 게이트 구동 회로 및 이를 포함하는 표시 장치
KR102576753B1 (ko) 표시 장치 및 표시 장치의 구동 방법
US10074327B2 (en) Display apparatus and method of driving the same
US10032423B2 (en) Display device of improved display quality and reduced power consumption
JP2016133810A5 (ko)
US9941018B2 (en) Gate driving circuit and display device using the same
CN106251803B (zh) 用于显示面板的栅极驱动器、显示面板及显示器
KR102288524B1 (ko) 표시장치
KR102416885B1 (ko) 타이밍 컨트롤러 및 그 구동 방법과, 그를 이용한 표시 장치
KR102161702B1 (ko) 표시 패널 구동 방법, 이를 수행하기 위한 표시 패널 구동 장치 및 이 표시패널 구동 장치를 포함하는 표시 장치
JPWO2016051680A1 (ja) 映像表示装置、映像表示方法、及びプログラム
EP3101649A1 (en) Display panel driving apparatus, method of driving display panel using the same, and display apparatus having the same
KR102167712B1 (ko) 데이터 구동 장치 및 이를 포함하는 표시 장치
KR20170007657A (ko) 표시 패널 구동 장치, 이를 이용한 표시 패널 구동 방법 및 이를 포함하는 표시 장치
KR101108174B1 (ko) 액정 표시 장치 및 그 구동 방법
KR20160083565A (ko) 표시장치
US20160086532A1 (en) Timing controller, organic light emitting display device having the same, and method of driving the organic light emitting display device
KR102468142B1 (ko) 표시 패널 구동 장치, 이를 이용한 표시 패널 구동 방법 및 이를 포함하는 표시 장치
US9564096B2 (en) Method of driving a display panel, display panel driving apparatus for performing the method and display apparatus having the display panel driving apparatus
TW201612886A (en) Pixel circuit and method for driving the same
KR102208386B1 (ko) 표시 패널 구동 방법, 이 방법을 수행하는 표시 패널 구동 장치 및 이 표시패널 구동 장치를 포함하는 표시 장치
KR102290414B1 (ko) 구동부 및 이를 포함하는 표시장치
KR102081206B1 (ko) 표시 패널 구동 방법, 이 표시 패널 구동 방법을 수행하는 표시 패널 구동 장치 및 이 표시 패널 구동 장치를 포함하는 표시 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant