KR101641360B1 - Driving circuit for display device - Google Patents

Driving circuit for display device Download PDF

Info

Publication number
KR101641360B1
KR101641360B1 KR1020090126880A KR20090126880A KR101641360B1 KR 101641360 B1 KR101641360 B1 KR 101641360B1 KR 1020090126880 A KR1020090126880 A KR 1020090126880A KR 20090126880 A KR20090126880 A KR 20090126880A KR 101641360 B1 KR101641360 B1 KR 101641360B1
Authority
KR
South Korea
Prior art keywords
voltage
enable signal
power supply
integrated circuit
analog pixel
Prior art date
Application number
KR1020090126880A
Other languages
Korean (ko)
Other versions
KR20110070159A (en
Inventor
이광한
손용석
Original Assignee
엘지디스플레이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지디스플레이 주식회사 filed Critical 엘지디스플레이 주식회사
Priority to KR1020090126880A priority Critical patent/KR101641360B1/en
Publication of KR20110070159A publication Critical patent/KR20110070159A/en
Application granted granted Critical
Publication of KR101641360B1 publication Critical patent/KR101641360B1/en

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3696Generation of voltages supplied to electrode drivers
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02MAPPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
    • H02M3/00Conversion of dc power input into dc power output
    • H02M3/02Conversion of dc power input into dc power output without intermediate conversion into ac
    • H02M3/04Conversion of dc power input into dc power output without intermediate conversion into ac by static converters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0673Adjustment of display parameters for control of gamma adjustment, e.g. selecting another gamma curve

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 반구동전압에 의해 발생된 전류가 직류-직류변환부로 역류하여 직류-직류 변환부에 구비된 트랜지스터의 손상을 방지할 수 있는 표시장치의 구동회로에 관한 것으로, 표시패널에 화상이 표시되도록 이 표시패널에 화상 데이터를 공급하는 데이터 드라이버; 상기 데이터 드라이버에 내장되어 상기 화상 데이터에 대응되는 아날로그 화소전압을 버퍼링하여 상기 표시패널로 전송하는 버퍼부; 상기 버퍼부에 구비되어 정극성의 아날로그 화소전압을 버퍼링하는 정극성 증폭기 및 부극성의 아날로그 화소전압을 버퍼링하는 부극성 증폭기; 상기 아날로그 전압의 소스전압이 되는 다수의 감마 기준전압들을 생성하는 감마기준전압생성부; 상기 정극성 증폭기의 바이어스 전압으로 제공되는 구동전압 및 상기 부극성 증폭기의 바이어스 전압으로 제공됨과 아울러 상기 감마기준전압생성부의 기준전압으로 제공되는 반구동전압을 생성하는 직류-직류 변환부를 포함하며; 상기 직류-직류 변환부는 상기 구동전압으로부터 인에이블신호를 생성하고, 이 인에이블신호에 응답하여 상기 반구동전압을 생성함을 특징으로 한다.The present invention relates to a driving circuit of a display device capable of preventing a current generated by a semi-excited voltage from flowing back to a DC-DC converter to prevent damage to a transistor provided in a DC-DC converter, A data driver for supplying image data to the display panel; A buffer unit built in the data driver for buffering an analog pixel voltage corresponding to the image data and transmitting the analog pixel voltage to the display panel; A positive polarity amplifier for buffering a positive analog pixel voltage and a negative polarity buffer for buffering a negative analog pixel voltage; A gamma reference voltage generator for generating a plurality of gamma reference voltages to be a source voltage of the analog voltage; And a DC-DC converting part provided as a bias voltage of the negative polarity amplifier and a semi-excited voltage provided as a reference voltage of the gamma reference voltage generating part, the driving voltage being provided as a bias voltage of the positive polarity amplifier; The DC-DC converting unit generates an enable signal from the driving voltage, and generates the semi-exciting voltage in response to the enabling signal.

표시장치, 인에이블신호, 구동전압, 반구동전압, 직류-직류 변환부A display device, an enable signal, a drive voltage, a half-drive voltage, a DC-

Description

표시장치의 구동회로{DRIVING CIRCUIT FOR DISPLAY DEVICE}BACKGROUND OF THE INVENTION 1. Field of the Invention [0001] The present invention relates to a driving circuit for a display device,

본 발명은 표시장치의 구동회로에 관한 것으로, 특히 반구동전압에 의해 발생된 전류가 직류-직류변환부로 역류하여 직류-직류 변환부에 구비된 트랜지스터의 손상을 방지할 수 있는 표시장치의 구동회로에 대한 것이다.The present invention relates to a driving circuit of a display device, and in particular, to a driving circuit of a display device capable of preventing a current generated by a half-excited voltage from flowing back to a DC-DC converting part and damaging a transistor provided in the DC- It is about.

감마기준전압발생부는 데이터 드라이버가 디지털 신호인 화상 데이터를 아날로그 화소전압으로 변경하는데 필요한 감마기준전압들을 생성한다. 이 감마기준전압발생부는 구동전압 및 반구동전압을 공급받아 동작하는데, 이 구동전압 및 반구동전압은 직류-직류 변환부로부터 발생된다. 구동전압은 이 직류-직류 변환부내의 제 1 전원직접회로로부터 발생되며, 반구동전압은 이 직류-직류 변환부내의 제 2 전원집적회로로부터 발생된다.The gamma reference voltage generator generates the gamma reference voltages necessary for the data driver to convert the image data, which is a digital signal, to an analog pixel voltage. The gamma reference voltage generating unit is operated by receiving a driving voltage and a semi-exciting voltage. The driving voltage and the semi-exciting voltage are generated from the DC-DC converting unit. The drive voltage is generated from the first power supply integrated circuit in the DC-DC conversion unit, and the half-drive voltage is generated from the second power supply integrated circuit in the DC-DC conversion unit.

특히 이 제 1 전원집적회로와 제 2 전원집적회로는 서로 독립적으로 구동전압 및 반구동전압을 생성하기 때문에, 제 1 전원집적회로가 오프될 경우 구동상태인 제 2 전원집적회로로부터의 반구동전압이 감마기준전압발생부를 경유하여 제 1 전원집적회로에 공급된다 그러면, 이 제 1 전원집적회로내의 다이오드가 오픈상태임에도 불구하고 이 제 1 전원집적회로는 이 반구동전압에 의해 동작함으로써 지속적으로 일방향으로 전류를 발생시키고 이 전류에 의해 제 1 전원집적회로내에 형성 된 트랜지스터가 손상되거나 심하면 타버리는 문제점이 있었다.In particular, since the first power supply integrated circuit and the second power supply integrated circuit generate the driving voltage and the semi-excitation voltage independently of each other, when the first power supply integrated circuit is turned off, the half- Is supplied to the first power supply integrated circuit via the reference voltage generator. Even though the diode in the first power supply integrated circuit is in an open state, the first power supply integrated circuit operates by this half-drive voltage to continuously supply the current in one direction There is a problem that the transistor formed in the first power supply integrated circuit is damaged or burned if the current is generated.

본 발명은 상술된 바와 같은 문제점을 해결하기 위하여 안출한 것으로 제 1 전원집적회로로부터의 구동전원을 이용하여 인에이블신호를 생성하고, 이 인에이블신호를 이용하여 제 2 전원집적회로의 구동상태를 제어하여, 제 1 전원집적회로의 오프시 제 2 전원집적회로 역시 오프되도록 함으로써 반구동전압에 의해 트랜지스터가 손상되는 것을 방지할 수 있는 표시장치의 구동회로를 제공하는데 그 목적이 있다.SUMMARY OF THE INVENTION The present invention has been made in order to solve the above-mentioned problems, and it is an object of the present invention to provide a power supply circuit which generates an enable signal using driving power from a first power supply integrated circuit, And the second power supply integrated circuit is turned off when the first power supply integrated circuit is turned off, thereby preventing the transistor from being damaged by the half-drive voltage.

상술된 목적을 달성하기 위한 본 발명에 따른 표시장치의 구동회로는, 표시패널에 화상이 표시되도록 이 표시패널에 화상 데이터를 공급하는 데이터 드라이버; 상기 데이터 드라이버에 내장되어 상기 화상 데이터에 대응되는 아날로그 화소전압을 버퍼링하여 상기 표시패널로 전송하는 버퍼부; 상기 버퍼부에 구비되어 정극성의 아날로그 화소전압을 버퍼링하는 정극성 증폭기 및 부극성의 아날로그 화소전압을 버퍼링하는 부극성 증폭기; 상기 아날로그 전압의 소스전압이 되는 다수의 감마 기준전압들을 생성하는 감마기준전압생성부; 상기 정극성 증폭기의 바이어스 전압으로 제공되는 구동전압 및 상기 부극성 증폭기의 바이어스 전압으로 제공됨과 아울러 상기 감마기준전압생성부의 기준전압으로 제공되는 반구동전압을 생성하는 직류-직류 변환부를 포함하며; 상기 직류-직류 변환부는 상기 구동전압으로부터 인에이블신호를 생성하고, 이 인에이블신호에 응답하여 상기 반구동전압을 생성함을 특징으로 한다.According to an aspect of the present invention, there is provided a drive circuit for a display device, comprising: a data driver for supplying image data to the display panel so that an image is displayed on the display panel; A buffer unit built in the data driver for buffering an analog pixel voltage corresponding to the image data and transmitting the analog pixel voltage to the display panel; A positive polarity amplifier for buffering a positive analog pixel voltage and a negative polarity buffer for buffering a negative analog pixel voltage; A gamma reference voltage generator for generating a plurality of gamma reference voltages to be a source voltage of the analog voltage; And a DC-DC converting part provided as a bias voltage of the negative polarity amplifier and a semi-excited voltage provided as a reference voltage of the gamma reference voltage generating part, the driving voltage being provided as a bias voltage of the positive polarity amplifier; The DC-DC converting unit generates an enable signal from the driving voltage, and generates the semi-exciting voltage in response to the enabling signal.

상기 직류-직류 변환부는, 외부로부터의 입력전원을 승압하여 상기 구동전압을 생성하는 제 1 전원집적회로; 상기 제 1 전원집적회로로부터의 구동전압을 이용하여 상기 인에이블신호를 생성하는 인에이블신호생성부; 및, 상기 인에이블신호생성부로부터의 인에이블신호에 응답하여 외부로부터의 입력전원을 감압함으로써 상기 반구동전압을 생성하는 제 2 전원집적회로를 포함함을 특징으로 한다.The DC-DC converter includes: a first power IC for boosting an input power from the outside to generate the driving voltage; An enable signal generator for generating the enable signal by using a driving voltage from the first power supply integrated circuit; And a second power supply integrated circuit for generating the semi-excited voltage by reducing an input power from the outside in response to an enable signal from the enable signal generator.

상기 인에이블신호생성부는 상기 제 1 전원집적회로로부터의 구동전압을 다수의 저항들을 이용하여 분압함으로써 상기 인에이블신호를 생성함을 특징으로 한다.The enable signal generator generates the enable signal by dividing the driving voltage from the first power supply integrated circuit using a plurality of resistors.

상기 감마기준전압생성부는 상기 제 1 전원집적회로로부터의 구동전압, 제 2 전원집적회로로부터의 반구동전압, 및 그라운드 전압을 이용하여 상기 다수의 감마 기준전압들을 생성함을 특징으로 한다.The gamma reference voltage generator generates the plurality of gamma reference voltages using a driving voltage from the first power supply integrated circuit, a semi-excited voltage from the second power supply integrated circuit, and a ground voltage.

본 발명에 따른 표시장치의 구동회로는 다음과 같은 효과를 갖는다.The driving circuit of the display device according to the present invention has the following effects.

본 발명에 따르면 제 1 전원집적회로가 오프되었을 때 구동전압이 발생되지 않기 때문에 상기 인에이블신호가 발생되지 않으며, 결국 이 인에이블신호가 발생되지 않으므로 제 2 전원집적회로는 반구동전압을 출력하지 않게 된다. 그러므로, 제 1 전원집적회로의 오프시 제 2 전원집적회로로부터 반구동전압이 발생하는 것을 방지할 수 있고, 이에 따라 이 반구동전압에 의해 발생된 전류가 감마기준전압생성부를 경유하여 제 1 전원집적회로로 인가되는 것을 방지함으로써 이 제 2 전원집적 회로에 형성된 트랜지스터가 이 전류에 의해 타버리는 것을 방지할 수 있다.According to the present invention, since the drive voltage is not generated when the first power supply integrated circuit is turned off, the enable signal is not generated. As a result, the second power supply integrated circuit does not output the half- do. Therefore, it is possible to prevent the generation of the half-drive voltage from the second power supply integrated circuit when the first power supply integrated circuit is turned off, so that the current generated by the half- It is possible to prevent the transistor formed in the second power supply integrated circuit from being burned by the current.

도 1은 본 발명의 실시예에 따른 표시장치를 나타낸 도면이다.1 is a view showing a display device according to an embodiment of the present invention.

본 발명의 실시예에 따른 표시장치는, 도 1에 도시된 바와 같이, 서로 교차하는 다수의 게이트 라인들 및 데이터 라인들에 의해 정의된 다수의 화소들을 갖는 표시패널(PN)과, 상기 표시패널(PN)에 형성된 게이트 라인들을 구동하기 위한 게이트 드라이버(GD)와, 상기 표시패널(PN)에 형성된 데이터 라인들을 구동하기 위한 데이터 드라이버(DD)와, 상기 게이트 드라이버(GD) 및 데이터 드라이버(DD)의 구동을 제어하기 위한 타이밍 콘트롤러(TC)와, 상술된 표시패널, 게이트 드라이버, 데이터 드라이버 및 타이밍 콘트롤러에 필요한 각종 전압을 생성하는 직류-직류 변환부(DC-DC)를 포함한다.1, the display device according to the embodiment of the present invention includes a display panel PN having a plurality of pixels defined by a plurality of gate lines and data lines intersecting with each other, A gate driver GD for driving gate lines formed on the display panel PN and a data driver DD for driving data lines formed on the display panel PN, And a DC-DC converter (DC-DC) for generating various voltages required for the above-described display panel, gate driver, data driver, and timing controller.

본 발명에서의 표시패널은 액정을 사용하여 동작하는 액정표시장치의 액정패널이 될 수 있다.The display panel in the present invention can be a liquid crystal panel of a liquid crystal display apparatus which operates using liquid crystal.

타이밍 콘트롤러(TC)는 시스템으로부터 공급되는 수평동기신호(Hsync), 수직동기신호(Vsync), 데이터인에이블신호 및 클럭신호를 이용하여 게이트 제어신호 및 데이터 제어신호를 생성한다. 그리고, 게이트 제어신호를 게이트 드라이버(GD)에 공급하고, 데이터 제어신호를 데이터 드라이버(DD)에 공급한다. 상기 게이트 제어신호는 게이트 스타트 펄스, 게이트쉬프트클럭, 게이트출력인에이블 등을 포함하며, 데이터 제어신호는 도트클럭, 소스쉬프트클럭, 소스인에이블신호, 극성반전신호 등을 포함한다. 또한, 이 타이밍 콘트롤러(TC)는 데이터 드라이버(DD), 게이트 드라이버(GD)에 필요한 각종 구동전압(VDD), 그리고 감마전압을 생성하는데 필요한 감마기준전압(GMA)등을 제공한다. 또한 타이밍 콘트롤러(TC)는 상기 스캔펄스의 하이전압에 해당하는 게이트 하이전압 및 상기 스캔펄스의 로우전압에 해당하는 게이트 로우전압을 제공한다.The timing controller TC generates a gate control signal and a data control signal using a horizontal synchronization signal Hsync, a vertical synchronization signal Vsync, a data enable signal, and a clock signal supplied from the system. Then, a gate control signal is supplied to the gate driver GD, and a data control signal is supplied to the data driver DD. The gate control signal includes a gate start pulse, a gate shift clock, a gate output enable, and the like. The data control signal includes a dot clock, a source shift clock, a source enable signal, a polarity reversal signal, and the like. The timing controller TC provides a data driver DD, various driving voltages VDD required for the gate driver GD, and a gamma reference voltage GMA necessary for generating a gamma voltage. The timing controller TC provides a gate high voltage corresponding to a high voltage of the scan pulse and a gate low voltage corresponding to a low voltage of the scan pulse.

데이터 드라이버(DD)는 타이밍 콘트롤러(TC)로부터의 데이터 제어신호에 따라 화상 데이터를 샘플링한 후에, 샘플링된 화상 데이터를 수평기간(Horizontal Time : 1H, 2H, ...)마다 1 라인분식 래치하고 래치된 화상 데이터를 데이터 신호로서 데이터 라인들에 공급한다. 즉, 상기 데이터 드라이버(DD)는 타이밍 콘트롤러(TC)로부터의 화상 데이터를 감마전압생성부로부터 입력되는 감마전압을 이용하여 아날로그 화소전압으로 변환하여 이를 데이터 신호로서 데이터 라인들에 공급한다. The data driver DD samples the image data in accordance with the data control signal from the timing controller TC and then latches the sampled image data one horizontal line per horizontal period (1H, 2H, ...) And supplies the latched image data to the data lines as data signals. That is, the data driver DD converts the image data from the timing controller TC into an analog pixel voltage using the gamma voltage input from the gamma voltage generator, and supplies it to the data lines as a data signal.

이 데이터 드라이버(DD)는 내부에 상기 화상 데이터에 대응되는 아날로그 화소전압을 버퍼링하여 상기 표시패널(PN)로 전송하는 버퍼부를 포함한다.The data driver DD includes a buffer unit for buffering an analog pixel voltage corresponding to the image data and transmitting the analog pixel voltage to the display panel PN.

도 2는 도 1의 데이터 드라이버에 내장된 버퍼부(BF)의 상세 도면으로서, 도 2에 도시된 바와 같이, 버퍼부(BF)는 정극성의 아날로그 화소전압을 버퍼링하는 정극성 증폭기(P-AMP), 부극성의 아날로그 화소전압을 버퍼링하는 부극성 증폭기(N-AMP), 그리고 외부로부터의 극성선택신호에 따라 정극성 증폭기(P-AMP)로부터의 정극성 아날로그 화소전압 및 부극성 증폭기(N-AMP)로부터의 아날로그 화소전압 중 어느 하나를 선택하여 출력하는 선택기(MP)를 포함한다. 이 정극성 증폭기(P-AMP)는 직류-직류 변환부(DC-DC)로부터의 구동전압(VDD)을 바이어스 전압으로 사용하 며, 부극성 증폭기(N-AMP)는 직류-직류 변환부(DC-DC)로부터의 반구동전압(HVDD)을 바이어스 전압으로 사용한다.2, the buffer unit BF includes a positive polarity amplifier (P-AMP) for buffering positive analog pixel voltages, and a positive polarity amplifier A negative polarity amplifier N-AMP for buffering a negative analog pixel voltage, and a positive polarity analog pixel voltage from the positive polarity amplifier P-AMP in accordance with a polarity selection signal from the outside and a negative polarity amplifier N And a selector MP for selecting and outputting any one of the analog pixel voltages from the A / The positive polarity amplifier P-AMP uses the driving voltage VDD from the DC-DC converting section DC-DC as a bias voltage and the negative polarity amplifier N-AMP uses the DC- (HVDD) from the DC-DC converter is used as the bias voltage.

게이트 드라이버(GD)는 타이밍 콘트롤러(TC)로부터의 게이트 제어신호 중 게이트 스타트 펄스에 응답하여 스캔펄스를 순차적으로 발생하는 쉬프트 레지스터와, 스캔펄스의 전압을 액정셀의 구동에 적합한 전압레벨로 쉬프트시키기 위한 레벨 쉬프터를 포함한다.The gate driver GD includes a shift register for sequentially generating scan pulses in response to a gate start pulse of a gate control signal from the timing controller TC and a shift register for shifting the voltage of the scan pulse to a voltage level suitable for driving the liquid crystal cell And a level shifter.

직류-직류 변환부(DC-DC)는 시스템으로부터의 입력전원(VIN)을 승압 또는 감압하여 타이밍 콘트롤러(TC), 데이터 드라이버(DD), 게이트 드라이버(GD)에 필요한 3.3[V]의 디지털 전압(VCC), 16[V]의 구동전압(VDD), 8[V]의 반구동전압(HVDD) 그리고 상기 감마전압을 생성하는데 필요한 감마기준전압(GMA)등을 제공한다. 또한 이 직류-직류 변환부(DC-DC)는 상기 스캔펄스의 하이전압에 해당하는 게이트 하이전압(VGH) 및 상기 스캔펄스의 로우전압에 해당하는 게이트 로우전압(VGL)을 제공한다.The DC-DC converter DC-DC converts or boosts the input voltage VIN from the system to generate a 3.3 V digital voltage required for the timing controller TC, the data driver DD, and the gate driver GD. A drive voltage VDD of 16 V, a semi-drive voltage HVDD of 8 V, and a gamma reference voltage GMA required to generate the gamma voltage. The DC-DC converter DC-DC provides a gate high voltage VGH corresponding to a high voltage of the scan pulse and a gate low voltage VGL corresponding to a low voltage of the scan pulse.

도 3은 도 1의 직류-직류 변환부(DC-DC)에 대한 상세 구성도이다.3 is a detailed configuration diagram of the DC-DC converter (DC-DC) of FIG.

본 발명에 따른 직류-직류 변환부(DC-DC)는, 도 3에 도시된 바와 같이, 외부로부터의 입력전원(VIN)을 승압하여 상기 구동전압(VDD)을 생성하는 제 1 전원집적회로(IC-1)와, 제 1 전원집적회로(IC-1)로부터의 구동전압(VDD)을 이용하여 상기 인에이블신호(EN)를 생성하는 인에이블신호생성부(ENG)와, 그리고 인에이블신호생성부(ENG)로부터의 인에이블신호(EN)에 응답하여 외부로부터의 입력전원(VIN)을 감압함으로써 상기 반구동전압(HVDD)을 생성하는 제 2 전원집적회로(IC-2)를 포함한 다.3, a DC-DC converter (DC-DC converter) according to the present invention includes a first power supply integrated circuit (hereinafter, referred to as a " DC converter ") that boosts an input power supply VIN from the outside to generate the driving voltage VDD (ENG) for generating the enable signal (EN) by using the driving voltage (VDD) from the first power source IC (IC-1), and an enable signal And a second power supply integrated circuit (IC-2) that generates the half-drive voltage (HVDD) by reducing the input power supply (VIN) from the outside in response to the enable signal (EN) from the generator (ENG).

상기 제 1 전원집적회로(IC-1)로부터의 구동전압(VDD) 및 제 2 전원집적회로(IC-2)로부터의 반구동전압(HVDD)은 감마기준전압생성부(GRG)에도 공급된다. 이 감마기준전압생성부(GRG)는 상기 구동전압(VDD), 반구동전압(HVDD) 및 그라운드 전압을 이용하여 다수의 감마기준전압(GMA)들을 생성한다.The driving voltage VDD from the first power IC IC-1 and the semi-driving voltage HVDD from the second power IC IC-2 are also supplied to the gamma reference voltage generator GRG. The gamma reference voltage generator GRG generates a plurality of gamma reference voltages GMA using the driving voltage VDD, the half-drive voltage HVDD, and the ground voltage.

도 4는 도 3의 인에이블신호생성부(ENG)의 상세 구성도이다.4 is a detailed configuration diagram of the enable signal generator ENG of FIG.

본 발명에 따른 인에이블신호생성부(ENG)는, 도 4에 도시된 바와 같이, 구동전압(VDD)이 전송되는 구동전압(VDD)전송라인과 그라운드 전압이 전송되는 그라운드전압전송라인사이에 직렬로 접속된 다수의 저항들(R1, R2)을 포함하는데, 이 인에이블신호생성부(ENG)는 상기 저항들(R1, R2)을 이용하여 구동전압(VDD)을 분압함으로써 인에이블신호(EN)를 생성한다. 이에 따라 이 인에이블신호(EN)는 상기 구동전압(VDD)보다 작은 값을 갖게 된다. 즉, 구동전압(VDD)은 그 전압 값이 약 16[V]로서 크기 때문에 이를 제 2 전원집적회로(IC-2)의 인에이블신호(EN)로서 사용할 수 없다. 이에 본 발명에서는 이 구동전압(VDD)을 분압하여 인에이블신호(EN)로서 사용하고 있다. 반구동전압(HVDD)은 상기 구동전압(VDD)의 1/2배의 크기를 갖는다.4, the enable signal generator ENG according to the present invention includes an enable signal generating unit ENG for generating an enable signal VDD between a drive voltage VDD transmission line through which a drive voltage VDD is transmitted and a ground voltage transmission line through which a ground voltage is transmitted, The enable signal generator ENG divides the driving voltage VDD by using the resistors R1 and R2 to generate the enable signal EN ). Accordingly, the enable signal EN has a smaller value than the driving voltage VDD. That is, since the driving voltage VDD has a voltage value of about 16 V, it can not be used as the enable signal EN of the second power IC (IC-2). Therefore, in the present invention, this drive voltage VDD is divided and used as the enable signal EN. The half-drive voltage HVDD has a magnitude that is 1/2 times the drive voltage VDD.

이와 같이 본 발명에서는 제 1 전원집적회로(IC-1)로부터의 구동전압(VDD)을 분압하여 인에이블신호(EN)를 생성하고, 이 생성된 인에이블신호(EN)를 근거로 하여 반구동전압(HVDD)을 생성한다. 따라서, 본 발명에 따르면 제 1 전원집적회로(IC-1)가 오프되었을 때 구동전압(VDD)이 발생되지 않기 때문에 상기 인에이블신호(EN)가 발생되지 않으며, 결국 이 인에이블신호(EN)가 발생되지 않으므로 제 2 전원집적회로(IC-2)는 반구동전압(HVDD)을 출력하지 않게 된다. 그러므로, 제 1 전원집적회로(IC-1)의 오프시 제 2 전원집적회로(IC-2)로부터 반구동전압(HVDD)이 발생하는 것을 방지할 수 있고, 이에 따라 이 반구동전압(HVDD)에 의해 발생된 전류가 감마기준전압생성부(GRG)를 경유하여 제 1 전원집적회로(IC-1)로 인가되는 것을 방지함으로써 이 제 2 전원집적회로(IC-2)에 형성된 트랜지스터가 이 전류에 의해 타버리는 것을 방지할 수 있다. 이 트랜지스터는 제 1 전원집적회로(IC-1)와 연계하여 구동전압(VDD)을 생성한다.Thus, according to the present invention, the enable signal EN is generated by dividing the drive voltage VDD from the first power source IC-1, and based on the generated enable signal EN, (HVDD). Therefore, according to the present invention, since the drive voltage VDD is not generated when the first power source IC-1 is turned off, the enable signal EN is not generated, The second power IC (IC-2) does not output the semi-excitation voltage (HVDD). Therefore, it is possible to prevent the half-drive voltage (HVDD) from being generated from the second power supply IC (IC-2) when the first power supply IC (IC-1) is off, The generated current is prevented from being applied to the first power supply integrated circuit IC-1 via the gamma reference voltage generator GRG so that the transistor formed in the second power supply integrated circuit IC- Burning can be prevented. This transistor generates a driving voltage (VDD) in conjunction with the first power supply IC (IC-1).

한편, 제 1 전원집적회로(IC-1)가 구동전압(VDD)을 생성하는 동안에는 이 구동전압(VDD)이 상기 제 2 전원집적회로(IC-2)로부터 제공된 반구동전압(HVDD)의 제 1 전원집적회로(IC-1)로의 유입을 방지한다.On the other hand, while the first power IC (IC-1) generates the driving voltage (VDD), the driving voltage (VDD) is lower than the first voltage of the half-drive voltage (HVDD) provided from the second power IC (IC-1).

이상에서 설명한 본 발명은 상술한 실시예 및 첨부된 도면에 한정되는 것이 아니고, 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다는 것이 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자에게 있어 명백할 것이다.It will be apparent to those skilled in the art that various modifications and variations can be made in the present invention without departing from the spirit or scope of the general inventive concept as defined by the appended claims and their equivalents. Will be clear to those who have knowledge of.

도 1은 본 발명의 실시예에 따른 표시장치를 나타낸 도면1 is a view showing a display device according to an embodiment of the present invention;

도 2는 도 1의 데이터 드라이버에 내장된 버퍼부의 상세 도면2 is a detailed drawing of a buffer unit built in the data driver of FIG.

도 3은 도 1의 직류-직류 변환부에 대한 상세 구성도FIG. 3 is a detailed configuration diagram of the DC-DC converter of FIG. 1;

도 4는 도 3의 인에이블신호생성부의 상세 구성도4 is a detailed configuration diagram of the enable signal generator of FIG.

Claims (4)

표시패널에 화상이 표시되도록 이 표시패널에 화상 데이터를 공급하는 데이터 드라이버;A data driver for supplying image data to the display panel so that an image is displayed on the display panel; 상기 데이터 드라이버에 내장되어 상기 화상 데이터에 대응되는 아날로그 화소전압을 버퍼링하여 상기 표시패널로 전송하는 버퍼부;A buffer unit built in the data driver for buffering an analog pixel voltage corresponding to the image data and transmitting the analog pixel voltage to the display panel; 상기 버퍼부에 구비되어 정극성의 아날로그 화소전압을 버퍼링하는 정극성 증폭기 및 부극성의 아날로그 화소전압을 버퍼링하는 부극성 증폭기;A positive polarity amplifier for buffering a positive analog pixel voltage and a negative polarity buffer for buffering a negative analog pixel voltage; 상기 아날로그 화소전압의 소스전압이 되는 다수의 감마 기준전압들을 생성하는 감마기준전압생성부;A gamma reference voltage generator for generating a plurality of gamma reference voltages to be source voltages of the analog pixel voltages; 상기 정극성 증폭기의 바이어스 전압으로 제공되는 구동전압 및 상기 부극성 증폭기의 바이어스 전압으로 제공됨과 아울러 상기 감마기준전압생성부의 기준전압으로 제공되는 반구동전압을 생성하는 직류-직류 변환부를 포함하며;And a DC-DC converting part provided as a bias voltage of the negative polarity amplifier and a semi-excited voltage provided as a reference voltage of the gamma reference voltage generating part, the driving voltage being provided as a bias voltage of the positive polarity amplifier; 상기 직류-직류 변환부는 상기 구동전압으로부터 인에이블신호를 생성하고, 이 인에이블신호에 응답하여 상기 반구동전압을 생성하고,The DC-DC converter generates an enable signal from the driving voltage, generates the semi-exciting voltage in response to the enabling signal, 상기 직류-직류 변환부는, The direct current-to-direct current conversion unit includes: 외부로부터의 입력전원을 승압하여 상기 구동전압을 생성하는 제 1 전원집적회로;A first power supply integrated circuit for boosting an input power from the outside to generate the driving voltage; 상기 제 1 전원집적회로로부터의 구동전압을 이용하여 상기 인에이블신호를 생성하는 인에이블신호생성부; 및,An enable signal generator for generating the enable signal by using a driving voltage from the first power supply integrated circuit; And 상기 인에이블신호생성부로부터의 인에이블신호에 응답하여 외부로부터의 입력전원을 감압함으로써 상기 반구동전압을 생성하는 제 2 전원집적회로를 포함하는 표시장치의 구동회로.And a second power supply integrated circuit for generating the semi-excited voltage by reducing an input power from the outside in response to an enable signal from the enable signal generator. 삭제delete 제 1 항에 있어서,The method according to claim 1, 상기 인에이블신호생성부는 상기 제 1 전원집적회로로부터의 구동전압을 다수의 저항들을 이용하여 분압함으로써 상기 인에이블신호를 생성하는 표시장치의 구동회로.Wherein the enable signal generating unit generates the enable signal by dividing the driving voltage from the first power supply integrated circuit by using a plurality of resistors. 제 1 항에 있어서,The method according to claim 1, 상기 감마기준전압생성부는 상기 제 1 전원집적회로로부터의 구동전압, 제 2 전원집적회로로부터의 반구동전압, 및 그라운드 전압을 이용하여 상기 다수의 감마 기준전압들을 생성하는 표시장치의 구동회로.Wherein the gamma reference voltage generating unit generates the plurality of gamma reference voltages using a driving voltage from the first power supply integrated circuit, a semi-excited voltage from the second power supply integrated circuit, and a ground voltage.
KR1020090126880A 2009-12-18 2009-12-18 Driving circuit for display device KR101641360B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020090126880A KR101641360B1 (en) 2009-12-18 2009-12-18 Driving circuit for display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020090126880A KR101641360B1 (en) 2009-12-18 2009-12-18 Driving circuit for display device

Publications (2)

Publication Number Publication Date
KR20110070159A KR20110070159A (en) 2011-06-24
KR101641360B1 true KR101641360B1 (en) 2016-08-01

Family

ID=44401720

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020090126880A KR101641360B1 (en) 2009-12-18 2009-12-18 Driving circuit for display device

Country Status (1)

Country Link
KR (1) KR101641360B1 (en)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102098879B1 (en) * 2013-09-04 2020-05-22 엘지디스플레이 주식회사 Driving circuit of display device and method for driving the same
CN107256698B (en) * 2013-12-06 2021-04-06 矽创电子股份有限公司 Driving circuit of display panel, driving module of driving circuit, display device and manufacturing method of display device
KR102277849B1 (en) * 2014-12-09 2021-07-15 엘지디스플레이 주식회사 Power supply and display device using the same
CN114283721A (en) * 2021-11-18 2022-04-05 昆山国显光电有限公司 Display panel, driving method of display panel and display device

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100894606B1 (en) 2007-10-29 2009-04-24 삼성모바일디스플레이주식회사 Organic lighting emitting display and supply power method thereof

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20070063635A (en) * 2005-12-15 2007-06-20 삼성전자주식회사 Flat panel display and driving method thereof
KR20070079349A (en) * 2006-02-02 2007-08-07 삼성전자주식회사 Display apparatus and testing apparatus of the same
KR100850206B1 (en) * 2006-12-26 2008-08-04 삼성전자주식회사 Liquid Crystal Display Device and method for improving image quality of the same

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100894606B1 (en) 2007-10-29 2009-04-24 삼성모바일디스플레이주식회사 Organic lighting emitting display and supply power method thereof

Also Published As

Publication number Publication date
KR20110070159A (en) 2011-06-24

Similar Documents

Publication Publication Date Title
KR101267019B1 (en) Flat panel display
KR101319350B1 (en) Liquid crystal display device
KR101169052B1 (en) Analog Sampling Apparatus For Liquid Crystal Display
KR20180057776A (en) Display Device
JP2008040499A (en) Gate-on voltage generation circuit, gate-off voltage generation circuit, and liquid crystal display device having the same
KR20190079855A (en) Shift register and display device including thereof
US11270652B2 (en) Display device, data driving circuit, and data driving method having offset data voltage
KR101641360B1 (en) Driving circuit for display device
KR102034057B1 (en) Flat panel display
KR20070118459A (en) Display device
KR100922790B1 (en) Apparatus for driving gate lines of liquid crystal display panel
KR20080002564A (en) Circuit for preventing pixel volatage distortion of liquid crystal display
KR20160094531A (en) Gate shift register and display device using the same
KR20150136194A (en) Shift resister, display device using the same and method of driving the same
KR20070074841A (en) Liquid crystal display
KR101630335B1 (en) Liquid crystal display device
JP2007065135A (en) Liquid crystal display device
KR101298607B1 (en) Data driving circuit for liquid crystal display device
KR102536726B1 (en) Flat display device and method for driving the same
KR20170015704A (en) Gate driver and display apparatus using the same
KR102456790B1 (en) Gate driver, display panel and display device
KR20150061241A (en) Power management integrated circuit and method for driving the same
CN110827778B (en) Grid scanning driving circuit and display panel
KR101313650B1 (en) Circuit for compensating clock signal of liquid crystal display
KR101941621B1 (en) Power supply and image display device including the same

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
FPAY Annual fee payment

Payment date: 20190617

Year of fee payment: 4