KR101474189B1 - Integrated circuit package - Google Patents

Integrated circuit package Download PDF

Info

Publication number
KR101474189B1
KR101474189B1 KR1020140002261A KR20140002261A KR101474189B1 KR 101474189 B1 KR101474189 B1 KR 101474189B1 KR 1020140002261 A KR1020140002261 A KR 1020140002261A KR 20140002261 A KR20140002261 A KR 20140002261A KR 101474189 B1 KR101474189 B1 KR 101474189B1
Authority
KR
South Korea
Prior art keywords
substrate
molding
solder ball
integrated circuit
semiconductor chip
Prior art date
Application number
KR1020140002261A
Other languages
Korean (ko)
Other versions
KR20140045461A (en
Inventor
최정선
Original Assignee
에스티에스반도체통신 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 에스티에스반도체통신 주식회사 filed Critical 에스티에스반도체통신 주식회사
Priority to KR1020140002261A priority Critical patent/KR101474189B1/en
Publication of KR20140045461A publication Critical patent/KR20140045461A/en
Application granted granted Critical
Publication of KR101474189B1 publication Critical patent/KR101474189B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/15Structure, shape, material or disposition of the bump connectors after the connecting process
    • H01L2224/16Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
    • H01L2224/161Disposition
    • H01L2224/16151Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/16221Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/16225Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32135Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/32145Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/26Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
    • H01L2224/31Structure, shape, material or disposition of the layer connectors after the connecting process
    • H01L2224/32Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
    • H01L2224/321Disposition
    • H01L2224/32151Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/32221Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/32225Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/4805Shape
    • H01L2224/4809Loop shape
    • H01L2224/48091Arched
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48225Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
    • H01L2224/48227Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73203Bump and layer connectors
    • H01L2224/73204Bump and layer connectors the bump connector being embedded into the layer connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73251Location after the connecting process on different surfaces
    • H01L2224/73265Layer and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2225/00Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
    • H01L2225/03All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00
    • H01L2225/04All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers
    • H01L2225/065All the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/648 and H10K99/00 the devices not having separate containers the devices being of a type provided for in group H01L27/00
    • H01L2225/06503Stacked arrangements of devices
    • H01L2225/06555Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
    • H01L2225/06562Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking at least one device in the stack being rotated or offset
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/153Connection portion
    • H01L2924/1531Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
    • H01L2924/15311Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/30Technical effects
    • H01L2924/35Mechanical effects
    • H01L2924/351Thermal stress
    • H01L2924/3511Warping

Landscapes

  • Wire Bonding (AREA)

Abstract

본 발명은 집적회로 패키지 및 그 제조방법에 관한 것으로, 본 발명의 집적회로 패키지는 회로패턴 및 배선 단자를 구비하는 기판과; 상기 기판의 일면에 탑재되는 반도체 칩과; 상기 기판의 일면에 배치되며, 상기 반도체 칩이 노출되도록 형성된 칩 개구부와 몰딩 관통 비아 형성을 위한 비아홀을 구비하는 보강재와; 상기 기판 및 상기 반도체 칩을 밀봉하도록 상기 기판의 일면에 형성되며, 상기 비아홀 하부의 상기 배선 단자가 노출되도록 상기 비아홀 내에 상기 몰딩 관통 비아가 형성된 몰딩부; 및 상기 몰딩 관통 비아 내에 상기 배선 단자와 접속되도록 형성된 제1 솔더볼을 포함하는 것을 특징으로 한다. The present invention relates to an integrated circuit package and a method of manufacturing the same, and an integrated circuit package of the present invention includes a substrate having circuit patterns and wiring terminals; A semiconductor chip mounted on one surface of the substrate; A reinforcing member disposed on one surface of the substrate and having a chip opening formed to expose the semiconductor chip and a via hole for forming a molding through hole; A molding part formed on one surface of the substrate to seal the substrate and the semiconductor chip, the molding through vias being formed in the via hole such that the wiring terminals under the via holes are exposed; And a first solder ball formed to be connected to the wiring terminal in the molding through vias.

Description

집적회로 패키지{INTEGRATED CIRCUIT PACKAGE} {INTEGRATED CIRCUIT PACKAGE}

본 발명은 집적회로 패키지 및 그 제조방법에 관한 것으로, TMV(through mold via) 패키지 온 패키지 구조의 집적회로 패키지 및 그 제조방법에 관한 것이다.
The present invention relates to an integrated circuit package and a method of manufacturing the same, and relates to an integrated circuit package having a through mold via (TMV) package on package structure and a method of manufacturing the same.

통상, 반도체 산업은 저렴한 가격에 더욱 경량화, 소형화, 다기능화 및 고성능화가 요구되고 있다. 이와 같은 요구를 충족시키기 위하여 요구되는 중요한 기술 중의 하나가 바로 집적회로 패키징 기술이다.BACKGROUND ART [0002] In general, the semiconductor industry is required to be lighter, more compact, more versatile, and have higher performance at an inexpensive price. One of the important technologies required to meet such demands is integrated circuit packaging technology.

집적회로 패키징은 각종 전자 회로 및 배선이 적층되어 형성된 단일 소자 및 집적회로 등의 반도체 칩을 먼지, 습기, 전기적, 기계적 부하 등의 각종 외부 환경으로부터 보호하고 반도체 칩의 전기적 성능을 최적화, 극대화하기 위해 리드 프레임이나 인쇄회로기판(Printed Circuit Board) 등을 이용해 메인보드로의 신호 입/출력 단자를 형성하고 봉지재를 이용하여 몰딩한 것을 일컫는다. Integrated circuit packaging protects semiconductor chips such as single elements and integrated circuits formed by stacking various electronic circuits and wiring lines from various external environments such as dust, moisture, electrical and mechanical loads and optimizes and maximizes the electrical performance of semiconductor chips Output terminal to the main board by using a lead frame, a printed circuit board (Printed Circuit Board), or the like, and molded by using an encapsulating material.

한편, 최근의 집적회로 패키지가 실장되는 제품들은 경박단소화되고, 많은 기능이 요구됨에 따라 집적회로 패키지 기술은 집적회로 패키지 내에 복수의 반도체 칩을 실장하는 SIP(System in Package), POP(Package on Package) 등과 같은 방식을 사용하는 추세이다.In recent years, as the products on which the integrated circuit packages are mounted are thin and short, and many functions are required, the integrated circuit package technology includes a SIP (System in Package), a POP Package) and the like.

이와 같은 집적회로 패키지의 용량이 증가함에 따라 입출력 단자의 수가 증가하는데, 집적회로 패키지의 전체 크기를 증가시키지 않으면서도 입출력 단자의 수를 증가시키기 위하여 몰드부에 관통홀을 형성하여 도전성 페이스트로 충진함으로써 TMV(Through Mold Via)를 형성하는 방법이 제안되었다.As the capacity of the integrated circuit package increases, the number of input / output terminals increases. In order to increase the number of input / output terminals without increasing the overall size of the integrated circuit package, a through hole is formed in the mold part and filled with conductive paste A method of forming a through mold via (TMV) has been proposed.

도 1은 종래기술에 따른 TMV 타입 집적회로 패키지의 구조를 나타낸 단면도이다.1 is a cross-sectional view showing a structure of a TMV type integrated circuit package according to the prior art.

도 1을 참조하면, 종래의 TMV 타입 집적회로 패키지는 배선 단자(12), 솔더볼(18)이 연결되는 외부 단자(14) 및 배선 단자(12)와 외부 단자(14)를 전기적으로 연결하는 관통홀(16)을 포함하는 기판(10)과, 본딩패드(24, 32)가 배선 단자(12)와 와이어(26, 36)를 통하여 연결되고 접착층(22)을 통하여 기판(10) 상에 적층되는 다수의 반도체 칩(20, 30)과, 다수의 반도체 칩(20, 30)를 밀봉하며 배선 단자들(12, 50)을 전기적으로 연결하는 비아홀(42)이 형성되는 몰딩부(40)와, 몰딩부(40)의 상면에 형성되는 배선 단자(50)를 포함한다.1, the conventional TMV type integrated circuit package includes a wiring terminal 12, an external terminal 14 to which the solder ball 18 is connected, and a through-hole 14 for electrically connecting the wiring terminal 12 and the external terminal 14. [ A substrate 10 including a hole 16 and bonding pads 24 and 32 are connected to the wiring terminal 12 through wires 26 and 36 and are stacked on the substrate 10 via an adhesive layer 22. [ A molding part 40 for forming a via hole 42 for sealing the semiconductor chips 20 and 30 and electrically connecting the wiring terminals 12 and 50 to the semiconductor chips 20 and 30, And a wiring terminal 50 formed on the upper surface of the molding part 40.

그러나, 전술한 종래의 TMV 타입 집적회로 패키지의 경우 고온 워패이지(warpage)를 줄이는데 한계가 있으며 이로 인해 SMT 적층 수율이 저하되는 문제점이 있다.
However, the above-described conventional TMV type integrated circuit package has a limitation in reducing the high temperature warpage, which causes a problem that the yield of the SMT stacking is lowered.

따라서, 본 발명은 상기와 같은 종래기술의 문제점을 해결하기 위하여 안출된 것으로, 본 발명의 일반적인 목적은 종래 기술에서의 한계와 단점에 의해 발생되는 다양한 문제점을 실질적으로 보완할 수 있는 집적회로 패키지 및 그 제조방법을 제공하기 위한 것이다. SUMMARY OF THE INVENTION Accordingly, it is a general object of the present invention to provide an integrated circuit package and a method of fabricating the same, which can substantially complement various problems caused by limitations and disadvantages of the prior art. And a manufacturing method thereof.

본 발명의 보다 구체적인 다른 목적은 TMV 타입 집적회로 패키지의 고온 워패이지(Warpage)를 개선할 수 있는 집적회로 패키지 및 그 제조방법을 제공하기 위한 것이다.
A further specific object of the present invention is to provide an integrated circuit package and a manufacturing method thereof that can improve the high temperature warpage of a TMV type integrated circuit package.

이를 위해 본 발명의 일 실시예에 따른 집적회로 패키지는 회로패턴 및 배선 단자를 구비하는 기판과; 상기 기판의 일면에 탑재되는 반도체 칩과; 상기 기판의 상기 일면에 상기 기판과 이격되도록 부착되며, 상기 반도체 칩이 노출되도록 형성된 칩 개구부와 예정된 몰딩 관통 비아와 대응하는 위치에 상기 몰딩 관통 비아 보다 더 큰 크기로 형성된 비아홀을 구비하는 보강재와; 상기 반도체 칩을 밀봉하도록 상기 기판의 상기 일면에 걸쳐 형성되며, 상기 기판의 상기 일면에 형성된 상기 배선 단자가 노출되도록 상기 몰딩 관통 비아가 형성된 몰딩부; 및 상기 몰딩 관통 비아 내에 상기 배선 단자와 접속되도록 형성된 제1 솔더볼을 포함하는 것을 특징으로 한다. To this end, an integrated circuit package according to an embodiment of the present invention includes a substrate having circuit patterns and wiring terminals; A semiconductor chip mounted on one surface of the substrate; A reinforcing member attached to the one surface of the substrate so as to be spaced apart from the substrate and having a chip opening formed to expose the semiconductor chip and a via hole formed at a position corresponding to a predetermined molding through via at a size larger than the molding through hole; A molding part formed on the one surface of the substrate to seal the semiconductor chip and having the molding through vias so that the wiring terminals formed on the one surface of the substrate are exposed; And a first solder ball formed to be connected to the wiring terminal in the molding through vias.

본 발명의 일 실시예의 집적회로 패키지에서, 상기 보강재는 상기 배선 단자와 동일한 열팽창 계수를 갖는 물질로 이루어질 수 있으며, 특히 구리를 포함하는 물질로 이루어질 수 있다. In an integrated circuit package of an embodiment of the present invention, the reinforcing material may be made of a material having the same coefficient of thermal expansion as the wiring terminal, particularly, a material including copper.

본 발명의 일 실시예의 집적회로 패키지에서, 상기 기판의 타면에 접속된 제2 솔더볼을 더 포함하며, 상기 솔더볼은 상기 기판의 상기 타면에 형성된 외부 단자와 연결될 수 있다. In an integrated circuit package according to an embodiment of the present invention, a second solder ball connected to the other surface of the substrate may be further provided, and the solder ball may be connected to an external terminal formed on the other surface of the substrate.

본 발명의 일 실시예의 집적회로 패키지에서, 상기 몰딩부 위에 탑재되는 상부 반도체 패키지를 더 포함하며, 상기 제1 솔더볼은 상기 몰딩 관통 비아 내에서 상기 상부 반도체 패키지의 하면에 형성된 제3 솔더볼과 연결되도록 상기 몰딩부 위로 노출되지 않고 상기 몰딩 관통 비아 내에 형성될 수 있다. In an integrated circuit package of an embodiment of the present invention, the semiconductor package further includes an upper semiconductor package mounted on the molding part, wherein the first solder ball is connected to a third solder ball formed on a lower surface of the upper semiconductor package in the molding through- And can be formed in the molding through vias without being exposed on the molding part.

또한, 본 발명의 일 실시예에 따른 집적회로 패키지 제조방법은 (a) 배선 단자와 외부 단자를 구비하며, 적어도 하나의 반도체 칩이 적층된 기판을 준비하는 과정과; (b) 상기 반도체 칩을 노출시키는 칩 개구부와, 예정된 몰딩 관통 비아와 대응하는 위치에 상기 몰딩 관통 비아와 동일 패턴으로 상기 몰딩 관통 비아보다 더 큰 크기로 형성된 비아홀을 구비하는 보강재를 상기 기판의 일면에 상기 기판과 이격되도록 부착하는 과정; 및 (c) 상기 몰딩 관통 비아를 구비하도록 상기 반도체 칩과 상기 보강재를 포함하는 상기 기판의 일면을 몰딩하는 과정을 포함할 수 있다. According to another aspect of the present invention, there is provided a method of manufacturing an integrated circuit package, the method comprising: (a) preparing a substrate having wiring terminals and external terminals and stacked with at least one semiconductor chip; (b) a reinforcing member having a chip opening portion for exposing the semiconductor chip and a via hole formed in a position corresponding to a predetermined molding through via in the same pattern as the molding through-hole via, the via hole being larger in size than the molding through- A step of attaching the substrate to the substrate so as to be spaced apart from the substrate; And (c) molding one surface of the substrate including the semiconductor chip and the reinforcing material so as to have the molding through vias.

본 발명의 일 실시예의 집적회로 패키지 제조방법은, 상기 (a) 과정에서 적어도 하나의 상기 반도체 칩은 상기 기판의 일면에 플립칩 본딩 공정에 의해 적층될 수 있다. In the method of manufacturing an integrated circuit package according to an embodiment of the present invention, at least one of the semiconductor chips may be stacked on one side of the substrate by a flip chip bonding process in the step (a).

본 발명의 일 실시예의 집적회로 패키지 제조방법은, 상기 (b) 과정에서 상기 보강재는 상기 배선 단자와 절연되며, 상기 기판과 이격되도록 상기 기판의 일면 가장자리에 형성된 접착층을 매개로 부착될 수 있다. The method of manufacturing an integrated circuit package according to an embodiment of the present invention is characterized in that, in the step (b), the reinforcing material is insulated from the wiring terminal and attached via an adhesive layer formed on one side edge of the substrate so as to be spaced apart from the substrate.

본 발명의 일 실시예의 집적회로 패키지 제조방법에서, 상기 (c) 과정은 상기 반도체 칩과 상기 보강재를 밀봉하도록 상기 기판의 일면을 봉지재로 몰딩하여 몰딩부를 형성하는 단계와; 예정된 몰딩 관통 비아 영역의 상기 몰딩부를 제거하여 상기 배선 단자를 노출시키는 단계를 포함할 수 있다. In the method of manufacturing an integrated circuit package according to an embodiment of the present invention, the step (c) includes the steps of: molding the one surface of the substrate with an encapsulant to seal the semiconductor chip and the reinforcement to form a molding part; And exposing the wiring terminal by removing the molding portion of the predetermined molding through-via region.

본 발명의 일 실시예의 집적회로 패키지 제조방법에서, 상기 (a) 과정은 상기 배선 단자와 전기적으로 연결되도록 상기 기판의 상면에 솔더볼 패드를 형성하는 단계를 더 포함하며, 상기 (c) 과정은 상기 반도체 칩과 상기 보강재를 밀봉하도록 상기 기판의 일면을 봉지재로 몰딩하여 몰딩부를 형성하는 단계와; 예정된 몰딩 관통 비아 영역의 상기 몰딩부를 제거하여 상기 솔더볼 패드를 노출시키는 단계를 포함할 수 있다. In the method of manufacturing an integrated circuit package according to an embodiment of the present invention, the step (a) further includes the step of forming a solder ball pad on the upper surface of the substrate so as to be electrically connected to the wiring terminal, Forming a molding part by molding one surface of the substrate with an encapsulating material so as to seal the semiconductor chip and the reinforcing material; And exposing the solder ball pad by removing the molding portion of the predetermined molding through-via region.

본 발명의 일 실시예의 집적회로 패키지 제조방법에서, (d) 상기 배선 단자와 접속되도록 상기 몰딩 관통 비아 내에 제1 솔더볼을 형성하는 과정을 더 포함할 수 있다. In the method of manufacturing an integrated circuit package according to an embodiment of the present invention, (d) forming a first solder ball in the molding through vias to be connected to the wiring terminal.

본 발명의 일 실시예의 집적회로 패키지 제조방법에서, (e) 상기 외부 단자와 접속되도록 상기 기판의 하면에 제2 솔더볼을 형성하는 과정을 더 포함할 수 있다.
(E) forming a second solder ball on the lower surface of the substrate to be connected to the external terminal, in the method of manufacturing an integrated circuit package of an embodiment of the present invention.

본 발명에 따른 집적회로 패키지 및 그 제조방법에 의하면, 기판과 몰딩부 사이에 보강재를 개재함으로써 고온 리플로우 공정시 열팽창계수 차이로 인한 워패이(warpage)를 최소화할 수 있다.
According to the integrated circuit package and the manufacturing method thereof according to the present invention, warpage due to a difference in thermal expansion coefficient during a high-temperature reflow process can be minimized by interposing a reinforcing material between the substrate and the molding part.

도 1은 종래기술에 따른 TMV 타입 집적회로 패키지의 구조를 나타낸 단면도이다.
도 2는 본 발명의 일 실시예에 따른 집적회로 패키지의 구조를 나타낸 단면도이다.
도 3은 본 발명의 일 실시예에 따른 보강재의 구조를 설명하기 위한 평면도이다.
도 4a 내지 도 4h는 본 발명의 일 실시예에 따른 집적회로 패키지 제조과정을 나타낸 단면도이다.
1 is a cross-sectional view showing a structure of a TMV type integrated circuit package according to the prior art.
2 is a cross-sectional view illustrating the structure of an integrated circuit package according to an embodiment of the present invention.
3 is a plan view illustrating a structure of a stiffener according to an embodiment of the present invention.
4A through 4H are cross-sectional views illustrating an integrated circuit package manufacturing process according to an exemplary embodiment of the present invention.

이하, 첨부 도면을 참조하여 본 발명의 실시 예를 상세히 설명하면 다음과 같다. Hereinafter, embodiments of the present invention will be described in detail with reference to the accompanying drawings.

본 발명을 설명함에 있어서, 관련된 공지기능 혹은 구성에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우 그 상세한 설명은 생략한다. 또한, 후술되는 용어들은 본 발명에서의 기능을 고려하여 정의된 용어들로서 이는 사용자의 의도 또는 판례 등에 따라 달라질 수 있다. 그러므로 그 정의는 본 명세서 전반에 걸친 내용을 토대로 내려져야 할 것이다. In the following description of the present invention, a detailed description of known functions and configurations incorporated herein will be omitted when it may make the subject matter of the present invention rather unclear. In addition, the terms described below are defined in consideration of the functions of the present invention, and these may vary depending on the intention or precedent of the user. Therefore, the definition should be based on the contents throughout this specification.

도 2는 본 발명의 제1 실시예에 따른 집적회로 패키지의 구조를 나타낸 단면도이다.2 is a cross-sectional view illustrating the structure of an integrated circuit package according to the first embodiment of the present invention.

도 2를 참조하면, 본 발명의 제1 실시예에 따른 집적회로 패키지는 기판(100)과, 반도체 칩(110)과, 보강재(120)와, 몰딩부(130)와, 몰딩 관통 비아(131)와, 상부(제1) 솔더볼(140) 및 하부(제2) 솔더볼(150)을 포함한다. Referring to FIG. 2, the integrated circuit package according to the first embodiment of the present invention includes a substrate 100, a semiconductor chip 110, a stiffener 120, a molding part 130, molding through vias 131 (First) solder ball 140 and a lower (second) solder ball 150. The first

상기 기판(100)은 상면(일면)에 형성되는 배선 단자(101)와, 하면(타면)에 형성되며 하부 솔더볼(150)을 통하여 외부와 접속하기 위한 외부 단자(102) 및 배선 단자(101)와 외부 단자(102)를 연결하기 위해 기판(100)을 관통하도록 형성된 비아콘택(103)을 포함한다. 또한, 상면에 형성되는 솔더볼 패드(104)를 포함할 수도 있다. The substrate 100 includes a wiring terminal 101 formed on an upper surface thereof and an external terminal 102 and a wiring terminal 101 formed on a lower surface of the substrate 100 for connection to the outside through the lower solder ball 150. [ And a via contact (103) formed to penetrate the substrate (100) to connect the external terminal (102). It may also include a solder ball pad 104 formed on the upper surface.

상기 반도체 칩(110)은 기판(100)의 상면에 형성된 배선 단자(101)에 솔더볼(111)을 통하여 플립칩 본딩된다. 즉, 반도체 칩(110)은 페이스-다운(face-down)으로 기판(100) 상에 적층되는데, 반도체 칩(110) 상면에 형성된 본딩패드(112)가 솔더볼(111)을 통하여 기판(100)의 배선 단자(101)와 전기적으로 연결된다. 또한, 반도체 칩(110)과 기판(100) 사이는 언더필(113)로 충진되어 있다. The semiconductor chip 110 is flip-chip bonded to the wiring terminal 101 formed on the upper surface of the substrate 100 through the solder ball 111. That is, the semiconductor chip 110 is stacked face-down on the substrate 100. The bonding pad 112 formed on the upper surface of the semiconductor chip 110 is bonded to the substrate 100 through the solder ball 111, And is electrically connected to the wiring terminal 101 of the semiconductor device. Between the semiconductor chip 110 and the substrate 100 is filled with an underfill 113.

본 실시예에서는 하나의 반도체 칩(110)이 플립칩 본딩되는 것으로 설명하였으나, 이에 제한되지 않고 다수의 반도체 칩이 적층될 수 있으며, 페이스-업으로 적층되어 와이어 본딩될 수도 있다. In this embodiment, one semiconductor chip 110 is flip-chip bonded. However, the present invention is not limited to this, and a plurality of semiconductor chips may be laminated, or may be stacked face-up and wire-bonded.

상기 보강재(120)는 고온 리플로우 공정시 기판과 반도체 칩, 몰딩부 간의 열팽창계수 차이로 인한 워패이지를 감소시키기 위한 것으로, 접착층(121)에 의해 기판(100)의 상면에 부착되어 있다. 여기서, 보강재(120)는 반도체 칩(110)을 노출시키는 칩 개구부(122)와, 이후 몰딩부(130)에 형성될 몰딩 관통 비아(131)와 대응하는 위치에 동일 패턴으로 형성되는 비아홀(124)을 구비하며, 비아홀(124)은 몰딩 관통 비아(131) 보다 더 큰 크기로 형성된다. 또한, 보강재(120)는 배선 단자와 동일한 열팽창 계수 또는 동일한 물질 예를 들면, 구리로 이루어지며, 집적회로 패키지의 전기적 특성에 영향을 끼치지 않도록 절연성 접착제(121)에 의해 기판(100)의 절연층 위에 부착되는 것이 바람직하다. The stiffener 120 is attached to the upper surface of the substrate 100 by an adhesive layer 121 to reduce warpage due to a difference in thermal expansion coefficient between the substrate and the semiconductor chip and the molding part during a high-temperature reflow process. The stiffener 120 includes a chip opening 122 exposing the semiconductor chip 110 and a via hole 124 formed in the same pattern at a position corresponding to the molding through via 131 to be formed in the molding portion 130 And the via hole 124 is formed to have a larger size than the molding through-hole via 131. The reinforcing member 120 is made of copper having the same coefficient of thermal expansion or the same material as that of the wiring terminal and is insulated by the insulating adhesive 121 so as not to affect the electrical characteristics of the integrated circuit package Layer. ≪ / RTI >

도 3은 본 발명의 일 실시예에 따른 보강재의 구조를 설명하기 위한 평면도로, 기판(100) 상면에 반도체 칩(110)을 플립칩 본딩하고 언더필(113)로 충진시킨 후 기판(100) 상면에 보강재(120)를 부착한 상태를 도시한 것이다. 3 is a plan view illustrating a structure of a stiffener according to an embodiment of the present invention. The semiconductor chip 110 is flip-chip bonded to the upper surface of the substrate 100 and filled with the underfill 113, In which the reinforcing member 120 is attached.

도 3에 도시된 바와 같이 본 실시예에 따른 보강재(120)는 중앙에 반도체 칩(110)을 노출시키기 위한 칩 개구부(122)가 형성되어 있고, 칩 개구부(122) 주위로 몰딩 관통 비아(131)와 대응하는 위치에 몰딩 관통 비아(131)와 동일 패턴, 예를 들면 원형 단면의 비아홀(124)이 형성되어 있다. 여기서, 비아홀(124)의 직경은 몰딩 관통 비아(131)의 직경보다 크게 형성되어 비아홀(124)과 몰딩 관통 비아(131) 사이에 몰딩부재가 채워지도록 함으로써 이후 몰딩 관통 비아(131) 내에 솔더볼 형성시 보강재(120)와 연결되지 않도록 한다. 도면에서 미설명 부호 104은 기판(100)의 배선 단자와 연결되도록 솔더볼을 접속하기 위한 솔더볼 패드로서 솔더볼 패드(104)를 적용하지 않고 배선 단자 위에 솔더볼을 직접 접속시킬 수도 있다. 3, the stiffener 120 according to the present embodiment has a chip opening 122 for exposing the semiconductor chip 110 at the center thereof. The chip opening 122 is formed around the molding through vias 131 Holes 124 having the same pattern as that of the molding through vias 131, for example, a circular section, The diameter of the via hole 124 is larger than the diameter of the molding through via 131 so that the molding member is filled between the via hole 124 and the molding through via 131, So that it is not connected to the city stiffener 120. In the drawing, reference numeral 104 may be a solder ball pad for connecting a solder ball to be connected to a wiring terminal of the substrate 100, without directly applying the solder ball pad 104, but may also connect the solder ball directly to the wiring terminal.

상기 몰딩부(130)는 반도체 칩(110)과 보강재(120)를 밀봉하도록 기판(100)의 상면 전체에 몰딩되며, 예를 들면, 에폭시 수지, 실리콘 수지 또는 그 등가물 중 선택된 어느 하나로 이루어질 수 있다. 몰딩부(130)에는 기판(100) 상면의 솔더볼 패드(104)가 노출되도록 몰딩 관통 비아(131)가 형성되어 있다. The molding part 130 is molded on the entire upper surface of the substrate 100 to seal the semiconductor chip 110 and the reinforcing material 120 and may be made of any one selected from epoxy resin, silicone resin, and the like, for example . Molding through vias 131 are formed in the molding part 130 so that the solder ball pads 104 on the upper surface of the substrate 100 are exposed.

상기 제1 솔더볼(140)은 배선 단자(101)와 접속되도록 형성몰딩 관통 비아(131) 내의 솔더볼 패드(104)에 부착되며, 솔더볼(140)을 통해 하부 반도체 패키지의 배선 단자(101)와 몰딩부(130) 상에 적층되는 상부 반도체 패키지(미도시)의 배선 단자 또는 외부 단자를 접속함으로써 하부 반도체 패키지와 상부 반도체 패키지가 전기적으로 연결될 수 있다. The first solder ball 140 is attached to the solder ball pad 104 in the formed through hole 131 so as to be connected to the wiring terminal 101 and is connected to the wiring terminal 101 of the lower semiconductor package through the solder ball 140, The lower semiconductor package and the upper semiconductor package can be electrically connected by connecting wiring terminals or external terminals of an upper semiconductor package (not shown)

상기 제2 솔더볼(150)은 기판(100)의 하면에 형성된 외부 단자(102)에 부착되며, 하부 반도체 패키지 위에 상부 반도체 패키지가 적층되는 PoP 반도체 패키지에서 하부 반도체 패키지와 상부 반도체 패키지가 솔더볼(150)을 통해 적층될 수 있도록 한다. The second solder ball 150 is attached to an external terminal 102 formed on a lower surface of the substrate 100. In the PoP semiconductor package in which the upper semiconductor package is stacked on the lower semiconductor package, As shown in FIG.

본 실시예에서는 몰딩 관통 비아(131)가 기판(100)의 양측에 2개씩 형성된 것으로 설명하였으나, 이에 제한되지 않고, 배선 단자(101)의 위치 및 몰딩부(130)의 상측에 형성되는 배선 단자 또는 외부 단자와의 연결 관계에 따라 다양하게 형성될 수 있다.The number of the molding through vias 131 is two on both sides of the substrate 100. However, the number of the through vias 131 is not limited to two, Or may be formed variously according to the connection relation with the external terminal.

또한, 몰딩 관통 비아(131) 내에 솔더볼(140)이 부착되지 않고 도전성 페이스트 예를 들면, 금(Au), 은(Ag), 구리(Cu), 주석(Sb), 납(Pb) 또는 이들의 합금이 충진되도록 할 수도 있다. The solder ball 140 may not be attached to the molding through vias 131 and the conductive paste such as gold (Au), silver (Ag), copper (Cu), tin (Sb), lead (Pb) The alloy may be filled.

전술한 바와 같이 본 실시예에서는 기판과 몰딩부 사이에 보강재를 개재함으로써 고온 리플로우 공정시 열팽창계수 차이로 인한 워패이(warpage)를 최소화할 수 있다. As described above, in this embodiment, warpage due to the difference in thermal expansion coefficient during the high-temperature reflow process can be minimized by interposing the reinforcement between the substrate and the molding part.

도 4a 내지 도 4h는 본 발명의 일 실시예에 따른 반도체 패키지 제조과정을 나타낸 단면도로서, 도 4a 내지 도 4h를 참조하여 본 발명의 일 실시예에 따른 반도체 패키지 제조방법을 설명하면 다음과 같다. 4A to 4H are cross-sectional views illustrating a process of fabricating a semiconductor package according to an embodiment of the present invention. Referring to FIGS. 4A to 4H, a method of fabricating a semiconductor package according to an embodiment of the present invention will now be described.

먼저, 도 4a에 도시된 바와 같이, 상면에 배선 단자(101)와 솔더볼 패드(104)가 형성되고 하면에 외부 단자(102)가 형성되며 배선 단자(101)와 외부 단자(102)를 연결하는 비아콘택(103)이 형성된 기판(100)을 준비한다.4A, a wiring terminal 101 and a solder ball pad 104 are formed on an upper surface, an external terminal 102 is formed on a lower surface, and a wiring terminal 101 and an external terminal 102 are connected to each other The substrate 100 on which the via contact 103 is formed is prepared.

다음으로, 도 4b에 도시된 바와 같이, 기판(100)의 배선 단자(101) 상에 반도체 칩(110)를 플립칩 본딩한 다음 반도체 칩(110)과 기판(100) 사이는 언더필(113)로 충진한다. 여기서, 배선 단자(101)에 플럭스(flux)를 도포하거나 솔더 프린트를 수행한 후 반도체 칩(110)을 페이스-다운하여 반도체 칩(110) 상면에 형성된 본딩패드(112)가 솔더볼(111)을 통해 기판(100)의 배선 단자(101)와 전기적으로 연결되도록 한다. 4B, the semiconductor chip 110 is flip-chip bonded onto the wiring terminal 101 of the substrate 100, and then the underfill 113 is formed between the semiconductor chip 110 and the substrate 100. Then, Lt; / RTI > After the solder ball 111 is coated on the wiring terminal 101 or the solder printing is performed, the bonding pad 112 formed on the upper surface of the semiconductor chip 110 faces down the semiconductor chip 110, So as to be electrically connected to the wiring terminal 101 of the substrate 100. [

또한, 본 실시예에서는 하나의 반도체 칩(110)이 플립칩 본딩되는 것으로 설명하였으나, 이에 제한되지 않고 다수의 반도체 칩이 적층될 수 있으며, 페이스-업으로 적층되어 와이어 본딩될 수도 있다. In this embodiment, one semiconductor chip 110 is flip-chip bonded. However, the present invention is not limited thereto, and a plurality of semiconductor chips may be stacked, or may be stacked face-up and wire-bonded.

다음으로, 도 4c에 도시된 바와 같이, 기판(100)의 상면에 접착층(121)을 형성한다. 여기서, 접착층(121)은 이후 보강재(120)를 부착하기 위한 것으로, 보강재(120) 부착으로 인해 집적회로 패키지의 전기적 특성에 영향을 끼치지 않도록 절연성 재질로 이루어지며, 기판(100)의 절연부 상에 부착되는 것이 바람직하다. 또한, 보강재(120)가 기판(100)으로부터 이격 부착되도록 보강재(120)가 부착되는 기판(100)의 가장자리 부분에 형성된다. Next, as shown in FIG. 4C, an adhesive layer 121 is formed on the upper surface of the substrate 100. Here, the adhesive layer 121 is for attaching the stiffener 120 and is made of an insulating material so as not to affect the electrical characteristics of the integrated circuit package due to the attachment of the stiffener 120, Or the like. The stiffener 120 is formed on the edge of the substrate 100 to which the stiffener 120 is attached so that the stiffener 120 is spaced apart from the substrate 100.

다음으로, 도 4d에 도시된 바와 같이, 접착층(121)을 매개로 기판(100) 위에 보강재(120)를 부착한다. 여기서, 보강재(120)는 고온 리플로우 공정시 기판과 반도체 칩, 몰딩부 간의 열팽창계수 차이로 인한 워패이지를 감소시키기 위한 것으로, 접착층(121)에 의해 기판(100)의 상면에 부착되어 있다. 이러한, 보강재(120)는 반도체 칩(110)을 노출시키는 칩 개구부(122)와, 이후 몰딩부(130)에 형성될 몰딩 관통 비아(131)와 대응하는 위치에 동일 패턴으로 형성되는 비아홀(124)을 구비하며, 비아홀(124)은 몰딩 관통 비아(131) 보다 더 큰 크기로 형성된다. 또한, 보강재(120) 중앙부에 형성된 칩 개구부(122)를 통해 반도체 칩(110)이 노출되도록 하며 보강재(120)가 반도체 칩(110) 위쪽으로 돌출되지 않는 것이 바람직하다. Next, as shown in FIG. 4D, the stiffener 120 is attached to the substrate 100 through the adhesive layer 121. [ The stiffener 120 is attached to the upper surface of the substrate 100 by an adhesive layer 121 to reduce warpage due to a difference in thermal expansion coefficient between the substrate and the semiconductor chip or the molding part during the high temperature reflow process. The stiffener 120 includes a chip opening 122 exposing the semiconductor chip 110 and a via hole 124 formed in the same pattern at a position corresponding to the molding through via 131 to be formed in the molding portion 130 And the via hole 124 is formed to have a larger size than the molding through-hole via 131. It is preferable that the semiconductor chip 110 is exposed through the chip opening 122 formed at the central portion of the stiffener 120 and the stiffener 120 does not protrude above the semiconductor chip 110.

다음으로, 도 4e에 도시된 바와 같이, 반도체 칩(110)과 보강재(120)를 밀봉하도록 기판(100)의 상면 전체를 봉지재로 몰딩하여 몰딩부(130)를 형성하며, 봉지재는 예를 들면, 에폭시 수지, 실리콘 수지 또는 그 등가물 중 선택된 어느 하나로 이루어질 수 있다. 4E, the entire upper surface of the substrate 100 is molded with an encapsulant to form the molding part 130 so as to seal the semiconductor chip 110 and the reinforcement 120, For example, an epoxy resin, a silicone resin or an equivalent thereof.

다음으로, 도 4f에 도시된 바와 같이, 레이저 가공 등의 공정을 이용하여 몰딩부에 몰딩 관통 비아(131)를 형성하여 기판(100) 상면의 솔더볼 패드(104)가 노출되도록 한다. 본 실시예에서는 솔더볼 패드(104)를 적용하였으나, 솔더볼 패드(104)를 적용하지 않는 경우 기판(100) 상면의 배선 단자(101)가 노출되도록 몰딩 관통 비아(131)를 형성할 수도 있다.Next, as shown in FIG. 4F, molding through vias 131 are formed in the molding part using laser processing or the like to expose the solder ball pads 104 on the upper surface of the substrate 100. Although the solder ball pad 104 is used in the present embodiment, the molding through vias 131 may be formed so that the wiring terminals 101 on the upper surface of the substrate 100 are exposed when the solder ball pad 104 is not used.

다음으로, 도 4g에 도시된 바와 같이, 몰딩 관통 비아(131) 내에 제1 솔더볼(140)을 삽입하여 솔더볼 패드(104)와 융착되도록 한다. 여기서, 솔더볼(140)은 몰딩부(130) 위로 노출되지 않고 몰딩 관통 비아(131) 내에 형성되어 이후 상부 반도체 패키지 적층시 상부 반도체 패키지 하면에 형성된 솔더볼(제3 솔더볼)과 몰딩 관통 비아(131) 내에서 연결될 수 있도록 한다. Next, as shown in FIG. 4G, the first solder ball 140 is inserted into the molding through vias 131 to be fused with the solder ball pads 104. The solder ball 140 and the molding through vias 131 are formed in the molding through vias 131 without being exposed on the molding part 130 and then solder balls (third solder balls) So that they can be connected.

다음으로, 도 4h에 도시된 바와 같이, 기판(100)의 하면에 형성된 외부 단자(102)에 제2 솔더볼(150)을 형성한다. Next, as shown in FIG. 4H, a second solder ball 150 is formed on the external terminal 102 formed on the lower surface of the substrate 100.

전술한 실시예에서는 몰딩부 형성 후 레이저 가공 공정 등을 이용하여 몰딩 콘택 비아를 형성하는 공정을 진행하는 경우를 예로서 설명하였으나 몰딩부와 몰딩 콘택 비아를 동시에 형성할 수도 있다. In the above-described embodiments, a process of forming a molding contact via using a laser machining process after forming a molding portion has been described as an example, but the molding portion and the molding contact via may be simultaneously formed.

한편, 본 발명의 상세한 설명 및 첨부도면에서는 구체적인 실시예에 관해 설명하였으나, 본 발명은 개시된 실시예에 한정되지 않고 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자에게 있어 본 발명의 기술적 사상을 벗어나지 않는 범위 내에서 여러 가지 치환, 변형 및 변경이 가능하다. 따라서, 본 발명의 범위는 설명된 실시예에 국한되어 정해져서는 안되며 후술하는 특허청구범위뿐만 아니라 이 특허청구범위와 균등한 것들을 포함하는 것으로 해석되어야 할 것이다.
While the present invention has been described in connection with what is presently considered to be practical exemplary embodiments, it is to be understood that the invention is not limited to the disclosed embodiments, but, on the contrary, It is to be understood that the invention is not limited to the disclosed embodiments, but, on the contrary, is intended to cover various modifications and similarities. Accordingly, the scope of the present invention should be construed as being limited to the embodiments described, and it is intended that the scope of the present invention encompasses not only the following claims, but also equivalents thereto.

100 : 기판 101 : 배선 단자
102 : 외부 단자 110 : 반도체 칩
111, 140, 150 : 솔더볼 120 : 보강재
130 : 몰딩부 131 : 몰딩 관통 비아
100: substrate 101: wiring terminal
102: external terminal 110: semiconductor chip
111, 140, 150: solder ball 120: stiffener
130: molding part 131: molding through vias

Claims (5)

회로패턴 및 배선 단자를 구비하는 기판과;
상기 기판의 일면에 탑재되는 반도체 칩과;
상기 기판의 일면에 배치되며, 상기 반도체 칩을 수용하는 칩 개구부와 몰딩 관통 비아 형성을 위한 비아홀을 구비하는 보강재와;
상기 기판 및 상기 반도체 칩을 밀봉하도록 상기 기판의 일면에 형성되며, 상기 비아홀 하부의 상기 배선 단자가 노출되도록 상기 비아홀 내에 상기 몰딩 관통 비아가 형성된 몰딩부; 및
상기 몰딩 관통 비아 내에 상기 배선 단자와 접속되도록 형성된 제1 솔더볼을 포함하는 것을 특징으로 하는 집적회로 패키지.
A substrate having circuit patterns and wiring terminals;
A semiconductor chip mounted on one surface of the substrate;
A reinforcing member disposed on one surface of the substrate and having a chip opening for receiving the semiconductor chip and a via hole for forming a molding through hole;
A molding part formed on one surface of the substrate to seal the substrate and the semiconductor chip, the molding through vias being formed in the via hole such that the wiring terminals under the via holes are exposed; And
And a first solder ball formed to be connected to the wiring terminals in the molding through vias.
제 1 항에 있어서, 상기 보강재는
상기 배선 단자와 동일한 열팽창 계수를 갖는 물질로 이루어진 것을 특징으로 하는 집적회로 패키지.
The stiffener according to claim 1, wherein the stiffener
Wherein the wiring terminal is made of a material having the same thermal expansion coefficient as the wiring terminal.
제 1 항 또는 제 2 항에 있어서, 상기 보강재는
구리를 포함하는 물질로 이루어진 것을 특징으로 하는 집적회로 패키지.
The stator of claim 1 or 2, wherein the stiffener
≪ / RTI > wherein the package comprises a material comprising copper.
제 1 항에 있어서, 상기 기판의 타면에 접속된 제2 솔더볼을 더 포함하며,
상기 솔더볼은 상기 기판의 상기 타면에 형성된 외부 단자와 연결되어 있는 것을 특징으로 하는 집적회로 패키지.
The plasma display apparatus of claim 1, further comprising a second solder ball connected to the other surface of the substrate,
Wherein the solder balls are connected to external terminals formed on the other surface of the substrate.
제 1 항에 있어서, 상기 몰딩부 위에 탑재되는 상부 반도체 패키지를 더 포함하며, 상기 제1 솔더볼은
상기 몰딩 관통 비아 내에서 상기 상부 반도체 패키지의 하면에 형성된 제3 솔더볼과 연결되도록 상기 몰딩부 위로 노출되지 않고 상기 몰딩 관통 비아 내에 형성되는 것을 특징으로 하는 집적회로 패키지.
The semiconductor package of claim 1, further comprising an upper semiconductor package mounted on the molding part,
Wherein the molding through vias are formed in the molding through vias without being exposed on the molding part to be connected to a third solder ball formed on the lower surface of the upper semiconductor package.
KR1020140002261A 2014-01-08 2014-01-08 Integrated circuit package KR101474189B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020140002261A KR101474189B1 (en) 2014-01-08 2014-01-08 Integrated circuit package

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020140002261A KR101474189B1 (en) 2014-01-08 2014-01-08 Integrated circuit package

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
KR1020120111560A Division KR101432486B1 (en) 2012-10-08 2012-10-08 Method for manufacturing of integrated circuit package

Publications (2)

Publication Number Publication Date
KR20140045461A KR20140045461A (en) 2014-04-16
KR101474189B1 true KR101474189B1 (en) 2014-12-17

Family

ID=50652888

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020140002261A KR101474189B1 (en) 2014-01-08 2014-01-08 Integrated circuit package

Country Status (1)

Country Link
KR (1) KR101474189B1 (en)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20210048712A (en) 2019-10-24 2021-05-04 주식회사 에스에프에이반도체 Double side semiconductor package and manufacturing method of the same
KR102233649B1 (en) 2019-10-24 2021-03-30 주식회사 에스에프에이반도체 Stacked semiconductor package and manufacturing method of the same
KR102318329B1 (en) 2019-11-20 2021-10-28 주식회사 에스에프에이반도체 manufacturing method of a semiconductor package
KR102594282B1 (en) 2021-10-13 2023-10-26 주식회사 에스에프에이반도체 Manufacturing method of CIS semiconductor package

Also Published As

Publication number Publication date
KR20140045461A (en) 2014-04-16

Similar Documents

Publication Publication Date Title
US8941225B2 (en) Integrated circuit package and method for manufacturing the same
US7679178B2 (en) Semiconductor package on which a semiconductor device can be stacked and fabrication method thereof
KR101656269B1 (en) Semiconductor Package and Manufacturing Method Thereof
KR101550496B1 (en) Integrated circuit package and method for manufacturing the same
CN1937194A (en) Method of making stacked die package
US10121774B2 (en) Method of manufacturing a semiconductor package
US8008765B2 (en) Semiconductor package having adhesive layer and method of manufacturing the same
US11869829B2 (en) Semiconductor device with through-mold via
TWI416700B (en) Chip-stacked package structure and method for manufacturing the same
KR101944007B1 (en) Semiconductor package and method of manufacturing the same
KR101474189B1 (en) Integrated circuit package
KR20150045095A (en) Interposer, method for manufacturing the same and integrated circuit package with the interposer
TWI636537B (en) Electronic device of fan-out type multi-wafer stack package and method of forming the same
KR101685068B1 (en) System in package and method for manufacturing the same
KR101432486B1 (en) Method for manufacturing of integrated circuit package
KR100673379B1 (en) Stack package and manufacturing method thereof
US10079222B2 (en) Package-on-package structure and manufacturing method thereof
KR101394647B1 (en) Semiconductor package and method for fabricating the same
TWI582905B (en) Chip package structure and manufacturing method thereof
KR101607989B1 (en) Package on package and method for manufacturing the same
TWI590349B (en) Chip package and chip packaging process
TWI628756B (en) Package structure and its fabrication method
KR102233649B1 (en) Stacked semiconductor package and manufacturing method of the same
KR100437821B1 (en) semiconductor package and metod for fabricating the same
KR20110030089A (en) Semiconductor package and method for fabricating thereof

Legal Events

Date Code Title Description
A107 Divisional application of patent
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20190930

Year of fee payment: 6