KR101000707B1 - 플라즈마 디스플레이 장치 - Google Patents

플라즈마 디스플레이 장치 Download PDF

Info

Publication number
KR101000707B1
KR101000707B1 KR1020097000378A KR20097000378A KR101000707B1 KR 101000707 B1 KR101000707 B1 KR 101000707B1 KR 1020097000378 A KR1020097000378 A KR 1020097000378A KR 20097000378 A KR20097000378 A KR 20097000378A KR 101000707 B1 KR101000707 B1 KR 101000707B1
Authority
KR
South Korea
Prior art keywords
scan
scan electrode
electrode
voltage
electrodes
Prior art date
Application number
KR1020097000378A
Other languages
English (en)
Other versions
KR20090082335A (ko
Inventor
츠카사 다니구치
Original Assignee
파나소닉 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 파나소닉 주식회사 filed Critical 파나소닉 주식회사
Publication of KR20090082335A publication Critical patent/KR20090082335A/ko
Application granted granted Critical
Publication of KR101000707B1 publication Critical patent/KR101000707B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/46Connecting or feeding means, e.g. leading-in conductors
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/006Electronic inspection or testing of displays and display drivers, e.g. of LED or LCD displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/12Test circuits or failure detection circuits included in a display system, as permanent part thereof
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K1/00Printed circuits
    • H05K1/02Details
    • H05K1/14Structural association of two or more printed circuits
    • H05K1/148Arrangements of two or more hingeably connected rigid printed circuit boards, i.e. connected by flexible means

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Plasma & Fusion (AREA)
  • Power Engineering (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

본 발명은, 프린트 기판 사이의 접지 전위끼리 전기적으로 접속하는 FFC에 접속 불량이 생겼을 때에 즉시 검지하기 위한 것으로, 그것을 위해, 복수의 주사 전극을 제 1 주사 전극 그룹과 제 2 주사 전극 그룹으로 분할하여 구동하는 주사 전극 구동 회로와, 주사 전극 구동 회로에서 발생시킨 주사 펄스를 주사 전극의 각각에 인가하는 복수의 주사 전극 구동 IC와, 복수의 주사 전극 구동 IC를 미리 정해진 순서로 전환되는 전환 신호 SI를 발생시키는 타이밍 발생 회로와, 주사 전극 구동 IC를 각각 탑재한 제 1 프린트 기판 및 제 2 프린트 기판을 구비하고, 제 1 프린트 기판의 접지 전위와 제 2 프린트 기판의 접지 전위를 FFC에 의해 전기적으로 접속하고, 또한, 전환 신호 SI를 제 1 프린트 기판으로부터 FFC를 통해 제 2 프린트 기판으로 입력한다.

Description

플라즈마 디스플레이 장치{PLASMA DISPLAY DEVICE}
본 발명은 플라즈마 디스플레이 장치에 관한 것이다.
플라즈마 디스플레이 패널(이하, 「패널」이라고 약기함)로서 대표적인 교류 면방전형 패널은, 대향 배치된 전면판과 배면판 사이에 다수의 방전 셀이 형성되어 있다.
전면판에는 주사 전극과 유지 전극으로 이루어지는 표시 전극쌍이 전면 유리 기판 상에 서로 평행하게 복수쌍 형성되고, 배면판에는 데이터 전극이 배면 유리 기판 상에 평행하게 복수 형성되어 있다. 그리고, 표시 전극쌍과 데이터 전극이 입체 교차하도록 전면판과 배면판이 대향 배치되어 밀봉되고, 내부의 방전 공간에는 방전 가스가 봉입되어 있다. 여기서 표시 전극쌍과 데이터 전극의 대향하는 부분에 방전 셀이 형성된다.
패널을 구동하는 방법으로서는, 서브필드법, 즉, 1 필드 기간을 복수의 서브필드로 분할한 뒤에, 발광시키는 서브필드의 조합에 의해 계조 표시를 행하는 방법 이 일반적으로 사용되고 있다. 각 서브필드는 초기화 기간, 기입 기간 및 유지 기간을 갖는다. 초기화 기간에서는 초기화 방전을 발생시키고, 계속되는 기입 동작에 필요한 벽 전하를 각 전극 상에 형성한다. 기입 기간에서는, 주사 전극의 각각에 주사 펄스를 순차적으로 인가하고, 또한 표시해야 할 방전 셀의 데이터 전극에 선택적으로 기입 펄스를 인가하여 기입 방전을 발생시킨다. 그리고 유지 기간에서는, 표시 전극쌍에 교대로 유지 펄스를 인가하여, 기입 방전을 일으킨 방전 셀에서 유지 방전을 발생시켜 발광시키는 것에 의해 화상 표시를 행한다.
이러한 플라즈마 디스플레이 장치에 있어서는, 각 전극 각각의 인출부와, 각 구동 회로의 각각의 출력부를 플렉서블 배선판(Flexible Flat Cable, 이하, 「FFC」라고 기재함)에 의해 전기적으로 접속하고, FFC를 통해 각 전극에 구동 전압을 인가하여 패널을 구동하고 있다. 예컨대, 각 구동 회로의 출력부는 FFC와 접속하기 위해 마련한 커넥터를 구비하고 있고, 한쪽의 단부를 패널의 인출부에 고착한 FFC의 다른 쪽의 단부를 그 커넥터에 접속함으로써, 각 전극과 각 구동 회로를 전기적으로 접속하고 있다.
이 때, 정확하게 접속되어 있지 않은 FFC가 있으면, 패널을 정상으로 구동할 수 없다. 그래서, FFC의 각 회로 패턴에 온도 지시 도료를 칠한 저항을 전기적으로 직렬로 배치함으로써, 접속 불량을 도료의 색 변화에 의해 검출할 수 있도록 한 기술이 제안되어 있다(예컨대, 특허문헌 1 참조).
한편, 하나의 전기 회로를 복수의 프린트 기판에 분할하여 탑재하는 경우, 접지 전위 등의 기준 전위에 차가 생기면(이하, 「전위 차이」라고 기재함), 프린 트 기판 사이에서 전달되는 신호에 전위 차이에 의거하는 노이즈가 발생하여, 오동작을 야기하는 경우가 있다. 그 때문에, 하나의 전기 회로를 복수의 프린트 기판에 분할하여 탑재하는 경우에는, 프린트 기판 사이의 기준 전위를 서로 동일한 전위로 맞춰 놓는 것이 중요하다.
그리고, 프린트 기판 사이의 기준 전위(이하, 접지 전위를 기준 전위로 하여 설명함)를 서로 동일한 전위로 맞추기 위해, 각 프린트 기판의 접지 전위끼리를 배선을 이용하여 서로 전기적으로 접속하는 것이 일반적으로 행해지고 있다. 이 때, 각 프린트 기판의 접지 전위 사이의 임피던스를 될 수 있는 한 낮게 하기 위해, 접지 전위끼리를 접속하는 배선에 임피던스가 낮은 것을 이용하고, 또한, 하나의 프린트 기판에, 다른 프린트 기판과 접지 전위끼리를 접속하는 개소를 2개소이상 마련한다는 것도 일반적으로 행해지고 있다.
최근, 패널의 가일층의 대형화가 진행되고 있다. 한편, 구동 회로를 탑재하는 프린트 기판은 다양한 요인에 의해 그 크기가 제한되어 있다. 그 때문에, 각 전극을 각각 1개의 프린트 기판만으로 구동하도록 구성하기 어려운 대형화된 패널을 이용한 플라즈마 디스플레이 장치에서는, 각 전극의 구동에 각각 복수개의 프린트 기판을 이용해야 하다.
그리고, 그와 같은 대형화된 패널을 구비하고, 주사 전극 구동 회로가 복수의 프린트 기판에 분할하여 탑재된 플라즈마 디스플레이 장치에서는, 프린트 기판 사이에서 접지 전위끼리를 서로 전기적으로 접속하고, 또한, 다른 프린트 기판과의 접지 전위 접속 개소를 1개의 프린트 기판에 복수 마련하는 구성으로 함으로써 프 린트 기판 사이의 접지 전위의 전위 차이를 억제하여, 주사 전극을 안정되게 구동할 수 있다.
이 때, 각 프린트 기판 사이의 접지 전위의 접속에, FFC를 이용하고, 또한 FFC의 내부에 구비된 복수의 배선의 모두를 접지 전위의 접속에 사용하는 구성을 채용함으로써 접지 전위 사이의 임피던스를 낮게 억제할 수 있다.
그러나 이 구성의 경우, 복수의 접속 개소를 통해 접지 전위끼리가 접속되어 있기 때문에, 접지 전위의 접속에 사용하는 FFC의 하나가 커넥터로부터 빠지는 등의 접속 불량을 생겼다고 해도, 접지 전위가 전기적으로 절단된 상태가 되는 것은 아니다. FFC의 접속 불량에 의해 접지 전위 사이의 임피던스가 커지기 때문에, 주사 전극에 인가되는 구동 파형에 노이즈가 증가하는 현상은 생기지만, 주사 전극 구동 회로 자체는 동작한다. 그 때문에, 표시 화상을 언뜻 보는 것만으로는, 접지 전위끼리를 접속하는 FFC에 접속 불량이 발생했는지 여부를 판단하는 것은 어렵다.
[특허문헌 1] 일본특허 공개평성 제2-186531호 공보
본 발명의 플라즈마 디스플레이 장치는, 복수의 주사 전극 및 복수의 유지 전극을 갖는 플라즈마 디스플레이 패널과, 복수의 주사 전극을 제 1 주사 전극 그룹과 제 2 주사 전극 그룹으로 분할하고 제 1 주사 전극 그룹 및 제 2 주사 전극 그룹에 속하는 주사 전극의 각각에 주사 펄스를 순차적으로 인가하는 주사 전극 구동 회로와, 주사 전극 구동 회로에서 발생시킨 주사 펄스를 주사 전극의 각각에 인가하는 복수의 주사 전극 구동 IC와, 복수의 주사 전극 구동 IC를 미리 정해진 순서로 전환되는 전환 신호를 발생시키는 타이밍 발생 회로와, 주사 전극 구동 IC를 탑재한 제 1 프린트 기판 및 제 2 프린트 기판을 구비하고, 제 1 프린트 기판의 접지 전위와 제 2 프린트 기판의 접지 전위를 플렉서블 배선판에 의해 전기적으로 접속하고, 또한, 전환 신호를 제 1 프린트 기판으로부터 플렉서블 배선판을 통해 제 2 프린트 기판으로 입력하도록 구성한 것을 특징으로 한다.
이것에 의해, 제 1 프린트 기판과 제 2 프린트 기판의 접지 전위끼리를 전기적으로 접속하는 FFC에 접속 불량이 생겼을 때에, 즉시 그것을 검지하는 것이 가능해진다.
도 1은 본 발명의 일 실시예에서의 패널의 구조를 나타내는 분해 사시도,
도 2는 본 발명의 일 실시예에서의 패널의 전극 배열도,
도 3은 본 발명의 일 실시예에서의 플라즈마 디스플레이 장치의 회로 블록도,
도 4는 본 발명의 일 실시예에서의 패널의 각 전극에 인가하는 구동 전압 파형을 나타내는 도면,
도 5는 본 발명의 일 실시예에서의 플라즈마 디스플레이 장치의 주사 펄스 발생 회로의 구성을 나타내는 회로도,
도 6은 본 발명의 일 실시예에서의 주사 전극의 구동에 이용하는 프린트 기 판의 배치의 일례를 나타내는 개략도이다.
부호의 설명
1 : 플라즈마 디스플레이 장치 10 : 패널
21 : 전면 기판 22 : 주사 전극
23 : 유지 전극 24 : 표시 전극쌍
25, 33 : 유전체층 26 : 보호층
31 : 배면 기판 32 : 데이터 전극
34 : 격벽 35 : 형광체층
41 : 화상 신호 처리 회로 42 : 데이터 전극 구동 회로
43 : 주사 전극 구동 회로 44 : 유지 전극 구동 회로
45 : 타이밍 발생 회로 50 : 주사 펄스 발생 회로
53 : 홀수 전극 출력부 54, 57 : 스위치
56 : 짝수 전극 출력부 60(1)~60(n) : 출력부
61(1)~61(n), 62(1)~62(n) : 스위칭 소자 70 : 프린트 기판
71 : 제 1 프린트 기판 72 : 제 2 프린트 기판
73a, 73b, 75, 78 : 커넥터 74a, 74b, 76, 77 : FFC
79 : 주사 전극 구동 IC
이하, 본 발명의 실시예에서의 플라즈마 디스플레이 장치에 대하여, 도면을 이용하여 설명한다.
(실시예)
도 1은 본 발명의 일 실시예에서의 패널(10)의 구조를 나타내는 분해 사시도이다. 유리제의 전면 기판(21)상에는, 주사 전극(22)과 유지 전극(23)으로 이루어지는 표시 전극쌍(24)이 복수 형성되어 있다. 그리고 주사 전극(22)과 유지 전극(23)을 덮도록 유전체층(25)이 형성되고, 그 유전체층(25)상에 보호층(26)이 형성되어 있다. 배면 기판(31)상에는 데이터 전극(32)이 복수 형성되고, 데이터 전극(32)을 덮도록 유전체층(33)이 형성되고, 또한 그 위에 정(井)자 형상의 격벽(34)이 형성되어 있다. 그리고, 격벽(34)의 측면 및 유전체층(33) 상에는 적색, 녹색 및 청색의 각 색으로 발광하는 형광체층(35)이 마련되어 있다.
이들 전면 기판(21)과 배면 기판(31)은, 미소한 방전 공간을 사이에 두고 표시 전극쌍(24)과 데이터 전극(32)이 교차하도록 대향 배치되고, 그 외주부를 유리프리트 등의 밀봉재에 의해 밀봉하고 있다. 그리고 방전 공간에는, 예컨대, 네온과 제논의 혼합 가스가 방전 가스로서 봉입되어 있다. 방전 공간은 격벽(34)에 의해 복수의 구획으로 나누어져 있고, 표시 전극쌍(24)과 데이터 전극(32)이 교차하는 부분에 방전 셀이 형성되어 있다. 그리고 이들의 방전 셀이 방전, 발광하는 것에 의해 화상이 표시된다.
또, 패널(10)의 구조는 상술한 것에 한정되는 것은 아니고, 예컨대, 스트라이프 형상의 격벽을 구비한 것이더라도 좋다.
도 2는 본 발명의 일 실시예에서의 패널(10)의 전극 배열도이다. 패널(10)에는, 행 방향으로 긴 n개(n은 짝수)의 주사 전극 SC1~주사 전극 SCn(도 1의 주사 전극(22)) 및 n개의 유지 전극 SU1~유지 전극 SUn(도 1의 유지 전극(23))이 배열되고, 열 방향으로 긴 m개의 데이터 전극 D1~데이터 전극 Dm(도 1의 데이터 전극(32))이 배열되어 있다. 그리고, 1쌍의 주사 전극 SCi(i=1~n) 및 유지 전극 SUi와 하나의 데이터 전극 Dj(j=1~m)가 교차한 부분에 방전 셀이 형성되고, 방전 셀은 방전 공간 내에 m×n개 형성되어 있다.
또, 본 실시예에 있어서는 n을 짝수로 하고, 홀수번째의 주사 전극 SC1, 주사 전극 SC3, …, 주사 전극 SCn-1이 제 1 주사 전극 그룹에 속하고, 짝수번째의 주사 전극 SC2, 주사 전극 SC4, …, 주사 전극 SCn이 제 2 주사 전극 그룹에 속하는 것으로 하여 설명한다.
도 3은 본 발명의 일 실시예에서의 플라즈마 디스플레이 장치(1)의 회로 블록도이다. 플라즈마 디스플레이 장치(1)는, 패널(10), 화상 신호 처리 회로(41), 데이터 전극 구동 회로(42), 주사 전극 구동 회로(43), 유지 전극 구동 회로(44), 타이밍 발생 회로(45) 및 각 회로 블록에 필요한 전원을 공급하는 전원부(도시하지 않음)를 구비하고 있다.
화상 신호 처리 회로(41)는, 입력된 화상 신호를 서브필드마다의 발광·비발광을 나타내는 화상 데이터로 변환한다. 데이터 전극 구동 회로(42)는 서브필드마 다의 화상 데이터를 각 데이터 전극 D1~데이터 전극 Dm에 대응하는 신호로 변환하여 각 데이터 전극 D1~데이터 전극 Dm을 구동한다.
타이밍 발생 회로(45)는 수평 동기 신호 및 수직 동기 신호를 바탕으로 하여 각 회로 블록의 동작을 제어하는 각종 타이밍 신호를 발생시키고, 각각의 회로 블록으로 공급한다. 이 타이밍 신호에는, 예컨대, 주사 전극 구동 IC 등의 각 IC의 제어 신호나 각 회로 블록에 구비된 스위치의 전환 신호 등이 포함된다. 유지 전극 구동 회로(44)는 타이밍 신호에 근거하여 유지 전극 SU1~유지 전극 SUn을 구동한다.
주사 전극 구동 회로(43)는, 기입 기간에서 주사 전극 SC1~주사 전극 SCn에 인가하는 각종 전압 및 주사 펄스를 발생하기 위한 주사 펄스 발생 회로(50)를 갖고, 타이밍 신호에 근거하여 각 주사 전극 SC1~주사 전극 SCn을 각각 구동한다. 또, 각 구동 전압은 복수의 스위칭 소자를 갖는 주사 전극 구동 IC(후술하는 도 6에 기재)를 통해 각 주사 전극 SC1~주사 전극 SCn에 인가하도록 구성하고, 주사 전극 구동 IC의 전환에 이용하는 전환 신호도 타이밍 발생 회로(45)에서 발생시키고 있다.
다음으로, 패널(10)을 구동하기 위한 구동 전압 파형과 그 동작에 대하여 설명한다. 플라즈마 디스플레이 장치(1)는, 서브필드법, 즉 1 필드 기간을 복수의 서브필드로 분할하고, 서브필드마다 각 방전 셀의 발광·비발광을 제어함으로써 계조 표시를 행한다. 각각의 서브필드는 초기화 기간, 기입 기간 및 유지 기간을 갖는다.
초기화 기간에서는 초기화 방전을 발생하여, 계속되는 기입 방전에 필요한 벽 전하를 각 전극 상에 형성한다. 기입 기간에서는, 발광시켜야 하는 방전 셀에서 선택적으로 기입 방전을 발생하여 벽 전하를 형성한다. 그리고 유지 기간에서는, 기입 방전을 발생한 방전 셀에서 유지 방전을 발생시켜 발광시킨다.
또, 본 실시예에 있어서는, 기입 기간을, 제 1 주사 전극 그룹에 속하는 주사 전극의 각각에 주사 펄스를 순차적으로 인가하는 제 1 기입 기간과, 제 2 주사 전극 그룹에 속하는 주사 전극의 각각에 주사 펄스를 순차적으로 인가하는 제 2 기입 기간으로 분할한다. 그리고, 제 1 주사 전극 그룹에 속하는 주사 전극은 홀수번째의 주사 전극 SC1, 주사 전극 SC3, …, 주사 전극 SCn-1이며, 제 2 주사 전극 그룹에 속하는 주사 전극은 짝수번째의 주사 전극 SC2, 주사 전극 SC4, …, 주사 전극 SCn이다. 그래서 이하, 제 1 기입 기간을 「홀수 기간」, 제 2 기입 기간을「짝수 기간」이라고 약기한다.
다음으로, 패널(10)을 구동하기 위한 구동 전압 파형과 그 동작에 대하여 설명한다. 도 4는 본 발명의 일 실시예에서의 패널(10)의 각 전극에 인가하는 구동 전압 파형을 나타내는 도면이다. 본 실시예에서는, 1 필드 기간을 10개의 서브필드로 구성하고 있지만, 도 4에는 2개의 서브필드의 구동 전압 파형을 나타내고 있다. 또한, 이하에서의 주사 전극 SCi, 유지 전극 SUi, 데이터 전극 Dk은, 각 전극 중에서 화상 데이터에 근거하여 선택된 전극을 나타낸다.
제 1 서브필드의 초기화 기간의 전반부에서는, 데이터 전극 D1~데이터 전극 Dm, 유지 전극 SU1~유지 전극 SUn에 각각 0(V)을 인가하고, 주사 전극 SC1~주사 전 극 SCn에는, 유지 전극 SU1~유지 전극 SUn에 대하여 방전 개시 전압 이하의 전압 Vi1로부터, 방전 개시 전압을 초과하는 전압 Vi2를 향하여 완만하게 상승하는 경사 파형 전압을 인가한다. 이 경사 파형 전압이 상승하는 사이에, 주사 전극 SC1~주사 전극 SCn과 유지 전극 SU1~유지 전극 SUn, 데이터 전극 D1~데이터 전극 Dm과의 사이에서 각각 미약한 초기화 방전이 일어난다. 그리고, 주사 전극 SC1~주사 전극 SCn 상에 부(負)의 벽 전압이 축적되고, 또한, 데이터 전극 D1~데이터 전극 Dm 상 및 유지 전극 SU1~유지 전극 SUn 상에는 정(正)의 벽 전압이 축적된다. 여기서, 전극 상의 벽 전압이란 전극을 덮는 유전체층 상, 보호층 상, 형광체층 상 등에 축적된 벽 전하에 의해 생기는 전압을 나타낸다.
초기화 기간의 후반부에서는, 유지 전극 SU1~유지 전극 SUn에 정의 전압 Ve1을 인가하고, 주사 전극 SC1~주사 전극 SCn에는, 유지 전극 SU1~유지 전극 SUn에 대하여 방전 개시 전압 이하로 되는 전압 Vi3으로부터 방전 개시 전압을 초과하는 전압 Vi4를 향하여 완만하게 하강하는 경사 파형 전압을 인가한다. 그 동안에, 주사 전극 SC1~주사 전극 SCn과 유지 전극 SU1~유지 전극 SUn, 데이터 전극 D1~데이터 전극 Dm과의 사이에서 각각 미약한 초기화 방전이 일어난다. 그리고, 주사 전극 SC1~주사 전극 SCn 상의 부의 벽 전압 및 유지 전극 SU1~유지 전극 SUn 상의 정의 벽 전압이 약해지고, 데이터 전극 D1~데이터 전극 Dm 상의 정의 벽 전압은 기입 동작에 적합한 값으로 조정된다.
또, 1 필드를 구성하는 서브필드 중, 몇개의 서브필드에서는 초기화 기간의 전반부를 생략할 수도 있고, 그 경우에는, 직전의 서브필드에서 유지 방전을 한 방 전 셀에 대하여 선택적으로 초기화 동작을 행한다. 도 4에는, 제 1 서브필드의 초기화 기간에서는 전반부 및 후반부를 갖는 초기화 동작, 제 2 서브필드 및 그 이후의 초기화 기간에서는 후반부만을 갖는 초기화 동작을 행하는 구동 전압 파형을 나타내었다.
계속되는 기입 기간의 홀수 기간에서는, 유지 전극 SU1~유지 전극 SUn에 전압 Ve2을 인가하고, 홀수번째의 주사 전극 SC1, 주사 전극 SC3, …, 주사 전극 SCn-1의 각각은 제 2 전압 Vs2을, 짝수번째의 주사 전극 SC2, 주사 전극 SC4, …, 주사 전극 SCn의 각각은 제 4 전압 Vs4을 각각 인가한다. 여기서, 제 4 전압 Vs4은 제 2 전압 Vs2보다 높은 전압이다.
다음으로, 배치로 보아 위에서 첫번째의 주사 전극 SC1에 부의 주사 펄스 전압 Vad를 인가한다. 그리고, 데이터 전극 D1~데이터 전극 Dm 중 첫번째로 발광시켜야 하는 방전 셀의 데이터 전극 Dk(k=1~m)에 정의 기입 펄스 전압 Vw를 인가한다. 이 때 본 실시예에 있어서는, 주사 전극 SC1에 인접하는 주사 전극, 즉 배치로 보아 위에서 두번째의 주사 전극 SC2에 제 4 전압 Vs4보다 낮은 제 3 전압 Vs3을 인가한다. 이것은 인접하는 주사 전극 SC1과 주사 전극 SC2의 사이에 지나치게 큰 전압차가 인가되는 것을 막기 위해서이다.
그러면 기입 펄스 전압 Vw를 인가한 방전 셀의 데이터 전극 Dk 상과 주사 전극 SC1 상의 교차부의 전압차는, 외부 인가 전압의 차(Vw-Vad)에 데이터 전극 Dk 상의 벽 전압과 주사 전극 SC1 상의 벽 전압의 차가 가산된 것으로 되어 방전 개시 전압을 초과한다. 그리고, 데이터 전극 Dk와 주사 전극 SC1과의 사이 및 유지 전 극 SU1과 주사 전극 SC1과의 사이에 기입 방전이 일어나고, 주사 전극 SC1 상에 정의 벽 전압이 축적되고, 유지 전극 SU1 상에 부의 벽 전압이 축적되며, 데이터 전극 Dk 상에도 부의 벽 전압이 축적된다. 이렇게 하여, 첫번째로 발광시켜야 하는 방전 셀에서 기입 방전을 일으켜 각 전극 상에 벽 전압을 축적하는 기입 동작이 행하여진다. 한편, 기입 펄스 전압 Vw를 인가하지 않은 데이터 전극 D1~데이터 전극 Dm과 주사 전극 SC1과의 교차부의 전압은 방전 개시 전압을 초과하지 않기 때문에, 기입 방전은 발생하지 않는다.
다음으로, 배치로 보아 위에서 세번째의 주사 전극 SC3에 주사 펄스 전압 Vad를 인가하고, 또한, 데이터 전극 D1~데이터 전극 Dm 중 세번째로 발광시켜야 하는 방전 셀의 데이터 전극 Dk에 정의 기입 펄스 전압 Vw를 인가한다. 이 때 주사 전극 SC3에 인접하는 배치로 보아 위에서 두번째의 주사 전극 SC2 및 네번째의 주사 전극 SC4에도 제 3 전압 Vs3을 인가한다. 그러면 그 방전 셀의 데이터 전극 Dk와 주사 전극 SC3의 사이 및 유지 전극 SU3과 주사 전극 SC3의 사이에 기입 방전이 일어나, 각 전극 상에 벽 전압을 축적하는 기입 동작이 행하여진다.
이하, 홀수번째의 주사 전극 SC5, 주사 전극 SC7, …, 주사 전극 SCn-1에 관해서도 마찬가지로 기입 동작을 행한다. 그리고 이 때 기입 동작을 행하는 홀수번째의 주사 전극 SCp+1(p=짝수, 1<p<n)에 인접하는 짝수번째의 주사 전극 SCp 및 주사 전극 SCp+2에도 제 3 전압 Vs3을 인가한다.
계속되는 짝수 기간에서는, 짝수번째의 주사 전극 SC2, 주사 전극 SC4, …, 주사 전극 SCn에 제 2 전압 Vs2을, 홀수번째의 주사 전극 SC1, 주사 전극 SC3, …, 주사 전극 SCn-1에 제 4 전압 Vs4을 인가한다.
다음으로, 배치로 보아 위에서 두번째의 주사 전극 SC2에 부의 주사 펄스 전압 Vad를 인가하고, 또한, 데이터 전극 D1~데이터 전극 Dm 중 두번째로 발광시켜야 하는 방전 셀의 데이터 전극 Dk에 정의 기입 펄스 전압 Vw를 인가한다. 이 때 두번째의 주사 전극 SC2에 인접하는 주사 전극, 즉 배치로 보아 위에서 첫번째의 주사 전극 SC1 및 세번째의 주사 전극 SC3에 제 4 전압 Vs4보다 낮은 제 3 전압 Vs3을 인가한다.
그러면 그 방전 셀의 데이터 전극 Dk와 주사 전극 SC2의 교차부의 전압차는 방전 개시 전압을 초과하고, 배치로 보아 위에서 두번째로 발광시켜야 하는 방전 셀에서 기입 방전을 일으켜 각 전극 상에 벽 전압을 축적하는 기입 동작이 행하여진다.
다음으로, 배치로 보아 위에서 네번째의 주사 전극 SC4에 주사 펄스 전압 Vad를 인가하고, 또한, 네번째로 발광시켜야 하는 방전 셀의 데이터 전극 Dk에 정의 기입 펄스 전압 Vw를 인가한다. 이 때 주사 전극 SC4에 인접하는 배치로 보아 위에서 세번째의 주사 전극 SC3 및 다섯번째의 주사 전극 SC5에 제 3 전압 Vs3을 인가한다. 그러면 그 방전 셀에서 기입 방전이 일어난다.
이하 마찬가지로, 짝수번째의 주사 전극 SC6, 주사 전극 SC8, …, 주사 전극 SCn에 관해서도 마찬가지로 기입 동작을 행한다. 그리고 이 때 기입 동작을 행하는 짝수번째의 주사 전극 SCp에 인접하는 홀수번째의 주사 전극 SCp-1 및 주사 전극 SCp+1에 제 3 전압 Vs3을 인가한다.
계속되는 유지 기간에서는, 우선 주사 전극 SC1~주사 전극 SCn에 정의 유지 펄스 전압 Vm을 인가하고, 또한 유지 전극 SU1~유지 전극 SUn에 0(V)를 인가한다. 그러면 기입 방전을 일으킨 방전 셀에서는, 주사 전극 SCi 상과 유지 전극 SUi 상의 전압차가 유지 펄스 전압 Vm에 주사 전극 SCi 상의 벽 전압과 유지 전극 SUi 상의 벽 전압의 차이가 가산된 것으로 되어 방전 개시 전압을 초과한다. 그리고, 주사 전극 SCi와 유지 전극 SUi의 사이에 유지 방전이 일어나고, 이 때 발생한 자외선에 의해 형광체층(35)이 발광한다. 그리고 주사 전극 SCi 상에 부의 벽 전압이 축적되고, 유지 전극 SUi 상에 정의 벽 전압이 축적된다. 또한 데이터 전극 Dk 상에도 정의 벽 전압이 축적된다. 기입 기간에 있어서 기입 방전이 일어나지 않은 방전 셀에서는 유지 방전은 발생하지 않고, 초기화 기간의 종료시에서의 벽 전압이 유지된다.
계속해서, 주사 전극 SC1~주사 전극 SCn에는 0(V)을, 유지 전극 SU1~유지 전극 SUn에는 유지 펄스 전압 Vm을 각각 인가한다. 그러면, 유지 방전을 일으킨 방전 셀에서는, 유지 전극 SUi 상과 주사 전극 SCi 상의 전압차가 방전 개시 전압을 초과하기 때문에 다시 유지 전극 SUi와 주사 전극 SCi의 사이에 유지 방전이 일어나고, 유지 전극 SUi 상에 부의 벽 전압이 축적되고 주사 전극 SCi 상에 정의 벽 전압이 축적된다. 이후 마찬가지로, 주사 전극 SC1~주사 전극 SCn과 유지 전극 SU1~유지 전극 SUn에 교대로 휘도 가중치에 따른 수의 유지 펄스를 인가하고, 표시 전극쌍의 전극 사이에 전위차를 인가하는 것에 의해, 기입 기간에서 기입 방전을 일으킨 방전 셀에서 유지 방전이 계속하여 행해진다.
그리고, 유지 기간의 최후에는 전압 Vr를 향하여 완만하게 상승하는 경사 파형 전압을 주사 전극 SC1~주사 전극 SCn에 인가하여, 데이터 전극 Dk 상의 정의 벽 전압을 남긴 채로, 주사 전극 SCi 상 및 유지 전극 SUi 상의 벽 전압을 소거하고 있다. 이렇게 해서 유지 기간에서의 유지 동작이 종료한다.
다음으로, 주사 펄스 발생 회로(50)의 상세한 구성에 대하여 설명한다. 또 본 실시예에 있어서는, 제 2 전압 Vs2와 주사 펄스 전압 Vad의 차이가, 제 4 전압 Vs4와 제 3 전압 Vs3의 차와 같은 것으로 해서 설명한다. 이 전압의 차를 이하, 전압 Vscn라고 기재한다. 즉, (Vs2-Vad)=(Vs4-Vs3)=Vscn이다.
도 5는 본 발명의 일 실시예에서의 플라즈마 디스플레이 장치(1)의 주사 펄스 발생 회로(50)의 구성을 나타내는 회로도이다. 도 5에는 패널(10) 및 유지 전극 구동 회로(44)도 나타내고 있다. 주사 펄스 발생 회로(50)는, 홀수번째의 주사 전극 SC1, 주사 전극 SC3, …, 주사 전극 SCn-1에 인가하는 구동 전압을 출력하는 홀수 전극 출력부(53)와, 짝수번째의 주사 전극 SC2, 주사 전극 SC4, …, 주사 전극 SCn에 인가하는 구동 전압을 출력하는 짝수 전극 출력부(56)를 구비하고 있다. 또, 초기화 기간 및 유지 기간에서의 구동 전압 파형을 발생하는 회로는 생략했다. 또한, 후술하는 바와 같이, 타이밍 발생 회로(45)에서 발생시킨 전환 신호 SI는, 프린트 기판 상의 배선에서는, 주사 전극 구동 IC를 탑재한 2개의 프린트 기판 중 배치로 보아 위에 배치된 프린트 기판에 입력하고, 그 프린트 기판으로부터, 배치로 보아 아래에 배치된 프린트 기판에 입력하는 구성이지만, 도 5에서는, 전환 신호 SI를 홀수 전극 출력부(53)와 짝수 전극 출력부(56)에 입력하도록 나타낸 간략 한 도면을 나타내고 있다.
홀수 전극 출력부(53)는, 전압 Vscn의 플로팅 전원 VSCN1과, 플로팅 전원 VSCN1의 저전압측을 주사 펄스 전압 Vad 또는 제 3 전압 Vs3에 접속하는 스위치(54)와, 플로팅 전원 VSCN1의 저전압측의 전압 또는 고압측의 전압을 홀수번째의 주사 전극 SC1, 주사 전극 SC3, …, 주사 전극 SCn-1의 각각에 인가하는 출력부(60(1)), 출력부(60(3)), …, 출력부(60(n-1))를 구비하고 있다. 출력부(60(1))는, 플로팅 전원 VSCN1의 고압측의 전압을 출력하는 스위칭 소자(61(1))와, 플로팅 전원 VSCN1의 저압측의 전압을 출력하는 스위칭 소자(62(1))를 갖는다. 출력부(60(3))도 마찬가지로 스위칭 소자(61(3))와 스위칭 소자(62(3))를 갖는다. 출력부(60(5)), 출력부(60(7)), …, 출력부(60(n-1))에 관해서도 마찬가지다.
짝수 전극 출력부(56)는, 전압 Vscn의 플로팅 전원 VSCN2와, 플로팅 전원 VSCN2의 저전압측을 주사 펄스 전압 Vad 또는 제 3 전압 Vs3에 접속하는 스위치(57)와, 플로팅 전원 VSCN2의 저전압측의 전압 또는 고압측의 전압을 짝수번째의 주사 전극 SC2, 주사 전극 SC4, …, 주사 전극 SCn의 각각에 인가하는 출력부(60(2)), 출력부(60(4)), …, 출력부(60(n))를 구비하고 있다. 출력부(60(2))는, 플로팅 전원 VSCN2의 고압측의 전압을 출력하는 스위칭 소자(61(2))와, 플로팅 전원 VSCN2의 저압측의 전압을 출력하는 스위칭 소자(62(2))를 갖는다. 출력부(60(4)), 출력부(60(6)), …, 출력부(60(n))에 관해서도 마찬가지다.
그리고, 미리 정한 순서로 출력부(60(1))~출력부(60(n))를 전환하여 동작시키기 위한, 타이밍 발생 회로(45)에서 발생시킨 전환 신호 SI를, 출력부(60(1))~출 력부(60(n))의 각각에 입력한다. 이것에 의해, 도 4의 구동 전압 파형의 기입 기간에 나타낸 타이밍에서 각 주사 펄스를 발생시킬 수 있다.
또, 여기서는, 복수의 출력부(60)를 하나의 패키지 내에 집적화한 주사 전극 구동 IC(도시하지 않음)를 이용하여 주사 펄스 발생 회로(50)를 구성하고 있다. 구체적으로는, 90개의 출력부(60)를 수용한 주사 전극 구동 IC를 복수 이용하여 주사 펄스 발생 회로(50)를 구성하고 있고, 최초의 주사 전극 구동 IC에는 출력부(60(1))~출력부(60(90))를 포함시키고, 다음 주사 전극 구동 IC에는 계속되는 출력부(60(91))~출력부(60(180))를 포함시키는 것과 같이, 각 주사 전극 구동 IC에, 출력부(60(1))~출력부(60(n))를 순차적으로 90개씩 나누어 구성하고 있다.
그러나, 상술한 각 수치는 단순한 일례에 지나지 않고, 사용하는 구동 IC나 패널의 사양 등에 근거하여 알맞게 설정하면 된다.
또, 전원 VSCN1, 전원 VSCN2은, 예컨대 DC-DC 컨버터 등을 이용하여 구성할 수도 있지만, 다이오드와 콘덴서를 갖는 부트스트랩 회로를 이용하여 간단하게 구성할 수 있다.
다음으로, 본 실시예에서의 프린트 기판의 배치 및 배선에 대하여 설명한다.
도 6은, 본 발명의 일 실시예에서의 주사 전극 SC1~주사 전극 SCn의 구동에 이용하는 프린트 기판의 배치의 일례를 나타내는 개략도이며, 각 프린트 기판의 배치와 프린트 기판 사이의 접속을 모식적으로 나타낸 것이다.
본 실시예에 있어서는, 도 6에 나타낸 바와 같이, 주사 전극 SC1~주사 전극 SCn을 3개의 프린트 기판, 즉, 주사 전극 구동 회로(43)의 일부를 탑재한 프린트 기판(70)과, 주사 전극 구동 회로(43)가 갖는 복수의 주사 전극 구동 IC(79) 중의 반수(여기서는, 6개)의 주사 전극 구동 IC(79)를 탑재한 제 1 프린트 기판(71)과, 남은(여기서는, 6개) 주사 전극 구동 IC(79)를 탑재한 제 2 프린트 기판(72)을 이용하여 구동하도록 구성하고 있다.
그리고, 프린트 기판(70)과 제 1 프린트 기판(71) 및 제 2 프린트 기판(72)은, 프린트 기판(70)에 탑재한 커넥터(73a)와 제 1 프린트 기판(71)에 탑재한 커넥터(73c)를 FFC(74a)에 의해 접속하고, 프린트 기판(70)에 탑재한 커넥터(73b)와 제 2 프린트 기판(72)에 탑재한 커넥터(73d)를 FFC(74b)에 의해 접속함으로써, 전기적으로 접속할 수 있다.
이것에 의해, 도면에 점선으로 나타낸 바와 같이, 주사 전극 구동 회로(43)로부터 출력되는 구동 전압을, 커넥터(73a), FFC(74a) 및 커넥터(73c)를 통해 제 1 프린트 기판(71)에 입력하고, 또한 커넥터(73b), FFC(74b) 및 커넥터(73d)를 통해 제 2 프린트 기판(72)에 입력하여, 주사 전극 구동 IC(79)의 각각에 입력할 수 있다.
또한, 각 주사 전극 구동 IC(79)와 각 주사 전극 SC1~주사 전극 SCn은, 제 1 프린트 기판(71) 및 제 2 프린트 기판(72)에 탑재한 복수의 커넥터(78)와, 한쪽 단부에 마련된 전극 단자를 주사 전극 SC1~주사 전극 SCn의 인출 전극의 각각에 전기적으로 접속한 복수의 FFC(77)를 각각 접속함으로써 전기적으로 접속할 수 있고, 이것에 의해 주사 전극 구동 IC(79)로부터 출력되는 구동 전압을 커넥터(78) 및 FFC(77)를 통해 각 주사 전극 SC1~주사 전극 SCn에 인가할 수 있다.
또한, 제 1 프린트 기판(71)의 접지 전위와 제 2 프린트 기판(72)의 접지 전위는, 제 1 프린트 기판(71)에 탑재한 커넥터(75a)와 제 2 프린트 기판(72)에 탑재한 커넥터(75b)를 FFC(76)에 의해 접속함으로써 전기적으로 접속할 수 있다.
상술한 바와 같이, 본 실시예에서는, 주사 전극 SC1~주사 전극 SCn을 제 1 주사 전극 그룹과 제 2 주사 전극 그룹의 2개의 주사 전극 그룹으로 분할하여 구동하고 있다. 따라서, 제 1 프린트 기판과 제 2 프린트 기판과의 사이에서 접지 전위에 전위 차이가 발생하면, 주사 전극 SC1~주사 전극 SCn에 인가하는 구동 전압 파형에 전위 차이에 의한 노이즈가 생길 우려가 있다. 구동 전압 파형에, 전위 차이에 의한 노이즈가 생기지 않도록 하기 위해서는, 제 1 프린트 기판(71)과 제 2 프린트 기판(72) 사이에서 접지 전위를 될 수 있는 한 같은 전위로 해 놓아야 한다.
그래서, 본 실시예에서는, FFC(74a)가 갖는 복수의 배선의 일부를 이용하여 프린트 기판(70)의 접지 전위와 제 1 프린트 기판(71)의 접지 전위를 접속하고(도시하지 않음), 또한, FFC(74b)가 갖는 복수의 배선의 일부를 이용하여 프린트 기판(70)의 접지 전위와 제 2 프린트 기판(72)의 접지 전위를 접속하며(도시하지 않음), 프린트 기판(70)의 접지 전위와 제 1 프린트 기판(71)의 접지 전위와 제 2 프린트 기판(72)의 접지 전위를 전기적으로 접속하고 있다. 또, 각 프린트 기판의 접지 전위 사이의 임피던스가 높으면, 회로 상에, 접지 전위끼리 전기적으로 접속되어 있더라도, 접지 전위 사이에 전위차가 생기는 경우가 있다. 그래서, 접지 전위 사이의 임피던스를 낮게 하기 위해, 본 실시예에서는, 제 1 프린트 기판(71)의 접지 전위와 제 2 프린트 기판(72)의 접지 전위를 FFC(76)에 의해 전기적으로 접속하는 구성으로 하고 있다.
각 FFC은, 유연한 배선이 가능하도록 유연성을 갖는 프린트 배선 기판으로 이루어져 있고, 폴리이미드 등의 일반적으로 알려진 유연한 수지 기판 상에 금속박이 프린트되어 형성된 스트라이프 형상의 복수의 배선을 갖는 구성으로 되어 있다. 각 배선은 서로 전기적으로 절연되도록 배선과 배선 사이에 절연부가 마련되어 있다. 그리고, FFC(76)에 있어서는, 전환 신호 SI의 전달에 사용하는 하나의 배선을 제외한 나머지의 모든 배선을 접지 전위의 접속에 이용하고 있다. 이와 같이, FFC(76)의 거의 모든 배선을 접지 전위의 접속에 이용함으로써 제 1 프린트 기판(71)의 접지 전위와 제 2 프린트 기판(72)의 접지 전위와의 사이의 임피던스를 더 저감하고 있다. 이것에 의해, 본 실시예에서는, 주사 전극 구동 회로(43)를 탑재하는 각 프린트 기판 사이의 접지 전위의 전위 차이를 억제하여, 전위 차이에 의해 생기는 노이즈를 저감하고 있다.
다음으로, FFC(76)가 갖는 복수의 배선 중, 하나의 배선을 전환 신호 SI의 전달에 사용하는 이유에 대하여 설명한다.
타이밍 발생 회로(45)에서 발생시키는 전환 신호 SI는, 주사 전극 구동 IC(79)내의 출력부(60(1))~출력부(60(n))를 미리 정한 순서로 전환하고, 도 4의 구동 전압 파형의 기입 기간에 나타낸 타이밍에서 각 주사 펄스를 발생시키기 위한 제어 신호이며, 제 1 프린트 기판(71)에 탑재한 주사 전극 구동 IC(79) 및 제 2 프린트 기판(72)에 탑재한 주사 전극 구동 IC(79)의 각각에 입력해야 한다.
또, 본 실시예에서는, 타이밍 발생 회로(45)로부터 출력한 전환 신호 SI를 최초의 주사 전극 구동 IC(79)에 입력한 후, 그 주사 전극 구동 IC(79)로부터 출력한 전환 신호 SI를 계속되는 주사 전극 구동 IC(79)에 입력하고, 이후, 주사 전극 구동 IC(79)로부터 계속되는 주사 전극 구동 IC(79)에 순차적으로 전환 신호 SI를 주고받는 구성으로 하고 있다. 이 구성은, 제 1 프린트 기판(71)에 탑재한 주사 전극 구동 IC(79) 및 제 2 프린트 기판(72)에 탑재한 주사 전극 구동 IC(79)의 각각과 동일하다.
따라서, 각 주사 전극 구동 IC(79)를 각각 정확한 순서로 동작시킬 뿐이면, 프린트 기판(70)으로부터 FFC(74a)을 통해 제 1 프린트 기판(71)으로 전환 신호 SI를 입력하고, 마찬가지로, 프린트 기판(70)으로부터 FFC(74b)를 통해 제 2 프린트 기판(72)으로 전환 신호 SI를 입력하면 된다. 그러나, 본 실시예에 있어서는, 제 2 프린트 기판(72)에 입력하는 전환 신호 SI를, 프린트 기판(70)으로부터 제 2 프린트 기판(72)으로 직접 입력하는 것은 아니고, 도면의 실선으로 나타낸 바와 같이, 프린트 기판(70)으로부터 FFC(74a)를 통해 제 1 프린트 기판(71)에 일단 입력하고, 그 다음에 FFC(76)을 통해 제 2 프린트 기판(72)에 입력하는 구성으로 하고 있다.
FFC(76)는, 제 1 프린트 기판(71)의 접지 전위와 제 2 프린트 기판(72)의 접지 전위를 서로 전기적으로 접속하고 있다. 그리고, 동시에, 프린트 기판(70)의 접지 전위와 제 1 프린트 기판(71)의 접지 전위는 FFC(74a)에 의해 접속되고, 프린트 기판(70)의 접지 전위와 제 2 프린트 기판(72)의 접지 전위는 FFC(74b)에 의해 접속되어 있다. 그 때문에, FFC(76)가 커넥터(75a) 또는 커넥터(75b)로부터 빠지더라도, 제 1 프린트 기판(71)의 접지 전위와 제 2 프린트 기판(72)의 접지 전위는 프린트 기판(70)의 접지 전위를 통해 전기적으로 접속된 상태에 있다.
따라서, 전환 신호 SI를 프린트 기판(70)으로부터 제 1 프린트 기판(71) 및 제 2 프린트 기판(72)으로 각각 입력하고, FFC(76)의 모든 배선을 접지 전위의 접속에 사용하는 종래의 구성에서는, FFC(76)가 커넥터(75a) 또는 커넥터(75b)로부터 빠지는 접속 불량이 발생하더라도, 그것을 즉시 검지하는 것은 어렵다.
그러나 본 실시예에 있어서는, 상술한 바와 같이 전환 신호 SI를 프린트 기판(70)으로부터 제 1 프린트 기판(71)으로 입력하고, 제 1 프린트 기판(71)으로부터 FFC(76)을 통해 제 2 프린트 기판(72)에 입력하는 구성으로 하고 있기 때문에, FFC(76)가 커넥터(75a) 또는 커넥터(75b)로부터 빠졌을 때에, 제 2 프린트 기판(72)에 전환 신호 SI가 입력되지 않고, 주사 전극 구동 IC(79)이 정확하게 전환되지 않게 되어 화상이 정상으로 표시되지 않게 된다. 따라서, 즉시 FFC(76)의 접속 불량을 검지할 수 있다.
이상, 설명한 바와 같이, 본 실시예에 의하면, 주사 전극 SC1~주사 전극 SCn을 제 1 주사 전극 그룹과 제 2 주사 전극 그룹으로 분할하고, 1 필드 기간을, 제 1 주사 전극 그룹에 속하는 주사 전극의 각각에 주사 펄스를 순차적으로 인가하는 제 1 기입 기간과, 제 2 주사 전극 그룹에 속하는 주사 전극의 각각에 주사 펄스를 순차적으로 인가하는 제 2 기입 기간을 갖는 복수의 서브필드로 구성하여 구동하는 플라즈마 디스플레이 장치(1)에서, 주사 전극 구동 IC(79)를, 미리 정한 순서로 전 환되는 전환 신호 SI를, 타이밍 발생 회로(45)로부터 제 1 프린트 기판(71)에 일단 입력하고, 제 1 프린트 기판(71)의 접지 전위와 제 2 프린트 기판(72)의 접지 전위를 전기적으로 접속하는 FFC(76)을 통해 제 2 프린트 기판(72)으로 입력하는 구성으로 함으로써, FFC(76)에 접속 불량이 생겼을 때에 즉시 검지하는 것이 가능해진다.
또, 본 실시예에서는, 주사 전극 구동 IC(79)를 제 1 프린트 기판(71) 및 제 2 프린트 기판(72)의 2개의 프린트 기판에 분할하여 탑재하는 구성을 설명했지만, 3개 이상의 프린트 기판에 분할하여 탑재하는 경우에도, 상술한 바와 같은 구성으로 함으로써 동일한 효과를 얻을 수 있다.
또한, 본 실시예에서는, 전환 신호 SI를 제 1 프린트 기판(71)을 통해 제 2 프린트 기판(72)으로 입력하는 구성을 설명했지만, 제 2 프린트 기판(72)을 통해 제 1 프린트 기판(71)으로 입력하는 구성으로 해도 좋다.
또한, 본 실시예에서는, 제 1 프린트 기판(71)과 제 2 프린트 기판(72)에 각각 반씩 주사 전극 구동 IC(79)를 탑재하는 구성을 설명했지만, 엄밀히 반수일 필요는 없고, 주사 전극 구동 IC(79)의 탑재수에 차이가 있더라도 괜찮다.
또한, 본 실시예에서는, 홀수번째의 주사 전극이 제 1 주사 전극 그룹에 속하고 짝수번째의 주사 전극이 제 2 주사 전극 그룹에 속하는 것으로 하여 설명했지만, 홀수번째의 주사 전극이 제 2 주사 전극 그룹에 속하고 짝수번째의 주사 전극이 제 1 주사 전극 그룹에 속하는 것으로 할 수도 있다. 또한, 예컨대 필드마다 제 1 주사 전극 그룹과 제 2 주사 전극 그룹을 교체하는 구성이더라도 좋다.
또, 본 발명은, 서브필드수나 각 서브필드의 휘도 가중치, 펄스폭 T의 시간이 특정 값에 한정되는 것이 아니다. 또한 상술한 본 실시예에 있어서 이용한 구체적인 수치 등은, 단지 일례를 든 것에 지나지 않고, 패널의 특성이나 플라즈마 디스플레이 장치의 사양 등에 맞춰, 적절히 알맞은 값으로 설정하는 것이 바람직하다.
본 발명은, 복수의 프린트 기판을 이용하여 주사 전극을 구동하도록 구성한 플라즈마 디스플레이 장치에서, 프린트 기판 사이의 접지 전위끼리를 전기적으로 접속하는 FFC에 접속 불량이 생겼을 때에, 즉시 검지할 수 있기 때문에, 플라즈마 디스플레이 장치의 신뢰성을 높이는 데에 있어 유용한 발명이다.

Claims (1)

  1. 복수의 주사 전극 및 복수의 유지 전극을 갖는 플라즈마 디스플레이 패널과,
    복수의 상기 주사 전극을 제 1 주사 전극 그룹과 제 2 주사 전극 그룹으로 분할하고 상기 제 1 주사 전극 그룹 및 상기 제 2 주사 전극 그룹에 속하는 상기 주사 전극의 각각에 주사 펄스를 순차적으로 인가하는 주사 전극 구동 회로와,
    상기 주사 전극 구동 회로에서 발생시킨 주사 펄스를 상기 주사 전극의 각각에 인가하는 복수의 주사 전극 구동 IC와,
    복수의 상기 주사 전극 구동 IC를 미리 정해진 순서로 전환하는 전환 신호를 발생시키는 타이밍 발생 회로와,
    상기 주사 전극 구동 IC를 탑재한 제 1 프린트 기판 및 제 2 프린트 기판
    을 구비하고,
    상기 제 1 프린트 기판의 접지 전위와 상기 제 2 프린트 기판의 접지 전위를 플렉서블 배선판에 의해 전기적으로 접속하고, 또한, 상기 전환 신호를, 상기 타이밍 발생 회로를 탑재한 제 3 프린트 기판으로부터 상기 제 1 프린트 기판으로 입력한 후, 상기 제 1 프린트 기판으로부터 상기 플렉서블 배선판을 통해 상기 제 2 프린트 기판으로 입력하도록 구성한
    것을 특징으로 하는 플라즈마 디스플레이 장치.
KR1020097000378A 2007-04-06 2008-04-04 플라즈마 디스플레이 장치 KR101000707B1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JPJP-P-2007-100206 2007-04-06
JP2007100206 2007-04-06

Publications (2)

Publication Number Publication Date
KR20090082335A KR20090082335A (ko) 2009-07-30
KR101000707B1 true KR101000707B1 (ko) 2010-12-10

Family

ID=39875388

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020097000378A KR101000707B1 (ko) 2007-04-06 2008-04-04 플라즈마 디스플레이 장치

Country Status (6)

Country Link
US (1) US8350833B2 (ko)
EP (1) EP2026316A4 (ko)
JP (1) JP5067374B2 (ko)
KR (1) KR101000707B1 (ko)
CN (1) CN101542568B (ko)
WO (1) WO2008129857A1 (ko)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111602189B (zh) * 2018-01-24 2022-03-22 堺显示器制品株式会社 布线基板的电连接结构及显示装置
US11584252B2 (en) 2019-08-14 2023-02-21 Honda Motor Co., Ltd. Systems and methods for chaining data between electric vehicles and electric vehicle stations

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000250425A (ja) * 1999-02-25 2000-09-14 Fujitsu Ltd ドライバic実装モジュール

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02186531A (ja) 1989-01-13 1990-07-20 Nec Corp プラズマディスプレイモジュール
JP3642324B2 (ja) * 1992-09-08 2005-04-27 セイコーエプソン株式会社 液晶表示装置及び電子光学装置
US5737272A (en) 1992-09-08 1998-04-07 Seiko Epson Corporation Liquid crystal display apparatus, structure for mounting semiconductor device, method of mounting semiconductor device, electronic optical apparatus and electronic printing apparatus
JP3808224B2 (ja) * 1998-12-02 2006-08-09 株式会社 日立ディスプレイズ 液晶表示装置
JP2000173481A (ja) * 1998-12-09 2000-06-23 Hitachi Ltd ガス放電型表示装置
JP2001013883A (ja) 1999-06-30 2001-01-19 Fujitsu Ltd ドライバic実装モジュール及びそれを使用した平板型表示装置
JP2002032056A (ja) 2000-07-18 2002-01-31 Fujitsu Hitachi Plasma Display Ltd プラズマディスプレイ装置
KR100846459B1 (ko) * 2001-12-26 2008-07-16 삼성전자주식회사 통합형 커넥터를 갖는 액정표시모듈과 이를 구비하는액정표시장치
KR20050108429A (ko) * 2002-03-14 2005-11-16 마츠시타 덴끼 산교 가부시키가이샤 플라즈마 디스플레이 장치
US20040008192A1 (en) * 2002-07-10 2004-01-15 Waterman John Karl Parity checking system and method for a display system
CN100465706C (zh) * 2004-03-15 2009-03-04 夏普株式会社 显示装置及用于此装置的玻璃基板
JP2006065119A (ja) * 2004-08-27 2006-03-09 Pioneer Electronic Corp フラット型表示装置
KR100681035B1 (ko) * 2005-11-30 2007-02-09 엘지전자 주식회사 플라즈마 표시장치
KR20080024826A (ko) * 2006-09-15 2008-03-19 삼성전자주식회사 액정표시장치

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2000250425A (ja) * 1999-02-25 2000-09-14 Fujitsu Ltd ドライバic実装モジュール

Also Published As

Publication number Publication date
CN101542568A (zh) 2009-09-23
JPWO2008129857A1 (ja) 2010-07-22
EP2026316A1 (en) 2009-02-18
EP2026316A4 (en) 2011-01-26
US20100013808A1 (en) 2010-01-21
JP5067374B2 (ja) 2012-11-07
US8350833B2 (en) 2013-01-08
WO2008129857A1 (ja) 2008-10-30
CN101542568B (zh) 2011-07-13
KR20090082335A (ko) 2009-07-30

Similar Documents

Publication Publication Date Title
JP3640527B2 (ja) プラズマディスプレイ装置
US6703792B2 (en) Module for mounting driver IC
KR100798573B1 (ko) 플라즈마 디스플레이 장치
KR101000707B1 (ko) 플라즈마 디스플레이 장치
KR101088288B1 (ko) 플라즈마 디스플레이 장치
KR101007500B1 (ko) 플라즈마 디스플레이 장치의 구동 방법
JP5023791B2 (ja) プラズマディスプレイ装置
JP5157112B2 (ja) プラズマディスプレイ装置
KR101067083B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 디스플레이 장치
JP5245281B2 (ja) プラズマディスプレイ装置の駆動方法
JP5130673B2 (ja) プラズマディスプレイ装置
JP5130672B2 (ja) プラズマディスプレイ装置
JP2008096801A (ja) プラズマディスプレイ装置
KR101088198B1 (ko) 플라즈마 디스플레이 장치
JP5167683B2 (ja) プラズマディスプレイ装置の駆動方法
JP2005018032A (ja) ドライバic実装モジュール
KR100649521B1 (ko) 플라즈마 표시 장치
JP4929948B2 (ja) プラズマディスプレイ装置
JP2008197427A (ja) プラズマディスプレイ装置
JP2008083136A (ja) プラズマディスプレイ装置
KR20090033755A (ko) 플라즈마 디스플레이 장치

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee