KR100741921B1 - Method of Etching Metal Layer in Semiconductor Device - Google Patents

Method of Etching Metal Layer in Semiconductor Device Download PDF

Info

Publication number
KR100741921B1
KR100741921B1 KR1020050133314A KR20050133314A KR100741921B1 KR 100741921 B1 KR100741921 B1 KR 100741921B1 KR 1020050133314 A KR1020050133314 A KR 1020050133314A KR 20050133314 A KR20050133314 A KR 20050133314A KR 100741921 B1 KR100741921 B1 KR 100741921B1
Authority
KR
South Korea
Prior art keywords
etching
semiconductor device
metal wiring
metal
pet
Prior art date
Application number
KR1020050133314A
Other languages
Korean (ko)
Other versions
KR20070070596A (en
Inventor
이강현
Original Assignee
동부일렉트로닉스 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 동부일렉트로닉스 주식회사 filed Critical 동부일렉트로닉스 주식회사
Priority to KR1020050133314A priority Critical patent/KR100741921B1/en
Publication of KR20070070596A publication Critical patent/KR20070070596A/en
Application granted granted Critical
Publication of KR100741921B1 publication Critical patent/KR100741921B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/3213Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
    • H01L21/32133Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only
    • H01L21/32135Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only
    • H01L21/32136Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer by chemical means only by vapour etching only using plasmas
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer
    • H01L21/18Manufacture or treatment of semiconductor devices or of parts thereof the devices having at least one potential-jump barrier or surface barrier, e.g. PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic System or AIIIBV compounds with or without impurities, e.g. doping materials
    • H01L21/30Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
    • H01L21/31Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to form insulating layers thereon, e.g. for masking or by using photolithographic techniques; After treatment of these layers; Selection of materials for these layers
    • H01L21/3205Deposition of non-insulating-, e.g. conductive- or resistive-, layers on insulating layers; After-treatment of these layers
    • H01L21/321After treatment
    • H01L21/3213Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer
    • H01L21/32139Physical or chemical etching of the layers, e.g. to produce a patterned layer from a pre-deposited extensive layer using masks

Abstract

본 발명은 반도체 소자의 금속 식각 방법에 관한 것으로, 금속 배선층 상의 자연 산화막과 BARC(bottom anti-reflective coating) 막을 제거하는 BT(break through) 단계와; 사진 공정에 의하여 금속 배선 패턴을 형성한 후, 상기 금속 배선 패턴 위에 상기 금속 배선층을 선택 식각하여 금속 배선을 형성하는 ME(main etch) 단계와; 상기 금속 배선의 식각 상태를 균일한 상태로 더 식각하는 OE(over etch) 단계와; 상기 ME 단계 및 상기 OE 단계에서 발생한 잔여 PR(photo resist)과 폴리머(polymer)를 제거하는 PET(post etching treatment) 단계를 포함하는 반도체 소자의 금속 식각 방법에 의하여, 폴리머와 PR을 제거하여 챔버(chamber)의 오염을 억제함으로써, 챔버의 세정 주기를 늘려 반도체 소자의 생산성을 향상시키는 효과가 있다. 아울러, 파티클 소스(particle source)를 원천적으로 방지하여 반도체 소자의 질을 향상시키는 효과가 있다.The present invention relates to a metal etching method of a semiconductor device, comprising: a break through (BT) step of removing a native oxide film and a bottom anti-reflective coating (BARC) film on a metal wiring layer; Forming a metal wiring pattern by a photolithography process and then selectively etching the metal wiring layer on the metal wiring pattern to form a metal wiring; An OE (over etch) step of further etching the etching state of the metal wiring in a uniform state; By the metal etching method of the semiconductor device comprising a post etching treatment (PET) step of removing the residual photoresist (PR) and the polymer (polymer) generated in the ME step and the OE step, the polymer and PR to remove the chamber ( By suppressing contamination of the chamber), the cleaning cycle of the chamber is increased to increase the productivity of the semiconductor device. In addition, there is an effect of improving the quality of the semiconductor device by preventing the particle source (particle source) at the source.

PET, 유도 결합 플라즈마 식각 PET, Inductively Coupled Plasma Etching

Description

반도체 소자의 금속 식각 방법 {Method of Etching Metal Layer in Semiconductor Device}Metal etching method of semiconductor device {Method of Etching Metal Layer in Semiconductor Device}

도 1은 본 발명의 일실시예에 의한 반도체 소자의 금속 식각 방법의 공정 블록도이다.1 is a process block diagram of a metal etching method of a semiconductor device according to an embodiment of the present invention.

도 2a 내지 도 2f는 본 발명의 일실시예에 의한 반도체 소자의 금속 식각 방법을 나타내는 단면도이다.2A to 2F are cross-sectional views illustrating a metal etching method of a semiconductor device according to an embodiment of the present invention.

본 발명은 반도체 소자의 제조 방법에 관한 것으로, 더 상세하게는 반도체 소자의 금속 식각 방법에 관한 것이다.The present invention relates to a method for manufacturing a semiconductor device, and more particularly to a metal etching method of a semiconductor device.

종래의 금속 배선의 식각 공정은 크게, BT(break through) 단계, ME(main etch) 단계, OE (over etch) 단계의 순서로 구성된다. 먼저 BT 단계에서는 금속 배선층 상에 형성된 자연 산화막 또는 BARC(bottom anti-reflective coating) 막을 제거한다. 그 다음, ME 단계에서 금속 배선층을 선택 식각하며, OE 단계에서는 ME 단계에서 식각하여 형성한 금속 배선의 CD(critical dimension) 등이 균일하게 되도록 조금 더 식각하는 과정으로 식각 공정을 종료한다.The etching process of a conventional metal wiring is largely composed of a break through (BT) step, a main etch (ME) step, and an over etch (OE) step. First, in the BT step, a natural oxide film or a bottom anti-reflective coating (BARC) film formed on the metal wiring layer is removed. Next, the metallization layer is selectively etched in the ME step, and in the OE step, the etching process is terminated by etching a little more so that the CD (critical dimension) and the like of the metal wire formed by the ME step are uniform.

그리고 나서, 후속 공정이 FEOL(first end of line) 공정인 경우에는 애싱(ashing), 습식 세정을 거치며, BEOL(back end of line) 공정인 경우에는 애싱(ashing), 솔벤트 클리닝(solvent cleaning) 등을 거친다.Then, if the subsequent process is a first end of line (FEOL) process, ashing and wet cleaning are performed. In the case of a BEOL process, ashing and solvent cleaning are performed. Go through

이러한 반도체 제조 공정은 기술의 발전에 따라 초미세 구조를 형성하여 설계 규칙(design rule)이 엄격해지고, 금속 배선이 부식되거나 오염되는 것을 방지하기 위해 더욱 더 많은 폴리머(polymer)를 사용하는 공정이 불가피하게 된다. 따라서, CHF3 또는 N2 가스 등이 첨가되는데, 이는 많은 이물질(byproduct)을 발생하여 챔버 (chamber) 내부에 불규칙하게 증착된다. 한편, 이렇게 형성된 이물질은 굳기가 매우 딱딱하여 후속하는 웨이퍼(wafer) 식각 공정에서 파티클 소스(particle source)로도 작용한다. 이는 기판의 최상위 블록(top block)에서 패턴이 단락되는 패턴 브릿지(pattern bridge)를 유발하여 반도체 소자의 수율을 감소시키는 문제점이 있다. Such semiconductor manufacturing process is inevitable due to the development of technology to form an ultra-fine structure, strict design rules, and to use more and more polymers to prevent corrosion or contamination of metal wiring Done. Thus, CHF 3 or N 2 gas or the like is added, which generates many byproducts and irregularly deposits inside the chamber. On the other hand, the foreign matter thus formed is very hard and also serves as a particle source in the subsequent wafer (etch) process. This causes a pattern bridge in which a pattern is shorted at the top block of the substrate, thereby reducing the yield of the semiconductor device.

본 발명은 반도체 제조 공정에서 폴리머와 PR을 제거하여 챔버의 오염을 방지하고 챔버의 세정 주기를 늘려 반도체 소자의 생산성을 향상시키며, 파티클 소스를 원천적으로 방지하는 반도체 소자의 금속 식각 방법을 제공함에 있다.The present invention provides a metal etching method of a semiconductor device that removes polymer and PR in a semiconductor manufacturing process, thereby preventing contamination of the chamber, increasing the cleaning cycle of the chamber, and improving productivity of the semiconductor device, and preventing particle sources at the source. .

이러한 기술적 과제를 해결하기 위하여, 본 발명은 금속 배선층 상의 자연 산화막과 BARC 막을 제거하는 BT 단계와; 사진 공정에 의하여 금속 배선 패턴을 형 성한 후, 상기 금속 배선 패턴 위에 상기 금속 배선층을 선택 식각하여 금속 배선을 형성하는 ME 단계와; 상기 금속 배선의 식각 상태를 균일한 상태로 더 식각하는 OE 단계와; 상기 ME 단계 및 상기 OE 단계에서 발생한 잔여 PR과 폴리머를 제거하는 PET 단계를 포함하는 반도체 소자의 금속 식각 방법을 제공한다. 여기서, 상기 BT 단계는 CF4 또는 CHF3 가스를 이용하는 플라즈마 식각(plasma etching) 단계인 것이 바람직하다. 한편, 상기 ME 단계는 BCl3, Cl2, CHF3, N2 가스를 이용하는 플라즈마 식각 단계인 것이 바람직하다. 또한, 상기 OE 단계는 BCl3, Cl2, CHF3, N2 가스를 이용하는 플라즈마 식각 단계인 것이 바람직하다. 아울러, 상기 PET 단계는 O2와 CF4를 이용하는 유도 결합 플라즈마(couple induced plasma; CIP) 식각 단계인 것이 바람직하다. 그리고, 상기 PET(post etching treatment) 단계는 식각 장비의 챔버 내의 플라즈마의 직진성은 감소시키고, 플라즈마의 농도를 증가시키는 것이 바람직하다.In order to solve this technical problem, the present invention includes a BT step of removing the natural oxide film and the BARC film on the metal wiring layer; Forming a metal wiring pattern by a photolithography process, and then selectively etching the metal wiring layer on the metal wiring pattern to form a metal wiring; An OE step of further etching the etching state of the metal wiring in a uniform state; It provides a metal etching method of a semiconductor device comprising a PET step to remove the residual PR and the polymer generated in the ME step and the OE step. Here, the BT step is preferably a plasma etching step using a CF 4 or CHF 3 gas. On the other hand, the ME step is preferably a plasma etching step using a BCl 3 , Cl 2 , CHF 3 , N 2 gas. In addition, the OE step is preferably a plasma etching step using the BCl 3 , Cl 2 , CHF 3 , N 2 gas. In addition, the PET step is preferably a coupled induced plasma (CIP) etching step using O 2 and CF 4 . In addition, the post etching treatment (PET) may reduce the linearity of the plasma in the chamber of the etching apparatus and increase the concentration of the plasma.

이하, 도 1을 참조하여, 본 발명의 일실시예에 의한 반도체 소자의 금속 식각 방법을 개략적으로 설명한다.Hereinafter, a metal etching method of a semiconductor device according to an embodiment of the present invention will be described with reference to FIG. 1.

도 1은 반도체 소자의 제조 공정 중 식각 공정만에 대한 블록도로서, 반도체 소자의 금속 식각 공정은 크게 BT 단계, ME 단계, OE 단계, PET 단계의 순서로 진행된다. BT 단계, ME 단계, OE 단계는 종래기술에 의한 것이나, 본 발명은 금속 식각 공정의 마지막에 PET 단계를 추가하는 것을 특징으로 한다.1 is a block diagram of only an etching process of a semiconductor device manufacturing process, and the metal etching process of the semiconductor device is generally performed in the order of the BT step, the ME step, the OE step, and the PET step. The BT step, the ME step, and the OE step are of the prior art, but the present invention is characterized by adding a PET step at the end of the metal etching process.

이하, 도 2a 내지 도 2f를 참조하여, 본 발명의 일실시예에 의한 반도체 소 자의 금속 식각 방법을 더 상세하게 설명한다.Hereinafter, a metal etching method of a semiconductor device according to an embodiment of the present invention will be described in more detail with reference to FIGS. 2A to 2F.

먼저, 도 2a를 보면 비아(via, 210)가 형성된 층간 절연막(200) 상에 금속 배선층(220), BARC 막(230), PR(240)을 순서대로 도포한다. 여기서 BARC 막(230)은 후속 사진 공정에서 빛의 반사율을 향상시키고, 금속 배선층(220)과 PR(photo resist, 240)의 접착력(adhesion)을 증가시키는 역할을 한다.First, referring to FIG. 2A, the metal wiring layer 220, the BARC film 230, and the PR 240 are sequentially applied on the interlayer insulating film 200 on which the vias 210 are formed. In this case, the BARC film 230 improves the reflectance of light in a subsequent photographic process and increases the adhesion between the metal wiring layer 220 and the photo resist 240 (PR).

이어서, 도 2b와 같이 사진 공정에 의하여 금속 배선 패턴을 형성한다. 그 다음 도 2c에서 처럼 금속 배선 패턴 위에 BARC 막(230)과 자연 산화막을 제거하는 BT 단계를 거친다. 이러한 BT 단계는 CF4 또는 CHF3 가스를 이용하는 플라즈마 식각으로 진행한다.Next, as shown in FIG. 2B, a metal wiring pattern is formed by a photolithography process. Then, a BT step of removing the BARC film 230 and the native oxide film is performed on the metal wiring pattern as shown in FIG. 2C. This BT step proceeds with plasma etching using CF 4 or CHF 3 gas.

도 2d에서는 ME 단계로서 금속 배선 패턴 위에 금속 배선층(220)을 선택 식각하여 금속 배선(225)을 형성한다. ME 단계에서는 BCl3, Cl2, CHF3, N2 등의 가스를 이용한 플라즈마 식각을 한다.In FIG. 2D, the metal wiring layer 220 is selectively etched on the metal wiring pattern as the ME step to form the metal wiring 225. In the ME step, plasma etching is performed using gases such as BCl 3 , Cl 2 , CHF 3 , and N 2 .

한편, 도 2d에서 보는 바와 같이 중앙에 위치하는 금속 배선(225)은 CD(critical dimension)가 더 길게 형성되어 있는데, 금속 배선(225)의 CD 등에 대해 식각 균일성을 유지하기 위해 도 2e와 같은 OE 단계를 거친다. OE 단계에서는 ME 단계와 마찬가지로 BCl3, Cl2, CHF3, N2 등의 가스를 이용한 플라즈마 식각을 한다.Meanwhile, as shown in FIG. 2D, the metal wiring 225 positioned at the center has a longer CD (critical dimension). In order to maintain the etching uniformity with respect to the CD of the metal wiring 225, the same as in FIG. 2E. Go through the OE stages. In the OE step, as in the ME step, plasma etching is performed using gases such as BCl 3 , Cl 2 , CHF 3 , and N 2 .

금속 식각 공정의 마지막 단계로서, 도 2f는 PET 단계를 나타낸다. PET 단계에서는 이전의 ME 단계 및 OE 단계에서 발생한 잔여 PR과 폴리머를 제거하는 단 계이다. 종래에는 PET 단계를 거치지 않고, 바로 애싱 및 세정을 하였으나, 본 발명에서는 PET 단계를 추가하여 이물질을 먼저 제거하는 과정을 거친다.As a final step in the metal etching process, FIG. 2F shows the PET step. The PET stage removes residual PR and polymer from previous ME and OE stages. Conventionally, the ashing and washing was performed immediately without going through the PET step, but in the present invention, the foreign material is first removed by adding the PET step.

PET 단계는 주로 CF4, O2 가스를 이용하는 유도 결합 플라즈마 식각을 한다. PET 단계는 층간 절연막 등의 산화막과의 선택비는 최대화하고, PR과 폴리머와의 선택비는 최소화하여 폴리머와 PR의 제거를 원활하게 하는 것을 특징으로 한다.The PET step is mainly inductively coupled plasma etching using CF 4 , O 2 gas. The PET step is characterized by maximizing the selectivity of the oxide film such as an interlayer insulating film and minimizing the selectivity between the PR and the polymer to facilitate the removal of the polymer and the PR.

한편, PET 단계에서는 식각 장비에서 주로 웨이퍼에 인가되는 바이어스 파워(bias power)는 인가하지 않고, 주로 챔버의 탑(top)에 인가되는 소스 파워(source power)만 인가한다. 여기서, 바이어스 파워는 주로 식각의 직진성과 식각률에 영향을 주는 것으로 실질적으로 식각이 이루어지게 하는 것이고, 소스 파워는 주로 플라즈마 농도를 증가시키는 역할을 하는 것으로서 식각 특성을 저하시키고 식각의 직진성도 상실시킨다. 따라서, PET 단계에서는 바이어스 파워는 인가하지 않고, 소스 파워만 인가하는 것에 의해서 금속 배선 및 층간 절연막을 거의 식각하지 않고, 금속 배선 상부와 챔버의 측벽에 있는 PR과 이물질만을 제거하게 된다.On the other hand, in the PET step, the bias power is mainly applied to the wafer in the etching equipment, and only the source power applied to the top of the chamber is applied. Here, the bias power mainly affects the straightness and the etching rate of the etching, and the etching is substantially performed. The source power mainly serves to increase the plasma concentration, thereby deteriorating the etching characteristics and losing the straightness of the etching. Therefore, in the PET step, the bias power is not applied, and only the source power is applied, thereby almost eliminating the metal wiring and the interlayer insulating film, and removing only the PR and the foreign substances on the upper side of the metal wiring and the chamber.

따라서, PET 단계의 추가에 의해 이물질에 의한 챔버의 오염을 억제할 수 있으며, 이로 인해, 챔버의 세정 주기가 더 연장된다. 일반적인 경우 챔버의 세정에 많은 시간이 소요됨에 비추어, 세정 주기가 연장되면 반도체 소자의 생산성을 향상하는 효과를 가진다. 그리고, 이물질이 챔버 내벽에 딱딱하게 굳어 파티클 소스로 작용하는 것을 억제한다.Therefore, the addition of the PET step can suppress contamination of the chamber by foreign matters, thereby extending the cleaning cycle of the chamber further. In general, since the cleaning of the chamber takes a long time, if the cleaning cycle is extended has the effect of improving the productivity of the semiconductor device. In addition, the foreign matter hardens on the inner wall of the chamber to suppress the particle source.

이후, 반도체 소자의 금속 식각 공정에 이어서 애싱 공정 및 세정 공정을 거 친다.Thereafter, the metal etching process of the semiconductor device is followed by an ashing process and a cleaning process.

지금까지 본 발명의 바람직한 실시예에 대해 설명하였으나, 본 발명이 속하는 기술분야에서 통상의 지식을 가진 자는 본 발명의 본질적인 특성을 벗어나지 않는 범위 내에서 변형된 형태로 구현할 수 있을 것이다. 그러므로 여기서 설명한 본 발명의 실시예는 한정적인 관점이 아니라 설명적인 관점에서 고려되어야 하고, 본 발명의 범위는 상술한 설명이 아니라 특허청구범위에 나타나 있으며, 그와 동등한 범위 내에 있는 모든 차이점은 본 발명에 포함되는 것으로 해석되어야 한다.Although a preferred embodiment of the present invention has been described so far, those skilled in the art will be able to implement in a modified form without departing from the essential characteristics of the present invention. Therefore, the embodiments of the present invention described herein are to be considered in descriptive sense only and not for purposes of limitation. Should be interpreted as being included in.

본 발명에 따르면, 반도체 소자의 금속 식각 공정에서 마지막 공정으로 PET 단계를 추가하는 구성에 의하여, 폴리머와 PR을 제거하여 챔버의 오염을 억제함으로써, 챔버의 세정 주기를 늘려 반도체 소자의 생산성을 향상시키는 효과가 있다. 아울러, 파티클 소스를 원천적으로 방지하여 반도체 소자의 질을 향상시키는 효과가 있다.According to the present invention, by adding a PET step as a final step in the metal etching process of the semiconductor device, by removing the polymer and PR to suppress the contamination of the chamber, to increase the cleaning cycle of the chamber to improve the productivity of the semiconductor device It works. In addition, by preventing the source of particles at the source has the effect of improving the quality of the semiconductor device.

Claims (6)

반도체 소자의 금속 식각 방법으로서,As a metal etching method of a semiconductor device, 금속 배선층 상의 자연 산화막과 BARC 막을 제거하는 BT 단계와;A BT step of removing the native oxide film and the BARC film on the metal wiring layer; 사진 공정에 의하여 금속 배선 패턴을 형성한 후, 상기 금속 배선 패턴 위에 상기 금속 배선층을 선택 식각하여 금속 배선을 형성하는 ME 단계와;Forming a metal wiring pattern by a photolithography process, and then selectively etching the metal wiring layer on the metal wiring pattern to form a metal wiring; 상기 금속 배선의 식각 상태를 균일한 상태로 더 식각하는 OE 단계와;An OE step of further etching the etching state of the metal wiring in a uniform state; 상기 ME 단계 및 상기 OE 단계에서 발생한 잔여 PR과 폴리머를 제거하는 PET 단계를 포함하는 반도체 소자의 금속 식각 방법.The metal etching method of a semiconductor device comprising a PET step of removing the residual PR and the polymer generated in the ME step and the OE step. 제 1 항에서,In claim 1, 상기 BT 단계는 CF4 또는 CHF3 가스를 이용하는 플라즈마 식각 단계인 것을 특징으로 하는, 반도체 소자의 금속 식각 방법.The BT step is a plasma etching step using a CF 4 or CHF 3 gas, metal etching method of a semiconductor device. 제 1 항에서,In claim 1, 상기 ME 단계는 BCl3, Cl2, CHF3, N2 가스를 이용하는 플라즈마 식각 단계인 것을 특징으로 하는, 반도체 소자의 금속 식각 방법.The ME step is a plasma etching step using a BCl 3 , Cl 2 , CHF 3 , N 2 gas, metal etching method of a semiconductor device. 제 1 항에서,In claim 1, 상기 OE 단계는 BCl3, Cl2, CHF3, N2 가스를 이용하는 플라즈마 식각 단계인 것을 특징으로 하는, 반도체 소자의 금속 식각 방법.The OE step is a plasma etching step using a BCl 3 , Cl 2 , CHF 3 , N 2 gas, metal etching method of a semiconductor device. 제 1 항에서,In claim 1, 상기 PET 단계는 O2와 CF4를 이용하는 유도 결합 플라즈마 식각 단계인 것을 특징으로 하는, 반도체 소자의 금속 식각 방법.The PET step is an inductively coupled plasma etching step using O 2 and CF 4 , metal etching method of a semiconductor device. 제 1 항에서,In claim 1, 상기 PET 단계는 식각 장비의 챔버 내의 플라즈마의 직진성은 감소시키고, 플라즈마의 농도를 증가시키는 것을 특징으로 하는, 반도체 소자의 금속 식각 방법.The PET step is to reduce the straightness of the plasma in the chamber of the etching equipment, characterized in that to increase the concentration of the plasma, metal etching method of a semiconductor device.
KR1020050133314A 2005-12-29 2005-12-29 Method of Etching Metal Layer in Semiconductor Device KR100741921B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020050133314A KR100741921B1 (en) 2005-12-29 2005-12-29 Method of Etching Metal Layer in Semiconductor Device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020050133314A KR100741921B1 (en) 2005-12-29 2005-12-29 Method of Etching Metal Layer in Semiconductor Device

Publications (2)

Publication Number Publication Date
KR20070070596A KR20070070596A (en) 2007-07-04
KR100741921B1 true KR100741921B1 (en) 2007-07-24

Family

ID=38505868

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020050133314A KR100741921B1 (en) 2005-12-29 2005-12-29 Method of Etching Metal Layer in Semiconductor Device

Country Status (1)

Country Link
KR (1) KR100741921B1 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106711033B (en) * 2015-11-17 2020-07-17 北京北方华创微电子装备有限公司 Substrate etching method
CN112840039A (en) * 2018-10-05 2021-05-25 朗姆研究公司 Removal of metal contaminants from chamber surfaces

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR970052634A (en) * 1995-12-14 1997-07-29 문정환 How to remove etch residue
KR19980060606A (en) * 1996-12-31 1998-10-07 김영환 Metal wiring formation method of semiconductor device
KR19980085824A (en) * 1997-05-30 1998-12-05 문정환 Wiring Formation Method of Semiconductor Device
KR100203784B1 (en) 1995-12-14 1999-06-15 윤종용 Method for forming metal pattern of semiconductor device
KR19990052276A (en) * 1997-12-22 1999-07-05 구본준 Flattening method of metal wiring
KR20010059448A (en) * 1999-12-30 2001-07-06 박종섭 Method for fabricating semiconductor device
US6599437B2 (en) 2001-03-20 2003-07-29 Applied Materials Inc. Method of etching organic antireflection coating (ARC) layers

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR970052634A (en) * 1995-12-14 1997-07-29 문정환 How to remove etch residue
KR100203784B1 (en) 1995-12-14 1999-06-15 윤종용 Method for forming metal pattern of semiconductor device
KR19980060606A (en) * 1996-12-31 1998-10-07 김영환 Metal wiring formation method of semiconductor device
KR19980085824A (en) * 1997-05-30 1998-12-05 문정환 Wiring Formation Method of Semiconductor Device
KR19990052276A (en) * 1997-12-22 1999-07-05 구본준 Flattening method of metal wiring
KR20010059448A (en) * 1999-12-30 2001-07-06 박종섭 Method for fabricating semiconductor device
US6599437B2 (en) 2001-03-20 2003-07-29 Applied Materials Inc. Method of etching organic antireflection coating (ARC) layers

Also Published As

Publication number Publication date
KR20070070596A (en) 2007-07-04

Similar Documents

Publication Publication Date Title
US6559049B2 (en) All dual damascene oxide etch process steps in one confined plasma chamber
US6849559B2 (en) Method for removing photoresist and etch residues
US20050277289A1 (en) Line edge roughness reduction for trench etch
KR20050000500A (en) Method for removing photoresist and etch residues
US7067435B2 (en) Method for etch-stop layer etching during damascene dielectric etching with low polymerization
US20070128849A1 (en) Waferless automatic cleaning after barrier removal
US20050066994A1 (en) Methods for cleaning processing chambers
JP2009123866A (en) Manufacturing method of semiconductor device, and treatment method of film to be etched
US20060089003A1 (en) Method for removing polymer as etching residue
JPH06177089A (en) Manufacture of semiconductor device
KR100741921B1 (en) Method of Etching Metal Layer in Semiconductor Device
JP2003303808A (en) Method for manufacturing semiconductor device
US6406836B1 (en) Method of stripping photoresist using re-coating material
JP2006032721A (en) Fabrication process of semiconductor device
CN101908474B (en) Method for manufacturing gate on wafer
KR100461743B1 (en) Method For Plasma Etching Of Ir-Ta-O Electrode And For Post-Etch Cleaning
JP2005129946A (en) Post plasma clean process for a hardmask
KR100598287B1 (en) Method for cleaning the semiconductor device
KR100607760B1 (en) Method for cleanning etching chamber of semiconductor device
KR100576439B1 (en) Method for cleanning etching chamber of semiconductor device
KR20060125430A (en) Method for removing a polymer in a chamber
JPH09270420A (en) Manufacture of semiconductor device
KR100332647B1 (en) Method of forming a contact hole in a semiconductor device
KR950014943B1 (en) Method of removing silicon residue formed by etching metal layer
CN115863167A (en) Method for removing strip-shaped polymer in thick aluminum etching

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
G170 Publication of correction
FPAY Annual fee payment

Payment date: 20100624

Year of fee payment: 4

LAPS Lapse due to unpaid annual fee