KR100700516B1 - Plasma Display Panel - Google Patents

Plasma Display Panel Download PDF

Info

Publication number
KR100700516B1
KR100700516B1 KR1020000079992A KR20000079992A KR100700516B1 KR 100700516 B1 KR100700516 B1 KR 100700516B1 KR 1020000079992 A KR1020000079992 A KR 1020000079992A KR 20000079992 A KR20000079992 A KR 20000079992A KR 100700516 B1 KR100700516 B1 KR 100700516B1
Authority
KR
South Korea
Prior art keywords
discharge
electrode
display panel
plasma display
discharge cells
Prior art date
Application number
KR1020000079992A
Other languages
Korean (ko)
Other versions
KR20020050817A (en
Inventor
임근수
Original Assignee
엘지전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사 filed Critical 엘지전자 주식회사
Priority to KR1020000079992A priority Critical patent/KR100700516B1/en
Publication of KR20020050817A publication Critical patent/KR20020050817A/en
Application granted granted Critical
Publication of KR100700516B1 publication Critical patent/KR100700516B1/en

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/32Disposition of the electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/24Sustain electrodes or scan electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01JELECTRIC DISCHARGE TUBES OR DISCHARGE LAMPS
    • H01J11/00Gas-filled discharge tubes with alternating current induction of the discharge, e.g. alternating current plasma display panels [AC-PDP]; Gas-filled discharge tubes without any main electrode inside the vessel; Gas-filled discharge tubes with at least one main electrode outside the vessel
    • H01J11/20Constructional details
    • H01J11/22Electrodes, e.g. special shape, material or configuration
    • H01J11/26Address electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Plasma & Fusion (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Gas-Filled Discharge Tubes (AREA)

Abstract

본 발명은 동작 마진을 넓히고, 오방전을 줄이기 위한 플라즈마 디스플레이 패널에 관한 것이다.The present invention relates to a plasma display panel for widening the operating margin and reducing false discharge.

본 발명의 플라즈마 디스플레이 패널은 적색(R), 녹색(G), 청색(B)의 방전셀들이 델타형으로 배열되어 상기 적색(R), 녹색(G), 청색(B)의 방전셀로 이루어진 화소라인이 2개의 방전셀라인으로 이루어지도록 구성된 플라즈마 디스플레이 패널에 있어서, 상기 각 방전셀에는 각각의 주사/유지전극 및 공통유지전극이 형성되며, 상기 한 화소를 이루는 두개의 방전셀라인의 방전셀들을 동시에 구동하도록, 상기 두개의 방전셀에 각각 형성된 주사/유지전극은 서로 연결된 구조를 갖는다.

In the plasma display panel of the present invention, the red (R), green (G), and blue (B) discharge cells are arranged in a delta shape, and the red (R), green (G), and blue (B) discharge cells are formed. A plasma display panel configured to have pixel lines consisting of two discharge cell lines, wherein each of the discharge cells is formed with respective scan / hold electrodes and a common sustain electrode, and discharge cells of two discharge cell lines forming one pixel. In order to drive them simultaneously, the scan / sustain electrodes respectively formed in the two discharge cells have a structure connected to each other.

Description

플라즈마 디스플레이 패널{Plasma Display Panel} Plasma Display Panel             

도 1은 종래의 스트라입형 격벽 구조를 지닌 플라즈마 디스플레이 패널을 나타내는 사시도.1 is a perspective view showing a plasma display panel having a conventional stripe-type partition wall structure.

도 2는 종래의 웰형 격벽 구조를 지닌 플라즈마 디스플레이 패널을 나타내는 사시도.2 is a perspective view showing a plasma display panel having a conventional well-shaped partition wall structure;

도 3은 종래의 델타형 격벽 구조를 지닌 플라즈마 디스플레이 패널을 나타내는 사시도. 3 is a perspective view showing a plasma display panel having a conventional delta partition structure.

도 4는 도 3에 도시된 플라즈마 디스플레이 패널의 전극구조를 나타내는 도면.4 is a view showing an electrode structure of the plasma display panel shown in FIG.

도 5는 본 발명의 제 1 실시 예에 따른 델타형 플라즈마 디스플레이 패널을 나타내는 사시도.5 is a perspective view illustrating a delta type plasma display panel according to a first embodiment of the present invention.

도 6는 도 5에 도시된 플라즈마 디스플레이 패널의 전극 구조를 나타내는 도면.FIG. 6 is a view showing an electrode structure of the plasma display panel shown in FIG. 5; FIG.

도 7은 본 발명에 의한 제 2 실시 예에 따른 전극 구조를 나타내는 도면.7 is a view showing an electrode structure according to a second embodiment of the present invention.

도 8은 도 5에 도시된 델타형 플라즈마 디스플레이 패널의 구동방법을 나타내는 파형도. FIG. 8 is a waveform diagram illustrating a method of driving the delta type plasma display panel illustrated in FIG. 5.                 

< 도면의 주요 부분에 대한 부호의 설명 >      <Description of Symbols for Main Parts of Drawings>

상부기판 : 1,10 하부기판 : 3,18    Upper board: 1,10 Lower board: 3,18

유전체층 : 5,9,14,22 보호막 : 7,16   Dielectric layer: 5,9,14,22 Protective film: 7,16

주사/유지전극 : 11Y,12Y 공통유지전극 : 11Z,12Z   Scanning / holding electrode: 11Y, 12Y Common holding electrode: 11Z, 12Z

어드레스전극 : 11X,12X 투명전극 : 12a   Address electrode: 11X, 12X Transparent electrode: 12a

금속버스전극 : 12b 격벽 : 13,24a,24b,24c   Metal Bus Electrode: 12b Bulkhead: 13,24a, 24b, 24c

형광체 : 15,26 채널 : 34
Phosphor: 15,26 Channels: 34

본 발명은 플라즈마 디스플레이 패널에 관한 것으로, 특히, 적색,녹색, 청색 셀이 델타형으로 배열된 플라즈마 디스플레이 패널에서의 동작마진을 늘리고 조방전을 방지할 수 있는 플라즈마 디스플레이 패널 및 구동방법에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a plasma display panel, and more particularly, to a plasma display panel and a driving method capable of increasing operating margin and preventing rough discharge in a plasma display panel in which red, green, and blue cells are arranged in a delta type.

최근, 액정표시장치(Liquid Crystal Display ; LCD), 전계방출 표시장치(Field Emission Display ; FED) 및 플라즈마 표시장치(Plasma Display Panel; 이하 "PDP"라 한다)등의 평면 표시장치가 활발히 개발되고 있다. PDP는 He+Xe 또는 Ne+Xe 불활성 혼합가스의 방전시 발생하는 147㎚의 자외선에 의해 형광체를 발광시킴으로써 문자 또는 그래픽을 포함한 화상을 표시하게 된다. 이러한 PDP는 박막화와 대형화가 용이할 뿐만 아니라 구조가 단순해짐으로 제작이 용이해 지고 아울러 다른 평면 표시장치에 비하여 휘도 및 발광효율이 높다는 이점을 가진다. 이러한 이점들로 인하여 PDP에 대한 연구가 활발히 진행되고 있다. Recently, flat display devices such as a liquid crystal display (LCD), a field emission display (FED), and a plasma display panel (hereinafter referred to as "PDP") have been actively developed. . The PDP emits a phosphor by 147 nm ultraviolet rays generated when the He + Xe or Ne + Xe inert mixed gas is discharged, thereby displaying an image including characters or graphics. Such a PDP is not only thin and large in size, but also simple in structure, and has high luminance and luminous efficiency compared to other flat display devices. Due to these advantages, research on PDP is being actively conducted.

3전극 교류 면방전형 PDP는 방전시 표면에 벽전하가 축적되며 방전에 의해 발생되는 스퍼터링으로부터 전극들을 보호하기 때문에 저전압 구동과 장수명의 장점을 가진다.The three-electrode AC surface discharge type PDP has advantages of low voltage driving and long life because wall charges are accumulated on the surface during discharge and protect the electrodes from sputtering caused by the discharge.

도 1 및 도 2는 종래의 플라즈마 디스플레이 패널을 나타내는 사시도이다.1 and 2 are perspective views showing a conventional plasma display panel.

도 1 및 도 2를 참조하면, PDP의 방전셀은 상부기판(10)상에 형성되는 주사/유지전극(12Y) 및 공통유지전극(12Z)과, 하부기판(18)상에 형성되는 어드레스전극(12X)을 구비한다. 주사/유지전극(12Y)과 공통유지전극(12Z)이 형성되는 상부기판(10)에는 상부 유전체층(14)과 보호막(16)이 형성된다. 상부 유전체층(14)은 플라즈마 방전시 전하를 축적하여 벽전하가 형성되게 한다. 보호막(16)은 플라즈마 방전시 발생된 스퍼터링에 의한 상부 유전체층(14)의 손상을 방지하고 아울러 2차 전자의 방출 효율을 높이게 한다. 어드레스전극(12X)이 형성된 하부기판(18)에는 하부 유전체층(22)과 격벽(24a,24b)이 형성된다. 그리고 하부 유전체층(22)과 격벽(24a,24b)의 표면 사이에는 형광체(26)가 도포된다. 형광체(26)는 플라즈마 방전시 발생된 자외선에 의해 여기되어 적색, 녹색 또는 청색 중 어느 하나의 가시광선을 발생하게 된다. 상부 및 하부기판(10)(18)과 격벽(24a,24b) 사이에 마련된 방전공간에는 가스방전을 위한 불활성 가스가 주입된다. 격벽(24a,24b)은 어드레스전극(12X)과 나란하게 형성되어 방전에 의해 생성된 자외선 및 가시광선이 인접한 방전셀에 누설되는 것을 방지한다. 종래의 격벽의 구조는 도 1과 같 은 스트라입 형태와 도 2와 같은 웰 형태의 격벽 구조로 나뉘어진다. 여기서, 도 1에 도시된 스트라입 형태의 격벽(24a)구조의 경우에는 배기는 용이하지만 형광체(26) 도포 면적이 적은 단점을 갖고 있고, 도 2에 도시된 웰 형태의 격벽(24b)구조의 경우에는 형광체(26)의 도포 면적이 넓어 휘도를 증가시킬 수 있으나 배기가 잘되지 않는 문제점을 갖고 있다. 이와 같은 문제점을 해결하기 위하여 도 3에 도시된 바와 같은 델타형 격벽 구조를 지닌 PDP가 제안되었다. 1 and 2, a discharge cell of a PDP includes a scan / hold electrode 12Y and a common sustain electrode 12Z formed on an upper substrate 10, and an address electrode formed on a lower substrate 18. (12X). An upper dielectric layer 14 and a passivation layer 16 are formed on the upper substrate 10 on which the scan / hold electrode 12Y and the common sustain electrode 12Z are formed. The upper dielectric layer 14 accumulates electric charges during plasma discharge to allow wall charges to be formed. The passivation layer 16 prevents damage to the upper dielectric layer 14 due to sputtering generated during plasma discharge and increases emission efficiency of secondary electrons. The lower dielectric layer 22 and the partitions 24a and 24b are formed on the lower substrate 18 on which the address electrode 12X is formed. The phosphor 26 is applied between the lower dielectric layer 22 and the surfaces of the partition walls 24a and 24b. The phosphor 26 is excited by ultraviolet rays generated during plasma discharge to generate visible light of any one of red, green, and blue. Inert gas for gas discharge is injected into the discharge space provided between the upper and lower substrates 10 and 18 and the partition walls 24a and 24b. The partitions 24a and 24b are formed in parallel with the address electrode 12X to prevent the ultraviolet rays and the visible light generated by the discharge from leaking to the adjacent discharge cells. The conventional barrier rib structure is divided into a stripe structure as shown in FIG. 1 and a well structured barrier rib structure as shown in FIG. 2. Here, in the case of the stripe-shaped partition wall 24a structure shown in FIG. 1, it is easy to exhaust, but has a disadvantage of having a small coating area of the phosphor 26, and the well-shaped partition wall 24b structure shown in FIG. 2. In this case, the coating area of the phosphor 26 is large, so that the luminance may be increased. In order to solve this problem, a PDP having a delta partition structure as shown in FIG. 3 has been proposed.

도 3를 참조하면, 델타형 격벽 구조를 지닌 PDP의 방전 셀은 상부기판(10)상에 형성되는 주사/유지전극(12Y) 및 공통유지전극(12Z)과, 하부기판(18)상에 형성되는 어드레스전극(12X)을 구비한다. 어드레스전극(12X)이 형성된 하부기판(18) 상에는 하부 유전체층(22)과 격벽(24)이 형성된다. 그리고, 하부 유전체층(22)과 격벽(24c) 사이에는 형광체(도시하지 않음)가 도포된다. 형광체는 플라즈마 방전시 발생된 자외선에 의해 여기되어 적색, 녹색 또는 청색 중 어느 하나의 가시광선을 발생하게 된다. 상부 및 하부기판(10)(18)과 격벽(24a,24b) 사이에 마련된 방전공간에는 가스방전을 위한 불활성 가스가 주입된다. 여기서, 격벽(24c)은 하나의 셀이 육면으로 둘러싸여 좁은 채널(34)들로 연결된 구조로 되어 있다. 이 구조는 형광체의 도포면적을 증가시키고, 격벽(24c)의 반사율이 증가되어 휘도를 향상시킬 수 있으며, 각 셀들이 좁은 채널(34)로 연결되어 있어 배기나 가스 주입을 원활하게 할 수 있다. Referring to FIG. 3, a discharge cell of a PDP having a delta partition wall structure is formed on a scan / hold electrode 12Y and a common sustain electrode 12Z formed on an upper substrate 10, and on a lower substrate 18. The address electrode 12X is provided. The lower dielectric layer 22 and the partition wall 24 are formed on the lower substrate 18 on which the address electrode 12X is formed. A phosphor (not shown) is applied between the lower dielectric layer 22 and the partition wall 24c. The phosphor is excited by ultraviolet rays generated during plasma discharge to generate visible light of any one of red, green, and blue. Inert gas for gas discharge is injected into the discharge space provided between the upper and lower substrates 10 and 18 and the partition walls 24a and 24b. Here, the partition wall 24c has a structure in which one cell is surrounded by six surfaces and connected to narrow channels 34. This structure increases the coating area of the phosphor, improves the reflectance of the partition wall 24c, and improves the brightness. Each cell is connected to the narrow channel 34 to facilitate exhaust or gas injection.

도 4는 도 3에 도시된 플라즈마 디스플레이 패널의 전극구조를 상세히 나타내는 도면이다. FIG. 4 is a diagram illustrating an electrode structure of the plasma display panel shown in FIG. 3 in detail.                         

도 4를 도 3과 함께 참조하면, 이 전극 구조는 스트라입 격벽이나 웰 격벽 구조에서와 동일하게 2개의 유지전극(12Y,12Z)들로 이루어져 있다. 이 유지전극(12Y,12Z)들은 가시광선의 투과율을 높이기 위한 투명전극물질로 이루어진 투명전극(12a)과 이 투명전극(12a)의 높은 전기저항을 낮추기 위한 금속의 버스전극(12b)으로 구성된다. 그러나 유지전극들(12Z,12Y)이 상하로 인접한 두 셀에 공유되어 두 셀을 구동하므로 다른 구조와는 달리 버스금속전극(12b)이 투명전극(12a)의 중앙에 위치하게 된다. 그리고, 하나의 유지전극(12Z,12Y)으로 상하 두 셀을 구동해야 하는데 상/하판(10)(18) 합착시 중심이 맞지 않게 되면 상하 두 셀에서의 방전 전압이 달라지게 되어 오방전이 발생하기 쉽다. 또한 구동 전압의 마진이 작아진다.Referring to FIG. 4 together with FIG. 3, this electrode structure is composed of two sustain electrodes 12Y and 12Z, similarly to the stripe partition or well partition structure. The sustain electrodes 12Y and 12Z are composed of a transparent electrode 12a made of a transparent electrode material for increasing the transmittance of visible light, and a metal bus electrode 12b for lowering the high electrical resistance of the transparent electrode 12a. However, since the sustain electrodes 12Z and 12Y are shared by two vertically adjacent cells to drive the two cells, unlike the other structure, the bus metal electrode 12b is positioned at the center of the transparent electrode 12a. In addition, the upper and lower cells should be driven by one sustaining electrode 12Z and 12Y. However, when the upper and lower plates 10 and 18 are not centered, the discharge voltages of the upper and lower cells may be changed, resulting in an erroneous discharge. easy. In addition, the margin of the driving voltage is reduced.

따라서, 본 발명의 목적은 델타형으로 배열된 적색, 녹색, 청색 셀을 동시에 구동하도록 주사/유지전극 및 공통 유지전극을 상하로 인접한 셀 각각에 배치하여 동작 마진을 확대시킬 수 있고, 오방전을 줄일 수 있게 하기 위한 플라즈마 디스플레이 패널을 제공하는데 있다.
Accordingly, an object of the present invention is to increase the operating margin by arranging the scan / sustain electrode and the common sustain electrode in each of the up and down adjacent cells so as to simultaneously drive the delta-shaped red, green, and blue cells. It is to provide a plasma display panel for reducing.

상기 목적을 달성하기 위하여 본 발명에 따른 델타형 격벽을 지닌 플라즈마 디스플레이 패널은 적색(R), 녹색(G), 청색(B)의 방전셀들이 델타형으로 배열되어 상기 적색(R), 녹색(G), 청색(B)의 방전셀로 이루어진 화소라인이 2개의 방전셀라 인으로 이루어지도록 구성된 플라즈마 디스플레이 패널에 있어서, 상기 각 방전셀에는 각각의 주사/유지전극 및 공통유지전극이 형성되며, 상기 한 화소를 이루는 두개의 방전셀라인의 방전셀들을 동시에 구동하도록, 상기 두개의 방전셀에 각각 형성된 주사/유지전극은 서로 연결된 구조를 갖는다.In order to achieve the above object, a plasma display panel having a delta partition wall according to the present invention has red (R), green (G), and blue (B) discharge cells arranged in a delta type such that the red (R) and green ( (G) and a plasma display panel configured to include pixel lines made up of blue (B) discharge cells, wherein each of the discharge cells is formed with a respective scan / hold electrode and a common sustain electrode. In order to simultaneously drive the discharge cells of two discharge cell lines constituting one pixel, the scan / sustain electrodes formed on the two discharge cells are connected to each other.

상기 목적 외에 본 발명의 다른 목적 및 특징들은 첨부도면을 참조한 실시 예에 대한 설명을 통하여 명백하게 드러나게 될 것이다.Other objects and features of the present invention in addition to the above object will be apparent from the description of the embodiments with reference to the accompanying drawings.

이하, 도 5 내지 도 8을 참조하여 본 발명의 바람직한 실시 예에 대하여 설명하기로 한다.Hereinafter, exemplary embodiments of the present invention will be described with reference to FIGS. 5 to 8.

도 5는 본 발명의 제1 실시 예에 따른 델타형 PDP를 나타내는 사시도이다.5 is a perspective view illustrating a delta PDP according to a first embodiment of the present invention.

도 5를 참조하면, 본 발명에 의한 PDP는 상부기판(1)상에 형성된 주사/유지전극(11Y) 및 공통유지전극(11Z)과, 하부기판(3)상에 형성된 어드레스전극(11X)을 구비한다. 여기서, 주사/유지전극(11Y) 및 공통유지전극(11Z)들은 가시광선의 투과율을 높이기 위한 투명전극물질로 이루어진 투명전극(11a)과 이 투명전극(11a)의 높은 전기저항을 낮추기 위한 금속의 버스전극(11b)으로 구성된다. Referring to FIG. 5, the PDP according to the present invention includes a scan / hold electrode 11Y and a common sustain electrode 11Z formed on the upper substrate 1, and an address electrode 11X formed on the lower substrate 3. Equipped. Here, the scan / sustain electrode 11Y and the common sustain electrode 11Z are a transparent electrode 11a made of a transparent electrode material for increasing the transmittance of visible light and a metal bus to lower the high electrical resistance of the transparent electrode 11a. It consists of the electrode 11b.

주사/유지전극(11Y)과 공통유지전극(11Z)은 각 셀에 각각 형성되고, 어드레스전극(11X)은 주사/유지전극(11Y) 및 공통유지전극(11Z)과 교차되는 방향으로 형성된다. 주사/유지전극(11Y)과 공통유지전극(11Z)이 나란하게 형성되는 상부기판(1)에는 상부 유전체층(5)과 보호막(7)이 적층된다. 상부 유전체층(5)은 플라즈마 방전시 발생된 벽전하가 축적된다. 보호막(7)은 플라즈마 방전시 발생된 스퍼터링에 의한 상부 유전체층(5)의 손상을 방지함과 아울러 2차 전자의 방출 효 율을 높이게 된다. 어드레스전극(11X)이 형성되는 하부기판(3)상에는 하부 유전체층(9)과 격벽(13)이 형성된다. 그리고 하부 유전체층(9)과 격벽(13) 표면에는 형광체(도시하지 않음)가 도포된다. 격벽(13)은 방전에 의해 생성된 자외선 및 가시광선이 인접한 방전셀에 누설되는 것을 방지한다. 형광체는 플라즈마 방전시 발생된 자외선에 의해 여기되어 적색, 녹색 또는 청색 중 어느 하나의 가시광선을 발생하게 된다. 상/하판(1)(3)과 격벽(13)사이에 마련된 공간에는 가스방전을 위한 불활성 가스가 주입된다. The scan / hold electrode 11Y and the common sustain electrode 11Z are formed in each cell, and the address electrode 11X is formed in the direction crossing the scan / hold electrode 11Y and the common sustain electrode 11Z. An upper dielectric layer 5 and a protective film 7 are stacked on the upper substrate 1 on which the scan / hold electrode 11Y and the common sustain electrode 11Z are formed in parallel. The upper dielectric layer 5 accumulates wall charges generated during plasma discharge. The protective film 7 prevents damage to the upper dielectric layer 5 due to sputtering generated during plasma discharge, and increases emission efficiency of secondary electrons. The lower dielectric layer 9 and the partition 13 are formed on the lower substrate 3 on which the address electrode 11X is formed. Phosphors (not shown) are applied to the surfaces of the lower dielectric layer 9 and the partition wall 13. The partition 13 prevents ultraviolet rays and visible rays generated by the discharge from leaking into adjacent discharge cells. The phosphor is excited by ultraviolet rays generated during plasma discharge to generate visible light of any one of red, green, and blue. Inert gas for gas discharge is injected into the space provided between the upper and lower plates 1 and 3 and the partition wall 13.

이와 같은 PDP의 전극구조는 도 6에 도시된 바와 같다. The electrode structure of such a PDP is as shown in FIG.

도 6을 참조하면, 본 발명에 의한 델타형 PDP의 전극구조는 종래에는 두 개의 셀에 대 칭으로 배치되어 있던 주사/유지전극(11Y) 및 공통유지전극(11Z)이 각각의 셀 마다 나란하게 형성되고 도시되지 않은 하부기판(3)상의 어드레스전극은 주사/유지전극(11Y) 및 공통유지전극(11Z)과 교차되게 형성된다. 이때 발생되는 어드레싱 시간의 증가를 방지하기 위해서 상하 두 주사/유지전극(Y1) 라인을 공통으로 연결하여 동시에 주사할 수 있도록 한다. Referring to FIG. 6, the electrode structure of the delta PDP according to the present invention has the scan / sustain electrode 11Y and the common sustain electrode 11Z, which are conventionally arranged symmetrically with two cells, side by side in each cell. The address electrode on the lower substrate 3, which is formed and not shown, is formed to intersect the scan / hold electrode 11Y and the common sustain electrode 11Z. In order to prevent an increase in the addressing time generated at this time, the upper and lower scan / sustain electrode Y1 lines are connected in common to simultaneously scan.

도 7은 본 발명의 제 2 실시 예에 따른 전극 구조를 나타내는 도면이다.7 is a view showing an electrode structure according to a second embodiment of the present invention.

도 7을 참조하면, 본 발명의 제 2 실시 예에 따른 어드레스전극의 형상은 셀 형상과 동일한 육각형 모양으로 형성되어 전극의 면적을 증가시키고, 전자의 방출이 용이하게 된다.7, the shape of the address electrode according to the second embodiment of the present invention is formed in the same hexagonal shape as the cell shape to increase the area of the electrode, it is easy to emit electrons.

이러한 전극 구조들을 가지는 방전 셀의 구동방법은 도시된 도 8과 같다.A driving method of a discharge cell having such electrode structures is shown in FIG. 8.

도 8을 참조하면, 도시하지 않은 리셋기간에서는 주사/유지전극(Y1 내지 Ym) 과 공통유지전극(Z1 내지 Zm)에 공통적으로 리셋펄스가 인가되어 방전 셀 들을 초기화시킨다. 이러한 리셋기간에 이어 어드레스기간에는 각 셀 마다 따로 형성된 주사/유지전극들(Y1 내지 Ym)에 스캔펄스(Scp)가 인가됨과 아울러 그 스캔펄스(Scp)에 동기되는 해당 데이터펄스(Dp)를 어드레스전극들(X1 내지Xn)에 인가함으로써 선택적인 어드레스 방전이 발생되게 한다. 이어서 서스테인기간에 각 셀 마다 따로 형성된 주사/유지전극들( Y1 내지 Ym) 과 공통유지전극들(Z1 내지 Zm)에 서스테인 펄스(Susp)를 교번적으로 공급함으로써 상기 어드레스 방전이 발생된 방전 셀 들에서 방전이 소정의 기간동안 유지되게 한다.Referring to FIG. 8, in the reset period (not shown), reset pulses are commonly applied to the scan / sustain electrodes Y1 to Ym and the common sustain electrodes Z1 to Zm to initialize the discharge cells. Following the reset period, the scan pulse Scp is applied to the scan / sustain electrodes Y1 to Ym formed for each cell, and the corresponding data pulse Dp synchronized with the scan pulse Scp is addressed. Applying to the electrodes X1 to Xn causes selective address discharge to occur. Subsequently, discharge cells in which the address discharge is generated by alternately supplying a sustain pulse Sup to the scan / hold electrodes Y1 to Ym and the common sustain electrodes Z1 to Zm respectively formed in each cell during the sustain period. Discharge is maintained for a predetermined period of time.

여기서, 각 셀마다 주사/유지전극 및 공통유지전극을 배치하고 상하로 인접한 두 셀에 배치된 주사/유지전극이 공통접속되게 함으로써 델타형으로 배치되어 한 화소를 구성하고 적색,녹색,청색들을 동시에 구동할 수 있게 된다. 이에 따라, 주사/유지전극 및 공통 유지전극은 두 방전셀에 공유되게 배치한 종래의 델타형 플라즈마 디스플레이 패널보다 오방전이 방지되며 동작마진이 증가된다.
Here, the scan / sustain electrodes and the common sustain electrodes are disposed in each cell, and the scan / sustain electrodes disposed in two adjacent cells up and down are commonly connected to form a pixel, which is arranged in a delta, and the red, green, and blue colors are simultaneously displayed. It can be driven. As a result, erroneous discharge is prevented and operation margin is increased than that of the conventional delta type plasma display panel in which the scan / hold electrode and the common sustain electrode are shared to both discharge cells.

상술한 바와 같이, 본 발명에 따른 플라즈마 디스플레이 패널은 각 셀마다 주사/유지전극 및 공통유지전극을 배치하고 상하로 인접한 두 셀에 배치된 주사/유지전극이 공통접속되게 함으로써 델타형으로 배치되어 한 화소를 구성하고 적색,녹색,청색들을 동시에 구동할 수 있어 오방전이 방지되며 동작마진이 증가된다.As described above, the plasma display panel according to the present invention is arranged in a delta type by arranging the scan / hold electrode and the common sustain electrode for each cell and allowing the scan / hold electrodes disposed in two adjacent cells up and down to be commonly connected. Pixels can be configured and red, green, and blue can be driven simultaneously to prevent mis-discharge and increase operating margins.

뿐만 아니라, 어드레스전극 형상을 셀 모양과 동일한 형상인 육각형 모양으 로 형성하여 전자가 쉽게 방출되고, 전극 면적을 증가함으로 인해 어드레스 시간과 전압을 단축시키고 낮출 수 있게 한다. In addition, by forming the address electrode shape into a hexagonal shape that is the same shape as the cell shape, electrons are easily emitted, and the address time and voltage can be shortened and lowered by increasing the electrode area.

이상 설명한 내용을 통해 당업자라면 본 발명의 기술사상을 일탈하지 아니하는 범위에서 다양한 변경 및 수정이 가능함을 알 수 있을 것이다. 따라서, 본 발명의 기술적 범위는 명세서의 상세한 설명에 기재된 내용으로 한정되는 것이 아니라 특허 청구의 범위에 의해 정하여져야만 할 것이다.Those skilled in the art will appreciate that various changes and modifications can be made without departing from the technical spirit of the present invention. Therefore, the technical scope of the present invention should not be limited to the contents described in the detailed description of the specification but should be defined by the claims.

Claims (2)

적색(R), 녹색(G), 청색(B)의 방전셀들이 델타형으로 배열되어 상기 적색(R), 녹색(G), 청색(B)의 방전셀로 이루어진 화소라인이 2개의 방전셀라인으로 이루어지도록 구성된 플라즈마 디스플레이 패널에 있어서,The red (R), green (G), and blue (B) discharge cells are arranged in a delta so that the pixel lines consisting of the red (R), green (G), and blue (B) discharge cells are two discharge cells. In the plasma display panel configured to be made of phosphorus, 상기 각 방전셀에는 각각의 주사/유지전극 및 공통유지전극이 형성되며, 상기 한 화소를 이루는 두개의 방전셀라인의 방전셀들을 동시에 구동하도록, 상기 두개의 방전셀에 각각 형성된 주사/유지전극은 서로 연결된 구조를 갖는 것을 특징으로 하는 플라즈마 디스플레이 패널.Each of the discharge cells is provided with a respective scan / sustain electrode and a common sustain electrode, and the scan / sustain electrodes respectively formed on the two discharge cells are configured to simultaneously drive the discharge cells of the two discharge cell lines constituting the one pixel. Plasma display panel having a structure connected to each other. 제 1항에 있어서,The method of claim 1, 상기 방전셀에는 방전셀 형상에 대응되게 육각형으로 어드레스전극이 형성되는 것을 특징으로 하는 플라즈마 디스플레이 패널.And the address electrodes are formed in the discharge cells in a hexagon to correspond to the shape of the discharge cells.
KR1020000079992A 2000-12-22 2000-12-22 Plasma Display Panel KR100700516B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020000079992A KR100700516B1 (en) 2000-12-22 2000-12-22 Plasma Display Panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020000079992A KR100700516B1 (en) 2000-12-22 2000-12-22 Plasma Display Panel

Publications (2)

Publication Number Publication Date
KR20020050817A KR20020050817A (en) 2002-06-28
KR100700516B1 true KR100700516B1 (en) 2007-03-28

Family

ID=27684420

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020000079992A KR100700516B1 (en) 2000-12-22 2000-12-22 Plasma Display Panel

Country Status (1)

Country Link
KR (1) KR100700516B1 (en)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100496289B1 (en) * 2002-12-04 2005-06-17 삼성에스디아이 주식회사 Address electrode and plasma display panel therewith
KR100578910B1 (en) * 2002-12-17 2006-05-11 삼성에스디아이 주식회사 Plasma display panel having address electrode with variable width
CN100359624C (en) * 2004-01-08 2008-01-02 友达光电股份有限公司 Plasma display structure
KR100686854B1 (en) * 2005-06-14 2007-02-26 삼성에스디아이 주식회사 Plasma display panel
KR100760769B1 (en) * 2005-11-15 2007-09-21 삼성에스디아이 주식회사 Plasma display panel for increasing the degree of integration of pixel

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR940002900A (en) * 1992-07-13 1994-02-19 박경팔 Discharge display device and its driving method
JPH0950768A (en) * 1995-08-09 1997-02-18 Fujitsu Ltd Plasma display panel

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR940002900A (en) * 1992-07-13 1994-02-19 박경팔 Discharge display device and its driving method
JPH0950768A (en) * 1995-08-09 1997-02-18 Fujitsu Ltd Plasma display panel

Also Published As

Publication number Publication date
KR20020050817A (en) 2002-06-28

Similar Documents

Publication Publication Date Title
JP3641240B2 (en) Plasma display panel and driving method thereof
KR100700516B1 (en) Plasma Display Panel
KR100482325B1 (en) Plasma display panel
KR100759449B1 (en) Plasma display panel
KR20020056443A (en) Plasma display panel
KR100323973B1 (en) Plasma Display Panel and Method of Driving the same
KR100324261B1 (en) Plasma Display Panel and Method of Driving the same
KR100421492B1 (en) Plasma Display Panel
KR100404849B1 (en) Plasma Display Panel
KR100293508B1 (en) Plasma Display Panel
KR100353953B1 (en) Plasma Display Panel
KR100741766B1 (en) Plasma Display Panel
KR100456139B1 (en) Plasma display panel
KR100592309B1 (en) Plasma display panel
KR100389020B1 (en) Plasma Display Panel
KR100351465B1 (en) Plasma Display Panel and Method Of Driving The Same
KR100581943B1 (en) Plasma display panel
KR100581932B1 (en) Plasma display panel
KR20050119775A (en) Plasma display panel and driving circuit device of the same
KR100421488B1 (en) Plasma Display Panel
KR100421496B1 (en) Plasma display panel
KR100581938B1 (en) Plasma display panel
KR100647650B1 (en) Plasma display panel
KR100592294B1 (en) Plasma display panel
KR100615251B1 (en) Plasma display panel

Legal Events

Date Code Title Description
N231 Notification of change of applicant
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
LAPS Lapse due to unpaid annual fee