KR100642854B1 - 박막트랜지스터 액정표시장치 - Google Patents

박막트랜지스터 액정표시장치 Download PDF

Info

Publication number
KR100642854B1
KR100642854B1 KR1020030055707A KR20030055707A KR100642854B1 KR 100642854 B1 KR100642854 B1 KR 100642854B1 KR 1020030055707 A KR1020030055707 A KR 1020030055707A KR 20030055707 A KR20030055707 A KR 20030055707A KR 100642854 B1 KR100642854 B1 KR 100642854B1
Authority
KR
South Korea
Prior art keywords
display unit
thin film
pad
film transistor
liquid crystal
Prior art date
Application number
KR1020030055707A
Other languages
English (en)
Other versions
KR20050018327A (ko
Inventor
박승익
고병권
Original Assignee
비오이 하이디스 테크놀로지 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 비오이 하이디스 테크놀로지 주식회사 filed Critical 비오이 하이디스 테크놀로지 주식회사
Priority to KR1020030055707A priority Critical patent/KR100642854B1/ko
Publication of KR20050018327A publication Critical patent/KR20050018327A/ko
Application granted granted Critical
Publication of KR100642854B1 publication Critical patent/KR100642854B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Liquid Crystal (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)

Abstract

본 발명은 박막트랜지스터 액정표시장치를 개시한다. 본 발명에 따른 박막트랜지스터 액정표시장치는 어레이기판과, 상기 어레이기판 상에 형성되고 M×N(여기서, M과 N은 자연수)개의 라인이 매트릭스 형태로 형성되고 교차되는 부분에 화소를 구동하는 박막트랜지스터가 형성된 디스플레이부; 상기 디스플레이부의 일측에 "〈"자 형상을 갖되 열린 부분이 상기 디스플레이부를 향하도록 형성되어 외부로부터 신호가 입력되는 패드; 및 상기 패드와 디스플레이부 사이에 상기 패드와 1 : 1 대응되게 형성되어 상기 입력되는 신호를 상기 디스플레이부의 각각의 라인에 전달하는 배선들로 이루어지되 상기 배선들의 저항 값이 균일한 팬아웃부를 구비하는 특징으로 한다.

Description

박막트랜지스터 액정표시장치{Thin film transistor liquid crystal display}
도 1은 본 발명에 따른 박막트랜지스터 액정표시장치의 어레이 기판을 도시한 평면도.
도 2는 도 1에 도시된 팬아웃부의 확대도.
도 3은 본 발명의 다른 실시예에 따른 박막트랜지스터 액정표시장치의 어레이 기판을 도시한 평면도.
도 4는 본 발명의 또 다른 실시예에 따른 박막트랜지스터 액정표시장치의 어레이 기판을 도시한 평면도.
* 도면의 주요 부분에 대한 부호의 설명 *
111, 311, 411 : 어레이기판 113, 313, 413 : 디스플레이부
115, 315, 415 : 게이트 라인 117, 317, 417 : 데이터 라인
119, 319, 419 : 패드 121, 321, 421 :팬아웃부
본 발명은 박막트랜지스터 액정표시장치에 관한 것으로서, 특히, 패드에 입 력된 신호를 게이트 라인과 데이터 라인에 전달하는 팬아웃(Fan-out)부의 배선저항을 동일하게 형성할 수 있는 박막트랜지스터 액정표시장치에 관한 것이다.
박막트랜지스터 액정표시장치(이하, TFT-LCD)는 경량, 박형 및 저소비 전력 등의 특성을 갖기 때문에 CRT를 대신하여 각종 정보 기기의 단말기 또는 비디오 기기 등에 사용되어 왔으며, 최근들어, CRT에 표시화면의 고화질화, 대형화 및 컬러화 등을 실현하였기에 노트북 PC 및 모니터 시장에서 크게 각광 받고 있고, 향후 TV 시장도 잠식할 것으로 예상되고 있다.
이러한 TFT-LCD는 어레이 기판과 컬러필터 기판 사이에 액정층이 개재된 구조로 이루어져 있으며, 각 화소가 개별적으로 구동되는 것에 의해서 소정의 화상을 표시한다.
상기에서 어레이 기판은 M×N(여기서, M과 N은 자연수)개의 게이트 라인과 데이터 라인이 매트릭스 형태로 형성되며, 이 게이트 라인과 데이터 라인이 교차되는 부분에는 게이트신호와 데이터 신호에 의해 각각의 화소를 구동하는 박막트랜지스터가 형성된 디스플레이부를 포함한다.
상기에서 게이트신호와 데이터 신호는 TCP(Tape Carrier Package)로 부터 디스플레이부의 주변에 형성된 패드에 입력되는 데, 이 입력된 신호는 팬아웃부를 통해 게이트 라인과 데이터 라인에 전달되어 각각의 박막트랜지스터를 구동시킨다.
일반적으로 패드는 각각 다수 개의 게이트 라인과 데이터 라인이 연결되는 데, 이 각각의 다수 개의 게이트 라인 및 데이터 라인이 배열된 폭은 패드 보다 크게 된다. 그런데, 패드는 TCP와 연결되어야 하므로 크기를 변경하기 어렵기 때문에 종래의 TFT-LCD는 팬아웃부의 배선 길이를 변화시켜 패드를 게이트 라인 및 데이터 라인과 연결한다. 즉, 게이트 라인 및 데이터 라인에 각각 연결되는 팬아웃부의 배선 길이가 다르게 형성된다.
그러나, 길이가 서로 다른 팬아웃부의 배선에 의해 게이트 라인 및 데이터 라인의 저항이 서로 다르게 되어 RC 지연 값이 다르게 된다. 이러한 서로 다른 RC 지연 값에 의해 충전 전압이 차이가 발생되어 화면 상태가 불균일하게 되는 데, 이는 특히 고해상도 및 고 주파수 구동 방식에서는 더욱 심하게 된다.
이에, 본 발명은 상기 종래기술의 제반문제점을 해결하기 위하여 안출한 것으로서, 팬아웃부의 배선에 의한 게이트 라인 및 데이터 라인의 저항이 서로 다르게 되는 것을 방지하여 화면 상태의 균일성을 향상시킬 수 있는 박막트랜지스터 액정표시장치를 제공함에 그 목적이 있다.
삭제
삭제
삭제
삭제
삭제
삭제
상기 목적을 달성하기 위한 본 발명에 따른 박막트랜지스터 액정표시장치는 어레이기판과, 상기 어레이기판 상에 형성되고 M×N(여기서, M과 N은 자연수)개의 라인이 매트릭스 형태로 형성되고 교차되는 부분에 화소를 구동하는 박막트랜지스터가 형성된 디스플레이부; 상기 디스플레이부의 일측에 "〈"자 형상을 갖되 열린 부분이 상기 디스플레이부를 향하도록 형성되어 외부로부터 신호가 입력되는 패드; 및 상기 패드와 디스플레이부 사이에 상기 패드와 1 : 1 대응되게 형성되어 상기 입력되는 신호를 상기 디스플레이부의 각각의 라인에 전달하는 배선들로 이루어지되 상기 배선들의 저항 값이 균일한 팬아웃부를 구비하는 특징으로 한다.
이하, 본 발명에 따른 박막트랜지스터 액정표시장치에 대해 첨부한 도면을 참조하여 상세히 설명한다.
도 1은 본 발명에 따른 박막트랜지스터 액정표시장치의 어레이 기판을 도시한 평면도이고, 도 2는 도 1에 도시된 팬아웃부의 확대도이다.
본 발명에 따른 TFT-LCD는, 도 1에 도시된 바와같이, 어레이기판(111) 상에 디스플레이부(113)가 형성되고, 이 디스플레이부(113)의 주변에 패드(119) 및 팬아웃부(121)가 형성된다.
여기서, 상기 디스플레이부(113)는 M×N(여기서, M과 N은 자연수)개의 게이트 라인(115)과 데이터 라인(117)이 매트릭스 형태로 형성되며, 이 게이트 라인(115)과 데이터 라인(117)이 교차되는 부분에는 게이트신호와 데이터 신호에 의해 각각의 화소를 구동하는 박막트랜지스터(도시되지 않음)가 형성된다.
또한, 상기 패드(119)는 다수 개의 게이트 라인(115) 또는 데이터 라인(117)이 대응되게 막대 모양으로 형성되며 외부의 TCP(도시되지 않음)와 연결되어 신호가 입력된다. 상기에서 패드(119)는 대응되는 다수 개의 게이트 라인(115) 또는 데이터 라인(117)의 배열된 폭 보다 작아 중심에 위치되게 형성된다.
그리고, 상기 팬아웃부(121)는 패드(119)와 디스플레이부(113) 사이에 형성되는데, 이 패드(119)와 1 : 1 대응되게 형성되어 디스플레이부(113)에 신호를 전달한다. 팬아웃부(121)는 도 2에 도시된 바와 같이 제 1 및 제 2 배선(123)(125)의 2층 구조로 이루어진다. 즉, 길이가 서로 다른 다수 개의 제 1 배선(123) 상의 각각에 길이가 서로 다른 제 2 배선(125)이 접촉되게 형성된다.
상기에서 다수 개의 제 1 배선(123)은 서로 길이가 달라 배선 저항 값이 서로 다르나 길이가 서로 다른 제 2 배선(125)에 의해 저항 값을 보상한다. 그러므로, 팬아웃부(121)는 다수 개의 게이트 라인(115) 및 데이터 라인(117)과 연결되는 제 1 및 제 2 배선(123)(125)의 저항 값들이 모두 동일하게 된다.
그러므로, 게이트 라인(115) 및 데이터 라인(117) 각각의 RC 지연 값이 동일하게 되어 충전 전압이 차이가 발생되지 않으므로 화면 상태가 균일하게 된다.
도 3은 본 발명의 다른 실시예에 따른 박막트랜지스터 액정표시장치의 어레이 기판을 도시한 평면도이다.
본 발명의 다른 실시예에 따른 TFT-LCD는, 도 3에 도시된 바와같이, 어레이기판(311) 상에 형성된 디스플레이부(313)는 도 1의 디스플레이부(113)와 동일한 구성을 갖는다.
또한, 패드(319)는 외부의 TCP(도시되지 않음)와 연결되어 신호가 입력되는 것으로 디스플레이부(313)의 양측에 형성된다. 상기에서 패드(319)는 양측에 형성된 각각에 다수 개의 게이트 라인(315) 또는 데이터 라인(317)의 1/2이 대응되게 막대 모양으로 형성되어 대응되는 게이트 라인(315) 또는 데이터 라인(317)의 배열된 폭 보다 크게 형성된다.
그러므로, 팬아웃부(321)는 배선(323)의 모양 및 길이를 변경시키지 않으면서 패드(319)와 디스플레이부(313)를 연결할 수 있다. 상기에서 팬아웃부(321)의 배선(323)들은 동일한 길이로 형성되므로 동일한 저항 값을 갖게 된다.
도 4는 본 발명의 또 다른 실시예에 따른 박막트랜지스터 액정표시장치의 어레이 기판을 도시한 평면도이다.
본 발명의 또 다른 실시예에 따른 TFT-LCD는, 도 4에 도시된 바와같이, 어레이기판(411) 상에 형성된 디스플레이부(413)는 도 1의 디스플레이부(413)와 동일한 구성을 갖는다.
패드(419)는 디스플레이부(413)의 일측에 "〈"자 형상을 갖되, 이 "〈"자의 열린 부분이 디스플레이부(413)을 향하도록 형성된다. 상기에서 패드(419)는 대응되는 다수 개의 게이트 라인(415) 또는 데이터 라인(417)의 배열된 폭 보다 작아 중심에 위치되게 형성된다.
또한, 팬아웃부(421)는 패드(419)과 디스플레이부(413) 사이를 연결하는 다수 개의 배선(423)들로 이루어지는 데, 이 배선(423)들은 "〈"자 형상의 패드(419) 의 열린 부분과 연결되므로 모양을 변경시킴에 따라 동일한 길이를 갖도록 형성할 수 있다. 그러므로, 팬아웃부(421)의 배선(423)들은 동일한 저항 값을 갖게 된다.
상기에서 설명한 바와 같이, 본 발명에 따른 박막트랜지스터 액정표시장치에 의하면, 어레이설계상에서의 신호입력부(signal input)의 배선저항을 배선위치에 관계없이 동일하게 마추어 주므로써 휘도 균일성 및 화면품위의 균일성을 향상시킬 수 있다.
기타, 본 발명은 그 요지를 일탈하지 않는 범위에서 다양하게 변경하여 실시할 수 있다.

Claims (6)

  1. 어레이기판과,
    상기 어레이기판 상에 형성되고 M×N(여기서, M과 N은 자연수)개의 라인이 매트릭스 형태로 형성되고 교차되는 부분에 화소를 구동하는 박막트랜지스터가 형성된 디스플레이부;
    상기 디스플레이부의 일측에 "〈"자 형상을 갖되 열린 부분이 상기 디스플레이부를 향하도록 형성되어 외부로부터 신호가 입력되는 패드; 및
    상기 패드와 디스플레이부 사이에 상기 패드와 1 : 1 대응되게 형성되어 상기 입력되는 신호를 상기 디스플레이부의 각각의 라인에 전달하는 배선들로 이루어지되 상기 배선들의 저항 값이 균일한 팬아웃부를 구비하는 특징으로하는 박막트랜지스터의 액정표시장치.
  2. 삭제
  3. 삭제
  4. 삭제
  5. 삭제
  6. 삭제
KR1020030055707A 2003-08-12 2003-08-12 박막트랜지스터 액정표시장치 KR100642854B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1020030055707A KR100642854B1 (ko) 2003-08-12 2003-08-12 박막트랜지스터 액정표시장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030055707A KR100642854B1 (ko) 2003-08-12 2003-08-12 박막트랜지스터 액정표시장치

Publications (2)

Publication Number Publication Date
KR20050018327A KR20050018327A (ko) 2005-02-23
KR100642854B1 true KR100642854B1 (ko) 2006-11-10

Family

ID=37227890

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030055707A KR100642854B1 (ko) 2003-08-12 2003-08-12 박막트랜지스터 액정표시장치

Country Status (1)

Country Link
KR (1) KR100642854B1 (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101448005B1 (ko) 2007-05-17 2014-10-07 삼성디스플레이 주식회사 박막 트랜지스터 표시판 및 그 제조 방법
KR101466488B1 (ko) * 2013-06-10 2014-11-28 하이디스 테크놀로지 주식회사 표시장치 및 그 제조방법
KR101666593B1 (ko) * 2013-06-29 2016-10-14 엘지디스플레이 주식회사 터치 센서를 내장한 표시 장치

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR19980031762A (ko) * 1996-10-31 1998-07-25 김광호 Loc 패널의 아웃 리드 본딩패드와 팬 아웃부의 콘택구조
KR100237679B1 (ko) * 1995-12-30 2000-01-15 윤종용 저항 차를 줄이는 팬 아웃부를 가지는 액정 표시 패널
JP2000162628A (ja) 1998-11-26 2000-06-16 Matsushita Electric Ind Co Ltd 液晶表示素子
KR20010086651A (ko) * 2000-03-02 2001-09-15 구본준, 론 위라하디락사 액정표시장치
KR20030094599A (ko) * 2002-06-07 2003-12-18 삼성전자주식회사 박막 트랜지스터 기판

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100237679B1 (ko) * 1995-12-30 2000-01-15 윤종용 저항 차를 줄이는 팬 아웃부를 가지는 액정 표시 패널
KR19980031762A (ko) * 1996-10-31 1998-07-25 김광호 Loc 패널의 아웃 리드 본딩패드와 팬 아웃부의 콘택구조
JP2000162628A (ja) 1998-11-26 2000-06-16 Matsushita Electric Ind Co Ltd 液晶表示素子
KR20010086651A (ko) * 2000-03-02 2001-09-15 구본준, 론 위라하디락사 액정표시장치
KR20030094599A (ko) * 2002-06-07 2003-12-18 삼성전자주식회사 박막 트랜지스터 기판

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1002376790000

Also Published As

Publication number Publication date
KR20050018327A (ko) 2005-02-23

Similar Documents

Publication Publication Date Title
JP4544809B2 (ja) 液晶表示装置
US6919591B2 (en) Thin film transistor array panel for a liquid crystal display
US8525817B2 (en) Pixel array module and flat display apparatus
KR101204365B1 (ko) 액정 표시 패널 및 그 제조 방법
US20070040980A1 (en) Display device
US20020158997A1 (en) Liquid crystal device
WO2020220464A1 (zh) 显示装置
US11048133B2 (en) Liquid crystal display panel and liquid crystal display device including the same
JP3660216B2 (ja) マトリクス型表示装置
KR100642854B1 (ko) 박막트랜지스터 액정표시장치
KR20070120266A (ko) 표시 기판 및 이를 포함하는 표시 장치
KR100990315B1 (ko) 액정표시장치
KR100729765B1 (ko) 액정 표시 장치
KR100639455B1 (ko) 전기 광학 장치 및 전자 기기
KR100914782B1 (ko) 박막트랜지스터 기판과 이를 이용한 액정표시장치
JP3850510B2 (ja) 表示装置
KR101021747B1 (ko) 액정표시장치
KR100465025B1 (ko) 액정 표시 장치
KR100983753B1 (ko) 액정표시장치
JPH02186325A (ja) アクティブマトリクス表示装置用基板
WO2024065454A1 (zh) 显示面板及显示装置
JP2002090708A (ja) 回路基板および平面表示装置
KR101296634B1 (ko) 액정 표시 장치
EP1936433A1 (en) Pixel array module and flat display apparatus
KR20050004965A (ko) 박막 트랜지스터 표시판

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120906

Year of fee payment: 7

FPAY Annual fee payment

Payment date: 20130911

Year of fee payment: 8

FPAY Annual fee payment

Payment date: 20140919

Year of fee payment: 9

FPAY Annual fee payment

Payment date: 20150918

Year of fee payment: 10

FPAY Annual fee payment

Payment date: 20160920

Year of fee payment: 11

FPAY Annual fee payment

Payment date: 20170921

Year of fee payment: 12

FPAY Annual fee payment

Payment date: 20181001

Year of fee payment: 13