KR100615177B1 - 효율적으로 계조 데이터가 표시되는 평판 표시 패널의구동 방법 - Google Patents

효율적으로 계조 데이터가 표시되는 평판 표시 패널의구동 방법 Download PDF

Info

Publication number
KR100615177B1
KR100615177B1 KR1020030071897A KR20030071897A KR100615177B1 KR 100615177 B1 KR100615177 B1 KR 100615177B1 KR 1020030071897 A KR1020030071897 A KR 1020030071897A KR 20030071897 A KR20030071897 A KR 20030071897A KR 100615177 B1 KR100615177 B1 KR 100615177B1
Authority
KR
South Korea
Prior art keywords
frame
displayed
integer
bits
frames
Prior art date
Application number
KR1020030071897A
Other languages
English (en)
Other versions
KR20050036270A (ko
Inventor
김철홍
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020030071897A priority Critical patent/KR100615177B1/ko
Priority to US10/942,782 priority patent/US20050083264A1/en
Priority to CNB2004100874810A priority patent/CN100458884C/zh
Publication of KR20050036270A publication Critical patent/KR20050036270A/ko
Application granted granted Critical
Publication of KR100615177B1 publication Critical patent/KR100615177B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/294Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge
    • G09G3/2948Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for lighting or sustain discharge by increasing the total sustaining time with respect to other times in the frame
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • G09G3/2037Display of intermediate tones by time modulation using two or more time intervals using sub-frames with specific control of sub-frames corresponding to the least significant bits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2059Display of intermediate tones using error diffusion
    • G09G3/2062Display of intermediate tones using error diffusion using error diffusion in time
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0238Improving the black level

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

본 발명은, 낮은 가중값들을 가진 제1 내지 제j(j는 2 이상의 정수) 비트들과, 높은 가중값들을 가진 제j+1 내지 제k(k는 4 이상의 정수) 비트들로 이루어진 k 비트의 계조 데이터가 프레임 단위로 입력되는 평판 표시 패널의 구동 방법으로서, 시분할 단계, 저계조 표시 단계, 및 고계조 표시 단계들을 포함한다. 시분할 단계에서는, 단위 프레임이 복수의 서브필드들로 시분할된다. 저계조 표시 단계에서는, 복수의 프레임들에 의하여 상기 제1 내지 제j(j는 2 이상의 정수) 비트들의 계조 데이터가 표시되도록 상기 평판 표시 패널이 구동된다. 고계조 표시 단계에서는, 단위 프레임의 상기 복수의 서브필드들에 의하여 상기 제j+1 내지 제k(k는 4 이상의 정수) 비트들의 계조 데이터가 표시되도록 평판 표시 패널이 구동된다.

Description

효율적으로 계조 데이터가 표시되는 평판 표시 패널의 구동 방법{Method of driving plat-panel display panel wherein gray-scale data are effciently displayed}
도 1은 통상적인 평판 표시 패널로서의 3-전극 면방전 방식의 플라즈마 표시 패널의 구조를 보여주는 내부 사시도이다.
도 2는 도 1의 패널의 단위 셀의 구성을 보여주는 단면도이다.
도 3은 도 1의 플라즈마 표시 패널의 Y 전극 라인들에 대한 통상적인 어드레스-표시 분리(Address-Display Separation) 구동 방법을 보여주는 타이밍도이다.
도 4는 본 발명에 따른 구동 방법을 수행하는 도 1의 플라즈마 표시 패널의 구동 장치를 보여주는 블록도이다.
도 5는 도 4의 구동 장치에서 단위 프레임의 복수의 서브필드들에 의하여 제j+1(j는 2 이상의 정수) 내지 제k(k는 4 이상의 정수) 비트들의 계조 데이터가 표시되는 구동 방법을 보여주는 타이밍도이다.
도 6 내지 12는 복수의 프레임들에 의하여 제1 내지 제j(j는 2 이상의 정수) 비트들의 계조 데이터가 표시되는 구동 방법을 보여주는 타이밍도이다.
<도면의 주요 부분에 대한 부호의 설명>
1...플라즈마 표시 패널, 10...앞쪽 글라스 기판,
11, 15...유전체층, 12...보호층,
13...뒤쪽 글라스 기판, 14...방전 공간,
16...형광체, 17...격벽,
X1, ..., Xn...X 전극 라인, Y1, ..., Yn...Y 전극 라인,
AR1, ..., ABm...어드레스 전극 라인, Xna, Yna...투명 전극 라인,
Xnb, Ynb...금속 전극 라인, SF1, ...SF8...서브-필드,
52...논리 제어부, 53...어드레스 구동부,
54...X 구동부, 55...Y 구동부,
56...영상 처리부.
본 발명은, 평판 표시 패널의 구동 방법에 관한 것으로서, 보다 상세하게는, 단위 프레임을 복수의 서브필드들로 시분할하여 구동하는 평판 표시 패널의 구동 방법에 관한 것이다.
도 1은 통상적인 평판 표시 패널로서의 3-전극 면방전 방식의 플라즈마 표시 패널의 구조를 보여준다. 도 2는 도 1의 패널의 한 셀의 예를 보여준다. 도 1 및 2를 참조하면, 통상적인 면방전 플라즈마 표시 패널(1)의 앞쪽 및 뒤쪽 글라스 기판들(10, 13) 사이에는, 어드레스 전극 라인들(AR1, ..., ABm), 유전체층(11, 15), Y 전극 라인들(Y1, ..., Yn), X 전극 라인들(X1, ..., Xn), 형광체(16), 격벽(17) 및 보호층으로서의 일산화마그네슘(MgO)층(12)이 마련되어 있다.
어드레스 전극 라인들(AR1, ..., ABm)은 뒤쪽 글라스 기판(13)의 앞쪽에 일정한 패턴으로 형성된다. 하부 유전체층(15)은 어드레스 전극 라인들(AR1, ..., ABm )의 앞쪽에서 전면(全面) 도포된다. 하부 유전체층(15)의 앞쪽에는 격벽(17)들이 어드레스 전극 라인들(AR1, ..., ABm)과 평행한 방향으로 형성된다. 이 격벽(17)들은 각 셀의 방전 영역을 구획하고 각 셀 사이의 광학적 간섭(cross talk)을 방지하는 기능을 한다. 형광체(16)는, 격벽(17)들 사이에 도포된다.
X 전극 라인들(X1, ..., Xn)과 Y 전극 라인들(Y1, ..., Yn)은 어드레스 전극 라인들(AR1, ..., ABm)과 직교되도록 앞쪽 글라스 기판(10)의 뒤쪽에 일정한 패턴으로 형성된다. 각 교차점은 상응하는 셀을 설정한다. 각 X 전극 라인(X1, ..., Xn )과 각 Y 전극 라인(Y1, ..., Yn)은 ITO(Indium Tin Oxide) 등과 같은 투명한 도전성 재질의 투명 전극 라인(도 2의 Xna, Yna)과 전도도를 높이기 위한 금속 전극 라인(도 2의 Xnb, Ynb)이 결합되어 형성된다. 앞쪽 유전체층(11)은 X 전극 라인들(X 1, ..., Xn)과 Y 전극 라인들(Y1, ..., Yn)의 뒤쪽에 전면(全面) 도포되어 형성된다. 강한 전계로부터 패널(1)을 보호하기 위한 보호층(12) 예를 들어, 일산화마그네슘(MgO)층은 앞쪽 유전체층(11)의 뒤쪽에 전면 도포되어 형성된다. 방전 공간(14)에는 플 라즈마 형성용 가스가 밀봉된다.
도 3은 도 1의 플라즈마 표시 패널의 Y 전극 라인들에 대한 통상적인 어드레스-표시 분리(Address-Display Separation) 구동 방식을 보여준다(미국 특허 제5,541,618호 참조). 도 3을 참조하면, 모든 단위 프레임들 각각은 시분할 계조 표시를 실현하기 위하여 8 개의 서브-필드들(SF1, ..., SF8)로 분할된다. 또한, 각 서브-필드(SF1, ..., SF8)는 리셋팅 시간(R1, ..., R8), 어드레싱 시간(A1, ..., A8), 및 방전-유지 시간(S1, ..., S8)로 분할된다.
모든 표시 셀들의 방전 조건들은 각 리셋팅 시간(R1, ..., R8)에서 균일해지면서 동시에 다음 단계에서 수행될 어드레싱에 적합해지도록 된다.
각 어드레싱 시간(A1, ..., A8)에서는, 어드레스 전극 라인들(도 1의 AR1, ..., ABm)에 표시 데이터 신호가 인가됨과 동시에 각 Y 전극 라인(Y1, ..., Y n)에 상응하는 주사 펄스가 순차적으로 인가된다. 이에 따라 주사 펄스가 인가되는 동안에 높은 레벨의 표시 데이터 신호가 인가되면 상응하는 방전셀에서 어드레싱 방전에 의하여 벽전하들이 형성되며, 그렇지 않은 방전셀에서는 벽전하들이 형성되지 않는다.
각 방전-유지 시간(S1, ..., S8)에서는, 모든 Y 전극 라인들(Y1, ..., Yn)과 모든 X 전극 라인들(X1, ..., Xn)에 방전-유지용 펄스가 교호하게 인가되어, 상응하는 어드레싱 시간(A1, ..., A8)에서 벽전하들이 형성된 방전셀들에서 표시 방전을 일으킨다. 따라서 플라즈마 표시 패널의 휘도는 단위 프레임에서 차지하는 방전- 유지 시간(S1, ..., S8)의 길이에 비례한다. 단위 프레임에서 차지하는 방전-유지 시간(S1, ..., S8)의 길이는 255T(T는 단위 시간)이다. 따라서 단위 프레임에서 한 번도 표시되지 않은 경우를 포함하여 256 계조로써 표시할 수 있다.
여기서, 제1 서브-필드(SF1)의 방전-유지 시간(S1)에는 20에 상응하는 시간(1T)이, 제2 서브-필드(SF2)의 방전-유지 시간(S2)에는 21에 상응하는 시간(2T)이, 제3 서브-필드(SF3)의 방전-유지 시간(S3)에는 22에 상응하는 시간(4T)이, 제4 서브-필드(SF4)의 방전-유지 시간(S4)에는 23에 상응하는 시간(8T)이, 제5 서브-필드(SF5)의 방전-유지 시간(S5)에는 24에 상응하는 시간(16T)이, 제6 서브-필드(SF6)의 방전-유지 시간(S6)에는 25에 상응하는 시간(32T)이, 제7 서브-필드(SF7)의 방전-유지 시간(S7)에는 26에 상응하는 시간(64T)이, 그리고 제8 서브-필드(SF8)의 방전-유지 시간(S8)에는 27에 상응하는 시간(128T)이 각각 설정된다.
이에 따라, 8 개의 서브-필드들중에서 표시될 서브-필드를 적절히 선택하면, 어느 서브-필드에서도 표시되지 않는 0(영) 계조를 포함하여 모두 256 계조의 표시가 수행될 수 있다.
위와 같이 시분할 구동을 수행하는 평판 디스플레이 패널의 구동 방법에 있어서, 입력 계조 데이터의 비트 수가 많아질수록 단위 프레임의 서브필드 수가 많아져야 한다. 하지만, 다음과 같은 원인들로 인하여 입력 계조 데이터의 비트 수 에 따라 단위 프레임의 서브필드 수를 늘릴 수는 없다.
첫째, 한정된 단위 프레임의 시간(예를 들어, NTSC 형식의 영상 신호인 경우에 1/60 초이고 PAL 형식의 영상 신호인 경우에 1/50 초임)에서 실현 가능한 서브필드들의 수 역시 한정된다.
둘째, 각 서브필드수에 비례하여 초기화 시간들 예를 들어, 플라즈마 디스플레이 장치의 리셋팅 시간들(도 3의 S1 내지 S8)이 길어지므로, 콘트라스트 성능이 저하된다.
본 발명의 목적은, 단위 프레임을 복수의 서브필드들로 시분할하여 구동하는 평판 표시 패널의 구동 방법에 있어서, 한정적인 서브필드들의 개수에도 불구하고 표시 계조의 범위를 확대할 수 있는 방법을 제공하는 것이다.
상기 목적을 이루기 위한 본 발명은, 낮은 가중값들을 가진 제1 내지 제j(j는 2 이상의 정수) 비트들과, 높은 가중값들을 가진 제j+1 내지 제k(k는 4 이상의 정수) 비트들로 이루어진 k 비트의 계조 데이터가 프레임 단위로 입력되는 평판 표시 패널의 구동 방법으로서, 시분할 단계, 저계조 표시 단계, 및 고계조 표시 단계들을 포함한다. 상기 시분할 단계에서는, 단위 프레임이 복수의 서브필드들로 시분할된다. 상기 저계조 표시 단계에서는, 복수의 프레임들에 의하여 상기 제1 내지 제j(j는 2 이상의 정수) 비트들의 계조 데이터가 표시되도록 상기 평판 표시 패널이 구동된다. 상기 고계조 표시 단계에서는, 단위 프레임의 상기 복수의 서브필 드들에 의하여 상기 제j+1 내지 제k(k는 4 이상의 정수) 비트들의 계조 데이터가 표시되도록 상기 평판 표시 패널이 구동된다.
본 발명의 상기 구동 방법에 의하면, 복수의 프레임들에 의하여 상기 제1 내지 제j(j는 2 이상의 정수) 비트들의 계조 데이터가 표시된다. 이에 따라, 상기 제j+1 내지 제k(k는 4 이상의 정수) 비트들의 계조 데이터에 대해서만 단위 프레임의 서브필드들의 수가 설정될 수 있다. 이에 따라, 한정적인 서브필드들의 개수에도 불구하고 표시 계조의 범위가 확대될 수 있다.
이하, 본 발명에 따른 바람직한 실시예가 상세히 설명된다. 여기서, 상기 도 1 및 도 2의 설명은 본 발명에서도 동일하게 적용된다.
도 4를 참조하면, 본 발명에 따른 구동 방법을 수행하는 도 1의 플라즈마 표시 패널(1)의 구동 장치는 영상 처리부(56), 논리 제어부(52), 어드레스 구동부(53), X 구동부(54) 및 Y 구동부(55)를 포함한다. 영상 처리부(56)는 외부 아날로그 영상 신호를 디지털 신호로 변환하여 내부 영상 신호 예를 들어, 각각 8 비트의 적색(R), 녹색(G) 및 청색(B) 영상 데이터, 클럭 신호, 수직 및 수평 동기 신호들을 발생시킨다. 논리 제어부(52)는 영상 처리부(56)로부터의 내부 영상 신호에 따라 구동 제어 신호들(SA, SY, SX)을 발생시킨다. 이하에서 설명될 본 발명에 따른 구동 방법은 이 논리 제어부(52)에 의하여 수행된다. 어드레스 구동부(53)는, 논리 제어부(52)로부터의 구동 제어 신호들(SA, SY, SX)중에서 어드레스 신호(SA)를 처리하여 표시 데이터 신호를 발생시키고, 발생된 표시 데이터 신 호를 어드레스 전극 라인들에 인가한다. X 구동부(54)는 논리 제어부(52)로부터의 구동 제어 신호들(SA, SY, SX)중에서 X 구동 제어 신호(SX)를 처리하여 X 전극 라인들에 인가한다. Y 구동부(55)는 논리 제어부(52)로부터의 구동 제어 신호들(SA, SY, SX)중에서 Y 구동 제어 신호(SY)를 처리하여 Y 전극 라인들에 인가한다.
도 5는 도 4의 구동 장치에서 단위 프레임의 복수의 서브필드들(SF1 내지 SF8)에 의하여 제j+1(j는 2 이상의 정수) 내지 제k(k는 4 이상의 정수) 비트들의 계조 데이터, 즉, 높은 계조들의 데이터가 표시되는 구동 방법을 보여준다. 도 5에서 도 3과 동일한 참조 부호는 동일한 기능의 대상을 가리킨다. 또한, 도 3에서 설명된 기본적인 구동 방법은 도 5의 구동 방법과 동일하다. 따라서, 도 5의 구동 방법의 도 3에 대한 차이점만을 설명하기로 한다.
제1 서브필드(SF1)의 유지-방전 시간(S1)은 2T로 설정된다. 제2 서브필드(SF2)의 유지-방전 시간(S2)은 4T로 설정된다. 제3 서브필드(SF3)의 유지-방전 시간(S3)은 8T로 설정된다. 제4 서브필드(SF4)의 유지-방전 시간(S4)은 16T로 설정된다. 제5 서브필드(SF5)의 유지-방전 시간(S5)은 32T로 설정된다. 제6 서브필드(SF6)의 유지-방전 시간(S6)은 64T로 설정된다. 제7 서브필드(SF7)의 유지-방전 시간(S7)은 128T로 설정된다. 제8 서브필드(SF8)의 유지-방전 시간(S8)은 256T로 설정된다.
이와 같이 유지-방전 시간들이 보다 길게 설정된 이유는 1T 이하의 시간들에 대한 낮은 계조들의 데이터 즉, 제1 내지 제j(j는 2 이상의 정수) 비트들의 계조 데이터가 복수의 프레임들에 의하여 표시될 수 있기 때문이다. 이와 관련된 설명이 도 6 내지 12를 참조하여 이루어진다.
도 6 내지 12는 4 개의 프레임들과 각 프레임의 제1 및 제2 서브필드들(SF1 및 SF2)에 의하여 제1 내지 제j(j는 2 이상의 정수) 비트들의 계조 데이터가 표시되는 구동 방법을 보여준다.
도 6은 4 개의 프레임들과 각 프레임의 제1 및 제2 서브필드들(SF1 및 SF2)에 의하여 제1 내지 제j(j는 2 이상의 정수) 비트들의 계조 데이터로써 T/8(T는 도 5의 단위 시간)가 표시되는 구동 방법을 보여준다. 예를 들어, 제1 프레임(FR1)에서 T/8에 상응하는 저계조 데이터가 어느 한 표시 셀에 대하여 입력되면, 상기 디스플레이 셀은 제1 프레임(FR1)의 제1 서브필드(SF1)에서만 표시된다. 물론, 제2 프레임(FR2) 내지 제4 프레임(FR4)에서 상기 표시 셀에 대하여 또다른 계조 데이터가 입력되면, 상기 표시 셀은 제2 프레임(FR2) 내지 제4 프레임(FR4)의 선택된 서브필드들에서도 표시될 것이다. 하지만, 제1 내지 제4 프레임들(FR1 내지 FR4)에 대해서는 제1 프레임(FR1)의 T/8에 상응하는 저계조 데이터가 표시될 수 있다.
도 7은 4 개의 프레임들과 각 프레임의 제1 및 제2 서브필드들(SF1 및 SF2)에 의하여 제1 내지 제j(j는 2 이상의 정수) 비트들의 계조 데이터로써 2T/8(T는 도 5의 단위 시간)가 표시되는 구동 방법을 보여준다. 예를 들어, 제1 프레임(FR1)에서 2T/8에 상응하는 저계조 데이터가 어느 한 표시 셀에 대하여 입력되면, 상기 디스플레이 셀은 제1 프레임(FR1)의 제1 서브필드(SF1)와 제3 프레임(FR1)의 제1 서브필드(SF1)에서만 표시된다. 물론, 제2 프레임(FR2) 내지 제4 프레임(FR4)에서 상기 표시 셀에 대하여 또다른 계조 데이터가 입력되면, 상기 표시 셀은 제2 프레임(FR2) 내지 제4 프레임(FR4)의 선택된 서브필드들에서도 표시될 것이다. 하지만, 제1 내지 제4 프레임들(FR1 내지 FR4)에 대해서는 제1 프레임(FR1)의 2T/8에 상응하는 저계조 데이터가 표시될 수 있다.
도 8은 4 개의 프레임들과 각 프레임의 제1 및 제2 서브필드들(SF1 및 SF2)에 의하여 제1 내지 제j(j는 2 이상의 정수) 비트들의 계조 데이터로써 3T/8(T는 도 5의 단위 시간)가 표시되는 구동 방법을 보여준다. 예를 들어, 제1 프레임(FR1)에서 3T/8에 상응하는 저계조 데이터가 어느 한 표시 셀에 대하여 입력되면, 상기 디스플레이 셀은 제1 내지 제3 프레임들(FR1 내지 FR3)의 제1 서브필드들(SF1)에서만 표시된다. 물론, 제2 프레임(FR2) 내지 제4 프레임(FR4)에서 상기 표시 셀에 대하여 또다른 계조 데이터가 입력되면, 상기 표시 셀은 제2 프레임(FR2) 내지 제4 프레임(FR4)의 선택된 서브필드들에서도 표시될 것이다. 하지만, 제1 내지 제4 프레임들(FR1 내지 FR4)에 대해서는 제1 프레임(FR1)의 3T/8에 상응하는 저계조 데이터가 표시될 수 있다.
도 9는 4 개의 프레임들과 각 프레임의 제1 및 제2 서브필드들(SF1 및 SF2)에 의하여 제1 내지 제j(j는 2 이상의 정수) 비트들의 계조 데이터로써 4T/8(T는 도 5의 단위 시간)가 표시되는 구동 방법을 보여준다. 예를 들어, 제1 프레임(FR1)에서 4T/8에 상응하는 저계조 데이터가 어느 한 표시 셀에 대하여 입력되면, 상기 디스플레이 셀은 제1 내지 제4 프레임들(FR1 내지 FR4)의 제1 서브필드들(SF1)에서만 표시된다. 물론, 제2 프레임(FR2) 내지 제4 프레임(FR4)에서 상기 표시 셀에 대하여 또다른 계조 데이터가 입력되면, 상기 표시 셀은 제2 프레임(FR2) 내지 제4 프레임(FR4)의 선택된 서브필드들에서도 표시될 것이다. 하지만, 제1 내지 제4 프레임들(FR1 내지 FR4)에 대해서는 제1 프레임(FR1)의 4T/8에 상응하는 저계조 데이터가 표시될 수 있다.
도 10은 4 개의 프레임들과 각 프레임의 제1 및 제2 서브필드들(SF1 및 SF2)에 의하여 제1 내지 제j(j는 2 이상의 정수) 비트들의 계조 데이터로써 5T/8(T는 도 5의 단위 시간)가 표시되는 구동 방법을 보여준다. 예를 들어, 제1 프레임(FR1)에서 5T/8에 상응하는 저계조 데이터가 어느 한 표시 셀에 대하여 입력되면, 상기 디스플레이 셀은 제1 내지 제4 프레임들(FR1 내지 FR4)의 제1 서브필드들(SF1), 및 제1 프레임(FR1)의 제2 서브필드(SF2)에서만 표시된다. 물론, 제2 프레임(FR2) 내지 제4 프레임(FR4)에서 상기 표시 셀에 대하여 또다른 계조 데이터가 입력되면, 상기 표시 셀은 제2 프레임(FR2) 내지 제4 프레임(FR4)의 선택된 서브필드들에서도 표시될 것이다. 하지만, 제1 내지 제4 프레임들(FR1 내지 FR4)에 대해서는 제1 프레임(FR1)의 5T/8에 상응하는 저계조 데이터가 표시될 수 있다.
도 11은 4 개의 프레임들과 각 프레임의 제1 및 제2 서브필드들(SF1 및 SF2)에 의하여 제1 내지 제j(j는 2 이상의 정수) 비트들의 계조 데이터로써 6T/8(T는 도 5의 단위 시간)가 표시되는 구동 방법을 보여준다. 예를 들어, 제1 프레임(FR1)에서 6T/8에 상응하는 저계조 데이터가 어느 한 표시 셀에 대하여 입력되면, 상기 디스플레이 셀은 제1 내지 제4 프레임들(FR1 내지 FR4)의 제1 서브필드들(SF1), 제1 프레임(FR1)의 제2 서브필드(SF2), 및 제3 프레임(FR3)의 제2 서브필 드(SF2)에서만 표시된다. 물론, 제2 프레임(FR2) 내지 제4 프레임(FR4)에서 상기 표시 셀에 대하여 또다른 계조 데이터가 입력되면, 상기 표시 셀은 제2 프레임(FR2) 내지 제4 프레임(FR4)의 선택된 서브필드들에서도 표시될 것이다. 하지만, 제1 내지 제4 프레임들(FR1 내지 FR4)에 대해서는 제1 프레임(FR1)의 6T/8에 상응하는 저계조 데이터가 표시될 수 있다.
도 12는 4 개의 프레임들과 각 프레임의 제1 및 제2 서브필드들(SF1 및 SF2)에 의하여 제1 내지 제j(j는 2 이상의 정수) 비트들의 계조 데이터로써 7T/8(T는 도 5의 단위 시간)가 표시되는 구동 방법을 보여준다. 예를 들어, 제1 프레임(FR1)에서 7T/8에 상응하는 저계조 데이터가 어느 한 표시 셀에 대하여 입력되면, 상기 디스플레이 셀은 제1 내지 제4 프레임들(FR1 내지 FR4)의 제1 서브필드들(SF1), 제1 내지 제3 프레임들(FR1 내지 FR3)의 제2 서브필드들(SF2)에서만 표시된다. 물론, 제2 프레임(FR2) 내지 제4 프레임(FR4)에서 상기 표시 셀에 대하여 또다른 계조 데이터가 입력되면, 상기 표시 셀은 제2 프레임(FR2) 내지 제4 프레임(FR4)의 선택된 서브필드들에서도 표시될 것이다. 하지만, 제1 내지 제4 프레임들(FR1 내지 FR4)에 대해서는 제1 프레임(FR1)의 7T/8에 상응하는 저계조 데이터가 표시될 수 있다.
본 발명은, 상기 실시예에 한정되지 않고, 청구범위에서 정의된 발명의 사상 및 범위 내에서 당업자에 의하여 변형 및 개량될 수 있다.
이상 설명된 바와 같이, 본 발명에 따른 평판 표시 패널의 구동 방법에 의하 면, 복수의 프레임들에 의하여 제1 내지 제j(j는 2 이상의 정수) 비트들의 계조 데이터가 표시된다. 이에 따라, 제j+1 내지 제k(k는 4 이상의 정수) 비트들의 계조 데이터에 대해서만 단위 프레임의 서브필드들의 수가 설정될 수 있다. 이에 따라, 한정적인 서브필드들의 개수에도 불구하고 표시 계조의 범위가 확대될 수 있다.

Claims (3)

  1. 낮은 가중값들을 가진 제1 내지 제j(j는 2 이상의 정수) 비트들과, 높은 가중값들을 가진 제j+1 내지 제k(k는 4 이상의 정수) 비트들로 이루어진 k 비트의 계조 데이터가 프레임 단위로 입력되는 평판 표시 패널의 구동 방법에 있어서,
    단위 프레임을 복수의 서브필드들로 시분할함;
    복수의 프레임들에 의하여 상기 제1 내지 제j(j는 2 이상의 정수) 비트들의 계조 데이터가 표시되도록 상기 평판 표시 패널을 구동함; 및
    단위 프레임의 상기 복수의 서브필드들에 의하여 상기 제j+1 내지 제k(k는 4 이상의 정수) 비트들의 계조 데이터가 표시되도록 상기 평판 표시 패널을 구동함을 포함한 평판 표시 패널의 구동 방법.
  2. 제1항에 있어서, 복수의 프레임들에 의하여 상기 제1 내지 제j(j는 2 이상의 정수) 비트들의 계조 데이터가 표시되도록 상기 평판 표시 패널을 구동함에 있어서,
    상기 복수의 프레임들 각각에 대하여 설정된 적어도 한 서브필드들이 사용되 는 평판 표시 패널의 구동 방법.
  3. 제2항에 있어서,
    단위 프레임을 복수의 서브필드들로 시분할함에 있어서,
    낮은 가중값들을 가진 제1 내지 제p(p는 2 이상의 정수) 서브필드들과, 높은 가중값들을 가진 제p+1 내지 제q(q는 4 이상의 정수) 서브필드들로써 상기 단위 프레임이 시분할되고,
    복수의 프레임들에 의하여 상기 제1 내지 제j(j는 2 이상의 정수) 비트들의 계조 데이터가 표시되도록 상기 평판 표시 패널을 구동함에 있어서,
    상기 복수의 프레임들 각각에 대하여 상기 제1 내지 제p(p는 2 이상의 정수) 서브필드들중에서 적어도 한 서브필드들이 사용되는 평판 표시 패널의 구동 방법.
KR1020030071897A 2003-10-15 2003-10-15 효율적으로 계조 데이터가 표시되는 평판 표시 패널의구동 방법 KR100615177B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020030071897A KR100615177B1 (ko) 2003-10-15 2003-10-15 효율적으로 계조 데이터가 표시되는 평판 표시 패널의구동 방법
US10/942,782 US20050083264A1 (en) 2003-10-15 2004-09-17 Method of driving flat-panel display (FPD) on which gray-scale data are efficiently displayed
CNB2004100874810A CN100458884C (zh) 2003-10-15 2004-10-15 驱动有效地显示灰度级数据的平板显示器(fpd)的方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030071897A KR100615177B1 (ko) 2003-10-15 2003-10-15 효율적으로 계조 데이터가 표시되는 평판 표시 패널의구동 방법

Publications (2)

Publication Number Publication Date
KR20050036270A KR20050036270A (ko) 2005-04-20
KR100615177B1 true KR100615177B1 (ko) 2006-08-25

Family

ID=34510875

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030071897A KR100615177B1 (ko) 2003-10-15 2003-10-15 효율적으로 계조 데이터가 표시되는 평판 표시 패널의구동 방법

Country Status (3)

Country Link
US (1) US20050083264A1 (ko)
KR (1) KR100615177B1 (ko)
CN (1) CN100458884C (ko)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4458000B2 (ja) * 2005-08-24 2010-04-28 セイコーエプソン株式会社 画像表示装置及び画像表示装置の制御方法
CN101714348B (zh) * 2009-12-22 2012-04-11 中国科学院长春光学精密机械与物理研究所 混合叠加灰度级控制显示屏的驱动电路
TWI477872B (zh) * 2011-12-23 2015-03-21 E Ink Holdings Inc 可顯示多灰階之顯示裝置及其操作方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5541618A (en) 1990-11-28 1996-07-30 Fujitsu Limited Method and a circuit for gradationally driving a flat display device
JP2002149106A (ja) 2000-10-25 2002-05-24 Lg Electronics Inc プラズマディスプレイパネルの階調表示処理方法
JP2002268604A (ja) 2001-03-02 2002-09-20 Lg Electronics Inc プラズマディスプレイパネルの階調表示処理装置及び処理方法

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0997035A (ja) * 1995-09-29 1997-04-08 Fujitsu General Ltd ディスプレイ装置の駆動方法
JP2994630B2 (ja) * 1997-12-10 1999-12-27 松下電器産業株式会社 明るさによるサブフィールド数調整可能な表示装置
KR100289534B1 (ko) * 1998-09-16 2001-05-02 김순택 플라즈마표시패널의계조표시방법및장치
KR100284340B1 (ko) * 1999-02-27 2001-03-02 김순택 플라즈마 표시 패널의 구동방법
JP4484276B2 (ja) * 1999-09-17 2010-06-16 日立プラズマディスプレイ株式会社 プラズマディスプレイ装置およびその表示方法
JP3876600B2 (ja) * 2000-09-08 2007-01-31 セイコーエプソン株式会社 電気光学装置の駆動方法、電気光学装置の駆動回路、電気光学装置および電子機器
JP4066662B2 (ja) * 2001-03-09 2008-03-26 セイコーエプソン株式会社 電気光学素子の駆動方法、駆動装置及び電子機器
KR100420023B1 (ko) * 2001-09-25 2004-02-25 삼성에스디아이 주식회사 플라즈마 디스플레이 패널의 계조 표시 장치 및 그 방법
JP4206805B2 (ja) * 2002-06-28 2009-01-14 セイコーエプソン株式会社 電気光学装置の駆動方法
JP2005024690A (ja) * 2003-06-30 2005-01-27 Fujitsu Hitachi Plasma Display Ltd ディスプレイ装置およびディスプレイの駆動方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5541618A (en) 1990-11-28 1996-07-30 Fujitsu Limited Method and a circuit for gradationally driving a flat display device
JP2002149106A (ja) 2000-10-25 2002-05-24 Lg Electronics Inc プラズマディスプレイパネルの階調表示処理方法
JP2002268604A (ja) 2001-03-02 2002-09-20 Lg Electronics Inc プラズマディスプレイパネルの階調表示処理装置及び処理方法

Also Published As

Publication number Publication date
CN100458884C (zh) 2009-02-04
US20050083264A1 (en) 2005-04-21
KR20050036270A (ko) 2005-04-20
CN1607566A (zh) 2005-04-20

Similar Documents

Publication Publication Date Title
KR100467692B1 (ko) 디스플레이 유지 펄스의 폭이 변하는 플라즈마 디스플레이패널의 구동 방법
KR100637240B1 (ko) 효율적인 화소 구조를 가진 디스플레이 패널 및 그 구동방법
KR100615177B1 (ko) 효율적으로 계조 데이터가 표시되는 평판 표시 패널의구동 방법
KR100708728B1 (ko) 정확한 어드레싱 방전을 위한 방전 디스플레이 패널의 구동방법
KR100603310B1 (ko) 계조의 선형성 증진을 위한 방전 표시 패널의 구동 방법
KR100581892B1 (ko) 효율적으로 낮은 계조 데이터가 표시되는 방전 표시패널의 구동 방법
KR100581867B1 (ko) 영상의 재현성 증진을 위한 방전 디스플레이 패널의 구동방법 및 이 방법을 사용한 방전 디스플레이 장치
KR100537610B1 (ko) 디스플레이-유지 펄스들의 주파수가 변하는 플라즈마디스플레이 패널의 구동 방법
KR100449764B1 (ko) 디스플레이-유지 전압이 변하는 플라즈마 디스플레이패널의 구동 방법
KR100573125B1 (ko) 안정된 표시-유지 방전을 위한 방전 표시 패널의 구동 방법
KR100795795B1 (ko) 계조 디스플레이의 성능을 향상시키기 위한 방전 표시패널의 구동 방법
KR100377402B1 (ko) 복수의 프레임-메모리들을 사용한 플라즈마 디스플레이패널의 디스플레이중-어드레스 구동 방법
KR100424264B1 (ko) 초기 상태의 개선을 위한 플라즈마 디스플레이 패널의구동 방법
KR100581868B1 (ko) 계조의 선형성 증진을 위한 방전 표시 패널의 구동 방법,및 이 방법을 사용한 방전 표시 장치
KR100581898B1 (ko) 유전층에 홈들이 형성된 방전 표시 패널
KR100445028B1 (ko) 낮은 계조에서의 방전 약화를 방지하기 위한 플라즈마디스플레이 패널의 구동 방법
KR100647676B1 (ko) 설정 계조가 확장된 방전 디스플레이 패널의 구동 방법
KR100573113B1 (ko) 효율적인 리셋팅이 수행되는 플라즈마 디스플레이 패널의구동 방법
KR20010087485A (ko) 플라즈마 표시패널의 구동방법
KR100581881B1 (ko) 프레임 메모리를 구비한 플라즈마 디스플레이 패널용논리제어장치
KR20070094093A (ko) 유지 펄스가 전기적인 플로팅의 영역을 포함하는 방전디스플레이 패널의 구동 방법
KR20050026751A (ko) 평판 디스플레이 장치의 효과적인 역감마 보정 방법
KR20040026849A (ko) 설정 계조가 변하는 플라즈마 디스플레이 패널의 구동 방법
KR20060003166A (ko) 자동 전력 제어가 효율적으로 수행되는 방전 디스플레이장치
KR20030045960A (ko) 정확한 색온도 및 색좌표를 얻기 위한 플라즈마디스플레이 패널의 구동 방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20110725

Year of fee payment: 6

FPAY Annual fee payment

Payment date: 20120720

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee