KR100603282B1 - 어드레싱 전력을 최소화한 3-전극 플라즈마 디스플레이장치의 구동 방법 - Google Patents
어드레싱 전력을 최소화한 3-전극 플라즈마 디스플레이장치의 구동 방법 Download PDFInfo
- Publication number
- KR100603282B1 KR100603282B1 KR1020020040666A KR20020040666A KR100603282B1 KR 100603282 B1 KR100603282 B1 KR 100603282B1 KR 1020020040666 A KR1020020040666 A KR 1020020040666A KR 20020040666 A KR20020040666 A KR 20020040666A KR 100603282 B1 KR100603282 B1 KR 100603282B1
- Authority
- KR
- South Korea
- Prior art keywords
- data
- electrode line
- display
- address
- sub
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/28—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
- G09G3/288—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
- G09G3/296—Driving circuits for producing the waveforms applied to the driving electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2018—Display of intermediate tones by time modulation using two or more time intervals
- G09G3/2022—Display of intermediate tones by time modulation using two or more time intervals using sub-frames
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/28—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
- G09G3/288—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
- G09G3/296—Driving circuits for producing the waveforms applied to the driving electrodes
- G09G3/2965—Driving circuits for producing the waveforms applied to the driving electrodes using inductors for energy recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/28—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
- G09G3/288—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
- G09G3/291—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
- G09G3/293—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for address discharge
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Power Engineering (AREA)
- Plasma & Fusion (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of Gas Discharge Display Tubes (AREA)
Abstract
본 발명은, 3-전극 플라즈마 디스플레이 패널, 영상 처리부, 제어부, 어드레스 구동부, X 구동부, Y 구동부 및 전력 회생(recovery) 회로를 포함하는 3-전극 플라즈마 디스플레이 장치의 구동 방법이다. 3-전극 플라즈마 디스플레이 패널에서는, 앞쪽 투명 기판 뒤에 X 전극 라인들 및 Y 전극 라인들이 서로 나란하면서 교호하게 배열되어 XY 전극 라인쌍들을 이루고, 뒤쪽 기판의 앞쪽에 어드레스 전극 라인들이 상기 XY 전극 라인쌍들에 대하여 교차되도록 배열되어, 이 교차 영역들에서 디스플레이 셀들이 설정된다. 전력 회생(recovery) 회로는, 어드레스 구동부에 포함되어, 표시 데이터 신호의 인가가 종료되는 시점에서 디스플레이 셀들에 불필요하게 남아 있는 전하들을 수집하고, 표시 데이터 신호의 인가가 시작되는 시점에서 상기 수집된 전하들을 디스플레이 셀들에 인가한다. 여기서, 이 전력 회생 회로의 동작 여부가 어드레스 전극 라인들에 인가되는 표시 데이터 신호에 따라 서브-필드 별 또는 XY 전극 라인쌍 별로 제어된다.
Description
도 1은 통상적인 3-전극 면방전 방식의 플라즈마 디스플레이 패널의 구조를 보여주는 내부 사시도이다.
도 2는 도 1의 패널의 한 디스플레이 셀의 예를 보여주는 단면도이다.
도 3은 도 1의 플라즈마 디스플레이 패널의 Y 전극 라인들에 대한 통상적인 어드레스-디스플레이 분리(Address-Display Separation) 구동 방법을 보여주는 타이밍도이다.
도 4는 도 1의 플라즈마 디스플레이 패널의 Y 전극 라인들에 대한 통상적인 어드레스-디스플레이 동시(Address-While-Display) 구동 방법을 보여주는 타이밍도이다.
도 5는 도 1의 플라즈마 디스플레이 패널의 일반적인 구동 장치를 보여주는 블록도이다.
도 6은 도 5의 장치의 어드레스 구동부에 포함된 전력 회생(recovery) 회로를 보여주는 도면이다.
도 7은 먼저 주사될 제1 XY 전극 라인쌍의 표시 데이터와 그 다음에 주사될 제2 XY 전극 라인쌍의 표시 데이터의 논리 상태의 일 예를 보여주는 도면이다.
도 8a는 종래의 제2 구동 방법에 따라 도 6의 전력 회생(recovery) 회로가 동작한 경우에 도 7의 제1 녹색 어드레스 전극 라인에 인가되는 표시 데이터의 파형을 보여주는 도면이다.
도 8b는 종래의 제1 구동 방법에 따라 도 6의 전력 회생(recovery) 회로가 동작하지 않은 경우에 도 7의 제1 녹색 어드레스 전극 라인에 인가되는 표시 데이터의 파형을 보여주는 도면이다.
도 9는 종래의 제1 구동 방법에 따라 도 6의 전력 회생(recovery) 회로가 동작하지 않은 경우에 어드레스 부하율에 대한 어드레싱 전력의 특성을 보여주는 그래프이다.
도 10은 종래의 제2 구동 방법에 따라 도 6의 전력 회생(recovery) 회로가 동작하는 경우에 어드레스 부하율에 대한 어드레싱 전력의 특성을 보여주는 그래프이다.
도 11a는 도 6의 전력 회생(recovery) 회로가 동작하고, 적색의 발광이 구현된 경우, 소비 전력을 결정하는 캐페시턴스를 보여주는 도면이다.
도 11b는 도 6의 전력 회생(recovery) 회로가 동작하고, 자홍색(magenta)의 발광이 구현된 경우, 소비 전력을 결정하는 캐페시턴스를 보여주는 도면이다.
도 11c는 도 6의 전력 회생(recovery) 회로가 동작하고, 흰색의 발광이 구현된 경우, 소비 전력을 결정하는 캐페시턴스를 보여주는 도면이다.
도 12a 내지 12f는 먼저 주사될 제1 XY 전극 라인쌍의 표시 데이터와 그 다 음에 주사될 제2 XY 전극 라인쌍의 표시 데이터의 논리 상태의 예들을 보여주는 도면들이다.
도 13은 본 발명에 따른 구동 방법에 따라 도 6의 전력 회생(recovery) 회로의 동작 여부가 제어되는 어드레스 부하율에 대한 어드레싱 전력의 특성을 보여주는 그래프이다.
<도면의 주요 부분에 대한 부호의 설명>
1...플라즈마 디스플레이 패널, 10...앞쪽 글라스 기판,
11, 15...유전층, 12...보호층,
13...뒤쪽 글라스 기판, 14...방전 공간,
16...형광층, 17...격벽,
X1, ..., Xn...X 전극 라인, Y1, ..., Yn...Y 전극 라인,
A1, ..., Am...어드레스 전극 라인, Xna, Yna...투명 전극 라인,
Xnb, Ynb...금속 전극 라인, SF1, ...SF8...서브-필드,
62...논리 제어부, 63..어드레스 구동부,
64...X 구동부, 65...Y 구동부,
66...영상 처리부, 63a...어드레스 구동 회로,
63b...전력 회생(recovery) 회로, VA...어드레싱 전압,
AL1, AL2, AL...어드레스 부하율, PA...어드레싱 전력.
본 발명은, 3-전극 플라즈마 디스플레이 장치의 구동 방법에 관한 것으로서, 보다 상세하게는, X 전극 라인들 및 Y 전극 라인들이 교대로 나란하게 배열되어 XY 전극 라인쌍들을 이루고 이 XY 전극 라인쌍들에 대하여 어드레스 전극 라인들이 교차되는 영역에서 디스플레이 셀들이 설정되는 3-전극 면방전 구조의 플라즈마 디스플레이 장치의 구동 방법에 관한 것이다.
도 1은 통상적인 3-전극 면방전 방식의 플라즈마 디스플레이 패널의 구조를 보여준다. 도 2는 도 1의 패널의 한 디스플레이 셀의 예를 보여준다. 도 1 및 2를 참조하면, 통상적인 면방전 플라즈마 디스플레이 패널(1)의 앞쪽 및 뒤쪽 글라스 기판들(10, 13) 사이에는, 어드레스 전극 라인들(AR1, AG1, ..., AGm, A
Bm), 유전층(11, 15), Y 전극 라인들(Y1, ..., Yn), X 전극 라인들(X1, ..., Xn), 형광층(16), 격벽(17) 및 보호층으로서의 일산화마그네슘(MgO)층(12)이 마련되어 있다.
어드레스 전극 라인들(AR1, AG
1, ..., AGm, ABm)은 뒤쪽 글라스 기판(13)의 앞쪽에 일정한 패턴으로 형성된다. 아래쪽 유전층(15)은 어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm)의 앞쪽에서 전면(全面) 도포된다. 아래쪽 유전층(15)의 앞쪽에는 격벽(17)들이 어드레스 전극 라인들(AR1, AG
1, ..., AGm, ABm)과 평행한 방향으로 형성된다. 이 격벽(17)들은 각 디스플레이 셀의 방전 영역을 구획하고 각 디스플레이 셀 사이의 광학적 간섭(cross talk)을 방지하는 기능을 한다. 형광층(16)은, 격벽(17)들 사이에서 형성된다.
X 전극 라인들(X1, ..., Xn)과 Y 전극 라인들(Y1, ..., Yn)은 어드레스 전극 라인들(AR1, AG
1, ..., AGm, ABm)과 직교되도록 앞쪽 글라스 기판(10)의 뒤쪽에 일정한 패턴으로 형성된다. 각 교차점은 상응하는 디스플레이 셀을 설정한다. 각 X 전극 라인(X1, ..., Xn)과 각 Y 전극 라인(Y1, ..., Yn)은 ITO(Indium Tin Oxide) 등과 같은 투명한 도전성 재질의 투명 전극 라인(도 2의 Xna, Yna)과 전도도를 높이기 위한 금속 전극 라인(도 2의 Xnb, Ynb)이 결합되어 형성된다. 앞쪽 유전층(11)은 X 전극 라인들(X1, ..., Xn)과 Y 전극 라인들(Y1, ..., Yn)의 뒤쪽에 전면(全面) 도포되어 형성된다. 강한 전계로부터 패널(1)을 보호하기 위한 보호층(12) 예를 들어, 일산화마그네슘(MgO)층은 앞쪽 유전층(11)의 뒤쪽에 전면 도포되어 형성된다. 방전 공간(14)에는 플라즈마 형성용 가스가 밀봉된다.
이와 같은 플라즈마 디스플레이 패널에 일반적으로 적용되는 구동 방식은, 초기화, 어드레스 및 디스플레이 유지 단계가 단위 서브-필드에서 순차적으로 수행되게 하는 방식이다. 초기화 단계에서는 구동될 디스플레이 셀들의 전하 상태가 균일하게 된다. 어드레스 단계에서는, 턴 온(turn on)될 디스플레이 셀들의 전하 상태와 턴 오프(turn off)될 디스플레이 셀들의 전하 상태가 설정된다. 디스플레이 유지 단계에서는, 턴 온(turn on)될 디스플레이 셀들이 디스플레이 방전을 수행한다.
여기서, 상기 단위 서브-필드들이 단위 프레임에 여러개 포함됨으로써, 각 서브-필드의 디스플레이 유지 시간들에 의하여 원하는 계조가 디스플레이될 수 있다.
도 3은 도 1의 플라즈마 디스플레이 패널의 Y 전극 라인들에 대한 통상적인 어드레스-디스플레이 분리(Address-Display Separation) 구동 방법을 보여준다. 도 3을 참조하면, 단위 프레임은 시분할 계조 표시를 실현하기 위하여 8 개의 서브-필드들(SF1, ..., SF8)로 분할된다. 또한, 각 서브-필드(SF1, ..., SF8)는 어드레스 주기(A1, ..., A8)와 디스플레이 유지 주기(S1, ..., S8)로 분할된다.
각 어드레스 주기(A1, ..., A8)에서는, 어드레스 전극 라인들(도 1의 AR1, AG1, ..., AGm, ABm)에 표시 데이터 신호가 인가됨과 동시에 각 Y 전극 라인(Y1, ..., Yn)에 상응하는 주사 펄스가 순차적으로 인가된다. 이에 따라 주사 펄스가 인가되는 동안에 높은 레벨의 표시 데이터 신호가 인가되면 상응하는 방전셀에서 어드레스 방전에 의하여 벽전하들이 형성되며, 그렇지 않은 방전셀에서는 벽전하들이 형성되지 않는다.
각 디스플레이 유지 주기(S1, ..., S8)에서는, 모든 Y 전극 라인들(Y1, ..., Yn)과 모든 X 전극 라인들(X1, ..., Xn)에 디스플레이 방전용 펄스가 교호하게 인가되어, 상응하는 어드레스 주기(A1, ..., A6)에서 벽전하들이 형성된 방전셀들에서 표시 방전을 일으킨다. 따라서 플라즈마 디스플레이 패널의 휘도는 단위 프레임에서 차지하는 디스플레이 유지 주기(S1, ..., S8)의 길이에 비례한다. 단위 프레임에서 차지하는 디스플레이 유지 주기(S1, ..., S8)의 길이는 255T(T는 단위 시간)이다. 따라서 단위 프레임에서 한 번도 표시되지 않은 경우를 포함하여 256 계조로써 표시할 수 있다.
여기서, 제1 서브-필드(SF1)의 디스플레이 유지 주기(S1)에는 20에 상응하는 시간(1T)이, 제2 서브-필드(SF2)의 디스플레이 유지 주기(S2)에는 21에 상응하는 시간(2T)이, 제3 서브-필드(SF3)의 디스플레이 유지 주기(S3)에는 22에 상응하는 시간(4T)이, 제4 서브-필드(SF4)의 디스플레이 유지 주기(S4)에는 23에 상응하는 시간(8T)이, 제5 서브-필드(SF5)의 디스플레이 유지 주기(S5)에는 24에 상응하는 시간(16T)이, 제6 서브-필드(SF6)의 디스플레이 유지 주기(S6)에는 25에 상응하는 시간(32T)이, 제7 서브-필드(SF7)의 디스플레이 유지 주기(S7)에는 26에 상응하는 시간(64T)이, 그리고 제8 서브-필드(SF8)의 디스플레이 유지 주기(S8)에는 27에 상응하는 시간(128T)이 각각 설정된다.
이에 따라, 8 개의 서브-필드들중에서 표시될 서브-필드를 적절히 선택하면, 어느 서브-필드에서도 표시되지 않는 0(영) 계조를 포함하여 모두 256 계조의 표시가 수행될 수 있음을 알 수 있다.
위와 같은 어드레스-디스플레이 분리 구동 방법에 의하면, 단위 프레임에서 각 서브-필드(SF1, ..., SF8)의 시간 영역이 분리되어 있으므로, 각 서브-필드(SF1, ..., SF8)에서 어드레스 주기와 표시 주기의 시간 영역도 서로 분리되어 있다. 따라서, 어드레스 주기에서 각 XY 전극 라인쌍이 자신의 어드레싱이 수행된 후에 다른 XY 전극 라인쌍들이 모두 어드레싱될 때까지 기다려야 한다. 결국 각 서브-필드에 대하여 어드레스 주기가 차지하는 시간이 길어져 표시 주기가 상대적으로 짧아지므로, 플라즈마 디스플레이 패널로부터 출사되는 빛의 휘도가 상대적으로 낮아지는 문제점이 있다. 이러한 문제점을 개선하기 위하여 알려진 방법이 도 4에 도시된 바와 같은 어드레스-디스플레이 동시(Address-While-Display) 구동 방법이다.
도 4는 도 1의 플라즈마 디스플레이 패널의 Y 전극 라인들에 대한 통상적인 어드레스-디스플레이 동시(Address-While-Display) 구동 방법을 보여준다. 도 4를 참조하면, 단위 프레임은 시분할 계조 표시를 위하여 8 개의 서브-필드들(SF1, ..., SF8)로 구분된다. 여기서, 각 단위 서브-필드는 구동되는 Y 전극 라인들(Y1, ..., Yn)을 기준으로 서로 중첩되어 단위 프레임을 구성한다. 따라서, 모든 시점에서 모든 서브-필드들(SF1, ..., SF8)이 존재하므로, 각 어드레스 단계의 수행을 위하여 각 디스플레이 방전용 펄스 사이에 어드레스용 시간 슬롯이 설정된다.
각 서브-필드에서는 리셋, 어드레스 및 디스플레이 유지 단계들이 수행되고, 각 서브-필드에 할당되는 시간은 계조에 상응하는 디스플레이 방전 시간에 의하여 결정된다. 예를 들어, 8 비트 영상 데이터로써 프레임 단위로 256 계조를 표시하는 경우에 단위 프레임(일반적으로 1/60초)이 255 단위 시간으로 이루어진다면, 최하위 비트(Least Significant Bit)의 영상 데이터에 따라 구동되는 제1 서브-필드(SF1)는 1(20) 단위 시간, 제2 서브-필드(SF2)는 2(21) 단위 시간, 제3 서브-필드(SF3)는 4(22) 단위 시간, 제4 서브-필드(SF4)는 8(23) 단위 시간, 제5 서브-필드(SF5)는 16(24) 단위 시간, 제6 서브-필드(SF6)는 32(25) 단위 시간, 제7 서브-필드(SF7)는 64(26) 단위 시간, 그리고 최상위 비트(Most Significant Bit)의 영상 데이터에 따라 구동되는 제8 서브-필드(SF8)는 128(27) 단위 시간을 각각 가진다. 즉, 각 서브-필드들에 할당된 단위 시간들의 합은 255 단위 시간이므로, 255 계조 표시가 가능하며, 여기에 어느 서브-필드에서도 디스플레이 방전이 되지 않는 계조를 포함하면 256 계조 표시가 가능하다.
도 5는 도 1의 플라즈마 디스플레이 패널의 일반적인 구동 장치를 보여준다.
도 5를 참조하면, 플라즈마 디스플레이 패널(1)의 통상적인 구동 장치는 영상 처리부(66), 제어부(62), 어드레스 구동부(63), X 구동부(64) 및 Y 구동부(65)를 포함한다. 영상 처리부(66)는 외부 아날로그 영상 신호를 디지털 신호로 변환하여 내부 영상 신호 예를 들어, 각각 8 비트의 적색(R), 녹색(G) 및 청색(B) 영상 데이터, 클럭 신호, 수직 및 수평 동기 신호들을 발생시킨다. 제어부(62)는 영상 처리부(66)로부터의 내부 영상 신호에 따라 구동 제어 신호들(SA, SY, SX)을 발생시킨다. 어드레스 구동부(63)는, 제어부(62)로부터의 구동 제어 신호들(SA, SY, SX)중에서 어드레스 신호(SA)를 처리하여 표시 데이터 신호를 발생시키고, 발생된 표시 데이터 신호를 어드레스 전극 라인들(도 1의 AR1, AG
1, ..., AGm, ABm)에 인가한다. X 구동부(64)는 제어부(62)로부터의 구동 제어 신호들(SA, SY, SX)중에서 X 구동 제어 신호(SX)를 처리하여 X 전극 라인들에 인가한다. Y 구동부(65)는 제어부(62)로부터의 구동 제어 신호들(SA, SY, SX)중에서 Y 구동 제어 신호(SY)를 처리하여 Y 전극 라인들에 인가한다.
도 6은 도 5의 장치의 어드레스 구동부(63)에 포함된 전력 회생(recovery) 회로(63b)를 보여준다. 도 1, 5 및 6을 참조하면, 어드레스 구동 회로(63)는, 제어부(62)로부터의 구동 제어 신호들(SA, SY, SX)중에서 어드레스 신호(SA)를 처리하여 표시 데이터 신호(SAR
1, SAG1, ..., SAGm, SABm)를 발생시키고, 발생된 표시 데이터 신호를 어드레스 전극 라인들(AR1, AG
1, ..., AGm, ABm)에 인가한다. 이 어드레스 구동 회로(63)의 전원 전압(VA) 즉, 어드레싱 전압은 전력 회생(recovery) 회로(63b)의 동작에 의하여 제어된다. 그 이유는, 표시 데이터 신호(SAR
1, SAG1, ..., SAGm, SABm)의 인가가 종료되는 시점에서 플라즈마 디스플레이 패널(1)의 디스플레이 셀들에 불필요하게 남아 있는 전하들을 수집하고, 표시 데이터 신호(SAR
1, SAG1, ..., SAGm, SABm)의 인가가 시작되는 시점에서 상기 수집된 전하들을 디스플레이 셀들에 인가하기 위함이다. 전력 회생(recovery) 회로(63b)에서 공진 코일(LPR)의 인덕턴스는 플라즈마 디스플레이 패널(1)의 평균 동작 캐페시턴스에 대하여 공진을 수행할 수 있도록 설정된다. 전력 회생(recovery) 회로(63b)의 동작을 단계적으로 설명하면 다음과 같다.
표시 데이터 신호(SAR
1, SAG1, ..., SAGm, SABm)의 인가가 종료되는 시점에 있어서, 제2 스위치(S2)만이 턴 온(turn on)됨에 의하여, 플라즈마 디스플레이 패널(1)의 디스플레이 셀들에 불필요하게 남아 있는 전하들이 어드레스 구동 회로(63a)의 전원전압 인가 단자(VPP), 공진 코일(LPR) 및 제2 스위치(S2)를 통하여 충방전용 캐페시터(CPR)에 수집된다.
다음에, 제4 스위치(S2)만이 턴 온(turn on)됨에 의하여, 어드레스 구동 회로(63)의 전원 전압(VA)은 접지 전압이 된다.
다음에, 표시 데이터 신호(SAR
1, SAG1, ..., SAGm, SABm)의 인가가 시작되는 시점에 있어서, 제1 스위치(S1)만이 턴 온(turn on)됨에 의하여, 충방전용 캐페시터(CPR)에 수집되었던 전하들이 제1 스위치(S1), 공진 코일(LPR) 및 어드레스 구동 회로(63a)의 전원전압 인가 단자(VPP)를 통하여 플라즈마 디스플레이 패널(1)의 디스플레이 셀들에 인가된다.
그리고, 제3 스위치(S1)만이 턴 온(turn on)됨에 의하여, 어드레스 구동 회로(63a)에 전원 전압(VA)이 인가되고, 표시 데이터 신호(SAR
1, SAG1, ..., SAGm, SABm)의 인가가 진행된다.
상기 단계들은, 각각의 XY 전극 라인쌍에 대하여 주기적 및 순차적으로 주사가 수행됨에 동기하여, 주기적 및 지속적으로 반복 수행된다.
도 7은 먼저 주사될 제1 XY 전극 라인쌍(X1Y1)의 표시 데이터와 그 다음에 주사될 제2 XY 전극 라인쌍(X2Y2)의 표시 데이터의 논리 상태의 일 예를 보여준다. 도 7에서 도 1과 동일한 참조 부호는 동일한 기능의 대상을 가리킨다. 도 7을 참조하면, 제1 녹색 어드레스 전극 라인(AG1)의 데이터는 제1 및 제2 XY 전극 라인쌍들(X1Y1, X2Y2) 모두에 대하여 온(On) 상태를 유지한다.
도 8a는 종래의 제2 구동 방법에 따라 도 6의 전력 회생(recovery) 회로(63b)가 동작한 경우에 도 7의 제1 녹색 어드레스 전극 라인(AG
1)에 인가되는 표시 데이터의 파형을 보여준다. 도 8a를 참조하면, 도 6의 전력 회생(recovery) 회로(63b)가 동작한 경우에, 온(On) 데이터의 변동이 없음에도 불구하고 단속적인 펄스들이 인가됨을 알 수 있다.
도 8b는 종래의 제1 구동 방법에 따라 도 6의 전력 회생(recovery) 회로(63b)가 동작하지 않은 경우에 도 7의 제1 녹색 어드레스 전극 라인(AG
1)에 인가되는 표시 데이터의 파형을 보여준다. 도 8b를 참조하면, 도 6의 전력 회생(recovery) 회로(63b)가 동작하지 않은 경우에, 온(On) 데이터의 변동이 없으므로 지속적인 펄스들이 인가됨을 알 수 있다.
도 9는 종래의 제1 구동 방법에 따라 도 6의 전력 회생(recovery) 회로(63b)가 동작하지 않은 경우에 어드레스 부하율(AL1)에 대한 어드레싱 전력(PA)의 특성을 보여준다. 여기서, 어드레스 부하율(AL1)은, 라인간 데이터 변화량들의 총합과, 상기 라인간 데이터 변화에 해당되는 디스플레이 셀들의 인접 디스플레이 셀들과의 데이터 변화량들인 셀간 데이터 변화량들의 총합에 비례한다. 즉, 도 9를 참조하면, 어드레싱 전력(PA)이 상기 라인간 데이터 변화량들의 총합과 상기 셀간 데이터 변화량들의 총합에 비례함을 알 수 있다.
도 10은 종래의 제2 구동 방법에 따라 도 6의 전력 회생(recovery) 회로(63b)가 동작하는 경우에 어드레스 부하율(AL2)에 대한 어드레싱 전력(PA)의 특성을 보여준다. 여기서, 어드레스 부하율(AL1)은, 턴 온(turn on)될 디스플레이 셀들의 개수와 상기 턴 온(turn on)될 디스플레이 셀들 각각에 대하여 턴 오프(turn off)될 인접 디스플레이 셀들의 개수에 비례한다. 즉, 도 10를 참조하면, 어드레싱 전력(PA)이 턴 온(turn on)될 디스플레이 셀들의 개수와 상기 턴 온(turn on)될 디스플레이 셀들 각각에 대하여 턴 오프(turn off)될 인접 디스플레이 셀들의 개수에 비례함을 알 수 있다.
따라서, 상기 종래의 제1 구동 방법에 의하면, 라인간 데이터 변화량들의 총합과 상기 셀간 데이터 변화량들의 총합이 상대적으로 큰 영상 데이터에 대하여 상대적으로 큰 어드레싱 전력이 발생되는 문제점이 있다.
또한, 상기 종래의 제2 구동 방법에 의하면, 턴 온(turn on)될 디스플레이 셀들의 개수와 상기 턴 온(turn on)될 디스플레이 셀들 각각에 대하여 턴 오프(turn off)될 인접 디스플레이 셀들의 개수가 상대적으로 큰 영상 데이터에 대하여 상대적으로 큰 어드레싱 전력이 발생되는 문제점이 있다.
요약하면, 상기 종래의 제1 및 제2 구동 방법들에 의하면, 영상 데이터의 특성을 반영하지 못함에 의하여 불필요한 어드레싱 전력을 발생시킨다는 문제점이 있다.
본 발명의 목적은, 3-전극 플라즈마 디스플레이 장치의 구동 방법에 있어서, 영상 데이터의 특성을 적응적으로 반영함에 의하여 불필요한 어드레싱 전력의 발생을 방지할 수 있는 구동 방법을 제공하는 것이다.
상기 목적을 이루기 위한 본 발명은, 3-전극 플라즈마 디스플레이 패널, 영상 처리부, 제어부, 어드레스 구동부, X 구동부, Y 구동부 및 전력 회생(recovery) 회로를 포함한 3-전극 플라즈마 디스플레이 장치의 구동 방법이다. 상기 3-전극 플라즈마 디스플레이 패널에서는, 앞쪽 투명 기판 뒤에 X 전극 라인들 및 Y 전극 라인들이 서로 나란하면서 교호하게 배열되어 XY 전극 라인쌍들을 이루고, 뒤쪽 기판의 앞쪽에 어드레스 전극 라인들이 상기 XY 전극 라인쌍들에 대하여 교차되도록 배열되어, 상기 교차 영역들에서 디스플레이 셀들이 설정된다. 상기 영상 처리부는 외부 아날로그 영상 신호를 디지털 신호로 변환하여 내부 영상 신호를 발생시킨다. 상기 제어부는 상기 영상 처리부로부터의 내부 영상 신호에 따라 구동 제어 신호들을 발생시킨다. 상기 어드레스 구동부는, 상기 제어부로부터의 어드레스 신호를 처리하여 표시 데이터 신호를 발생시키고, 발생된 표시 데이터 신호를 상기 어드레스 전극 라인들에 인가한다. 상기 X 구동부는 상기 제어부로부터의 X 구동 제어 신호를 처리하여 X 전극 라인들에 인가한다. 상기 Y 구동부는 상기 제어부로부터의 Y 구동 제어 신호를 처리하여 Y 전극 라인들에 인가한다. 상기 전력 회생(recovery) 회로는, 상기 어드레스 구동부에 포함되어, 상기 표시 데이터 신호의 인가가 종료되는 시점에서 상기 디스플레이 셀들에 불필요하게 남아 있는 전하들을 수집하고, 상기 표시 데이터 신호의 인가가 시작되는 시점에서 상기 수집된 전하들을 상기 디스플레이 셀들에 인가한다. 여기서, 상기 전력 회생 회로의 동작 여부가 상기 어드레스 전극 라인들에 인가되는 표시 데이터 신호에 따라 서브-필드 별 또는 XY 전극 라인쌍 별로 제어된다.
본 발명의 상기 구동 방법에 의하면, 상기 전력 회생 회로의 동작 여부가 상기 어드레스 전극 라인들에 인가되는 표시 데이터 신호에 따라 서브-필드 별 또는 XY 전극 라인쌍 별로 제어되므로, 영상 데이터의 특성을 적응적으로 반영함에 의하여 불필요한 어드레싱 전력의 발생을 방지할 수 있다.
이하, 본 발명에 따른 실시예들이 상세히 설명된다.
도 1, 5 및 6을 참조하면, 본 발명은, 3-전극 플라즈마 디스플레이 패널(1), 영상 처리부(66), 논리 제어부(62), 어드레스 구동부(63), X 구동부(64), Y 구동부(65) 및 전력 회생(recovery) 회로(63b)를 포함한 3-전극 플라즈마 디스플레이 장치의 구동 방법이다.
3-전극 플라즈마 디스플레이 패널(1)에서는, 앞쪽 투명 기판(10) 뒤에 X 전극 라인들(X1, ..., Xn) 및 Y 전극 라인들(Y1, ..., Yn)이 서로 나란하면서 교호하게 배열되어 XY 전극 라인쌍들(X1Y1, ..., XnYn)을 이루고, 뒤쪽 기판(13)의 앞쪽에 어드레스 전극 라인들(AR1, AG
1, ..., AGm, ABm)이 XY 전극 라인쌍들(X1Y1, ..., XnYn)에 대하여 교차되도록 배열되어, 이 교차 영역들에서 디스플레이 셀들이 설정된다.
영상 처리부(66)는 외부 아날로그 영상 신호를 디지털 신호로 변환하여 내부 영상 신호 예를 들어, 각각 8 비트의 적색(R), 녹색(G) 및 청색(B) 영상 데이터, 클럭 신호, 수직 및 수평 동기 신호들을 발생시킨다. 제어부(62)는 영상 처리부(66)로부터의 내부 영상 신호에 따라 구동 제어 신호들(SA, SY, SX)을 발생시킨다. 어드레스 구동부(63)는, 제어부(62)로부터의 구동 제어 신호들(SA, SY, SX)중에서 어드레스 신호(SA)를 처리하여 표시 데이터 신호를 발생시키고, 발생된 표시 데이터 신호를 어드레스 전극 라인들(AR1, AG
1, ..., AGm, ABm)에 인가한다. X 구동부(64)는 제어부(62)로부터의 구동 제어 신호들(SA, SY, SX)중에서 X 구동 제어 신호(SX)를 처리하여 X 전극 라인들에 인가한다. Y 구동부(65)는 제어부(62)로부터의 구동 제어 신호들(SA, SY, SX)중에서 Y 구동 제어 신호(SY)를 처리하여 Y 전극 라인들에 인가한다.
전력 회생(recovery) 회로(63b)는, 어드레스 구동부(63)에 포함되어, 표시 데이터 신호(SAR
1, SAG1, ..., SAGm, SABm)의 인가가 종료되는 시점에서 플라즈마 디스플레이 패널(1)의 디스플레이 셀들에 불필요하게 남아 있는 전하들을 수집하고, 표시 데이터 신호(SAR
1, SAG1, ..., SAGm, SABm)의 인가가 시작되는 시점에서 상기 수집된 전하들을 디스플레이 셀들에 인가한다.
여기서, 전력 회생 회로(63b)의 동작 여부가 어드레스 전극 라인들(AR1, AG
1, ..., AGm, ABm)에 인가되는 표시 데이터 신호에 따라 제어된다. 보다 상세하게는, 플라즈마 디스플레이 패널(1)에 적용되는 기본적인 구동 방법은, 초기화, 어드레스 및 디스플레이 유지 단계가 단위 서브-필드에서 순차적으로 수행되게 하는 방식이다. 초기화 단계에서는 구동될 디스플레이 셀들의 전하 상태가 균일하게 된다. 어드레스 단계에서는, 턴 온(turn on)될 디스플레이 셀들의 전하 상태와 턴 오프(turn off)될 디스플레이 셀들의 전하 상태가 설정된다. 디스플레이 유지 단계에서는, 턴 온(turn on)될 디스플레이 셀들이 디스플레이 방전을 수행한다. 여기서, 전력 회생 회로(63b)의 동작 여부는 어드레스 단계에서 어드레스 전극 라인들(AR1, AG1, ..., AGm, ABm)에 인가되는 표시 데이터 신호(SAR
1, SAG1, ..., SAGm, SABm)에 따라 제어된다.
본 발명의 제1 실시예에서는, 각각의 서브-필드의 표시 데이터 신호에 따라 전력 회생 회로(63b)의 동작 여부가 서브-필드 별로 제어되되, 전력 회생 회로(63b)를 동작시키지 않은 경우의 기준 어드레싱 전력을 예측하여, 상기 기준 어드레싱 전력이 소정의 기준값 이상이면 전력 회생 회로를 동작시킨다.
여기서, 상기 기준 어드레싱 전력을 설정하는 방법은 다음과 같다.
먼저, 디스플레이될 서브-필드의 모든 XY 전극 라인쌍들(X1Y1, ..., XnY
n) 각각에 대하여, 먼저 주사될 한 XY 전극 라인쌍의 표시 데이터와 그 다음에 주사될 XY 전극 라인쌍의 표시 데이터의 변화량인 라인간 데이터 변화량을 구한다. 다음에, 상기 서브-필드의 모든 XY 전극 라인쌍들에 대한 상기 라인간 데이터 변화량들의 총합(n3)을 구한다. 다음에, 상기 서브-필드의 모든 XY 전극 라인쌍들에 대하여, 상기 라인간 데이터 변화에 해당되는 디스플레이 셀들의 인접 디스플레이 셀들과의 데이터 변화량인 셀간 데이터 변화량을 구한다.
도 12a를 참조하면, 3 개의 어드레스 전극 라인들(AG
1, AB
1, AG
2)에서 데이터가 변화됨에 따라, 이 어드레스 전극 라인들(AG1, AB1, AG2)에 대한 제2 XY 전극 라인쌍(X2Y2) 사이에서 소비 전력에 작용하는 3 개의 캐페시턴스들 3CX가 발생됨을 알 수 있다. 즉, 라인간 데이터 변화량이 3CX이다. 여기서, 라인간 데이터 변화에 해당되는 3 개의 디스플레이 셀들은 각각 양방향으로 인접 디스플레이 셀들과 데이터 변화 상태를 가진다. 따라서, 라인간 데이터 변화에 해당되는 3 개의 디스플레이 셀들의 양측에서 소비 전력에 작용하는 5 개의 캐페시턴스들 5Ca가 발생됨을 알 수 있다. 즉, 상기 셀간 데이터 변화량이 5Ca이다.
도 12b를 참조하면, 3 개의 어드레스 전극 라인들(AG
1, AB
1, AR2)에서 데이터가 변화됨에 따라, 이 어드레스 전극 라인들(AG1, AB1, AR2)에 대한 제2 XY 전극 라인쌍(X2Y2) 사이에서 소비 전력에 작용하는 3 개의 캐페시턴스들 3CX가 발생됨을 알 수 있다. 즉, 라인간 데이터 변화량이 3CX이다. 여기서, 라인간 데이터 변화에 해당되는 디스플레이 셀들에 있어서, 제1 녹색 어드레스 전극 라인(AG
1)과 제1 XY 전극 라인쌍(X1Y1)에 의하여 설정되는 디스플레이 셀의 양측에서 소비 전력에 작용하는 2개의 캐페시턴스들 2Ca가 발생됨을 알 수 있다. 또한, 제1 청색 어드레스 전극 라인(AB1)과 제2 XY 전극 라인쌍(X2Y2)에 의하여 설정되는 디스플레이 셀, 및 제1 청색 어드레스 전극 라인(AB
1)과 제2 XY 전극 라인쌍(X2Y2)에 의하여 설정되는 디스플레이 셀 사이에는 같은 어드레스 전압(VA)이 인가되므로, 이들에 의하여 소비 전력에 작용하는 2 개의 캐페시턴스들 2Ca가 발생됨을 알 수 있다. 즉, 상기 셀간 데이터 변화량이 4Ca이다.
도 12c를 참조하면, 3 개의 어드레스 전극 라인들(AG
1, AB
1, AG
2)에서 데이터가 변화됨에 따라, 이 어드레스 전극 라인들(AG1, AB1, AG2)에 대한 제2 XY 전극 라인쌍(X2Y2) 사이에서 소비 전력에 작용하는 3 개의 캐페시턴스들 3CX가 발생됨을 알 수 있다. 즉, 라인간 데이터 변화량이 3CX이다. 여기서, 라인간 데이터 변화에 해당되는 3 개의 디스플레이 셀들은 각각 양방향으로 인접 디스플레이 셀들과 데이터 변화 상태를 가진다. 따라서, 라인간 데이터 변화에 해당되는 3 개의 디스플레이 셀들의 양측에서 소비 전력에 작용하는 5 개의 캐페시턴스들 5Ca가 발생됨을 알 수 있다. 즉, 상기 셀간 데이터 변화량이 5Ca이다.
도 12d를 참조하면, 3 개의 어드레스 전극 라인들(AG
1, AB
1, AR2)에서 데이터가 변화됨에 따라, 이 어드레스 전극 라인들(AG1, AB1, AR2)에 대한 제2 XY 전극 라인쌍(X2Y2) 사이에서 소비 전력에 작용하는 3 개의 캐페시턴스들 3CX가 발생됨을 알 수 있다. 즉, 라인간 데이터 변화량이 3CX이다. 여기서, 라인간 데이터 변화에 해당되는 디스플레이 셀들에 있어서, 제1 녹색 어드레스 전극 라인(AG
1)과 제2 XY 전극 라인쌍(X2Y2)에 의하여 설정되는 디스플레이 셀의 양측에서 소비 전력에 작용하는 2개의 캐페시턴스들 2Ca가 발생됨을 알 수 있다. 또한, 제1 청색 어드레스 전극 라인(AB1)과 제1 XY 전극 라인쌍(X1Y1)에 의하여 설정되는 디스플레이 셀, 및 제1 청색 어드레스 전극 라인(AB
1)과 제1 XY 전극 라인쌍(X1Y1)에 의하여 설정되는 디스플레이 셀 사이에는 같은 어드레스 전압(VA)이 인가되므로, 이들에 의하여 소비 전력에 작용하는 2 개의 캐페시턴스들 2Ca가 발생됨을 알 수 있다. 즉, 상기 셀간 데이터 변화량이 4Ca이다.
도 12e를 참조하면, 1 개의 어드레스 전극 라인(AG
1)에서 데이터가 변화됨에 따라, 이 어드레스 전극 라인(AG
1)에 대한 제2 XY 전극 라인쌍(X2Y2) 사이에서 소비 전력에 작용하는 1 개의 캐페시턴스 CX가 발생됨을 알 수 있다. 즉, 라인간 데이터 변화량이 CX이다. 여기서, 라인간 데이터 변화에 해당되는 디스플레이 셀들에 있어서, 제1 녹색 어드레스 전극 라인(AG
1)과 제1 XY 전극 라인쌍(X1Y1)에 의하여 설정되는 디스플레이 셀의 양측에서 소비 전력에 작용하는 2 개의 캐페시턴스들 2Ca가 발생됨을 알 수 있다. 즉, 상기 셀간 데이터 변화량이 2Ca이다.
도 12f를 참조하면, 1 개의 어드레스 전극 라인(AB
1)에서 데이터가 변화됨에 따라, 이 어드레스 전극 라인(AB
1)에 대한 제2 XY 전극 라인쌍(X2Y2) 사이에서 소비 전력에 작용하는 1 개의 캐페시턴스 CX가 발생됨을 알 수 있다. 즉, 라인간 데이터 변화량이 CX이다. 여기서, 라인간 데이터 변화에 해당되는 디스플레이 셀들에 있어서, 제1 청색 어드레스 전극 라인(AB
1)과 제1 XY 전극 라인쌍(X1Y1)에 의하여 설정되는 디스플레이 셀의 왼쪽에서 소비 전력에 작용하는 1 개의 캐페시턴스 Ca가 발생되고, 제1 청색 어드레스 전극 라인(AB
1)과 제2 XY 전극 라인쌍(X2Y2)에 의하여 설정되는 디스플레이 셀의 오른쪽에서 소비 전력에 작용하는 1 개의 캐페시턴스 Ca가 발생됨을 알 수 있다. 즉, 상기 셀간 데이터 변화량이 2Ca이다.
상기 도 12a 내지 12f를 참조하여 설명된 방법에 의하여, 먼저 주사될 한 XY 전극 라인쌍의 표시 데이터와 그 다음에 주사될 XY 전극 라인쌍의 표시 데이터의 변화량인 라인간 데이터 변화량을 구할 수 있다. 또한, 상기 서브-필드의 모든 XY 전극 라인쌍들에 대하여, 상기 라인간 데이터 변화에 해당되는 디스플레이 셀들의 인접 디스플레이 셀들과의 데이터 변화량인 셀간 데이터 변화량을 구할 수 있다.
다음에, 상기 서브-필드의 모든 XY 전극 라인쌍들에 대한 상기 셀간 데이터 변화량들의 총합(n4)을 구한다. 다음에, 상기 라인간 데이터 변화량의 총합과 상기 셀간 데이터 변화량의 총합을 합산하여 상기 서브-필드의 총 데이터 변화량을 구한다. 다음에, 상기 서브-필드의 총 데이터 변화량이 소정의 기준값 이상이면 상기 전력 회생 회로(63b)를 동작시킨다
여기서, 상기 서브-필드의 모든 XY 전극 라인쌍들에 대한 상기 라인간 데이터 변화량들의 총합을 , 상기 라인간 데이터 변화량들의 총합 의 계수를 a, 상기 서브-필드의 모든 XY 전극 라인쌍들에 대한 상기 셀간 데이터 변화량들의 총합을 , 상기 셀간 데이터 변화량들의 총합 의 계수를 b라 하면, 아래의 수학식 1에 의하여 전력 회생 회로(63b)가 동작하지 않는 경우의 상기 서브-필드에서의 어드레싱 전력(PASN)를 계산할 수 있다.
도 13은 본 발명에 따른 구동 방법에 따라 도 6의 전력 회생(recovery) 회로(63b)의 동작 여부가 제어되는 어드레스 부하율(AL)에 대한 어드레싱 전력(PA) 의 특성을 보여준다. 도 13에서 제1 어드레스 부하율(AL1)은, 라인간 데이터 변화량들의 총합과, 상기 라인간 데이터 변화에 해당되는 디스플레이 셀들의 인접 디스플레이 셀들과의 데이터 변화량들인 셀간 데이터 변화량들의 총합에 비례한다. 또한, 제2 어드레스 부하율(AL2)은, 턴 온(turn on)될 디스플레이 셀들의 개수와 상기 턴 온(turn on)될 디스플레이 셀들 각각에 대하여 턴 오프(turn off)될 인접 디스플레이 셀들의 개수에 비례한다. 즉, 도 13을 참조하면, 상기 제1 실시예에서 설정된 기준값이 제1 어드레스 부하율(AL1)의 최대값임을 알 수 있다.
한편, 상기 라인간 데이터 변화량을 구하는 해법은 다음과 같다.
첫째, 먼저 주사될 한 XY 전극 라인쌍의 표시 데이터와 그 다음에 주사될 XY 전극 라인쌍의 표시 데이터의 배타적 논리합(Exclusive OR) 연산을 수행한다.
둘째, 상기 배타적 논리합의 결과 데이터에서 이진수 '1'의 개수를 상기 라인간 데이터 변화량으로서 설정한다.
여기서, 상기 셀간 데이터 변화량을 구하는 해법은 다음과 같다.
첫째, 상기 주사될 한 XY 전극 라인쌍의 표시 데이터와 상기 배타적 논리합의 결과 데이터에 대하여 앤드(AND) 연산을 수행하여 제1 변화 데이터를 구한다.
둘째, 상기 주사될 한 XY 전극 라인쌍의 표시 데이터와 상기 배타적 논리합의 결과 데이터에 대하여 앤드(AND) 연산을 수행하여 제2 변화 데이터를 구한다.
그리고 셋째, 상기 제1 변화 데이터와 상기 제2 변화 데이터 사이에서 데이터가 서로 다른 데이터의 비트들의 개수를 구하여 상기 셀간 데이터 변화량으로서 설정한다.
본 발명의 제2 실시예에서는, 각각의 서브-필드의 표시 데이터 신호에 따라 전력 회생 회로(63b)의 동작 여부가 서브-필드 별로 제어되되, 전력 회생 회로(63b)를 동작시킨 경우의 기준 어드레싱 전력을 예측하여, 상기 기준 어드레싱 전력이 소정의 기준값 이상이면 전력 회생 회로를 동작시키지 않는다.
여기서, 상기 기준 어드레싱 전력을 설정하는 방법은 다음과 같다.
먼저, 디스플레이될 서브-필드의 모든 XY 전극 라인쌍들(X1Y1, ..., XnY
n) 각각에 대하여, 턴 온(turn on)될 디스플레이 셀들의 개수를 계수한다. 다음에, 턴 온(turn on)될 디스플레이 셀들 각각에 대하여 턴 오프(turn off)될 인접 디스플레이 셀들의 개수를 계수한다.
도 11a를 참조하면, 제1 XY 전극 라인쌍(X1Y1)에 대하여 2 개의 어드레스 전극 라인들(AR1, AR2)에 의한 2 개의 디스플레이 셀들이 턴 온(turn on)된다. 이에 따라, 2 개의 어드레스 전극 라인들(AR1, AR2)과 제1 XY 전극 라인쌍(X1Y
1) 사이에서 소비 전력에 작용하는 2 개의 캐페시턴스들 2CX가 발생됨을 알 수 있다. 또한, 턴 온(turn on)될 디스플레이 셀들에 있어서, 제1 적색 어드레스 전극 라인(AR1)의 우측으로 소비 전력에 작용하는 1 개의 캐페시턴스 Ca가 발생되고, 제2 적색 어드레스 전극 라인(AR2)의 양측으로 소비 전력에 작용하는 2 개의 캐페시턴스들 2Ca가 발생된다. 즉, 턴 온(turn on)될 디스플레이 셀들 각각에 대하여 턴 오프(turn off)될 인접 디스플레이 셀들이 3 개임을 알 수 있다.
도 11b를 참조하면, 제1 XY 전극 라인쌍(X1Y1)에 대하여 4 개의 어드레스 전극 라인들(AR1, AB
1, AR2, AB
2)에 의한 4 개의 디스플레이 셀들이 턴 온(turn on)된다. 이에 따라, 4 개의 어드레스 전극 라인들(AR1, AB1, AR2, AB2)과 제1 XY 전극 라인쌍(X1Y1) 사이에서 소비 전력에 작용하는 4 개의 캐페시턴스들 4CX가 발생됨을 알 수 있다. 또한, 턴 온(turn on)될 디스플레이 셀들에 있어서, 제1 적색 어드레스 전극 라인(AR1)의 오른쪽으로 소비 전력에 작용하는 1 개의 캐페시턴스 Ca가 발생되고, 제1 청색 어드레스 전극 라인(AB1)의 왼쪽으로 소비 전력에 작용하는 1 개의 캐페시턴스 Ca가 발생되며, 제2 적색 어드레스 전극 라인(AR2)의 오른쪽으로 소비 전력에 작용하는 1 개의 캐페시턴스 Ca가 발생되고, 제2 청색 어드레스 전극 라인(AB2)의 왼쪽으로 소비 전력에 작용하는 1 개의 캐페시턴스 Ca가 발생된다. 즉, 턴 온(turn on)될 디스플레이 셀들 각각에 대하여 턴 오프(turn off)될 인접 디스플레이 셀들이 4 개임을 알 수 있다.
도 11c를 참조하면, 제1 XY 전극 라인쌍(X1Y1)에 대하여 6 개의 어드레스 전극 라인들(AR1, ..., AB
2)에 의한 6 개의 디스플레이 셀들이 턴 온(turn on)된다. 이에 따라, 6 개의 어드레스 전극 라인들(AR1, ..., AB
2)과 제1 XY 전극 라인쌍(X1Y1) 사이에서 소비 전력에 작용하는 6 개의 캐페시턴스들 6CX가 발생됨을 알 수 있다. 또한, 턴 온(turn on)될 디스플레이 셀들 각각에 대하여 턴 오프(turn off)될 인접 디스플레이 셀들이 존재하지 않음을 알 수 있다.
상기 도 11a 내지 11c를 참조하여 설명된 방법에 의하면, 디스플레이될 서브-필드의 모든 XY 전극 라인쌍들(X1Y1, ..., XnYn) 각각에 대하여, 턴 온(turn on)될 디스플레이 셀들의 개수를 계수할 수 있다. 또한, 턴 온(turn on)될 디스플레이 셀들 각각에 대하여 턴 오프(turn off)될 인접 디스플레이 셀들의 개수를 계수할 수 있다.
다음에, 상기 턴 온(turn on)될 디스플레이 셀들의 개수와 턴 오프(turn off)될 인접 디스플레이 셀들의 개수를 합산한다. 다음에, 상기 합산 결과가 소정의 기준값 이상이면 상기 전력 회생 회로가 동작되지 않게 한다.
여기서, 상기 서브-필드의 모든 XY 전극 라인쌍들에 대한 상기 턴 온(turn on)될 디스플레이 셀들의 개수의 총합을 , 상기 턴 온(turn on)될 디스플레이 셀들의 개수의 총합 의 계수를 c, 턴 온(turn on)될 디스플레이 셀들 각각에 대하여 턴 오프(turn off)될 인접 디스플레이 셀들의 개수의 총합을 , 상기 턴 온(turn on)될 디스플레이 셀들 각각에 대하여 턴 오프(turn off)될 인접 디스플레이 셀들의 개수의 총합 의 계수를 d라 하면, 아래의 수학식 2에 의하여 전력 회생 회로(63b)가 동작하는 경우의 상기 서브-필드에서의 어드레싱 전력(PAS)를 계산할 수 있다.
도 13을 참조하면, 상기 제2 실시예에서 설정된 기준값이 제2 어드레스 부하율(AL2)의 최소값임을 알 수 있다.
본 발명의 제3 실시예에서는, 먼저 주사될 한 XY 전극 라인쌍의 표시 데이터와 그 다음에 주사될 XY 전극 라인쌍의 표시 데이터에 따라, 전력 회생 회로(63b)의 동작 여부가 XY 전극 라인쌍 별로 제어되되, 전력 회생 회로(63b)를 동작시키지 않은 경우의 기준 어드레싱 전력을 예측하여, 상기 기준 어드레싱 전력이 소정의 기준값 이상이면 전력 회생 회로를 동작시킨다.
여기서, 상기 기준 어드레싱 전력을 설정하는 방법은 이미 설명되어 있으므로, 생략하기로 한다. 정리하면, 상기 각각의 XY 전극 라인쌍들에 대한 상기 라인간 데이터 변화량을 , 상기 라인간 데이터 변화량 의 계수를 a, 상기 각각의 XY 전극 라인쌍에 대한 상기 셀간 데이터 변화량을 , 상기 셀간 데이터 변화량 의 계수를 b라 하면, 아래의 수학식 3에 의하여 전력 회생 회로(63b)가 동작하지 않는 경우의 상기 라인간 어드레싱 전력(PALN)를 계산할 수 있다.
본 발명의 제4 실시예에서는, 먼저 주사될 한 XY 전극 라인쌍의 표시 데이터 와 그 다음에 주사될 XY 전극 라인쌍의 표시 데이터에 따라, 전력 회생 회로(63b)의 동작 여부가 XY 전극 라인쌍 별로 제어되되, 전력 회생 회로(63b)를 동작시키는 경우의 기준 어드레싱 전력을 예측하여, 상기 기준 어드레싱 전력이 소정의 기준값 이상이면 전력 회생 회로를 동작시키지 않는다.
여기서, 상기 기준 어드레싱 전력을 설정하는 방법은 이미 설명되어 있으므로, 생략하기로 한다. 정리하면, 상기 각각의 XY 전극 라인쌍에 대한 상기 턴 온(turn on)될 디스플레이 셀들의 개수를 , 상기 턴 온(turn on)될 디스플레이 셀들의 개수 의 계수를 c, 턴 온(turn on)될 디스플레이 셀들 각각에 대하여 턴 오프(turn off)될 인접 디스플레이 셀들의 개수를 , 상기 턴 온(turn on)될 디스플레이 셀들 각각에 대하여 턴 오프(turn off)될 인접 디스플레이 셀들의 개수 의 계수를 d라 하면, 아래의 수학식 4에 의하여 전력 회생 회로(63b)가 동작하는 경우의 라인간 어드레싱 전력(PAL)를 계산할 수 있다.
본 발명의 제5 실시예에서는, 제1 및 제2 어드레스 전극 라인군들로 화면 영역을 이등분하여 독립적으로 구동하고, 각각의 서브-필드의 표시 데이터 신호에 따라 전력 회생 회로(63b)의 동작 여부가 서브-필드 별로 제어되되, 전력 회생 회로(63b)를 동작시키지 않은 경우의 기준 어드레싱 전력을 예측하여, 상기 기준 어드레싱 전력이 소정의 기준값 이상이면 전력 회생 회로를 동작시킨다. 이를 위한 구동 방법은 다음과 같다.
도 1, 5 및 6을 참조하면, 어드레스 전극 라인들(AR1, AG
1, ..., AGm, ABm)이 제1 어드레스 전극 라인군과 제2 어드레스 전극 라인군으로 할당된다. 어드레스 구동부(63)는 적어도 제1 및 제2 어드레스 서브-구동부들을 포함한다. 이에 따라, 상기 제1 어드레스 서브-구동부는 상기 제1 어드레스 전극 라인군을 구동하고, 상기 제2 어드레스 서브-구동부는 상기 제2 어드레스 전극 라인군을 구동한다. 상기 전력 회생(recovery) 회로(63b) 역시 제1 및 제2 전력 회생 서브-회로들을 포함한다. 상기 제1 전력 회생 서브-회로의 출력은 상기 제1 어드레스 서브-구동부의 전원 전압 라인에 연결된다. 상기 제2 전력 회생 서브-회로의 출력은 상기 제2 어드레스 서브-구동부의 전원 전압 라인에 연결된다.
여기서, 상기 기준 어드레싱 전력을 설정하는 방법은 이미 설명된 바와 같으므로, 생략하기로 한다.
본 발명의 제6 실시예에서는, 제1 및 제2 어드레스 전극 라인군들로 화면 영역을 이등분하여 독립적으로 구동하고, 각각의 XY 전극 라인쌍의 표시 데이터 신호에 따라 전력 회생 회로(63b)의 동작 여부가 XY 전극 라인쌍 별로 제어되되, 전력 회생 회로(63b)를 동작시키지 않은 경우의 기준 어드레싱 전력을 예측하여, 상기 기준 어드레싱 전력이 소정의 기준값 이상이면 전력 회생 회로를 동작시킨다. 여기서, 상기 기준 어드레싱 전력을 설정하는 방법은 이미 설명된 바와 같으므로, 생략하기로 한다.
본 발명의 제7 실시예에서는, 제1 및 제2 어드레스 전극 라인군들로 화면 영 역을 이등분하여 독립적으로 구동하고, 각각의 서브-필드의 표시 데이터 신호에 따라 전력 회생 회로(63b)의 동작 여부가 서브-필드 별로 제어되되, 전력 회생 회로(63b)를 동작시킨 경우의 기준 어드레싱 전력을 예측하여, 상기 기준 어드레싱 전력이 소정의 기준값 이상이면 전력 회생 회로를 동작시키지 않는다. 여기서, 상기 기준 어드레싱 전력을 설정하는 방법은 이미 설명된 바와 같으므로, 생략하기로 한다.
본 발명의 제8 실시예에서는, 제1 및 제2 어드레스 전극 라인군들로 화면 영역을 이등분하여 독립적으로 구동하고, 각각의 XY 전극 라인쌍의 표시 데이터 신호에 따라 전력 회생 회로(63b)의 동작 여부가 XY 전극 라인쌍 별로 제어되되, 전력 회생 회로(63b)를 동작시킨 경우의 기준 어드레싱 전력을 예측하여, 상기 기준 어드레싱 전력이 소정의 기준값 이상이면 전력 회생 회로를 동작시키지 않는다. 여기서, 상기 기준 어드레싱 전력을 설정하는 방법은 이미 설명된 바와 같으므로, 생략하기로 한다.
이상 설명된 바와 같이, 본 발명에 따른 3-전극 플라즈마 디스플레이 장치의 구동 방법에 의하면, 전력 회생 회로의 동작 여부가 어드레스 전극 라인들에 인가되는 표시 데이터 신호에 따라 서브-필드 별 또는 XY 전극 라인쌍 별로 제어되므로, 영상 데이터의 특성을 적응적으로 반영함에 의하여 불필요한 어드레싱 전력의 발생을 방지할 수 있다.
본 발명은, 상기 실시예에 한정되지 않고, 청구범위에서 정의된 발명의 사상 및 범위 내에서 당업자에 의하여 변형 및 개량될 수 있다.
Claims (19)
- 앞쪽 투명 기판 뒤에 X 전극 라인들 및 Y 전극 라인들이 서로 나란하면서 교호하게 배열되어 XY 전극 라인쌍들을 이루고, 뒤쪽 기판의 앞쪽에 어드레스 전극 라인들이 상기 XY 전극 라인쌍들에 대하여 교차되도록 배열되어, 상기 교차 영역들에서 디스플레이 셀들이 설정되는 3-전극 플라즈마 디스플레이 패널; 외부 아날로그 영상 신호를 디지털 신호로 변환하여 내부 영상 신호를 발생시키는 영상 처리부; 상기 영상 처리부로부터의 내부 영상 신호에 따라 구동 제어 신호들을 발생시키는 제어부; 상기 제어부로부터의 어드레스 신호를 처리하여 표시 데이터 신호를 발생시키고, 발생된 표시 데이터 신호를 상기 어드레스 전극 라인들에 인가하는 어드레스 구동부; 상기 제어부로부터의 X 구동 제어 신호를 처리하여 상기 X 전극 라인들에 인가하는 X 구동부; 상기 제어부로부터의 Y 구동 제어 신호를 처리하여 상기 Y 전극 라인들에 인가하는 Y 구동부; 및 상기 어드레스 구동부에 포함되어, 상기 표시 데이터 신호의 인가가 종료되는 시점에서 상기 디스플레이 셀들에 불필요하게 남아 있는 전하들을 수집하고, 상기 표시 데이터 신호의 인가가 시작되는 시점에서 상기 수집된 전하들을 상기 디스플레이 셀들에 인가하는 전력 회생(recovery) 회로를 포함한 3-전극 플라즈마 디스플레이 장치의 구동 방법에 있어서,상기 전력 회생 회로의 동작 여부가 상기 어드레스 전극 라인들에 인가되는 각각의 서브-필드의 표시 데이터 신호에 따라 서브-필드 별로 제어되는 3-전극 플라즈마 디스플레이 장치의 구동 방법.
- 제1항에 있어서,구동될 디스플레이 셀들의 전하 상태를 균일하게 하는 초기화 단계, 턴 온(turn on)될 디스플레이 셀들의 전하 상태와 턴 오프(turn off)될 디스플레이 셀들의 전하 상태를 설정하는 어드레스 단계, 및 턴 온(turn on)될 디스플레이 셀들이 디스플레이 방전을 수행하게 하는 디스플레이 유지 단계가 단위 서브-필드에서 수행되고,상기 전력 회생 회로의 동작 여부가 상기 어드레스 단계에서 상기 어드레스 전극 라인들에 인가되는 표시 데이터 신호에 따라 제어되는 3-전극 플라즈마 디스플레이 장치의 구동 방법.
- 삭제
- 제2항에 있어서,디스플레이될 서브-필드의 모든 XY 전극 라인쌍들 각각에 대하여, 먼저 주사될 한 XY 전극 라인쌍의 표시 데이터와 그 다음에 주사될 XY 전극 라인쌍의 표시 데이터의 변화량인 라인간 데이터 변화량을 구하는 단계;상기 서브-필드의 모든 XY 전극 라인쌍들에 대한 상기 라인간 데이터 변화량들의 총합을 구하는 단계;상기 서브-필드의 모든 XY 전극 라인쌍들에 대하여, 상기 라인간 데이터 변화에 해당되는 디스플레이 셀들의 인접 디스플레이 셀들과의 데이터 변화량인 셀간 데이터 변화량을 구하는 단계;상기 서브-필드의 모든 XY 전극 라인쌍들에 대한 상기 셀간 데이터 변화량들의 총합을 구하는 단계;상기 라인간 데이터 변화량의 총합과 상기 셀간 데이터 변화량의 총합을 합산하여 상기 서브-필드의 총 데이터 변화량을 구하는 단계; 및상기 서브-필드의 총 데이터 변화량이 소정의 기준값 이상이면 상기 전력 회생 회로를 동작시키는 단계가 수행되는 3-전극 플라즈마 디스플레이 장치의 구동 방법.
- 제4항에 있어서, 상기 라인간 데이터 변화량을 구하는 단계에서,먼저 주사될 한 XY 전극 라인쌍의 표시 데이터와 그 다음에 주사될 XY 전극 라인쌍의 표시 데이터의 배타적 논리합 연산을 수행하는 단계; 및상기 배타적 논리합의 결과 데이터에서 이진수 '1'의 개수를 상기 라인간 데이터 변화량으로서 설정하는 단계가 수행되는 3-전극 플라즈마 디스플레이 장치의 구동 방법.
- 제5항에 있어서, 상기 셀간 데이터 변화량을 구하는 단계에서,상기 주사될 한 XY 전극 라인쌍의 표시 데이터와 상기 배타적 논리합의 결과 데이터에 대하여 앤드(AND) 연산을 수행하여 제1 변화 데이터를 구하는 단계;상기 주사될 한 XY 전극 라인쌍의 표시 데이터와 상기 배타적 논리합의 결과 데이터에 대하여 앤드(AND) 연산을 수행하여 제2 변화 데이터를 구하는 단계; 및상기 제1 변화 데이터와 상기 제2 변화 데이터 사이에서 데이터가 서로 다른 데이터의 비트들의 개수를 구하여 상기 셀간 데이터 변화량으로서 설정하는 단계가 수행되는 3-전극 플라즈마 디스플레이 장치의 구동 방법.
- 제2항에 있어서,디스플레이될 서브-필드의 모든 XY 전극 라인쌍들 각각에 대하여, 턴 온(turn on)될 디스플레이 셀들의 개수를 계수하는 단계;상기 턴 온(turn on)될 디스플레이 셀들 각각에 대하여 턴 오프(turn off)될 인접 디스플레이 셀들의 개수를 계수하는 단계;상기 턴 온(turn on)될 디스플레이 셀들의 개수와 턴 오프(turn off)될 인접 디스플레이 셀들의 개수를 합산하는 단계; 및상기 합산 결과가 소정의 기준값 이상이면 상기 전력 회생 회로가 동작되지 않게 하는 단계가 수행되는 3-전극 플라즈마 디스플레이 장치의 구동 방법.
- 앞쪽 투명 기판 뒤에 X 전극 라인들 및 Y 전극 라인들이 서로 나란하면서 교호하게 배열되어 XY 전극 라인쌍들을 이루고, 뒤쪽 기판의 앞쪽에 어드레스 전극 라인들이 상기 XY 전극 라인쌍들에 대하여 교차되도록 배열되어, 상기 교차 영역들에서 디스플레이 셀들이 설정되는 3-전극 플라즈마 디스플레이 패널; 외부 아날로그 영상 신호를 디지털 신호로 변환하여 내부 영상 신호를 발생시키는 영상 처리부; 상기 영상 처리부로부터의 내부 영상 신호에 따라 구동 제어 신호들을 발생시키는 제어부; 상기 제어부로부터의 어드레스 신호를 처리하여 표시 데이터 신호를 발생시키고, 발생된 표시 데이터 신호를 상기 어드레스 전극 라인들에 인가하는 어드레스 구동부; 상기 제어부로부터의 X 구동 제어 신호를 처리하여 상기 X 전극 라인들에 인가하는 X 구동부; 상기 제어부로부터의 Y 구동 제어 신호를 처리하여 상기 Y 전극 라인들에 인가하는 Y 구동부; 및 상기 어드레스 구동부에 포함되어, 상기 표시 데이터 신호의 인가가 종료되는 시점에서 상기 디스플레이 셀들에 불필요하게 남아 있는 전하들을 수집하고, 상기 표시 데이터 신호의 인가가 시작되는 시점에서 상기 수집된 전하들을 상기 디스플레이 셀들에 인가하는 전력 회생(recovery) 회로를 포함한 3-전극 플라즈마 디스플레이 장치의 구동 방법에 있어서,먼저 주사될 한 XY 전극 라인쌍의 표시 데이터와 그 다음에 주사될 XY 전극 라인쌍의 표시 데이터에 따라, 상기 전력 회생 회로의 동작 여부가 XY 전극 라인쌍 별로 제어되는 3-전극 플라즈마 디스플레이 장치의 구동 방법.
- 제8항에 있어서,먼저 주사될 한 XY 전극 라인쌍의 표시 데이터와 그 다음에 주사될 XY 전극 라인쌍의 표시 데이터의 변화량인 라인간 데이터 변화량을 구하는 단계;상기 라인간 데이터 변화에 해당되는 디스플레이 셀들의 인접 디스플레이 셀들과의 데이터 변화량인 셀간 데이터 변화량을 구하는 단계;상기 라인간 데이터 변화량과 상기 셀간 데이터 변화량을 합산하여 총 데이터 변화량을 구하는 단계; 및상기 총 데이터 변화량이 소정의 기준값 이상이면 상기 전력 회생 회로를 동작시키는 단계가 수행되는 3-전극 플라즈마 디스플레이 장치의 구동 방법.
- 제9항에 있어서, 상기 라인간 데이터 변화량을 구하는 단계에서,먼저 주사될 한 XY 전극 라인쌍의 표시 데이터와 그 다음에 주사될 XY 전극 라인쌍의 표시 데이터의 배타적 논리합 연산을 수행하는 단계; 및상기 배타적 논리합의 결과 데이터에서 이진수 '1'의 개수를 상기 라인간 데이터 변화량으로서 설정하는 단계가 수행되는 3-전극 플라즈마 디스플레이 장치의 구동 방법.
- 제10항에 있어서, 상기 셀간 데이터 변화량을 구하는 단계에서,상기 주사될 한 XY 전극 라인쌍의 표시 데이터와 상기 배타적 논리합의 결과 데이터에 대하여 앤드(AND) 연산을 수행하여 제1 변화 데이터를 구하는 단계;상기 주사될 한 XY 전극 라인쌍의 표시 데이터와 상기 배타적 논리합의 결과 데이터에 대하여 앤드(AND) 연산을 수행하여 제2 변화 데이터를 구하는 단계; 및상기 제1 변화 데이터와 상기 제2 변화 데이터 사이에서 데이터가 서로 다른 데이터의 비트들의 개수를 구하여 상기 셀간 데이터 변화량으로서 설정하는 단계가 수행되는 3-전극 플라즈마 디스플레이 장치의 구동 방법.
- 제8항에 있어서,상기 주사될 한 XY 전극 라인쌍에 대하여, 턴 온(turn on)될 디스플레이 셀들의 개수를 계수하는 단계;상기 턴 온(turn on)될 디스플레이 셀들 각각에 대하여 턴 오프(turn off)될 인접 디스플레이 셀들의 개수를 계수하는 단계;상기 턴 온(turn on)될 디스플레이 셀들의 개수와 턴 오프(turn off)될 인접 디스플레이 셀들의 개수를 합산하는 단계; 및상기 합산 결과가 소정의 기준값 이상이면 상기 전력 회생 회로가 동작되지 않게 하는 단계가 수행되는 3-전극 플라즈마 디스플레이 장치의 구동 방법.
- 앞쪽 투명 기판 뒤에 X 전극 라인들 및 Y 전극 라인들이 서로 나란하면서 교호하게 배열되어 XY 전극 라인쌍들을 이루고, 뒤쪽 기판의 앞쪽에 어드레스 전극 라인들이 상기 XY 전극 라인쌍들에 대하여 교차되도록 배열되어, 상기 교차 영역들에서 디스플레이 셀들이 설정되는 3-전극 플라즈마 디스플레이 패널; 외부 아날로그 영상 신호를 디지털 신호로 변환하여 내부 영상 신호를 발생시키는 영상 처리부; 상기 영상 처리부로부터의 내부 영상 신호에 따라 구동 제어 신호들을 발생시키는 제어부; 상기 제어부로부터의 어드레스 신호를 처리하여 표시 데이터 신호를 발생시키고, 발생된 표시 데이터 신호를 상기 어드레스 전극 라인들에 인가하는 어드레스 구동부; 상기 제어부로부터의 X 구동 제어 신호를 처리하여 상기 X 전극 라인들에 인가하는 X 구동부; 상기 제어부로부터의 Y 구동 제어 신호를 처리하여 상기 Y 전극 라인들에 인가하는 Y 구동부; 및 상기 어드레스 구동부에 포함되어, 상기 표시 데이터 신호의 인가가 종료되는 시점에서 상기 디스플레이 셀들에 불필요하게 남아 있는 전하들을 수집하고, 상기 표시 데이터 신호의 인가가 시작되는 시점에서 상기 수집된 전하들을 상기 디스플레이 셀들에 인가하는 전력 회생(recovery) 회로를 포함한 3-전극 플라즈마 디스플레이 장치의 구동 방법에 있어서,상기 어드레스 전극 라인들이 적어도 제1 어드레스 전극 라인군과 제2 어드레스 전극 라인군으로 할당되고,상기 어드레스 구동부가 적어도 제1 및 제2 어드레스 서브-구동부들을 포함하며,상기 제1 어드레스 서브-구동부가 상기 제1 어드레스 전극 라인군을 구동하고,상기 제2 어드레스 서브-구동부가 상기 제2 어드레스 전극 라인군을 구동하며,상기 전력 회생(recovery) 회로가 적어도 제1 및 제2 전력 회생 서브-회로들을 포함하고,상기 제1 전력 회생 서브-회로의 출력이 상기 제1 어드레스 서브-구동부의 전원 전압 라인에 연결되며,상기 제2 전력 회생 서브-회로의 출력이 상기 제2 어드레스 서브-구동부의 전원 전압 라인에 연결되어,각각의 서브-필드의 표시 데이터 신호에 따라 상기 제1 및/또는 제2 전력 회생 회로의 동작 여부가 서브-필드 별로 제어되는 3-전극 플라즈마 디스플레이 장치의 구동 방법.
- 삭제
- 제13항에 있어서,상기 제1 어드레스 전극 라인군 및 디스플레이될 서브-필드의 모든 XY 전극 라인쌍들 각각에 대하여, 먼저 주사될 한 XY 전극 라인쌍의 표시 데이터와 그 다음에 주사될 XY 전극 라인쌍의 표시 데이터의 변화량인 제1 라인간 데이터 변화량을 구하는 단계;상기 제2 어드레스 전극 라인군 및 디스플레이될 서브-필드의 모든 XY 전극 라인쌍들 각각에 대하여, 먼저 주사될 한 XY 전극 라인쌍의 표시 데이터와 그 다음에 주사될 XY 전극 라인쌍의 표시 데이터의 변화량인 제2 라인간 데이터 변화량을 구하는 단계;상기 제1 어드레스 전극 라인군 및 상기 서브-필드의 모든 XY 전극 라인쌍들에 대한 상기 라인간 데이터 변화량들의 제1 총합을 구하는 단계;상기 제2 어드레스 전극 라인군 및 상기 서브-필드의 모든 XY 전극 라인쌍들에 대한 상기 라인간 데이터 변화량들의 제2 총합을 구하는 단계;상기 제1 어드레스 전극 라인군 및 상기 서브-필드의 모든 XY 전극 라인쌍들에 대하여, 상기 라인간 데이터 변화에 해당되는 디스플레이 셀들의 인접 디스플레이 셀들과의 데이터 변화량인 제1 셀간 데이터 변화량을 구하는 단계;상기 제2 어드레스 전극 라인군 및 상기 서브-필드의 모든 XY 전극 라인쌍들에 대하여, 상기 라인간 데이터 변화에 해당되는 디스플레이 셀들의 인접 디스플레이 셀들과의 데이터 변화량인 제2 셀간 데이터 변화량을 구하는 단계;상기 제1 어드레스 전극 라인군 및 상기 서브-필드의 모든 XY 전극 라인쌍들에 대한 상기 셀간 데이터 변화량들의 제1 총합을 구하는 단계;상기 제2 어드레스 전극 라인군 및 상기 서브-필드의 모든 XY 전극 라인쌍들에 대한 상기 셀간 데이터 변화량들의 제2 총합을 구하는 단계;상기 제1 라인간 데이터 변화량의 총합과 상기 제1 셀간 데이터 변화량의 총합을 합산하여 상기 서브-필드의 제1 총 데이터 변화량을 구하는 단계;상기 제2 라인간 데이터 변화량의 총합과 상기 제2 셀간 데이터 변화량의 총합을 합산하여 상기 서브-필드의 제2 총 데이터 변화량을 구하는 단계;상기 제1 총 데이터 변화량이 소정의 기준값 이상이면 상기 제1 전력 회생 회로를 동작시키는 단계; 및상기 제2 총 데이터 변화량이 소정의 기준값 이상이면 상기 제2 전력 회생 회로를 동작시키는 단계가 수행되는 3-전극 플라즈마 디스플레이 장치의 구동 방법.
- 제13항에 있어서,상기 제1 어드레스 전극 라인군 및 디스플레이될 서브-필드의 모든 XY 전극 라인쌍들 각각에 대하여, 턴 온(turn on)될 제1 디스플레이 셀들의 개수를 계수하는 단계;상기 제2 어드레스 전극 라인군 및 디스플레이될 서브-필드의 모든 XY 전극 라인쌍들 각각에 대하여, 턴 온(turn on)될 제2 디스플레이 셀들의 개수를 계수하는 단계;상기 턴 온(turn on)될 제1 디스플레이 셀들 각각에 대하여 턴 오프(turn off)될 제1 인접 디스플레이 셀들의 개수를 계수하는 단계;상기 턴 온(turn on)될 제2 디스플레이 셀들 각각에 대하여 턴 오프(turn off)될 제2 인접 디스플레이 셀들의 개수를 계수하는 단계;상기 턴 온(turn on)될 제1 디스플레이 셀들의 개수와 턴 오프(turn off)될 제1 인접 디스플레이 셀들의 개수를 합산하여 제1 합산 결과를 구하는 단계;상기 턴 온(turn on)될 제2 디스플레이 셀들의 개수와 턴 오프(turn off)될 제1 인접 디스플레이 셀들의 개수를 합산하여 제2 합산 결과를 구하는 단계;상기 제1 합산 결과가 소정의 기준값 이상이면 상기 제1 전력 회생 회로가 동작되지 않게 하는 단계; 및상기 제2 합산 결과가 소정의 기준값 이상이면 상기 제2 전력 회생 회로가 동작되지 않게 하는 단계가 수행되는 3-전극 플라즈마 디스플레이 장치의 구동 방법.
- 앞쪽 투명 기판 뒤에 X 전극 라인들 및 Y 전극 라인들이 서로 나란하면서 교호하게 배열되어 XY 전극 라인쌍들을 이루고, 뒤쪽 기판의 앞쪽에 어드레스 전극 라인들이 상기 XY 전극 라인쌍들에 대하여 교차되도록 배열되어, 상기 교차 영역들에서 디스플레이 셀들이 설정되는 3-전극 플라즈마 디스플레이 패널; 외부 아날로그 영상 신호를 디지털 신호로 변환하여 내부 영상 신호를 발생시키는 영상 처리부; 상기 영상 처리부로부터의 내부 영상 신호에 따라 구동 제어 신호들을 발생시키는 제어부; 상기 제어부로부터의 어드레스 신호를 처리하여 표시 데이터 신호를 발생시키고, 발생된 표시 데이터 신호를 상기 어드레스 전극 라인들에 인가하는 어드레스 구동부; 상기 제어부로부터의 X 구동 제어 신호를 처리하여 상기 X 전극 라인들에 인가하는 X 구동부; 상기 제어부로부터의 Y 구동 제어 신호를 처리하여 상기 Y 전극 라인들에 인가하는 Y 구동부; 및 상기 어드레스 구동부에 포함되어, 상기 표시 데이터 신호의 인가가 종료되는 시점에서 상기 디스플레이 셀들에 불필요하게 남아 있는 전하들을 수집하고, 상기 표시 데이터 신호의 인가가 시작되는 시점에서 상기 수집된 전하들을 상기 디스플레이 셀들에 인가하는 전력 회생(recovery) 회로를 포함한 3-전극 플라즈마 디스플레이 장치의 구동 방법에 있어서,상기 어드레스 전극 라인들이 적어도 제1 어드레스 전극 라인군과 제2 어드레스 전극 라인군으로 할당되고,상기 어드레스 구동부가 적어도 제1 및 제2 어드레스 서브-구동부들을 포함하며,상기 제1 어드레스 서브-구동부가 상기 제1 어드레스 전극 라인군을 구동하고,상기 제2 어드레스 서브-구동부가 상기 제2 어드레스 전극 라인군을 구동하며,상기 전력 회생(recovery) 회로가 적어도 제1 및 제2 전력 회생 서브-회로들을 포함하고,상기 제1 전력 회생 서브-회로의 출력이 상기 제1 어드레스 서브-구동부의 전원 전압 라인에 연결되며,상기 제2 전력 회생 서브-회로의 출력이 상기 제2 어드레스 서브-구동부의 전원 전압 라인에 연결되어,먼저 주사될 한 XY 전극 라인쌍의 표시 데이터와 그 다음에 주사될 XY 전극 라인쌍의 표시 데이터에 따라, 상기 제1 및/또는 제2 전력 회생 회로의 동작 여부가 XY 전극 라인쌍 별로 제어되는 3-전극 플라즈마 디스플레이 장치의 구동 방법.
- 제17항에 있어서,상기 제1 어드레스 전극 라인군에 대하여, 먼저 주사될 한 XY 전극 라인쌍의 표시 데이터와 그 다음에 주사될 XY 전극 라인쌍의 표시 데이터의 변화량인 제1 라인간 데이터 변화량을 구하는 단계;상기 제2 어드레스 전극 라인군에 대하여, 먼저 주사될 한 XY 전극 라인쌍의 표시 데이터와 그 다음에 주사될 XY 전극 라인쌍의 표시 데이터의 변화량인 제2 라인간 데이터 변화량을 구하는 단계;상기 제1 라인간 데이터 변화에 해당되는 디스플레이 셀들의 인접 디스플레이 셀들과의 데이터 변화량인 제1 셀간 데이터 변화량을 구하는 단계;상기 제2 라인간 데이터 변화에 해당되는 디스플레이 셀들의 인접 디스플레이 셀들과의 데이터 변화량인 제2 셀간 데이터 변화량을 구하는 단계;상기 제1 라인간 데이터 변화량과 상기 제1 셀간 데이터 변화량을 합산하여 제1 총 데이터 변화량을 구하는 단계;상기 제2 라인간 데이터 변화량과 상기 제2 셀간 데이터 변화량을 합산하여 제2 총 데이터 변화량을 구하는 단계;상기 제1 총 데이터 변화량이 소정의 기준값 이상이면 상기 제1 전력 회생 회로를 동작시키는 단계; 및상기 제2 총 데이터 변화량이 소정의 기준값 이상이면 상기 제2 전력 회생 회로를 동작시키는 단계가 수행되는 3-전극 플라즈마 디스플레이 장치의 구동 방법.
- 제17항에 있어서,상기 제1 어드레스 전극 라인군 및 상기 주사될 한 XY 전극 라인쌍에 대하여, 턴 온(turn on)될 제1 디스플레이 셀들의 개수를 계수하는 단계;상기 제2 어드레스 전극 라인군 및 상기 주사될 한 XY 전극 라인쌍에 대하여, 턴 온(turn on)될 제2 디스플레이 셀들의 개수를 계수하는 단계;상기 턴 온(turn on)될 제1 디스플레이 셀들 각각에 대하여 턴 오프(turn off)될 제1 인접 디스플레이 셀들의 개수를 계수하는 단계;상기 턴 온(turn on)될 제2 디스플레이 셀들 각각에 대하여 턴 오프(turn off)될 제2 인접 디스플레이 셀들의 개수를 계수하는 단계;상기 턴 온(turn on)될 제1 디스플레이 셀들의 개수와 턴 오프(turn off)될 제1 인접 디스플레이 셀들의 개수를 합산하여 제1 합산 결과를 구하는 단계;상기 턴 온(turn on)될 제2 디스플레이 셀들의 개수와 턴 오프(turn off)될 제2 인접 디스플레이 셀들의 개수를 합산하여 제2 합산 결과를 구하는 단계;상기 제1 합산 결과가 소정의 기준값 이상이면 상기 제1 전력 회생 회로가 동작되지 않게 하는 단계; 및상기 제2 합산 결과가 소정의 기준값 이상이면 상기 제2 전력 회생 회로가 동작되지 않게 하는 단계가 수행되는 3-전극 플라즈마 디스플레이 장치의 구동 방법.
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020020040666A KR100603282B1 (ko) | 2002-07-12 | 2002-07-12 | 어드레싱 전력을 최소화한 3-전극 플라즈마 디스플레이장치의 구동 방법 |
JP2003178950A JP4216134B2 (ja) | 2002-07-12 | 2003-06-24 | アドレシング電力を最小化した3電極プラズマディスプレイ装置の駆動法 |
US10/612,943 US7136033B2 (en) | 2002-07-12 | 2003-07-07 | Method of driving 3-electrode plasma display apparatus to minimize addressing power |
CNB03155525XA CN1308904C (zh) | 2002-07-12 | 2003-07-11 | 驱动3电极等离子体显示装置以最小化寻址功率的方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020020040666A KR100603282B1 (ko) | 2002-07-12 | 2002-07-12 | 어드레싱 전력을 최소화한 3-전극 플라즈마 디스플레이장치의 구동 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20040006392A KR20040006392A (ko) | 2004-01-24 |
KR100603282B1 true KR100603282B1 (ko) | 2006-07-20 |
Family
ID=30113150
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020020040666A KR100603282B1 (ko) | 2002-07-12 | 2002-07-12 | 어드레싱 전력을 최소화한 3-전극 플라즈마 디스플레이장치의 구동 방법 |
Country Status (4)
Country | Link |
---|---|
US (1) | US7136033B2 (ko) |
JP (1) | JP4216134B2 (ko) |
KR (1) | KR100603282B1 (ko) |
CN (1) | CN1308904C (ko) |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4137013B2 (ja) * | 2003-06-19 | 2008-08-20 | 三星エスディアイ株式会社 | プラズマディスプレイパネル |
US7327083B2 (en) * | 2003-06-25 | 2008-02-05 | Samsung Sdi Co., Ltd. | Plasma display panel |
US20050001551A1 (en) * | 2003-07-04 | 2005-01-06 | Woo-Tae Kim | Plasma display panel |
KR100508949B1 (ko) * | 2003-09-04 | 2005-08-17 | 삼성에스디아이 주식회사 | 플라즈마 디스플레이 패널 |
US7208876B2 (en) * | 2003-07-22 | 2007-04-24 | Samsung Sdi Co., Ltd. | Plasma display panel |
KR100515340B1 (ko) * | 2003-09-02 | 2005-09-15 | 삼성에스디아이 주식회사 | 플라즈마 디스플레이 패널의 어드레스 전력 제어 방법 및그 장치 |
KR100589369B1 (ko) * | 2003-11-29 | 2006-06-14 | 삼성에스디아이 주식회사 | 플라즈마 디스플레이 패널 |
KR100553206B1 (ko) * | 2004-02-19 | 2006-02-22 | 삼성에스디아이 주식회사 | 플라즈마 디스플레이 패널의 구동 장치 및 플라즈마디스플레이 패널의 화상 처리 방법 |
JP4848124B2 (ja) * | 2004-10-26 | 2011-12-28 | パナソニック株式会社 | プラズマディスプレイパネルの駆動方法 |
JP4541124B2 (ja) * | 2004-12-15 | 2010-09-08 | パナソニック株式会社 | プラズマディスプレイ装置 |
JP4697527B2 (ja) * | 2005-04-27 | 2011-06-08 | アイシン・エィ・ダブリュ株式会社 | 車両の変速制御装置 |
EP2264691A1 (en) * | 2009-06-18 | 2010-12-22 | Thomson Licensing | Method and apparatus for reducing driver energy consumption |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000206919A (ja) * | 1999-01-07 | 2000-07-28 | Nec Corp | ディスプレイ駆動回路及びその駆動方法 |
JP2000242225A (ja) * | 1999-02-19 | 2000-09-08 | Nec Corp | プラズマディスプレイパネルの駆動装置及び駆動方法 |
KR20010096836A (ko) * | 2000-04-15 | 2001-11-08 | 구자홍 | 플라즈마 디스플레이 패널의 전력회수장치 및 이를 이용한고속 어드레싱 방법 |
KR20020032927A (ko) * | 2000-10-28 | 2002-05-04 | 구자홍 | 플라즈마 디스플레이 패널의 어드레스 전극 구동방법 |
Family Cites Families (20)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4866349A (en) * | 1986-09-25 | 1989-09-12 | The Board Of Trustees Of The University Of Illinois | Power efficient sustain drivers and address drivers for plasma panel |
JP2917279B2 (ja) | 1988-11-30 | 1999-07-12 | 富士通株式会社 | ガス放電パネル |
JP3259253B2 (ja) | 1990-11-28 | 2002-02-25 | 富士通株式会社 | フラット型表示装置の階調駆動方法及び階調駆動装置 |
US6097357A (en) | 1990-11-28 | 2000-08-01 | Fujitsu Limited | Full color surface discharge type plasma display device |
EP1231590A3 (en) | 1991-12-20 | 2003-08-06 | Fujitsu Limited | Circuit for driving display panel |
EP0554172B1 (en) | 1992-01-28 | 1998-04-29 | Fujitsu Limited | Color surface discharge type plasma display device |
JP3025598B2 (ja) | 1993-04-30 | 2000-03-27 | 富士通株式会社 | 表示駆動装置及び表示駆動方法 |
JP2891280B2 (ja) | 1993-12-10 | 1999-05-17 | 富士通株式会社 | 平面表示装置の駆動装置及び駆動方法 |
JP3163563B2 (ja) | 1995-08-25 | 2001-05-08 | 富士通株式会社 | 面放電型プラズマ・ディスプレイ・パネル及びその製造方法 |
JP2845183B2 (ja) | 1995-10-20 | 1999-01-13 | 富士通株式会社 | ガス放電パネル |
JP3544855B2 (ja) * | 1998-03-26 | 2004-07-21 | 富士通株式会社 | 表示ユニットの消費電力制御方法と装置、その装置を含む表示システム、及びその方法を実現するプログラムを格納した記憶媒体 |
JP3424587B2 (ja) | 1998-06-18 | 2003-07-07 | 富士通株式会社 | プラズマディスプレイパネルの駆動方法 |
JP2000330515A (ja) * | 1999-05-21 | 2000-11-30 | Matsushita Electric Ind Co Ltd | プラズマディスプレイ装置の電力回収回路 |
JP4030685B2 (ja) | 1999-07-30 | 2008-01-09 | 三星エスディアイ株式会社 | プラズマディスプレイおよびその製造方法 |
JP2001325888A (ja) | 2000-03-09 | 2001-11-22 | Samsung Yokohama Research Institute Co Ltd | プラズマディスプレイ及びその製造方法 |
US6483490B1 (en) * | 2000-03-22 | 2002-11-19 | Acer Display Technology, Inc. | Method and apparatus for providing sustaining waveform for plasma display panel |
KR100363679B1 (ko) * | 2000-04-19 | 2002-12-05 | 엘지전자 주식회사 | 플라즈마 디스플레이 패널의 구동방법 |
KR100346390B1 (ko) * | 2000-09-21 | 2002-08-01 | 삼성에스디아이 주식회사 | 플라즈마 디스플레이 패널의 구동 방법 |
JP3475946B2 (ja) | 2001-07-24 | 2003-12-10 | 松下電器産業株式会社 | 表示装置とその駆動回路及びその駆動方法 |
KR100463185B1 (ko) * | 2001-10-15 | 2004-12-23 | 삼성에스디아이 주식회사 | 플라즈마 디스플레이 패널, 그의 구동 장치 및 그의 구동방법 |
-
2002
- 2002-07-12 KR KR1020020040666A patent/KR100603282B1/ko not_active IP Right Cessation
-
2003
- 2003-06-24 JP JP2003178950A patent/JP4216134B2/ja not_active Expired - Fee Related
- 2003-07-07 US US10/612,943 patent/US7136033B2/en not_active Expired - Fee Related
- 2003-07-11 CN CNB03155525XA patent/CN1308904C/zh not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000206919A (ja) * | 1999-01-07 | 2000-07-28 | Nec Corp | ディスプレイ駆動回路及びその駆動方法 |
JP2000242225A (ja) * | 1999-02-19 | 2000-09-08 | Nec Corp | プラズマディスプレイパネルの駆動装置及び駆動方法 |
KR20010096836A (ko) * | 2000-04-15 | 2001-11-08 | 구자홍 | 플라즈마 디스플레이 패널의 전력회수장치 및 이를 이용한고속 어드레싱 방법 |
KR20020032927A (ko) * | 2000-10-28 | 2002-05-04 | 구자홍 | 플라즈마 디스플레이 패널의 어드레스 전극 구동방법 |
Also Published As
Publication number | Publication date |
---|---|
JP4216134B2 (ja) | 2009-01-28 |
KR20040006392A (ko) | 2004-01-24 |
CN1308904C (zh) | 2007-04-04 |
CN1487488A (zh) | 2004-04-07 |
US7136033B2 (en) | 2006-11-14 |
US20040008162A1 (en) | 2004-01-15 |
JP2004046174A (ja) | 2004-02-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100467692B1 (ko) | 디스플레이 유지 펄스의 폭이 변하는 플라즈마 디스플레이패널의 구동 방법 | |
KR100603282B1 (ko) | 어드레싱 전력을 최소화한 3-전극 플라즈마 디스플레이장치의 구동 방법 | |
KR100388912B1 (ko) | 콘트라스트 향상을 위한 플라즈마 디스플레이 패널의리셋팅 방법 | |
KR100457620B1 (ko) | 캐페시터를 이용하여 주사 동작을 수행하는 3-전극플라즈마 디스플레이 패널의 구동 장치 | |
KR100751314B1 (ko) | 어드레싱 전력을 최소화한 방전 디스플레이 장치 및 그구동 방법 | |
KR100502355B1 (ko) | 어드레스 전극 라인들이 전기적으로 플로팅되는 플라즈마디스플레이 패널의 리셋팅 방법, 및 이 리셋팅 방법을사용한 플라즈마 디스플레이 패널의 구동 방법 | |
KR100313116B1 (ko) | 플라즈마 표시 패널의 구동 방법 | |
KR100509602B1 (ko) | 온도에 기인한 펄스 왜곡이 보상되는 플라즈마 디스플레이패널의 구동 방법 | |
KR100467694B1 (ko) | 효과적으로 초기화 단계들이 수행되는 플라즈마디스플레이 패널의 구동 방법 | |
KR20050036229A (ko) | 보호 회로를 구비한 플라즈마 디스플레이 패널의 어드레스구동 회로 | |
KR100829749B1 (ko) | 효과적인 어드레싱을 위한 방전 디스플레이 패널의 구동방법 | |
KR100467693B1 (ko) | 플라즈마 디스플레이 패널의 어드레스 전력을 효율적으로회생시키는 회로 | |
KR100573113B1 (ko) | 효율적인 리셋팅이 수행되는 플라즈마 디스플레이 패널의구동 방법 | |
KR100528931B1 (ko) | 리셋 기능이 향상된 방전 디스플레이 장치 | |
KR100719565B1 (ko) | 저계조 디스플레이의 선형성이 증진되는 방전 디스플레이패널의 구동 방법 | |
KR100544137B1 (ko) | 과열 방지를 위한 플라즈마 디스플레이 패널의 구동 방법 | |
KR100537610B1 (ko) | 디스플레이-유지 펄스들의 주파수가 변하는 플라즈마디스플레이 패널의 구동 방법 | |
KR100449764B1 (ko) | 디스플레이-유지 전압이 변하는 플라즈마 디스플레이패널의 구동 방법 | |
KR100603320B1 (ko) | 중간 전극 라인에 의하여 어드레싱이 수행되는 방전디스플레이 장치 | |
KR100544124B1 (ko) | 바이어스 전압이 어드레스 전극 라인들에 인가되는플라즈마 디스플레이 패널의 리셋팅 방법, 및 이 리셋팅방법을 사용한 플라즈마 디스플레이 패널의 구동 방법 | |
KR100730160B1 (ko) | 효과적인 초기화가 수행되는 방전 디스플레이 패널의 구동방법 | |
KR100603308B1 (ko) | 플라즈마 디스플레이 패널 구동방법 | |
KR20070094093A (ko) | 유지 펄스가 전기적인 플로팅의 영역을 포함하는 방전디스플레이 패널의 구동 방법 | |
KR20050051145A (ko) | 선택적 리셋 파형을 수행하는 플라즈마 디스플레이 패널의구동 방법 | |
KR20050112782A (ko) | 안정된 어드레싱을 수행하는 방전 디스플레이 패널의 구동장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E601 | Decision to refuse application | ||
J201 | Request for trial against refusal decision | ||
J301 | Trial decision |
Free format text: TRIAL DECISION FOR APPEAL AGAINST DECISION TO DECLINE REFUSAL REQUESTED 20041202 Effective date: 20060529 |
|
S901 | Examination by remand of revocation | ||
GRNO | Decision to grant (after opposition) | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20090629 Year of fee payment: 4 |
|
LAPS | Lapse due to unpaid annual fee |