KR100570611B1 - 플라즈마 디스플레이 패널과 그의 구동방법 - Google Patents

플라즈마 디스플레이 패널과 그의 구동방법 Download PDF

Info

Publication number
KR100570611B1
KR100570611B1 KR1020030075946A KR20030075946A KR100570611B1 KR 100570611 B1 KR100570611 B1 KR 100570611B1 KR 1020030075946 A KR1020030075946 A KR 1020030075946A KR 20030075946 A KR20030075946 A KR 20030075946A KR 100570611 B1 KR100570611 B1 KR 100570611B1
Authority
KR
South Korea
Prior art keywords
subfield
discharge cells
display panel
plasma display
turned
Prior art date
Application number
KR1020030075946A
Other languages
English (en)
Other versions
KR20050041044A (ko
Inventor
강경호
정우준
김진성
채승훈
김태성
Original Assignee
삼성에스디아이 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성에스디아이 주식회사 filed Critical 삼성에스디아이 주식회사
Priority to KR1020030075946A priority Critical patent/KR100570611B1/ko
Priority to US10/975,053 priority patent/US7453421B2/en
Priority to CNB2004100997524A priority patent/CN100377189C/zh
Publication of KR20050041044A publication Critical patent/KR20050041044A/ko
Application granted granted Critical
Publication of KR100570611B1 publication Critical patent/KR100570611B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/296Driving circuits for producing the waveforms applied to the driving electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/28Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels
    • G09G3/288Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels
    • G09G3/291Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes
    • G09G3/292Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using luminous gas-discharge panels, e.g. plasma panels using AC panels controlling the gas discharge to control a cell condition, e.g. by means of specific pulse shapes for reset discharge, priming discharge or erase discharge occurring in a phase other than addressing
    • G09G3/2927Details of initialising

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Plasma & Fusion (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of Gas Discharge Display Tubes (AREA)

Abstract

본 발명은 플라즈마 디스플레이 패널과 그의 구동방법을 개시한다. 본 발명의 플라즈마 디스플레이 패널의 구동방법은 입력되는 영상 신호로부터 상기 복수의 서브필드에서 상기 방전 셀의 온/오프를 나타내는 서브필드 데이터를 생성하고, 상기 서브필드 데이터로부터 서브필드별로 복수의 방전 셀의 온/오프를 나타내는 어드레스 데이터를 생성하며, 상기 어드레스 데이터로부터 상기 복수의 방전 셀 중 온 되는 방전 셀의 개수를 측정하여 다음 서브필드의 리셋 기간에 인가되는 파형을 제어한다. 이와 같이 하면, 리셋 구간에서 오방전이 일어나는 것을 방지할 수 있으며, 리셋 시간도 단축할 수 있다.
플라즈마 디스플레이 패널, 리셋, 구동 파형

Description

플라즈마 디스플레이 패널과 그의 구동방법{PLASMA DISPLAY PANEL AND DRIVING METHOD THEREOF}
도 1은 교류형 플라즈마 디스플레이 패널의 일부 사시도이다.
도 2는 플라즈마 디스플레이 패널의 전극 배열도이다.
도 3은 종래 플라즈마 디스플레이 패널의 구동 파형도이다.
도 4a는 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 구성도이다.
도 4b는 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 제어부의 구성을 나타낸 도이다.
도 5a 및 도 5b는 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널의 Y 전극 구동 파형도이다.
도 6a 및 도 6b는 본 발명의 제2 실시예에 따른 플라즈마 디스플레이 패널의 Y 전극 구동 파형도이다.
도 7a 및 도 7b는 본 발명의 제3 실시예에 따른 플라즈마 디스플레이 패널의 Y 전극 구동 파형도이다.
본 발명은 플라즈마 디스플레이 패널(plasma display panel; PDP)의 구동방법에 관한 것으로, 특히 리셋 시간 단축이 가능한 플라즈마 디스플레이 패널의 구동방법에 관한 것이다.
최근 액정표시장치(liquid crystal display; LCD), 전계 방출 표시장치(field emission display; FED), PDP 등의 평면 표시 장치가 활발히 개발되고 있다. 이들 평면 표시 장치 중에서 PDP는 다른 평면 표시 장치에 비해 휘도 및 발광효율이 높으며 시야각이 넓다는 장점이 있다. 따라서, PDP가 40인치 이상의 대형 표시 장치에서 종래의 CRT(cathode ray tube)를 대체할 표시 장치로서 각광받고 있다.
PDP는 기체 방전에 의해 생성된 플라즈마를 이용하여 문자 또는 영상을 표시하는 평면 표시 장치로서, 그 크기에 따라 수십에서 수백 만개 이상의 픽셀(pixel)이 매트릭스(matrix)형태로 배열되어 있다. 이러한 PDP는 인가되는 구동 전압 파형의 형태와 방전 셀의 구조에 따라 직류형(DC형)과 교류형(AC형)으로 구분된다.
직류형 PDP는 전극이 방전 공간에 그대로 노출되어 있어서 전압이 인가되는 동안 전류가 방전공간에 그대로 흐르게 되며, 이를 위해 전류제한을 위한 저항을 만들어 주어야 하는 단점이 있다. 반면 교류형 PDP에서는 전극을 유전체층이 덮고 있어 자연스러운 캐패시턴스 성분의 형성으로 전류가 제한되며 방전시 이온의 충격으로부터 전극이 보호되므로 직류형에 비해 수명이 길다는 장점이 있다.
도 1은 AC형 플라즈마 디스플레이 패널의 일부 사시도이다.
도 1에 도시한 바와 같이, 제1유리기판(1) 위에는 유전체층(2) 및 보호막(3) 으로 덮인 주사전극(4)과 유지전극(5)이 쌍을 이루어 평행하게 설치된다. 제2유리기판(6) 위에는 절연체층(7)으로 덮인 복수의 어드레스전극(8)이 설치된다. 어드레스전극(8)들 사이에 있는 절연체층(7) 위에는 어드레스 전극(8)과 평행하게 격벽(9)이 형성되어 있다. 또한, 절연체층(7)의 표면 및 격벽(9)의 양측면에 형광체(10)가 형성되어 있다. 제1유리기판(1)과 제2유리기판(6)은 주사전극(4)과 어드레스전극(8) 및 유지전극(5)과 어드레스전극(8)이 직교하도록 방전공간(11)을 사이에 두고 대향하여 배치되어 있다. 어드레스전극(8)과, 쌍을 이루는 주사전극(4)과 유지전극(5)과의 교차부에 있는 방전공간이 방전셀(12)을 형성한다.
도 2는 플라즈마 디스플레이 패널의 전극 배열도를 나타낸다.
도 2에 도시한 바와 같이, PDP 전극은 m ×n의 매트릭스 구성을 가지고 있으며, 구체적으로 열 방향으로는 어드레스전극(A1~Am)이 배열되어 있고 행방 향으로는 n행의 주사전극(Y1~Yn) 및 유지전극(X1~Xn)이 지그재그로 배열되어 있다. 이하에서는 주사전극을 "Y 전극", 유지전극을 "X 전극"이라 칭한다. 도 2에 도시된 방전셀(12)은 도 1에 도시된 방전셀(12)에 대응한다.
도 3은 종래 기술에 의한 플라즈마 디스플레이 패널의 구동 파형도를 나타내는 도면이다.
도 3에 도시한 바와 같이 종래의 PDP의 구동방법에 따르면 각 서브필드는 리셋구간, 어드레스 구간, 유지구간으로 구성된다.
리셋구간은 소거 구간, Y 램프 상승구간, Y 램프 하강구간으로 이루어지며, 이전의 유지 방전의 벽전하 상태를 소거하고, 다음의 어드레스 방전을 안정적으로 수행하기 위해 벽전하를 셋업(setup) 하는 역할을 한다.
어드레스 구간은 패널에서 켜지는 셀과 켜지지 않는 셀을 선택하여 켜지는 셀(어드레싱된 셀)에 벽전하를 쌓아두는 동작을 수행하는 구간이다. 유지 구간은 어드레싱된 셀에 실제로 화상을 표시하기 위한 방전을 수행하는 구간이다.
이때, 벽전하란 각 전극에 가깝게 방전 셀의 벽(예를 들어, 유전체층)에 형성되어 전극에 축적되는 전하를 말한다. 이러한 벽전하는 실제로 전극 자체에 접촉되지는 않지만, 여기서는 벽전하가 전극에 "형성됨", "축적됨" 또는 "쌓임"과 같이 설명된다. 또한 벽전압은 벽전하에 의해서 방전 셀의 벽에 형성되는 전위차를 말한다.
이와 같이, 종래의 리셋 방법에 의하면, Y 램프 상승 구간 및 Y 램프 하강 구간에서 리셋 방전이 일어나서 셀 내의 벽전하량을 조절함으로써 이후의 어드레스 구간에서 정확한 어드레싱 동작이 일어나도록 한다. 이때, 리셋 구간에서 Y 전극과 X 전극 사이의 전압차가 크면 클수록 이후의 어드레싱 구간에서 정확한 어드레싱 동작이 일어난다.
한편, 이전 서브필드에서 유지방전이 일어난 셀과 유지방전이 일어나지 않은 셀의 벽전하 상태가 서로 다르기 때문에 이로 인해 다음 서브필드의 리셋 구간에서 부하의 변동이 발생한다. 즉, 이전 서브필드에서 유지방전이 일어난 셀의 수가 많을 경우에는 방전셀 내에 풍부한 프라이밍 입자 및 벽전하가 쌓여 있기 때문에 다음 서브필드에서 방전 개시 전압이 낮아지고, 이전 서브필드에서 유지방전이 일어난 셀의 수가 적을 경우에는 방전셀 내에 풍부한 프라이밍 입자 및 벽전하가 거의 생성되지 않았기 때문에 다음 서브필드에서 방전 개시 전압이 높아진다.
그런데, 종래의 구동방법에서는 리셋 구간에서 모든 서브필드에 동일한 형태의 리셋 펄스가 인가된다. 따라서, 이러한 리셋 구간의 부하 변동에 대하여 능동적으로 대처하지 못하여 안정적인 리셋이 이루어지지 않는다.
본 발명이 이루고자 하는 기술적 과제는 오방전을 방지하면서도 고속 어드레싱을 실현할 수 있는 리셋 파형을 형성하는 플라즈마 디스플레이 패널의 구동장치 및 구동방법을 제공하기 위한 것이다.
이러한 기술적 과제를 달성하기 위한 본 발명의 특징에 따른 플라즈마 디스플레이 패널은 한 프레임을 복수의 서브필드로 나누어 계조 표시를 하는 플라즈마 디스플레이 패널로서,
복수의 어드레스 전극 및 상기 어드레스 전극들과 교차하도록 배열된 복수의 제1 및 제2 전극을 포함하며, 인접한 상기 어드레스 전극, 상기 제1 전극 및 상기 제2 전극에 의해 방전 셀이 형성되는 패널부; 상기 어드레스 전극, 상기 제1 전극 및 상기 제2 전극에 구동 전압을 인가하는 구동부; 및 입력되는 영상 신호에 따라 상기 구동부를 제어하는 제어부를 포함하며,
상기 제어부는,
상기 영상 신호로부터 상기 복수의 서브필드에서 상기 방전 셀의 온/오프를 나타내는 서브필드 데이터를 생성하는 서브필드 데이터 생성부; 상기 서브필드 데 이터로부터 서브필드별로 복수의 방전 셀의 온/오프를 나타내는 어드레스 데이터를 생성하는 서브필드 데이터 할당부; 및 상기 한 서브필드의 어드레스 데이터로부터 상기 복수의 방전 셀 중 온 되는 방전 셀의 개수를 측정하여 다음 서브필드의 리셋 기간에 인가되는 파형을 제어하는 구동 제어부를 포함한다.
상기 구동부는,
리셋 기간에서 상기 제1 전극에 시작 전압에서 최종 전압까지 상승하는 상승 파형을 인가하며,
상기 구동 제어부는,
상기 온 되는 방전 셀의 개수에 따라 다음 서브필드의 상승 파형의 상기 시작 전압을 조절하거나, 상기 온 되는 방전 셀의 개수에 따라 다음 서브필드의 상기 상승 파형이 상기 시작 전압에서 상기 최종 전압까지 상승하는데 걸리는 상승 시간을 조절한다.
이때, 상기 온 되는 방전 셀의 개수가 기준치 이상이면 상기 다음 서브필드의 상기 상승 파형의 상기 시작 전압을 소정 전압만큼 낮추고, 상기 온 되는 방전 셀의 개수가 기준치 이하이면 상기 다음 서브필드의 상기 상승 파형의 상기 시작 전압을 소정 전압만큼 높이며,
상기 온 되는 방전 셀의 개수가 기준치 이상이면 상기 다음 서브필드의 상기 상승 파형의 상기 상승 시간을 증가시키고, 상기 온 되는 방전 셀의 개수가 기준치 이하이면 상기 다음 서브필드의 상기 상승 파형의 상기 상승 시간을 감소시킨다.
또한 , 상기 구동부는,
상기 각 서브필드의 리셋 기간에 상기 제1 전극에 시작 전압에서 최종 전압까지 하강하는 파형을 인가하며,
상기 구동 제어부는,
상기 온 되는 방전 셀의 개수에 따라 다음 서브필드의 상기 하강 파형이 상기 시작 전압에서 상기 최종 전압까지 하강하는데 걸리는 하강 시간을 조절한다.
이때, 상기 온 되는 방전 셀의 개수가 기준치 이상이면 상기 다음 서브필드의 상기 하강 파형의 상기 하강 시간을 증가시키고, 상기 온 되는 방전 셀의 개수가 기준치 이하이면 상기 다음 서브필드의 상기 하강 파형의 상기 하강 시간을 감소시킨다.
또한, 본 발명의 특징에 따른 플라즈마 디스플레이 패널의 구동 방법은 복수의 어드레스 전극 및 상기 어드레스 전극들과 교차하도록 배열된 복수의 제1 전극 및 제2 전극을 포함하는 플라즈마 디스플레이 패널의 구동 방법에 있어서,
a) 입력되는 영상 신호로부터 상기 복수의 서브필드에서 상기 방전 셀의 온/오프를 나타내는 서브필드 데이터를 생성하는 단계; b) 상기 서브필드 데이터로부터 서브필드별로 복수의 방전 셀의 온/오프를 나타내는 어드레스 데이터를 생성하는 단계; 및 c) 상기 어드레스 데이터로부터 상기 복수의 방전 셀 중 온 되는 방전 셀의 개수를 측정하여 다음 서브필드의 리셋 기간에 인가되는 파형을 제어하는 단계를 포함한다.
상기 c) 단계는,
상기 온 되는 방전 셀의 개수가 기준치 이상이면 상기 다음 서브필드의 리셋 구간에 인가되는 상승 파형의 초기전압을 소정전압만큼 낮추고, 상기 온 되는 방전 셀의 개수가 기준치 이하이면 상기 다음 서브필드의 리셋 구간에 인가되는 상승 파형의 초기전압을 소정전압만큼 높이거나,
상기 온 되는 방전 셀의 개수가 기준치 이상이면 상기 다음 서브필드의 리셋 구간에 상승 파형이 인가되는데 걸리는 시간을 증가시키고, 상기 온 되는 방전 셀의 개수가 기준치 이하이면 상기 다음 서브필드의 리셋 구간에 상승 파형이 인가되는데 걸리는 시간을 감소시키거나,
상기 온 되는 방전 셀의 개수가 기준치 이상이면 상기 다음 서브필드의 리셋 구간에 하강 파형이 인가되는데 걸리는 시간을 증가시키고, 상기 온 되는 방전 셀의 개수가 기준치 이하이면 상기 다음 서브필드의 리셋 구간에 하강 파형이 인가되는데 걸리는 시간을 감소시킬 수 있다.
아래에서는 첨부한 도면을 참고로 하여 본 발명의 실시예에 대하여 본 발명이 속하는 기술 분야에서 통상의 지식을 가진 자가 용이하게 실시할 수 있도록 상세히 설명한다. 그러나 본 발명은 여러 가지 상이한 형태로 구현될 수 있으며 여기에서 설명하는 실시예에 한정되지 않는다. 도면에서 본 발명을 명확하게 설명하기 위해서 설명과 관계없는 부분은 생략하였다. 명세서 전체를 통하여 유사한 부분에 대해서는 동일한 도면 부호를 붙였다.
먼저, 본 발명의 실시예에 따른 플라즈마 디스플레이 패널 장치에 관하여 도 4a 및 도 4b를 참조하여 상세하게 설명한다.
도 4a는 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 개략적인 도 면이다.
도 4a에 나타낸 바와 같이, 본 발명의 실시예에 따른 플라즈마 디스플레이 패널은 패널부(100), 제어부(200), 어드레스 구동부(300), 유지 전극 구동부(이하 'X 전극 구동부'라 함)(400) 및 주사 전극 구동부(이하 'Y 전극 구동부'라 함)(500)를 포함한다.
패널부(100)은 열 방향으로 배열되어 있는 복수의 어드레스 전극(A1-Am), 그리고 행 방향으로 배열되어 있는 복수의 유지 전극(이하 'X 전극'이라 함)(X1-Xn) 및 주사 전극(이하 'Y 전극'이라 함)(Y1-Yn)을 포함한다. X 전극(X1-Xn)은 각 Y 전극(Y1-Yn)에 대응해서 형성되며, 일반적으로 그 일단이 서로 공통으로 연결되어 있다. 그리고 플라즈마 패널(100)은 X 및 Y 전극(X1-Xn, Y1-Yn)이 배열된 유리 기판(도시하지 않음)과 어드레스 전극(A1-Am)이 배열된 유리 기판(도시하지 않음)으로 이루어진다. 두 유리 기판은 Y 전극(Y1-Yn)과 어드레스 전극(A1-Am) 및 X 전극(X1-Xn)과 어드레스 전극(A1-Am)이 각각 직교하도록 방전 공간을 사이에 두고 대향하여 배치된다. 이때, 어드레스 전극(A1-Am)과 X 및 Y 전극(X1-Xn, Y1-Yn)의 교차부에 있는 방전 공간이 방전 셀을 형성한다.
제어부(200)는 외부로부터 영상 신호를 수신하여 어드레스 구동 제어 신호, X 전극 구동 제어 신호 및 Y 전극 구동 제어 신호를 출력한다. 그리고 제어부(200)는 한 프레임을 복수의 서브필드로 분할하여 구동하며, 각 서브필드는 시간적인 동작 변화로 표현하면 리셋 기간, 어드레싱 기간, 서스테인 기간으로 이루어진다.
어드레스 구동부(300)는 제어부(200)로부터 어드레스 구동 제어 신호를 수신 하여 표시하고자 하는 방전 셀을 선택하기 위한 표시 데이터 신호를 각 어드레스 전극(A1-Am)에 인가한다. X 전극 구동부(400)는 제어부(200)로부터 X 전극 구동 제어 신호를 수신하여 X 전극(X1-Xn)에 구동 전압을 인가하고, Y 전극 구동부(500)는 제어부(200)로부터 Y 전극 구동 제어 신호를 수신하여 Y 전극(Y1-Yn)에 구동 전압을 인가한다.
다음, 도 4b를 참조하여 본 발명의 실시예에 따른 제어부(200)의 구성 및 동작에 대하여 자세하게 설명한다.
도 4b는 본 발명의 실시예에 따른 제어부(200)의 내부 구성을 나타낸 것이다.
도 4b에 도시된 바와 같이, 본 발명의 실시예에 따른 플라즈마 디스플레이 패널의 제어부(200)는 서브필드 데이터 생성부(211), 서브필드 데이터 할당부(212), 프레임 메모리(213) 및 구동 제어부(214)를 포함한다.
서브필드 데이터 생성부(211)는 입력되는 영상신호로부터 복수의 서브필드에서 방전셀의 온/오프를 나타내는 서브필드 데이터를 생성하고, 서브필드 데이터 할당부(412)는 서브필드 데이터 생성부(411)에서 생성된 서브필드 데이터를 프레임 메모리(413)에 입력하여 각 방전셀에 할당한 다음, 다시 프레임 메모리(413)로부터 서브필드별로 할당된 어드레싱 데이터를 가져온다. 구동 제어부(414)는 서브필드 데이터 할당부(412)에서 출력된 어드레싱 데이터로부터 각 서브필드에서 온 되는 방전셀의 개수를 측정하여 이에 부합되도록 다음 서브필드에 입력되는 리셋 파형을 조절한다.
다음으로, 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 패널의 구동방법에 대하여 도 5a 및 도 5b를 참조하여 상세하게 설명한다.
도 5a 및 도 5b는 본 발명의 제1 실시예에 따른 Y 전극의 구동 파형을 나타내는 도면이다.
이전 서브필드에서 유지방전이 일어난 셀의 수가 기준치 이상이 되면(가중치가 높으면) 방전셀 내에 풍부한 프라이밍 입자 및 벽전하가 쌓여 있기 때문에 다음 서브필드에서 방전 개시 전압이 낮아진다. 따라서, 리셋 구간에 상승 램프가 인가되기 시작하는 전압(Vs)에서 강방전이 일어날 수 있다.
그러므로, 구동 제어부(414)는 가중치가 높은 서브필드 이후의 서브필드의 리셋 구간에는 도 5a에 도시된 바와 같이 유지방전 전압(Vs)보다 낮은 전압(Va)에서 상승 램프 펄스가 시작되도록 제어하여 강방전이 일어나는 것을 방지한다.
이때, 상승 램프 펄스의 기울기는 첫 번째 서브필드의 리셋 구간에서 인가된 상승 램프 펄스의 기울기와 같도록 할 수 있다.
또한, 이전 서브필드에서 유지방전이 일어난 셀의 수가 적으면(가중치가 낮으면) 방전셀 내에 풍부한 프라이밍 입자 및 벽전하가 쌓여 있지 않기 때문에 다음 서브필드에서 방전 개시 전압이 높아진다. 따라서, 리셋 구간에 상승 램프가 인가된 후 전압이 전압(Vs) 이상 상승해도 소정 기간동안 방전이 일어나지 않는다.
그러므로, 구동 제어부(214)는 가중치가 낮은 서브필드 이후의 서브필드의 리셋 구간에는 도 5b에 도시된 바와 같이 유지방전 전압(Vs)보다 높은 전압(Vb)에서 상승 램프 펄스가 시작되도록 제어하여 리셋 구간을 단축시킨다.
이 경우에도, 상승 램프 펄스의 기울기는 첫 번째 서브필드의 리셋 구간에서 인가된 상승 램프 펄스의 기울기와 같도록 할 수 있다.
이와 같이, 본 발명의 제1 실시예에 따른 플라즈마 디스플레이 구동방법에서는 구동 제어부(214)가 이전 서브필드에서 방전이 일어난 셀의 수에 따라 상승 램프 펄스의 시작 전압을 조절함으로써 강방전이 일어나는 것을 방지하거나 리셋 구간을 단축시킬 수 있다.
한편, 본 발명의 제1 실시예에서는 상승 램프 펄스의 기울기는 동일하게 유지한 상태에서 상승 램프 펄스의 시작 전압을 조절하였으나, 이와는 달리 상승 램프 펄스의 기울기를 조절할 수 있다.
도 6a 및 도 6b는 이러한 본 발명의 제2 실시예에 따른 Y 전극의 구동 파형을 나타내는 도면이다.
앞서 설명한 바와 같이 가중치가 높은 서브필드 이후의 서브필드에서는 방전 개시 전압이 낮으므로 리셋 구간에 강방전이 일어날 수 있다.
그러므로, 구동 제어부(414)는 도 6a에 도시된 바와 같이 상승 램프 펄스의 기울기를 첫 번째 서브필드의 리셋 구간에서 인가된 상승 램프 펄스의 기울기보다 작게 하여 전압을 서서히 높여 줌으로써 강방전이 일어나는 것을 방지한다. 따라서, 상승 램프가 인가되는데 걸리는 시간(t3)은 첫 번째 서브필드에서 상승 램프가 인가되는데 걸리는 시간(tr)보다 길다.
또한, 방전 개시 전압이 높아서 오방전이 일어날 확률이 적은 서브필드(가중치가 낮은 서브필드 이후의 서브필드)의 리셋 구간에는 상승 램프 펄스의 기울기를 첫 번째 서브필드의 리셋 구간에 인가되는 상승 램프 펄스의 기울기보다 크게 한다. 따라서, 상승 램프가 인가되는데 걸리는 시간(t4)이 첫 번째 서브필드에서 상승 램프가 인가되는데 걸리는 시간(tr)보다 짧아지기 때문에 리셋 시간이 단축된다.
한편, 본 발명의 제1 및 제2 실시예에서는 첫 번째 서브필드의 리셋 구간에 인가되는 리셋 펄스와 동일하게 상승 램프와 하강램프를 포함하는 리셋 펄스를 각 서브필드의 리셋 구간에 인가하는 경우에 대하여 설명하였으나, 이와는 달리 리셋 구간에 상승 램프 펄스 없이 이전 서브필드의 유지방전 펄스를 이용하여 하강 램프 펄스만을 인가하는 서브필드의 경우에도 본 발명을 적용할 수 있다.
도 7a 및 도 7b는 이러한 본 발명의 제3 실시예에 따른 Y 전극의 구동 파형을 나타내는 도면이다.
도 7a에 도시된 바와 같이, 가중치가 높은 서브필드 이후의 서브필드의 리셋 구간에는 하강 램프 펄스의 기울기의 절대값을 첫 번째 서브필드의 리셋 구간에서 인가된 하강 램프 펄스의 기울기의 절대값보다 작게 하여 전압을 서서히 낮춤으로써 오방전이 일어나지 않도록 한다. 따라서, 하강 램프가 인가되는데 걸리는 시간(t5)은 첫 번째 서브필드에서 하강 램프가 인가되는데 걸리는 시간(tf)보다 길다.
또한, 도 7b에 도시된 바와 같이, 오방전이 일어날 확률이 적은 서브필드(가중치가 낮은 서브필드 이후의 서브필드)의 리셋 구간에는 하강 램프 펄스의 기울기의 절대값을 첫 번째 서브필드의 리셋 구간에서 인가된 하강 램프 펄스의 기울기의 절대값보다 크게 한다. 따라서, 하강 램프가 인가되는데 걸리는 시간(t6)이 첫 번째 서브필드에서 하강 램프가 인가되는데 걸리는 시간(tf)보다 짧아지므로 리셋 시간이 단축된다.
이상에서 본 발명의 바람직한 실시예에 대하여 상세하게 설명하였지만 본 발명은 이에 한정되는 것은 아니며, 그 외의 다양한 변경이나 변형이 가능하다.
예컨데, 본 발명의 제1 실시예에서는 상승 램프 펄스의 초기 전압을 조절하였고, 본 발명의 제2 실시예에서는 상승 램프 펄스의 기울기를 조절하였으나, 상승 램프 펄스의 초기 전압과 기울기를 동시에 조절할 수도 있다.
이상에서와 같이 본 발명의 실시예에 따르면, 이전 서브필드의 유지방전 상태에 따라서 다음 서브필드의 리셋 구간에 인가되는 리셋 램프 펄스의 기울기 및 방전 개시 전압을 달리 함으로써 리셋 구간에서 오방전이 일어나는 것을 방지할 수 있다.
또한, 오방전이 일어날 우려가 없는 서브필드의 리셋 구간을 단축하고, 단축된 시간을 오방전이 일어날 확률이 높은 서브필드의 리셋 구간에 할애함으로써 전체 리셋 시간에 필요한 시간은 동일하게 유지하면서도 확실한 리셋 동작을 수행하도록 할 수 있다.

Claims (17)

  1. 한 프레임을 복수의 서브필드로 나누어 계조 표시를 하는 플라즈마 디스플레이 패널에 있어서,
    복수의 어드레스 전극 및 상기 어드레스 전극들과 교차하도록 배열된 복수의 제1 및 제2 전극을 포함하며, 인접한 상기 어드레스 전극, 상기 제1 전극 및 상기 제2 전극에 의해 방전 셀이 형성되는 패널부;
    상기 어드레스 전극, 상기 제1 전극 및 상기 제2 전극에 구동 전압을 인가하는 구동부; 및
    입력되는 영상 신호에 따라 상기 구동부를 제어하는 제어부를 포함하며,
    상기 제어부는,
    상기 영상 신호로부터 상기 복수의 서브필드에서 상기 복수의 방전 셀의 온/오프를 나타내는 서브필드 데이터를 생성하는 서브필드 데이터 생성부;
    상기 서브필드 데이터로부터 서브필드별로 복수의 방전 셀의 온/오프를 나타내는 어드레스 데이터를 생성하는 서브필드 데이터 할당부; 및
    상기 한 서브필드의 어드레스 데이터로부터 상기 복수의 방전 셀 중 온 되는 방전 셀의 개수를 측정하여 다음 서브필드의 리셋 기간에 인가되는 파형을 제어하는 구동 제어부
    를 포함하는 플라즈마 디스플레이 패널.
  2. 제1항에 있어서,
    상기 구동부는,
    리셋 기간에서 상기 제1 전극에 시작 전압에서 최종 전압까지 서서히 상승하는 상승 파형을 인가하며,
    상기 구동 제어부는,
    상기 온 되는 방전 셀의 개수에 따라 다음 서브필드의 상승 파형의 상기 시작 전압을 조절하고, 상기 온 되는 방전 셀의 개수에 따라 다음 서브필드의 상기 상승 파형이 상기 시작 전압에서 상기 최종 전압까지 상승하는데 걸리는 상승 시간을 조절하는
    플라즈마 디스플레이 패널.
  3. 제1항에 있어서,
    상기 구동부는,
    상기 각 서브필드의 리셋 기간에 상기 제1 전극에 시작 전압에서 최종 전압까지 서서히 상승하는 상승 파형을 인가하며,
    상기 구동 제어부는,
    상기 온 되는 방전 셀의 개수에 따라 다음 서브필드의 상기 상승 파형의 상기 시작 전압을 조절하는
    플라즈마 디스플레이 패널.
  4. 제2항 또는 제3항에 있어서,
    상기 구동 제어부는,
    상기 온 되는 방전 셀의 개수가 기준치 이상이면 상기 다음 서브필드의 상기 상승 파형의 상기 시작 전압을 소정 전압만큼 낮추는
    플라즈마 디스플레이 패널.
  5. 제2항 또는 제3항에 있어서,
    상기 구동 제어부는,
    상기 온 되는 방전 셀의 개수가 기준치 이하이면 상기 다음 서브필드의 상기 상승 파형의 상기 시작 전압을 소정 전압만큼 높이는
    플라즈마 디스플레이 패널.
  6. 제1항에 있어서,
    상기 구동부는,
    상기 각 서브필드의 리셋 기간에 상기 제1 전극에 시작 전압에서 최종 전압까지 서서히 상승하는 상승 파형을 인가하며,
    상기 구동 제어부는,
    상기 온 되는 방전 셀의 개수에 따라 다음 서브필드의 상기 상승 파형이 상기 시작 전압에서 상기 최종 전압까지 상승하는데 걸리는 상승 시간을 조절하는
    플라즈마 디스플레이 패널.
  7. 제2항 또는 제6항에 있어서,
    상기 구동 제어부는,
    상기 온 되는 방전 셀의 개수가 기준치 이상이면 상기 다음 서브필드의 상기 상승 파형의 상기 상승 시간을 증가시키는
    플라즈마 디스플레이 패널.
  8. 제7항에 있어서,
    상기 구동 제어부는,
    상기 온 되는 방전 셀의 개수가 기준치 이하이면 상기 다음 서브필드의 상기 상승 파형의 상기 상승 시간을 감소시키는
    플라즈마 디스플레이 패널.
  9. 제1항에 있어서,
    상기 구동부는,
    상기 각 서브필드의 리셋 기간에 상기 제1 전극에 시작 전압에서 최종 전압까지 서서히 하강하는 파형을 인가하며,
    상기 구동 제어부는,
    상기 온 되는 방전 셀의 개수에 따라 다음 서브필드의 상기 하강 파형이 상기 시작 전압에서 상기 최종 전압까지 하강하는데 걸리는 하강 시간을 조절하는
    플라즈마 디스플레이 패널.
  10. 제9항에 있어서,
    상기 구동 제어부는,
    상기 온 되는 방전 셀의 개수가 기준치 이상이면 상기 다음 서브필드의 상기 하강 파형의 상기 하강 시간을 증가시키는
    플라즈마 디스플레이 패널.
  11. 제9항에 있어서,
    상기 구동 제어부는,
    상기 온 되는 방전 셀의 개수가 기준치 이하이면 상기 다음 서브필드의 상기 하강 파형의 상기 하강 시간을 감소시키는
    플라즈마 디스플레이 패널.
  12. 제1항에 있어서,
    상기 제어부는,
    프레임별 상기 서브필드 데이터 및 상기 어드레스 데이터가 저장되는 프레임 메모리를 더 포함하는
    플라즈마 디스플레이 패널.
  13. 복수의 어드레스 전극, 상기 어드레스 전극들과 교차하도록 배열된 복수의 제1 전극 및 제2 전극, 그리고 복수의 방전 셀을 포함하는 플라즈마 디스플레이 패널의 구동 방법에 있어서,
    a) 입력되는 영상 신호로부터 상기 복수의 서브필드에서 상기 복수의 방전 셀의 온/오프를 나타내는 서브필드 데이터를 생성하는 단계;
    b) 상기 서브필드 데이터로부터 서브필드별로 복수의 방전 셀의 온/오프를 나타내는 어드레스 데이터를 생성하는 단계; 및
    c) 상기 어드레스 데이터로부터 상기 복수의 방전 셀 중 온 되는 방전 셀의 개수를 측정하여 다음 서브필드의 리셋 기간에 인가되는 파형을 제어하는 단계
    를 포함하는 플라즈마 디스플레이 패널의 구동 방법.
  14. 제13항에 있어서,
    상기 c) 단계는,
    상기 온 되는 방전 셀의 개수가 기준치 이상이면 상기 다음 서브필드의 리셋 구간에 인가되는 상승 파형의 초기전압을 소정전압만큼 낮추고, 상기 온 되는 방전 셀의 개수가 기준치 이하이면 상기 다음 서브필드의 리셋 구간에 인가되는 상승 파형의 초기전압을 소정전압만큼 높이는
    플라즈마 디스플레이 패널의 구동 방법.
  15. 제13항에 있어서,
    상기 c) 단계는,
    상기 온 되는 방전 셀의 개수가 기준치 이상이면 상기 다음 서브필드의 리셋 구간에 상승 파형이 인가되는데 걸리는 시간을 증가시키고, 상기 온 되는 방전 셀의 개수가 기준치 이하이면 상기 다음 서브필드의 리셋 구간에 상승 파형이 인가되는데 걸리는 시간을 감소시키는
    플라즈마 디스플레이 패널의 구동 방법.
  16. 제13항에 있어서,
    상기 c) 단계는,
    상기 온 되는 방전 셀의 개수가 기준치 이상이면 상기 다음 서브필드의 리셋 구간에 인가되는 상승 파형의 초기전압을 소정전압만큼 낮추고, 상기 상승 파형이 인가되는 시간을 증가시키며,
    상기 온 되는 방전 셀의 개수가 기준치 이하이면 상기 다음 서브필드의 리셋 구간에 인가되는 상승 파형의 초기전압을 소정전압만큼 높이고, 상기 상승 파형이 인가되는 시간을 감소시키는
    플라즈마 디스플레이 패널의 구동 방법.
  17. 제13항에 있어서,
    상기 c) 단계는,
    상기 온 되는 방전 셀의 개수가 기준치 이상이면 상기 다음 서브필드의 리셋 구간에 하강 파형이 인가되는데 걸리는 시간을 증가시키고, 상기 온 되는 방전 셀의 개수가 기준치 이하이면 상기 다음 서브필드의 리셋 구간에 하강 파형이 인가되는데 걸리는 시간을 감소시키는
    플라즈마 디스플레이 패널의 구동방법.
KR1020030075946A 2003-10-29 2003-10-29 플라즈마 디스플레이 패널과 그의 구동방법 KR100570611B1 (ko)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020030075946A KR100570611B1 (ko) 2003-10-29 2003-10-29 플라즈마 디스플레이 패널과 그의 구동방법
US10/975,053 US7453421B2 (en) 2003-10-29 2004-10-28 Plasma display panel and driving method thereof
CNB2004100997524A CN100377189C (zh) 2003-10-29 2004-10-29 等离子体显示板及其驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020030075946A KR100570611B1 (ko) 2003-10-29 2003-10-29 플라즈마 디스플레이 패널과 그의 구동방법

Publications (2)

Publication Number Publication Date
KR20050041044A KR20050041044A (ko) 2005-05-04
KR100570611B1 true KR100570611B1 (ko) 2006-04-12

Family

ID=34747723

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020030075946A KR100570611B1 (ko) 2003-10-29 2003-10-29 플라즈마 디스플레이 패널과 그의 구동방법

Country Status (3)

Country Link
US (1) US7453421B2 (ko)
KR (1) KR100570611B1 (ko)
CN (1) CN100377189C (ko)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100490632B1 (ko) * 2003-08-05 2005-05-18 삼성에스디아이 주식회사 플라즈마 디스플레이 패널 및 그의 구동 방법
KR100608886B1 (ko) * 2003-12-31 2006-08-03 엘지전자 주식회사 플라즈마 디스플레이 패널의 구동방법 및 장치
KR100515327B1 (ko) * 2004-04-12 2005-09-15 삼성에스디아이 주식회사 플라즈마 표시 패널의 구동 방법 및 플라즈마 표시 장치
KR100692818B1 (ko) * 2005-04-15 2007-03-09 엘지전자 주식회사 플라즈마 디스플레이 장치 및 그의 구동 방법
KR101098814B1 (ko) * 2005-05-24 2011-12-26 엘지전자 주식회사 통합 구동 보드를 갖는 플라즈마 디스플레이 패널 모듈 및그 구동 방법
KR100769902B1 (ko) * 2005-08-08 2007-10-24 엘지전자 주식회사 플라즈마 디스플레이 장치
KR100713651B1 (ko) * 2005-10-28 2007-05-02 엘지전자 주식회사 콘트라스트 개선 및 오 방전 방지를 위한 플라즈마디스플레이 패널 구동 장치 및 구동 방법
US20070152917A1 (en) * 2005-12-30 2007-07-05 Lg Electronics Inc. Plasma display apparatus
KR100771043B1 (ko) * 2006-01-05 2007-10-29 엘지전자 주식회사 플라즈마 디스플레이 장치
JP5168896B2 (ja) * 2006-02-14 2013-03-27 パナソニック株式会社 プラズマディスプレイパネルの駆動方法およびプラズマディスプレイ装置
KR100804536B1 (ko) * 2006-12-20 2008-02-20 삼성에스디아이 주식회사 플라즈마 디스플레이 패널 및 그의 구동 방법

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6614413B2 (en) * 1998-04-22 2003-09-02 Pioneer Electronic Corporation Method of driving plasma display panel
JP4124305B2 (ja) * 1999-04-21 2008-07-23 株式会社日立プラズマパテントライセンシング プラズマディスプレイの駆動方法および駆動装置
JP4698076B2 (ja) * 2001-07-06 2011-06-08 パナソニック株式会社 プラズマディスプレイパネルの駆動方法
JP4507470B2 (ja) * 2001-07-13 2010-07-21 株式会社日立製作所 プラズマディスプレイパネル表示装置
JP4902068B2 (ja) * 2001-08-08 2012-03-21 日立プラズマディスプレイ株式会社 プラズマディスプレイ装置の駆動方法
JP4146126B2 (ja) * 2002-01-15 2008-09-03 パイオニア株式会社 プラズマディスプレイパネルの駆動方法

Also Published As

Publication number Publication date
KR20050041044A (ko) 2005-05-04
US7453421B2 (en) 2008-11-18
CN1645452A (zh) 2005-07-27
CN100377189C (zh) 2008-03-26
US20050156823A1 (en) 2005-07-21

Similar Documents

Publication Publication Date Title
KR100484647B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 구동방법
US7342557B2 (en) Driving method of plasma display panel and display device thereof
KR100570611B1 (ko) 플라즈마 디스플레이 패널과 그의 구동방법
KR100570613B1 (ko) 플라즈마 디스플레이 패널과 그 구동방법
US20050168408A1 (en) Plasma display panel and driving method thereof
KR100578960B1 (ko) 플라즈마 디스플레이 패널과 그 구동방법
KR20040092863A (ko) 플라즈마 디스플레이 패널 및 그 구동 방법
KR100542227B1 (ko) 플라즈마 디스플레이 패널의 구동장치 및 구동방법
KR100521493B1 (ko) 플라즈마 표시 장치와 그 구동방법
JP3981113B2 (ja) プラズマディスプレイパネルの駆動方法
KR100521468B1 (ko) 플라즈마 디스플레이 패널과 그 구동방법
KR100560457B1 (ko) 플라즈마 디스플레이 패널의 구동방법
KR100570748B1 (ko) 플라즈마 표시패널 및 그의 구동방법
KR100599738B1 (ko) 플라즈마 표시 장치 및 그 구동방법
KR100458567B1 (ko) 멀티 레벨의 구동 전압을 발생하는 플라즈마 디스플레이패널의 구동 장치 및 그 구동 방법
KR100536219B1 (ko) 플라즈마 디스플레이 패널 및 그 구동방법
KR100578829B1 (ko) 플라즈마 패널 및 그의 소비전력 제어장치 및 방법
KR100578832B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100508928B1 (ko) 플라즈마 디스플레이 패널 및 그의 구동 방법
KR100553207B1 (ko) 플라즈마 표시패널 및 그의 구동방법
KR100560513B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100599648B1 (ko) 플라즈마 디스플레이 패널 및 그의 구동 방법
KR100570659B1 (ko) 플라즈마 디스플레이 패널의 구동 방법 및 플라즈마 표시장치
KR100599644B1 (ko) 플라즈마 디스플레이 패널 및 그의 구동 방법
KR100502898B1 (ko) 플라즈마 표시 패널 및 그의 구동방법

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120326

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee