KR100536710B1 - 에이치디 신호 왜곡 방지 장치 - Google Patents
에이치디 신호 왜곡 방지 장치 Download PDFInfo
- Publication number
- KR100536710B1 KR100536710B1 KR10-2003-0035085A KR20030035085A KR100536710B1 KR 100536710 B1 KR100536710 B1 KR 100536710B1 KR 20030035085 A KR20030035085 A KR 20030035085A KR 100536710 B1 KR100536710 B1 KR 100536710B1
- Authority
- KR
- South Korea
- Prior art keywords
- signal
- horizontal
- synchronous
- sync
- vertical
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N7/00—Television systems
- H04N7/015—High-definition television systems
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/44—Colour synchronisation
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N9/00—Details of colour television systems
- H04N9/77—Circuits for processing the brightness signal and the chrominance signal relative to each other, e.g. adjusting the phase of the brightness signal relative to the colour signal, correcting differential gain or differential phase
- H04N9/78—Circuits for processing the brightness signal and the chrominance signal relative to each other, e.g. adjusting the phase of the brightness signal relative to the colour signal, correcting differential gain or differential phase for separating the brightness signal or the chrominance signal from the colour television signal, e.g. using comb filter
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Processing Of Color Television Signals (AREA)
- Color Television Systems (AREA)
Abstract
본 발명은 에이치(High Definition, 이하 HD라함) 신호 왜곡 방지 장치에 관한 것으로, 외부 주변 기기로부터 480i/480p/720p/1080i의 디지털 신호 중 CVBS/480i/480p와, 수평/수직(H/V)-동기 신호를 분리하며, 분리된 수평(H)-동기 신호 중에서 720p : 44.96khz, 1080i : 33.72khz 만을 빨강(R)/녹색(G)/파랑(B) 메트릭스 & 검출부에 출력하는 동기 분리기 & 수평(H)-동기 검출부와, 동기 분리기 & 수평(H)-동기 검출부에 의해 분리된 720p/1080i 만을 출력하도록 제어함과 동시에 수평/수직(H/V)-동기 신호 스위칭을 제어하는 마이크로 컨트롤러와, 마이크로 컨트롤러의 스위칭 제어에 따라 동기 분리기 & 수평(H)-동기 검출부에 의해 분리된 수평/수직(H/V)-동기 신호와 스케일러 & 디-인터레이스로부터 제공된 수평/수직(H/V)-동기 신호를 스위칭하는 동기 스위치를 포함한다. 따라서, 소비자가 입력 잭에 어떤 신호를 입력하여도 화면이 출력되며, 또한 입력된 신호 중 HD 신호인 720p/1080i 신호에 대하여 화질이 떨어지는 것을 방지할 수 있는 효과가 있다.
Description
본 발명은 에이치(High Definition, 이하 HD라함) 신호 왜곡 방지 장치에 관한 것으로, 특히 HD 신호, 즉 휘도(Luma 혹은 Brightness, 이하 Y라함), 휘도와 파랑간의 신호 차(Pb), 휘도와 빨강간의 신호차(Pr) 신호 중 휘도(Y) 신호에서 수평(Horizontality, 이하 H라함)-동기(sync)를 분리하여 곧바로 빨강(Red, 이하 R이라함)/녹색(Green, 이하 G라함)/파랑(Blue, 이하 B라함) 메트릭스 프로세싱을 거쳐 화질의 왜곡을 방지할 수 있도록 하는 장치에 관한 것이다.
통상적으로, 도 1은 아날로그 신호가 포함된 디지털 신호 처리 기술 블록 다이어그램에 대하여 도시한 도면이다.
즉, 도 1a를 참조하면, 아날로그 신호를 포함하여 480i/480p/720p/1080i의 디지털 신호를 크로마 디코더(S1)를 통해 스케일러 & 디-인터레이스(Scaler & De-interlace)(S2) 프로세싱을 거쳐 HD 신호, 즉 720p/1080i 신호를 다운 변환을 수행한 후, 다시 업 변환하여 최종 프로세싱인 R/G/B 메트릭스 & 검출부(S3)로 입력되는 것이다.
이러한 경우, 다운 변환과 업 변환을 거치면서 화질의 왜곡이 발생하여 원래 신호가 최종인 R/G/B 메트릭스 & 검출부(S3) 프로세싱에 도달할 때는 화질에 관계되는 피킹과 칼러 등이 손상되는 경우의 프로세싱을 거치게 되는 문제점이 있다.
또한, 도 1b를 참조하면, 480p/720p/1080i 신호는 크로마 디코더(chroma decoder)(S1)로 입력되는 것이 아니라, 바로 R/G/B 메트릭스 & 검출부(S3) 프로세싱으로 입력되는 경우로서, 이 경우에는 외부 입력 잭(jack)에 480i 입력과 480p/720p/1080i 입력을 분리해야 하는 문제점이 있다.
따라서, 본 발명은 상술한 문제점을 해결하기 위해 안출된 것으로, 그 목적은 HD 신호, 즉 휘도(Y), Pb, Pr 신호 중 Y 신호에서 H-도이(sync)를 분리하여 스케일러 & 디-인터레이스(Scaler & De-interlace) 프로세싱을 거치지 않고, 곧바로 R/G/B 메트릭스 프로세싱을 거쳐 화질의 왜곡을 방지할 수 있도록 하는 HD 신호 왜곡 방지 장치를 제공함에 있다.
상술한 목적을 달성하기 위한 본 발명에서 HD 신호 왜곡 방지 장치는 외부 주변 기기로부터 480i/480p/720p/1080i의 디지털 신호 중 CVBS/480i/480p와, 수평/수직(H/V)-동기 신호를 분리하며, 분리된 수평(H)-동기 신호 중에서 720p : 44.96khz, 1080i : 33.72khz 만을 빨강(R)/녹색(G)/파랑(B) 메트릭스 & 검출부에 출력하는 동기 분리기 & 수평(H)-동기 검출부와, 동기 분리기 & 수평(H)-동기 검출부에 의해 분리된 720p/1080i 만을 출력하도록 제어함과 동시에 수평/수직(H/V)-동기 신호 스위칭을 제어하는 마이크로 컨트롤러와, 마이크로 컨트롤러의 스위칭 제어에 따라 동기 분리기 & 수평(H)-동기 검출부에 의해 분리된 수평/수직(H/V)-동기 신호와 스케일러 & 디-인터레이스로부터 제공된 수평/수직(H/V)-동기 신호를 스위칭하는 동기 스위치를 포함하는 것을 특징으로 한다.
이하, 첨부된 도면을 참조하여 본 발명에 따른 일 실시 예를 상세하게 설명하기로 한다.
도 2는 본 발명에 따른 HD 신호 왜곡 방지 장치에 대한 블록 구성도로서, 동기 분리기 & H-동기 검출부(10)와, 크로마 디코더(15)와, 스케일러 & 디-인터레이스(17)와, 마이크로 컨트롤러(20)와, 동기 스위칭(30)과, R/G/B 메트릭스 & 검출부(40)를 포함한다.
동기 분리기 & H-동기 검출부(10)는 외부 주변 기기(예로, 셋탑 박스(set top box)로부터 디지털 신호 규격인 480i/480p/720p/1080i의 디지털 신호 중 휘도(Y) 신호 및 CVBS/480i/480p를 분리하여 크로마 디코더(15)에 제공하며, 분리하고 남은 수평/수직(Horizontality/Verticality, 이하, H/V라함)-동기 신호를 동기 스위칭(30)에 제공한다.
크로마 디코더(15)는 동기 분리기 & H-동기 검출부(10)로부터 제공된 휘도(Y) 신호 및 CVBS/480i/480p중 Y 및 색(Color, 이하 C라함)를 스케일러 & 디-인터레이스(17)에 제공한다.
스케일러 & 디-인터레이스(17)는 크로마 디코더(15)로부터 제공된 휘도(Y) 및 색(C) 신호에서 H/V-동기 신호만을 동기 스위칭(30)에 제공하며, 제공하고 남은 Y, Pb, Pr 신호를 R/G/B 메트릭스 & 검출부(40)에 제공한다.
마이크로 컨트롤러(20)는 동기 분리기 & H-동기 검출부(10)에 의해 분리된 H-동기 신호에서 각각의 주파수, 즉 H-동기 주파수(CVBS : 15.734khz, 480i : 15.734khz, 480p : 31.46khz, 720p : 44.96khz, 1080i : 33.72khz) 중에서 720p : 44.96khz, 1080i : 33.72khz 만을 출력하도록 제어함과 동시에 동기 스위칭(30)으로 H/V-동기 신호 스위칭 제어를 수행한다. 또한, 마이크로 컨트롤러(20)는 입력된 신호와 동기를 맞추기 위해 입력된 신호에 맞게 스위칭 로직(switching logic)을 R/G/B 메트릭스 & 검출부(40)로 출력하여 동기를 맞춘다.
여기서, 480i : L/L, 480p : L/H, 720p : H/L, 1080i : H/H 이 스위칭 로직과 입력된 신호의 동기가 맞을 때, 정상적으로 화면이 출력되는 것이다.
동기 스위칭(30)은 마이크로 컨트롤러(20)의 스위칭 제어에 따라 동기분리기 & H-동기 검출부(10)에 의해 분리된 H/V-동기 신호와 스케일러 & 디-인터레이스(17)로부터 제공된 H/V-동기 신호를 스위칭하여 R/G/B 메트릭스 & 검출부(40)로 입력한다.
상기에서 설명한 바와 같이, 본 발명은 HD 신호, 즉 휘도(Y), Pb, Pr 신호 중 Y 신호에서 H-동기(sync)를 분리하여 스케일러 & 디-인터레이스(Scaler & De-interlace) 프로세싱을 거치지 않고, 곧바로 R/G/B 메트릭스 프로세싱을 거침으로써, 소비자가 입력 잭에 어떤 신호를 입력하여도 화면이 출력되며, 또한 입력된 신호 중 HD 신호인 720p/1080i 신호에 대하여 화질이 떨어지는 것을 방지할 수 있는 효과가 있다.
도 1은 종래 아날로그 신호가 포함된 디지털 신호 처리 기술 블록 다이어그램에 대하여 도시한 도면이며,
도 2는 본 발명에 따른 HD 신호 왜곡 방지 장치에 대한 블록 구성도이다.
<도면의 주요부분에 대한 부호의 설명>
10 : 동기 분리기 & H-동기 검출부 15 : 크로마 디코더
17 : 스케일러 & 디-인터레이스 20 : 마이크로 컨트롤러
30 : 동기 스위칭 40 : R/G/B 메트릭스 & 검출부
Claims (4)
- 에이치디(HD) 신호 왜곡 방지 장치에 있어서,외부 주변 기기로부터 480i/480p/720p/1080i의 디지털 신호 중 CVBS/480i/480p와, 수평/수직(H/V)-동기 신호를 분리하며, 상기 분리된 수평(H)-동기 신호 중에서 720p : 44.96khz, 1080i : 33.72khz 만을 빨강(R)/녹색(G)/파랑(B) 메트릭스 & 검출부에 출력하는 동기 분리기 & 수평(H)-동기 검출부와,상기 동기 분리기 & 수평(H)-동기 검출부에 의해 분리된 720p/1080i 만을 출력하도록 제어함과 동시에 수평/수직(H/V)-동기 신호 스위칭을 제어하는 마이크로 컨트롤러와,상기 마이크로 컨트롤러의 스위칭 제어에 따라 동기 분리기 & 수평(H)-동기 검출부에 의해 분리된 수평/수직(H/V)-동기 신호와 스케일러 & 디-인터레이스로부터 제공된 수평/수직(H/V)-동기 신호를 스위칭하는 동기 스위치를 포함하는 것을 특징으로 하는 HD 신호 왜곡 방지 장치.
- 제 1 항에 있어서,상기 동기 분리기 & 수평(H)-동기 검출부로부터 휘도(Y) 신호 및 CVBS/480i/480p중 휘도(Y) 및 색(C)을 제공받는 크로마 디코더와,상기 크로마 디코더로부터 제공된 휘도(Y) 및 색(C) 신호에서 수평/수직(H/V)-동기 신호만을 상기 동기 스위칭에 제공하며, 상기 제공하고 남은 휘도(Y), Pb, Pr 신호를 빨강(R)/녹색(G)/파랑(B) 메트릭스 & 검출부에 제공하는 스케일러 & 디-인터레이스를 더 포함하는 것을 특징으로 하는 HD 신호 왜곡 방지 장치.
- 제 1 항에 있어서,상기 마이크로 컨트롤러는, 입력된 신호와 동기를 맞추기 위해 입력된 신호에 맞게 스위칭 로직(switching logic)을 빨강(R)/녹색(G)/파랑(B) 메트릭스 & 검출부로 출력하여 동기를 맞추는 것을 특징으로 하는 HD 신호 왜곡 방지 장치.
- 제 3 항에 있어서,상기 스위칭 로직과 480i/480p/720p/1080i의 디지털 신호의 동기가 맞을 때, 정상적으로 화면이 출력되는 것을 특징으로 하는 HD 신호 왜곡 방지 장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2003-0035085A KR100536710B1 (ko) | 2003-05-31 | 2003-05-31 | 에이치디 신호 왜곡 방지 장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR10-2003-0035085A KR100536710B1 (ko) | 2003-05-31 | 2003-05-31 | 에이치디 신호 왜곡 방지 장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20040103157A KR20040103157A (ko) | 2004-12-08 |
KR100536710B1 true KR100536710B1 (ko) | 2005-12-14 |
Family
ID=37379312
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR10-2003-0035085A KR100536710B1 (ko) | 2003-05-31 | 2003-05-31 | 에이치디 신호 왜곡 방지 장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR100536710B1 (ko) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05300405A (ja) * | 1992-04-21 | 1993-11-12 | Matsushita Electric Ind Co Ltd | 輝度変調回路 |
JPH08111822A (ja) * | 1994-10-13 | 1996-04-30 | Toshiba Corp | テレビ受像装置 |
KR20040059521A (ko) * | 2002-12-27 | 2004-07-06 | 삼익전자공업 주식회사 | 다양한 영상소스와 스케일링 처리 고화질 전광판 |
KR20040084390A (ko) * | 2003-03-28 | 2004-10-06 | 주식회사 네오텍 | 비디오신호의 스캔 컨버터 |
-
2003
- 2003-05-31 KR KR10-2003-0035085A patent/KR100536710B1/ko not_active IP Right Cessation
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH05300405A (ja) * | 1992-04-21 | 1993-11-12 | Matsushita Electric Ind Co Ltd | 輝度変調回路 |
JPH08111822A (ja) * | 1994-10-13 | 1996-04-30 | Toshiba Corp | テレビ受像装置 |
KR20040059521A (ko) * | 2002-12-27 | 2004-07-06 | 삼익전자공업 주식회사 | 다양한 영상소스와 스케일링 처리 고화질 전광판 |
KR20040084390A (ko) * | 2003-03-28 | 2004-10-06 | 주식회사 네오텍 | 비디오신호의 스캔 컨버터 |
Also Published As
Publication number | Publication date |
---|---|
KR20040103157A (ko) | 2004-12-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100351816B1 (ko) | 포맷 변환 장치 | |
US6262772B1 (en) | Method and apparatus for preventing display screen burn-in | |
US7982810B2 (en) | Panel-type image display device and liquid crystal television | |
US20050168483A1 (en) | Device and method for processing video signal | |
KR20050000956A (ko) | 비디오 포맷 변환 장치 | |
KR20050001057A (ko) | 동시화면을 디스플레이 하는 장치 및 방법 | |
US8358379B1 (en) | Post processing displays with on-screen displays | |
KR100536710B1 (ko) | 에이치디 신호 왜곡 방지 장치 | |
EP1492335B1 (en) | Video signal processing apparatus | |
US7023494B2 (en) | Image signal recovering apparatus for converting composite signal and component signal of main picture and sub picture into digital signals | |
JP2003323168A (ja) | プロジェクタ装置 | |
JP2006227442A (ja) | 映像信号処理装置、及び該装置を備えた映像表示装置 | |
KR20040084390A (ko) | 비디오신호의 스캔 컨버터 | |
KR200318449Y1 (ko) | 비디오신호의 스캔 컨버터 | |
KR20090085177A (ko) | 아날로그 rgb 및 yuv포맷 영상신호 겸용 스카트단자를 구비한 디스플레이 장치 | |
KR100710255B1 (ko) | 영상 포맷 변환 방법 | |
KR100767861B1 (ko) | 영상표시 장치에서의 입력신호 처리 장치 및 방법 | |
KR20000046152A (ko) | 영상신호 변환장치 | |
JP5630843B2 (ja) | 映像信号監視装置および映像表示装置 | |
KR20000034341A (ko) | Hdtv에서 hd 및 ntsc 비디오 신호 공유처리장치 | |
KR100254408B1 (ko) | 고해상도 텔레비젼의 화상처리회로 | |
JPH11252582A (ja) | テレビ受信機 | |
JP2014103602A (ja) | 映像表示装置 | |
JPH089284A (ja) | テレビジヨン表示方法 | |
JPH07264507A (ja) | ワイドアスペクトテレビジョン表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20081201 Year of fee payment: 4 |
|
LAPS | Lapse due to unpaid annual fee |