KR100209643B1 - 액정표시소자 구동회로 - Google Patents

액정표시소자 구동회로 Download PDF

Info

Publication number
KR100209643B1
KR100209643B1 KR1019960014278A KR19960014278A KR100209643B1 KR 100209643 B1 KR100209643 B1 KR 100209643B1 KR 1019960014278 A KR1019960014278 A KR 1019960014278A KR 19960014278 A KR19960014278 A KR 19960014278A KR 100209643 B1 KR100209643 B1 KR 100209643B1
Authority
KR
South Korea
Prior art keywords
voltage
ramp wave
ramp
liquid crystal
driving circuit
Prior art date
Application number
KR1019960014278A
Other languages
English (en)
Other versions
KR970076459A (ko
Inventor
김준희
Original Assignee
구자홍
엘지전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 구자홍, 엘지전자주식회사 filed Critical 구자홍
Priority to KR1019960014278A priority Critical patent/KR100209643B1/ko
Priority to US08/850,099 priority patent/US6137462A/en
Publication of KR970076459A publication Critical patent/KR970076459A/ko
Application granted granted Critical
Publication of KR100209643B1 publication Critical patent/KR100209643B1/ko

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2011Display of intermediate tones by amplitude modulation
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • G09G2310/0259Details of the generation of driving signals with use of an analog or digital ramp generator in the column driver or in the pixel circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0271Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping
    • G09G2320/0276Adjustment of the gradation levels within the range of the gradation scale, e.g. by redistribution or clipping for the purpose of adaptation to the characteristics of a display device, i.e. gamma correction

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

본 발명은 LCD 구동회로에 관한 것으로서, 특히 T-V 곡선상에서 T축상에 대응하는 복수개의 전압원을 발생하는 전압 발생부, 상기 전압 발생부에서 설정된 각 구간에 적합한 기울기를 갖는 복수개의 램프파를 발생하는 램프파 발생부, 입력 데이타에 따라 상기 전압 발생부에서 발생되는 복수개의 전압원 중 해당 전압원을 선택 출력하는 전압원 선택부, 입력 데이타에 따라 상기 램프파 발생부에서 발생되는 복수개의 램프파 중 해당 램프파를 선택 출력하는 램프파 선택부, 상기 전압원 선택부와 상기 램프파 선택부의 출력을 가산하는 가산부와, 상기 가산부의 가산결과를 액정패널에 인가하는 시간을 조절하는 카운트 수단을 구비하여, 각 구간에 해당하는 DC 전압과 램프파를 가산하여 T-V 곡선을 선형화함으로써, 소수의 전압원으로 다계조 표현이 가능하여 카운터의 부담을 줄이면서 별도의 감마 보정 회로 없이 감마 보정이 이루어져 소비전력 및 비용이 감소한다.

Description

액정표시소자 구동회로
제1도는 일반적인 투과율과 전압(T-V)과의 관계를 나타낸 그래프.
제2도는 상기 제2도의 T-V 곡선을 선형화시키는 과정을 나타낸 그래프.
제3도는 종래의 감마() 보정 회로의 블럭도.
제4도는 본 발명에 따른 액정표시소자 구동회로의 제1실시예를 나타낸 구성 블럭도.
제5도(a) 내지 (c)는 상기 제4도의 램프파 발생부에서 서로 다른 기울기를 갖는 발생되는 램프파형도.
제6도는 상기 제4도의 제1, 제2선택부의 상세 회로도.
제7도는 상기 제4도의 가산기의 상세 회로도.
제8도(a), (b)는 본 발명에 따른 T-V 곡선 선형화 과정의 실시예를 나타낸 그래프.
제9도는 본 발명에 따른 T-V 곡선을 나타낸 그래프.
제10도는 본 발명에 따른 액정표시소자 구동회로의 제2실시예를 나타낸 구성블럭도.
* 도면의 주요부분에 대한 부호의 설명
41 : 램프파 발생부 42 : 제1선택부
43 : 전압 발생부 44 : 제2선택부
45 : 가산기 46 : 카운터
47 : 스위칭부 48 : 래치
본 발명은 액정표시소자(Liquid Crystal Display; LCD) 구동에 관한 것으로서, 특히 소수의 전압원으로 다계조 표현이 가능하면서 별도의 감마() 보정 회로없이 감마 보정이 가능한 LCD 구동회로에 관한 것이다.
일반적으로 개인 컴퓨터(Personal Computer; PC)용으로서 LCD가 본격적으로 탑재되기 시작했고, 현재에는 6비트의 디지탈 드라이버를 사용한 512 색 표시 LCD가 표준으로 되었다.
또한, 컴퓨터로 영상정보나 통신정보를 이용가능하게 되면서 LCD로서는 R, G, B 각 64계조(26만색) 이상의 표시능력이 필요하게 되었다.
이때, 전압(Voltage)의 변화에 따라 LCD의 투과율(투과량의 밝기)이 변화하는 특성을 제1도에서와 같이 T-V(Transmission-Voltage) 곡선으로 나타내고 있다.
여기서, 표시방식은 전압을 인가하지 않은 상태가 백 표시이냐 흑 표시이냐에 따라 노멀리 화이트(Nomally White), 노멀리 블랙(Nomally Black)으로 구분되며, 제1도는 노멀리 블랙 모드인 경우를 보이고 있다.
제1도에서, a-b, c-d 구간은 전압의 변화에 따른 투과도의 변화가 비선형적이지만, b-c 구간은 대략 선형에 가깝다.
따라서, a-b, c-d 구간을 선형적으로 만들어주어 전 영역에서 T-V 곡선이 선형화되게끔 하는 것이 감마 보정이다.
즉, 제2도에서와 같이 실선 ③과 같은 T-V 곡선의 전압의 변화를 점선 ①처럼 만들어주면 실선 ②처럼 T-V 곡선이 선형화된다.
제3도는 이러한 종래의 감마 보정 회로의 블럭도이다.
제3도를 보면, 아날로그 영상신호를 디지탈 신호로 변환하는 아날로그/디지탈(Analog/Ditigal; A/D) 변환기(11), 상기 A/D 변환기(11)에서 변환된 디지탈 값을 판정하여 감마 값을 가지고 있는 룩업 테이블(13)에 어드레스를 제공하는 검출부(12), 상기 검출부(12)에서 제공되는 어드레스에 저장된 감마 값을 출력하는 룩업 테이블(13), 상기 A/D 변환기(11)의 출력과 룩업 테이블(13)의 출력을 가산하는 가산기(14), 및 상기 가산기(14)의 출력을 아날로그 신호로 변환하는 D/A 변환기(15)로 구성된다.
이와 같이 구성된 제3도에서 입력되는 아날로그 영상신호는 A/D 변환기(11)에서 디지탈 값으로 변환되어 검출부(12)와 가산기(14)로 출력된다.
상기 검출부(12)는 상기 변환된 디지탈 값을 판정하여 해당 어드레스를 룩업 테이블(13)로 출력하고, 룩업 테이블(13)은 상기 검출부(12)에서 제공되는 어드레스에 라이트되어 있는 감마 값을 가산기(14)로 출력한다.
이때, 상기 룩업 테이블(13)에는 상기 제1도와 같은 T-V 곡선을 선형화 시키기 위한 감마 값이 미리 라이트되어 있다.
따라서, 상기 가산기(14)에서 상기 A/D 변환기(11)의 출력과 룩업 테이블(13)의 출력을 가산하여 D/A 변환기(15)에서 아날로그 신호로 변환하면 제2도 ②에서와 같이 T-V 곡선이 선형화된다.
그러나, 상기된 제3도는 아날로그 신호를 디지탈 신호로 변환할때 발생하는 라운드 오프 에러(Round Off Error)에 의해 감마 보정의 정확성이 떨어지는 문제점이 있었다.
또한, 전압 소스가 증가하면서 다계조 표시가 곤란해지고, 감마 보정만을 위해서 별도의 회로와 메모리가 필요하게 되어 전체 회로의 구성이 커지고 이로인해 소비전력이 증가하며 비용이 상승하는 문제점이 있었다.
본 발명은 상기와 같은 문제점을 해결하기 위한 것으로서, 본 발명의 목적은 T-V 곡선을 소정의 구간으로 나누고 각 구간에 따라 기울기가 다른 램프파를 발생시켜 각 구간에 해당하는 전압과 가산함으로써, 소수의 전압원으로 다계조 표현이 가능하면서 별도의 감마 보정 회로없이 감마 보정이 가능한 LCD 구동회로를 제공함에 있다.
상기와 같은 목적을 달성하기 위한 본 발명에 따른 LCD 구동회로의 특징은, T-V 곡선상에서 T축상에 대응하는 복수개의 전압원을 발생하는 전압 발생부, 상기 전압 발생부에서 설정된 각 구간에 적합한 기울기를 갖는 복수개의 램프파를 발생하는 램프파 발생부, 입력 데이타에 따라 상기 전압 발생부에서 발생되는 복수개의 전압원 중 해당 전압원을 선택 출력하는 전압원 선택부, 입력 데이타에 따라 상기 램프파 발생부에서 발생되는 복수개의 램프파 중 해당 램프파를 선택 출력하는 램프파 선택부, 상기 전압원 선택부와 상기 램프파 선택부의 출력을 가산하는 가산부와, 상기 가산부의 가산결과를 액정패널에 인가하는 시간을 조절하는 카운트 수단을 구비하는데 있다.
이하, 본 발명의 바람직한 실시예를 첨부도면을 참조하여 상세히 설명한다.
제4도는 본 발명에 따른 LCD 구동회로의 구성블럭도로서, 설명의 편의를 위해 입력 데이타는 6비트로, T-V 곡선은 4구간으로 설정하였으나, 입력 데이타와 T-V 곡선의 구간 설정은 패널의 특성에 따라 바뀔 수 있다.
제4도를 보면, 서로 다른 기울기를 갖는 램프파를 발생하는 램프파 발생부(41), 상기 램프파 발생부(41)에서 발생되는 램프파를 선택하는 제1선택부(42), 각 구간에 해당하는 직류(DC) 전압을 발생하는 전압 발생부(43), 상기 전압 발생부(43)에서 발생되는 직류 전압을 선택하는 제2선택부(44), 상기 제1, 제2선택부(42,44)에서 선택된 램프파와 DC 레벨을 더하는 가산기(45), 입력 데이타를 카운트하는 카운터(46), 상기 카운터(46)의 출력에 따라 스위칭되어 상기 가산기(45)의 가산 결과를 출력하는 스위칭부(47), 및 상기 스위칭부(47)의 출력을 래치하는 래치(48)로 구성된다.
여기서, 상기 제1, 제2선택부(42,44)는 입력 데이타를 6비트로 가정하였을 때 상위 2비트(D5,D4)를 동시에 입력받아 램프파 및 DC 레벨을 동시에 선택하고, 카운터(46)는 입력 데이타중 하위 4비트를 카운트하여 스위칭부(47)를 제어한다.
제5도(a) 내지 (c)는 상기 램프파 발생부(41)의 출력을 나타낸 것으로서, T-V 곡선의 구간을 제1도와 같이 a, b, c, d 4구간으로 나누었을 경우, 제5도(a)는 a-b 구간의 보정을 위한 램프파이고, 제5도(b)는 b-c 구간의 보정을 위한 램프파이며, 제5도(c)는 c-d 구간의 보정을 위한 램프파이다.
이때, 상기 램프파 발생부(41)에서 발생되는 램프파의 기울기는 패널의 특성에 맞게 설정한다.
제6도는 상기 제1, 제2선택부(42,44)의 상세 블럭도로서, 상위 2비트의 입력 데이타(D5,D4) 값에 따라 다수의 출력중 해당 출력만 인에이블되는 디코더(61), 상기 디코더(61)의 Q1, Q2 출력단의 출력을 논리조합하는 오아 게이트(62), 상기 디코더(61) 및 오아 게이트(62)의 출력에 따라 스위칭되어 해당 램프파를 출력하는 아날로그 스위치(63∼65), 및 상기 디코더(61)의 출력에 따라 스위칭되어 해당 DC 레벨을 출력하는 아날로그 스위치(66∼69)로 구성된다.
이때, 상기 아날로그 스위치(63)는 상기 디코더(61)의 Q0 출력값에 따라 스위칭되어 램프파 발생부(41)에서 발생되는 제1램프파(r1)를 출력하고, 아날로그 스위치(64)는 상기 오아 게이트(62)의 출력값에 따라 스위칭되어 상기 램프파 발생부(41)에서 발생되는 제2램프파(r2)를 출력하고, 아날로그 스위치(65)는 Q3 출력값에 따라 스위칭되어 램프파 발생부(41)에서 발생되는 제3램프파(r3)를 출력한다.
그리고, 상기 아날로그 스위치(66)는 상기 디코더(61)의 Q0 출력값에 따라 스위칭되어 상기 전압 발생부(43)에서 발생되는 제1DC 전압(Vdc1)을 출력하고, 상기 아날로그 스위치(67)는 상기 디코더(61)의 Q1 출력값에 따라 스위칭되어 상기 전압 발생부(43)에서 발생되는 제2DC 전압(Vdc2)을 출력하고, 상기 아날로그 스위치(68)는 상기 디코더(61)의 Q2 출력값에 따라 스위칭되어 상기 전압 발생부(43)에서 발생되는 제3DC 전압(Vdc3)을 출력하며, 상기 아날로그 스위치(69)는 상기 디코더(61)의 Q3 출력값에 따라 스위칭되어 상기 전압 발생부(43)에서 발생되는 제4DC 전압(Vdc4)을 출력한다.
상기 아날로그 스위치(63∼65)의 각 출력단은 공통으로 와이어 결합되어 가산기(45)에 연결되고, 아날로그 스위치(66∼69)의 각 출력단도 공통으로 와이어 결합되어 가산기(45)에 연결된다.
제7도는 상기 가산기(45)의 상세 회로도로서, 연산증폭기를 이용한 비반전형 가산기로 구성된다.
즉, 연산증폭기(OP1)의 반전 입력단(-)은 저항(R)을 통해 접지되고, 비반전 입력단(+)에는 각각의 저항(R1,R2)을 통해 램프 전압(Vramp)과 DC 전압(Vdc)이 공통으로 입력되며, 출력단과 반전단(-) 사이에 부귀환 저항(R')이 연결된다.
이때, 램프 전압(Vramp)은 상기 제1선택부(42)에서 선택되어 출력되는 램프파(r1∼r3)중 하나이고, DC 전압(Vdc)은 상기 제2선택부(44)에서 선택되어 출력되어 DC 전압(Vdc1∼Vdc4)중 하나이다.
이와 같이 구성된 본 발명은 데이타를 6비트로 가정하고, T-V 곡선은 제1도에서와 같이 4구간으로 나누었을 때를 실시예로 설명한다.
이때, 데이타가 6비트이므로 64단계의 다계조가 표시되어야 하나 T-V 곡선의 각 구간을 4구간으로 나누었으므로 각 구간 사이는 16단계가 되어 16단계의 다계조만 표시하면 된다.
여기서, 입력 데이타의 상위 2비트(D4,D5)는 램프 파형 및 각 구간에 따른 DC 전압 선택에 사용하고, 하위 4비트(D3∼D0)는 카운터에 이용한다.
즉, 램프파 발생부(41)에서는 각 구간 사이의 T-V 곡선을 보정하기 위하여 제5도(a) 내지 (c)와 같은 램프파(r1∼r3)를 발생하고, 전압 발생부(43)에서는 각 구간에 따른 DC 전압 예컨대, a, b, c, d에 해당하는 DC 전압(Vdc1∼Vdc4)을 발생한다.
이때, T-V 곡선의 구간을 제1도에서와 같이 a, b, c, d 4구간으로 나누었을 경우, 제5도(a)는 a-b 구간의 보정을 위한 램프파이고, 제5도(b)는 b-c 구간의 보정을 위한 램프파이며, 제5도(c)는 c-d 구간의 보정을 위한 램프파이다.
따라서, 제1선택부(42)는 입력 데이타중 상위 2비트(D5,D4) 값에 따라 상기 램프파 발생부(41)에서 발생되는 램프파중 해당 램프파를 선택하여 가산기(45)로 출력하고, 제2선택부(44)는 상기 전압 발생부(43)에서 발생되는 DC 전압 중 해당 DC 전압을 선택하여 가산기(45)로 출력한다.
예컨대, D5, D4가 00이면 디코더(61)의 출력 Q0가 인에이블되고 나머지 출력(Q1 내지 Q3)는 디제이블된다.
따라서, 제1선택부(42)의 아날로그 스위치(63)는 온되고 나머지 아날로그 스위치(64,65)는 오프되므로 아날로그 스위치(63)로 입력되는 제5도(a)와 같은 제1램프파(r1)만 가산기(45)로 출력된다.
마찬가지로, 제2선택부(44)의 아날로그 스위치(66)는 온되고 나머지 아날로그 스위치(67∼69)는 오프되므로 아날로그 스위치(66)로 입력되는 제1DC 전압(Vdc1)만 상기 가산기(45)로 출력된다.
또한, D5,D4가 01이면 디코더(61)의 출력 Q1이 인에이블되고 나머지 출력(Q0,Q2,Q3)는 디제이블된다.
따라서, 제1선택부(42)의 오아 게이트(62)의 출력은 하이가 되어 아날로그 스위치(64)는 온되고 나머지 아날로그 스위치(63,65)는 오프되므로 아날로그 스위치(64)로 입력되는 제5도(b)와 같은 제2램프파(r2)만 가산기(45)로 출력된다.
마찬가지로, 제2선택부(44)의 아날로그 스위치(67)는 온되고 나머지 아날로그 스위치(66,68,69)는 오프되므로 아날로그 스위치(67)로 입력되는 제2DC 전압(Vdc2)만 상기 가산기(45)로 출력된다.
또한, D5,D4가 10이면 제1, 제2선택부(42,44)에 의해 제5도(b)와 같은 제2램프파(r2)와 제3DC 전압(Vdc3)이 선택되어 가산기(45)로 출력되고, D5, D4가 11이면 제1, 제2선택부(42,44)에 의해 제5도(c)와 같은 제3램프파(r3)와 제4DC 전압(Vdc4)이 선택되어 가산기(45)로 출력된다.
즉, 하기 표 1과 같이 상위 2비트(D5,D4)에 따라 선택 출력되는 램프파와 DC 전압이 달라진다.
한편, 상기 가산기(45)는 제1, 제2선택부(42,44)에서 선택되어 출력되는 램프 전압(Vramp)과 DC 전압을 가산한다.
여기서, 상기 램프 전압(Vramp)은 상기 제1선택부(42)에서 선택되어 출력되는 램프파(r1∼r3)중 하나이고, DC 전압(Vdc)은 상기 제2선택부(44)에서 선택되어 출력되는 DC 전압(Vdc1∼Vdc4)중 하나이다.
즉, 상기 가산기(45)는 연산증폭기를 이용한 비반전형 가산기이므로, 연산증폭기(OP1)의 비반전 입력단(+)에 저항(R1)을 통하여 제1선택부(42)에서 선택된 램프전압이 입력되고 저항(R2)을 통하여 제2선택부(44)에서 선택된 DC 전압이 입력된다.
이때, 상기 연산증폭기(OP1)의 반전단자(-)는 저항(R)을 통해 접지된다.
그리고, 각 가산 입력에서 입력의 저항(R1,R2)을 흐르는 각 전류는 다른 입력의 영향을 받는일 없이 램프 전압 및 DC 전압과 그 단자에 접속되어 있는 저항값(R1,R2)만으로 정해진다.
이때, R1=R2이라면, V+=1/2(Vramp+Vdc)이고, 가산기(io)의 출력 io=(1+R'/R)V+이다.
또한, R'=R이라면, io=2×1/2(Vramp+Vdc)=Vramp+Vdc가 된다.
이때, 상기 제2선택부(44)에서 선택되어 출력되는 DC 전압은 상기 제1선택부(42)에서 선택되어 출력되는 램프전압의 오프셋 전압이 된다.
즉, D5,D4가 10이어서 제2램프파(r2)와 제3DC 전압(Vdc3)이 선택되었다면 상기 가산기(45)의 출력은 제8도(a)에서와 같이 제3DC 전압(Vdc3)부터 시작되어 카운터(46)의 카운트 동작이 끝나는 시점까지 제2램프파형(r2)으로 증가하게 되고, 카운터(46)의 카운트 동작이 끝나게 되면 래치(48)에 의해 출력이 유지된다.
이때, 스위칭부(47)는 카운터(46)의 카운트 동작이 진행되는 동안은 온되었다가 카운트 동작이 끝나면 오프되고, 래치(48)는 상기 카운터(46)의 카운트 동작이 끝나 스위칭부(47)가 오프되면 가산기(45)의 출력을 소정 시간동안 래치한다.
상기 제8도에서 t1은 카운트되는 동안의 시간이고, t2는 래치되는 기간이며, t1과 t2의 합이 1라인의 선택기간 1H가 된다.
그리고, 상기 카운터(46)의 카운트 시간은 입력 데이타중 하위 4비트값에 따라 달라진다.
즉, D3, D2, D1, D0가 1111이면 0부터 15까지 카운트를 하게 되고, 0111이면 0부터 7까지 카운트를 하게 된다.
또한, 제8도(b)에서와 같이 제1, 제2선택부(42,44)에 의해 제3램프파(r3)와 제4DC 전압(Vdc4)이 선택되면 가산기(45)의 출력은 제4DC 전압(Vdc4)부터 시작되어 카운터(46)의 카운트 동작이 끝나는 시점까지 제3램프파형(r3)으로 증가하게 되고(t1), 카운트 동작이 끝나면 상기 래치(48)에 의해 출력이 유지된다(t2).
이와 같이, T-V 곡선의 특성에 따라 T-V 곡선의 각 구간 사이를 기울기가 다른 램프파형으로 보정을 함으로써, 감마 보정 회로 없이도 감마 보정이 이루어져 T-V 곡선이 제9도에서와 같이 선형화된다.
이때, T-V 곡선의 특성에 따라 T-V 곡선을 소정 구간 예컨대, 4구간으로 나누어 각 구간 사이는 16단계가 되므로 카운터(46)는 하위 4비트만큼만 카운트하여 다계조를 표시함으로써, 소수의 전압원으로 다계조 표현이 가능하면서 카운터(46)의 부담이 줄어든다.
즉, 종래에는 입력 데이타 비트수만큼 카운터가 카운트 동작을 수행하였으므로 데이타 비트수가 증가하여 해상도가 높을수록 카운트 시간도 빨라져 카운터의 부담이 커지는 문제점이 있었으나 본 발명은 입력 데이타 비트수가 증가하더라도 각 구간 사이의 카운터(46)의 동작 주파수만 증가하면 되므로 그만큼 카운터(46)의 부담은 줄어드는 것이다.
한편, 제10도는 본 발명에 따른 LCD 구동회로의 다른 실시예로서, 동작은 상기 제4도와 동일하며 단지, 스위칭부를 가산기의 전단에 구성시킨 것이다.
즉, 제1선택부(42)에서 선택된 램프 전압(Vramp)이 저항(R4)을 통해 제1스위칭부(102-1)로 입력되고, 제2선택부(44)에서 선택된 DC 전압(Vdc)이 저항(R5)을 통해 제2스위칭부(102-2)로 입력되며, 제1, 제2스위칭부(102-1,102-2)는 카운터(101)의 제어에 의해 온/오프된다.
그리고, 상기 제1, 제2스위칭부(102-1,102-2)의 출력은 가산기(103)로 입력되고, 가산기(103)의 출력은 래치(105)로 입력된다.
이상에서와 같이 본 발명에 따른 LCD 구동회로에 의하면, T-V 곡선을 소정 구간으로 나눈 후 각 구간에 해당하는 DC 전압과 램프파를 발생시키고, 각 구간에 해당하는 DC 전압과 램프파를 가산하여 T-V 곡선을 선형화 함으로써, 소수의 전압원으로 다계조 표현이 가능하여 카운터의 부담을 줄이면서 별도의 감마 보정 회로 없이 감마 보정이 이루어져 소비전력 및 비용이 감소하는 효과가 있다.

Claims (8)

  1. T-V 곡선상에서 T축상에 대응하는 복수개의 전압원을 발생하는 전압 발생부; 상기 전압 발생부에서 설정된 각 구간에 적합한 기울기를 갖는 복수개의 램프파를 발생하는 램프파 발생부; 입력 데이타에 따라 상기 전압 발생부에서 발생되는 복수개의 전압원 중 해당 전압원을 선택 출력하는 전압원 선택부; 입력 데이타에 따라 상기 램프파 발생부에서 발생되는 복수개의 램프파 중 해당 램프파를 선택 출력하는 램프파 선택부; 상기 전압원 선택부와 상기 램프파 선택부의 출력을 가산하는 가산부; 상기 가산부의 가산결과를 액정패널에 인가하는 시간을 조절하는 카운트 수단을 포함하여 구비함을 특징으로 하는 액정표시소자 구동회로.
  2. 제1항에 있어서, 상기 전압 발생부는 T-V 곡선상에서 일정간격을 가진 전압원을 발생하는 것을 특징으로 하는 액정표시소자 구동회로.
  3. 제1항에 있어서, 상기 복수개의 램프파중 적어도 두 개는 서로 다른 기울기를 갖는 것을 특징으로 하는 액정표시소자 구동회로.
  4. 제1항 또는 제3항에 있어서, 상기 램프파 발생부에서 발생되는 램프파의 기울기는 소정개로 설정된 구간의 바로 뒤 구간의 전압(Vi+1)에서 앞 구간의 전압(Vi)을 뺀 값을 1라인의 선택기간(1H)으로 나눈 값((Vi+1+Vi)/1H)으로 정해짐을 특징으로 하는 액정표시소자 구동회로.
  5. 제1항에 있어서, 상기 가산부는 연산증폭기를 이용한 가산기로 이루어짐을 특징으로 하는 액정표시소자 구동회로.
  6. 제1항에 있어서, 상기 카운트 수단은 입력 데이타에 따라 설정된 각 구간사이의 소정 단계만큼 카운트하는 카운터와, 상기 카운터에 의해 온/오프되어 가산 수단의 가산결과를 출력하는 스위칭 수단과, 상기 카운터의 카운트 동작이 끝나 스위칭 수단이 오프되면 상기 가산수단의 가산 결과를 소정 시간 유지시키는 래치를 구비함을 특징으로 하는 액정표시소자 구동회로.
  7. 제6항에 있어서, 상기 카운터에 의해 카운트되는 시간과 래치에 의해 유지되는 시간의 합이 1라인의 선택 기간(1H)임을 특징으로 하는 액정표시소자 구동회로.
  8. 제6항에 있어서, 상기 카운터에 의해 카운트되는 시간동안 가산수단의 출력은 선택된 전압원부터 시작되어 선택된 램프파형으로 증가함을 특징으로 하는 액정표시소자 구동회로.
KR1019960014278A 1996-05-02 1996-05-02 액정표시소자 구동회로 KR100209643B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1019960014278A KR100209643B1 (ko) 1996-05-02 1996-05-02 액정표시소자 구동회로
US08/850,099 US6137462A (en) 1996-05-02 1997-05-01 Liquid crystal display driving circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960014278A KR100209643B1 (ko) 1996-05-02 1996-05-02 액정표시소자 구동회로

Publications (2)

Publication Number Publication Date
KR970076459A KR970076459A (ko) 1997-12-12
KR100209643B1 true KR100209643B1 (ko) 1999-07-15

Family

ID=19457579

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960014278A KR100209643B1 (ko) 1996-05-02 1996-05-02 액정표시소자 구동회로

Country Status (2)

Country Link
US (1) US6137462A (ko)
KR (1) KR100209643B1 (ko)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100429944B1 (ko) * 2000-04-17 2004-05-03 세이코 엡슨 가부시키가이샤 전기 광학 패널의 구동방법, 그 데이터선 구동 회로, 전기광학 장치 및 전자기기
US7499014B2 (en) 2003-07-08 2009-03-03 Lg Display Co., Ltd. Driving circuit of liquid crystal display device for generating ramp signal and method for driving liquid crystal display for generating ramp signal
KR100945584B1 (ko) 2003-06-02 2010-03-08 삼성전자주식회사 액정 표시 장치의 구동 장치

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11143379A (ja) * 1997-09-03 1999-05-28 Semiconductor Energy Lab Co Ltd 半導体表示装置補正システムおよび半導体表示装置の補正方法
JP3644240B2 (ja) * 1998-03-24 2005-04-27 セイコーエプソン株式会社 電気光学装置用のデジタルドライバ回路及びこれを備えた電気光学装置
TWI223770B (en) * 1998-09-10 2004-11-11 Mitac Int Corp Display adjustment device for personal computer applications and control method thereof
JP3589395B2 (ja) * 1999-03-29 2004-11-17 シャープ株式会社 液晶表示装置
AU4338800A (en) * 1999-12-22 2001-07-03 General Instrument Corporation Video compression for multicast environments using spatial scalability and simulcast coding
US7298352B2 (en) * 2000-06-28 2007-11-20 Lg.Philips Lcd Co., Ltd. Apparatus and method for correcting gamma voltage and video data in liquid crystal display
US6700561B1 (en) * 2000-10-31 2004-03-02 Agilent Technologies, Inc. Gamma correction for displays
KR100741891B1 (ko) * 2000-12-28 2007-07-23 엘지.필립스 엘시디 주식회사 액정표시장치의 구동회로
US7038671B2 (en) * 2002-02-22 2006-05-02 Intel Corporation Digitally driving pixels from pulse width modulated waveforms
CN100440287C (zh) * 2002-11-04 2008-12-03 伊菲雷知识产权公司 用于对电致发光显示器进行灰阶伽马校正的方法和设备
KR100618582B1 (ko) * 2003-11-10 2006-08-31 엘지.필립스 엘시디 주식회사 액정표시장치의 구동부
CN1987975A (zh) * 2005-12-22 2007-06-27 群康科技(深圳)有限公司 液晶显示面板电压调整电路
TWI315151B (en) * 2006-11-10 2009-09-21 Ind Tech Res Inst System and method of performing multi-scaled clocks for dynamic gamma correction
KR101142934B1 (ko) * 2010-10-04 2012-05-08 주식회사 넥스아이솔루션 드라이버 및 이를 구비하는 표시 장치
CN106652934B (zh) * 2016-11-24 2024-04-05 合肥鑫晟光电科技有限公司 源极驱动电路以及显示装置

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE69115414T2 (de) * 1990-09-28 1996-06-13 Sharp Kk Steuerschaltung für ein Anzeigegerät
US5170155A (en) * 1990-10-19 1992-12-08 Thomson S.A. System for applying brightness signals to a display device and comparator therefore
US5459495A (en) * 1992-05-14 1995-10-17 In Focus Systems, Inc. Gray level addressing for LCDs
EP0522510B1 (en) * 1991-07-08 1996-10-02 Asahi Glass Company Ltd. Driving method of driving a liquid crystal display element
JP3235121B2 (ja) * 1991-07-31 2001-12-04 日本電気株式会社 液晶駆動回路
KR960014494B1 (ko) * 1992-06-18 1996-10-16 가부시기가이샤 히다찌세이사구쇼 에스.티.엔(stn) 액정패널의 구동방법 및 그 표시장치
US5317401A (en) * 1992-06-19 1994-05-31 Thomson Consumer Electronics S.A. Apparatus for providing contrast and/or brightness control of a video signal
DE69416441T2 (de) * 1993-04-22 1999-10-07 Matsushita Electric Ind Co Ltd Ansteuervorrichtung für Flüssigkristall-Anzeige

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100429944B1 (ko) * 2000-04-17 2004-05-03 세이코 엡슨 가부시키가이샤 전기 광학 패널의 구동방법, 그 데이터선 구동 회로, 전기광학 장치 및 전자기기
KR100945584B1 (ko) 2003-06-02 2010-03-08 삼성전자주식회사 액정 표시 장치의 구동 장치
US7499014B2 (en) 2003-07-08 2009-03-03 Lg Display Co., Ltd. Driving circuit of liquid crystal display device for generating ramp signal and method for driving liquid crystal display for generating ramp signal

Also Published As

Publication number Publication date
US6137462A (en) 2000-10-24
KR970076459A (ko) 1997-12-12

Similar Documents

Publication Publication Date Title
KR100209643B1 (ko) 액정표시소자 구동회로
US7173597B2 (en) Signal-adjusted LCD control unit
US6275207B1 (en) Liquid crystal driving circuit and liquid crystal display device
JP4278510B2 (ja) 液晶表示装置及び駆動方法
JP3594125B2 (ja) Da変換器およびそれを用いた液晶駆動装置
US6384817B1 (en) Apparatus for applying voltages to individual columns of pixels in a color electro-optic display device
US20040090409A1 (en) Gamma correction voltage generation device, and gamma correction device and display device using the same
JP2002014656A (ja) 多階調デジタル映像データを表示するための駆動回路及びその方法
US6424281B1 (en) DAC with adjusting digital codes corresponded to reference voltages
JP2004157288A (ja) 表示装置
US5724036A (en) Digital-to-analog converter with gamma compensation and a liquid crystal display device using same
JP2000181412A (ja) 液晶駆動集積回路
JPH1093436A (ja) デジタル・アナログ変換回路
JP2008145496A (ja) 液晶表示装置およびその共通電極駆動回路
JPH11202299A (ja) 液晶ディスプレイ装置
JPH02187788A (ja) アクティブマトリクス型液晶表示装置
US7245284B2 (en) Liquid crystal display panel driving apparatus and liquid crystal display apparatus
KR100297860B1 (ko) 액정디스플레이장치
US6956554B2 (en) Apparatus for switching output voltage signals
JP2004118212A (ja) 表示駆動回路および表示装置
US20070052641A1 (en) Gray scale voltage outputting device
JPH06161387A (ja) 表示装置の駆動回路
JP2004117598A (ja) 液晶パネルの駆動方法、液晶表示装置及びモニタ
JP2004348122A (ja) 液晶表示パネル駆動装置及び液晶表示装置
JPH05150737A (ja) 表示装置用駆動回路

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20120330

Year of fee payment: 14

FPAY Annual fee payment

Payment date: 20130329

Year of fee payment: 15

FPAY Annual fee payment

Payment date: 20160329

Year of fee payment: 18

EXPY Expiration of term